# Como usar um Simulador de Circuitos Digitais Seqüenciais

Prof. Fernando Passold Eng. Elétrica



#### Como usar um Simulador de Circuitos Digitais Seqüenciais

Prof. Fernando Passold Eng. Elétrica







400n

600n

300n



- Note: os atrasos de propagação de um FF-JK (74LS76) estão ao redor de 5 ns!
- A idéia é então simular o circuito numa freqüência tão pequena quanto os atrasos de propagação de cada FF adotado.
- 3. Desta forma, os efeitos de atrasos de propagação e eventuais glitches podem ser percebidos!





- Note: os atrasos de propagação de um FF-JK (74LS76) estão ao redor de 5 ns!
- A idéia é então simular o circuito numa freqüência tão pequena quanto ≥ 2 x 20 ns (atraso de propagação de cada FF adotado).
- 3. Isto reflete, usar um clock na faixa de 40ns ou seja, f<sub>Clock</sub>=25MHz (ver figura)!



### Modificando Freq. Clock:



## Acrescentando Analisador Lógico:



### Acrescentando Analisador Lógico:





- 4. Reparando agora no instante das contagens!
- Percebe-se que o clock adotado (25 MHz) quase alcança o limite de operação do circuito.
- 6. Melhor baixar a freq. do Clock.





#### Nova Simulação, $f_{Clock}$ =12,5MHz Como foi percebido pelos gráficos anteriores: os atrasos de propagação de um FF-JK (74LS76) estão ao redor de 20 ns! (ao menos para o modelo do 74LS76 disponível nesta versao do Proteus: 7.1 SP2). A idéia é então simular o circuito numa freqüência tão pequena quanto ≥ 4 x 20 ns (atraso de propagação de cada FF adotado). Isto significa, usar um clock na faixa de 8ons ou seja, $f_{Clock}$ =12,5MHz (ver figura)! Saida Contador Clock (25 MHz) QØ Q1 Q2 03 /RESET Q A=B (Comp) 0.00 500n 1.000

























## Nova Simulação, $f_{Clock}$ =12,5MHz

"Zoom" na área de interesse:

File View Graph Options Help

★ ※ ← → 된 된 된 □ □ □ □ □ □

Saida Contador - PROSPICE

Clock (25 MHz) H

QØ Q1 Q2 Q3

/RESET

Q\_A=B (Comp)



## Nova Simulação, $f_{Clock}$ =12,5MHz

"Zoom" na área de interesse:

File View Graph Options Help

н

 $t_{pQ0}$ 

(7476)

TIME:850.3n

Saida Contador - PROSPICE

Clock (25 MHz) H

QØ Q1

02 03

/RESET

Q\_A=B (Comp)



## Nova Simulação, $f_{Clock}$ =12,5MHz

"Zoom" na área de interesse:

File View Graph Options Help

н

😢 击 🥳 (← → ④ ⊙ ◎ 🕼 🖠

 $t_{pQ0}$ 

(7476)

TIME:850.3n

Saida Contador - PROSPICE

Clock (25 MHz) H

QØ Q1

92

03

/RESET

Q\_A=B (Comp)



### **Problemas:**

- Tente simular o circuito anterior à 50 MHz!
  - O que acontece? Por que?
  - Resultado esperado para a simulação:



