# 5 DEC/Display de 7 segmentos

### Lista de Material

**Observação.:** é o aluno(a) que deve optar por usar display de cátodo ou ânodo comum e correspondente CI DECodificador – ver tabela 5.1

| <b>\</b> | Display de Cátodo Comum                      | Display de Ânodo Comum<br>(Ativo BAIXO) |
|----------|----------------------------------------------|-----------------------------------------|
|          | (Ativo ALTO)                                 | (Ativo BAIAO)                           |
|          | Por exemplo                                  | Por exemplo:                            |
|          | ( Lc5221-11-ewa050, ou                       | ( Wcn1-1056sr-a13r, ou                  |
|          | Lsd230ag-20, ou                              | Lsd039bg-20, ou                         |
|          | Lsd039ag-20                                  | SA15-11SRWA                             |
| <b>\</b> | CI 74LS48 <sup>(1)</sup>                     | CI 74LS47 ou CI 74LS46;                 |
| <b>\</b> | 0 (zero) resistores                          | $7 \times$ resistores de $330 \Omega$ . |
| <b>\</b> | 1 × Cl 7493: Contador binário assíncrono;    |                                         |
| <b>\</b> | Gerador de Sinais, saída TTL, freq. < 30 Hz; |                                         |
| <b>\</b> | Fonte de Alimentação, saída TTL;             |                                         |

Obs.: (1) O CI 74LS48 já traz resistores de saída incorporados internamente (porém na faixa de  $1.2K\Omega$ ).

Tabela 5.1: Seleção dos componentes.

## 5.1 Objetivos

Aprender a usar um CI Decodificador para Display de 7 segmentos.

#### 5.2 Fundamentos Teóricos



Neste laboratório trabalharemos com Displays de 7 segmentos e Cls Decodificadores para este tipo de de Display. A pinagem típica de um display aparece na figura. Note que o Cl DED/Display possui um pino de saída para cada um dos segmentos do display (de a à g).

Existem **2 tipos** de displays de 7 segmentos. O que varia entre eles é a forma como seus leds são ligados internamente – ver figura 1 e 2 a seguir.

#### Note que:

➡ Dislay de Ânodo comum : os terminais comuns, "COM", estão preparados para ser ligados ao +Vcc. Repare que os ânodos dos leds (terminal A ou "+") deste display estão interligados num mesmo ponto, comum, pronto para ser conectado ao +Vcc. Cada segmento deste display pode ser considerado ATIVO BAIXO:  $\overline{a}, \overline{b}, \ldots, \overline{g}$  (ver fig. 5.1).



Figura 5.1: Display de Ânodo comum (COM=+Vcc).

■ Display de Cátodo comum : neste display, os Cátodos (terminal "K" ou "-") dos seus leds (um para cada segmento) é que já se apresentam interligados internamente num mesmo ponto comum, o terminal "COM". Como se trata do Cátodo, estes terminais (os "COM's") devem ser conectados ao terra (GND). Se pode dizer que os segmentos deste display se apresentam na configuração ATIVO ALTO: a, b,..., g (ver fig. 5.2).



Figura 5.2: Display de Cátodo comum (COM=GND).

Atenção: Qualquer tipo de display de 7-Segmentos exige resistores em série para cada um de seus segmentos de forma a limitar a d.d.p. sobre cada led (segmento) interno, a uma tensão não superior à 1,8 Volts, sob risco de queima daquele segmento!.

O CI **DEC/Display** que vai trabalhar com um dos dois tipos de Displays mencionados anteriormente, contem um circuito digital combinacional interno que decodifica (transforma) a combinação dos 4 bits aplicados às suas entradas binárias: DCBA, na correspondente combinação de segmentos de a à g (ou  $\overline{a}$  à  $\overline{g}$  –

Lab. Circ. Digitais I 5.3. Parte Prática

dependendo do tipo de Display). A entrada D é a mais significativa (MSB) (ou equivalente à  $2^3$ ) e a entrada A, seria a menos significativa (LSB ou equivalente à  $2^0$ ).



Detalhe: o DEC adotado deve ser compatível com o display que se quer utilizar, porque suas saídas podem ser em ATIVO BAIXO (funcionam com display de Anodo comum (+Vcc comum)) ou em ATIVO ALTO (que trabalham com displays de Cátodo comum (GND comum)). Uma eventual inversão de pares DEC-Display pode implicar na queima do Display!

Os Cls 7446 e 7447 exigem resistores para baixar a tensão aplicada sobre os leds dos segmentos do display e só trabalham com displays do tipo **ânodo comum** – ver figuras 5.5(a) e 5.6(a).

Já o CI 74LS48 trabalha apenas com displays de cátodo comum, suas saídas para os segmentos são ATIVO ALTO: a, b,..., g. Além disto, este CI em particular (o 74LS48) já traz incorporado internamente resistores para baixar a d.d.p. aplicada sobre cada segmento do display de cátodo comum que será usado para trabalhar com o mesmo – ver figuras 5.5(b) e 5.6(b).

Note que os DEC's/Display trabalham apenas com código "BCD válido", ou seja, apenas operam corretamente para valores binários aplicados às suas entradas, variando entre 0 à 9 (ou  $0000_{(2)} = 0_{(10)}$  à  $1001_{(2)} = 9_{(10)}$ ). Para valores fora desta faixa são gerados caracteres estranhos no display – ver fig. 5.3



Figura 5.3: Caracteres gerados no display pelos DECs 7447/7448.

Um DEC/Display possui ainda 2 terminais especiais (acompanhar pela fig. 5.6) como o:

- LT=Lamp Test que serve para testar todos os segmentos do display, isto é, faz com que todos os segmentos do display sejam ativados. Ete pino pode ser útil para testar a "saúde" tanto do CI DEC/Display quanto do próprio Display conectado ao mesmo. Notar que LT é normalmente ATIVO BAIXO, assim, este pino deve ser mantido à +Vcc para uso normal do display.
- a entrada BI=Blank-Input (pino 4): quando ativada, faz com o display permaneça apagado (desativado) quando o código BCD presente na entrada do DEC/Display for igual à zero. Esta função é útil para suprimir de forma automática os zeros à esqueda num painel de um instrumento composto por vários displays de 7-Segmentos. Ao invés de aparecer: 0000.23 KHz aparece então 0.23 KHz |. Normalmente esta entrada é do tipo ATIVO BAIXO, o que significa que se queremos que o valor

"0" (zero) apareça no display, esta entrada deve permanecer no nível lógico ALTO ( $BI = 1 \leftarrow$  função não ativada).

#### Contador Binário 7493

Neste laboratório em particular será utilizado ainda uma "nova" pastilha: a do contador binário 7493. Trata-se de um circuito

contador capaz de contar de 0 à 15 (por isto dito binário ou hexadecimal) – ver fig. 5.4

As suas saídas  $(Q_3, Q_2, Q_1 \in Q_0)$  são conectadas diretamente as entradas do DEC/Display, respeitando seu "peso binário":  $Q_0 \to A(2^0, \text{ bit LSB}), Q_1 \to B(2^1), Q_2 \to C(2^2) \text{ e } Q_3 \to D(2^3, Q_1)$ 



Figura 5.4: Pinagem do CI Contador 7493.

Detalhe: o Cl 7493 possui 2 estágios contadores internos separados, um que realiza a divisão do sinal de clock (entrada CP<sub>0</sub> ou CKA) por 2 (÷2) e outro estágio capaz de dividir sua frequência de clock de entrada (CP1 ou CKB) por 8 (÷8). Estes dois estágios não possuem nenhuma ligação interna (são independentes). Assim, se faz necessário conectar a saída do primeiro estágio (saída  $Q_0$ ), que realiza a  $\div 2$ , na entrada do segundo estágio (entrada  $CP_1$  ou CkB), que realiza a  $\div 8$ , o que resulta num contador ÷16 da frequência de entrada (ou seja, que conta de  $0000_{(2)}...1111_{(2)}$  ou de  $0...F_{(16)}$ ). Também se faz necessário ajustar as entradas de "Master Reset" (pinos MR1 ou RO(1) e pinos  $MR_2$  ou RO(2)). Elas servem para gerar um sinal de Reset do contador quando ambas estão em nível lógico ALTO. Portanto estas duas entradas deverão ser conectadas ao GND.

#### 5.3 Parte Prática

Monte um circuito contendo um par DEC/Display + Display escolhido (guiar-se pela fig. 5.6(a) ou 5.6(b)), verificando:

- 1. Ativar pino  $\overline{LT}$ =Lamp Test (ATIVO BAIXO) o display inteiro deve acender se a montagem estiver correta;
- 2. Simular algum código BCD válido na entrada do display;
- 3. Simular um código BCD inválido (número  $> 10_{(10)}$ ) na entrada do display e verificar a saída gerada. Compare os segmentos que acenderam com os dados fornecidos pelo manual do fabricante do DEC – fig. 5.3;
- 4. Variar o nível lógico no pino 4 (BI=Blank-Input) para comprovar que o display apaga quando a entrada do DEC recebe 0, mas não apaga para números maiores que 0.

# Questões

- 1. Buscar a folha de dados (PDF) do 7446/7447/7448 para prever o que acontece no display quando o usuário informa um código BCD não-válido (isto é, fora da faixa de 0 à 9).
- 2. Explicar por que os CIs decodificadores 7476, 7447 e 7448 geram caracteres estranhos para códigos não-BCD.

16 de 51 Prof. Fernando Passold 5.4. Questões Lab. Circ. Digitais I



Figura 5.5: Particularidades de alguns DEC's/Display 7-Segmentos.



Figura 5.6: Opções de montagem (dependem do tipo de display de 7-Segmentos adotado!).

Prof. Fernando Passold 17 de 51