

# Politecnico di Torino

Sistemi Digitali Integrati A.A. 2019/2020

# Fast Fourier Transform

Prof. M. Zamboni

#### Autori:

| Corongiu Francesco    | 236180 |
|-----------------------|--------|
| Mippi Pierpaolo       | 237986 |
| Ramella Livrin Mattia | 277897 |

17 febbraio 2020

# Indice

| 1 | Introduzione           1.1 Algoritmo e Butterfly                                                                                                                                                                                    | 2<br>2<br>3                     |
|---|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------|
| 2 | Data Flow Diagram         2.1 Modalità full-speed                                                                                                                                                                                   | <b>4</b>                        |
| 3 | 3.2 Moltiplicatore                                                                                                                                                                                                                  | 9<br>11<br>13<br>14<br>15<br>16 |
| 4 | Tempo di vita delle variabili                                                                                                                                                                                                       | 17                              |
| 5 | Protocollo di interfacciamento con l'esterno                                                                                                                                                                                        | 18                              |
| 6 | Unità di controllo                                                                                                                                                                                                                  | 19                              |
| 7 | FFT 16x16                                                                                                                                                                                                                           | 22                              |
| 8 | 8.1 Butterfly                                                                                                                                                                                                                       | 23<br>23<br>24<br>25            |
| 9 | Appendice  9.1 Moltiplicatore  9.2 Register File .  9.3 Register File "twiddle factor"  9.4 ROM rounding  9.5 Start jump .  9.6 Datapath Butterfly  9.7 CU Butterfly  9.8 Butterfly  9.9 FFT  9.10 Testbench butterfly "full speed" | 29<br>29                        |
|   | 9.12 Testbench FFT                                                                                                                                                                                                                  | 40                              |

### 1 Introduzione

La seguente relazione spiega come è stata realizzata un'unita di elaborazione che esegue la FFT (Fast Fourier Transform). Essa è un algoritmo ottimizzato per il calcolo della trasformata discreta di Fourier (DFT) portando generalmente la complessità computazionale dall'ordine  $O(N^2)$  a O(Nlog(N)). Per il progetto è stato richiesto un particolare algoritmo per realizzarla: il più diffuso algoritmo di Cooley-Tukey.

### 1.1 Algoritmo e Butterfly

L'algoritmo di Cooley-Tukey permette di minimizzare il numero di operazioni ripetute, scomponendo ricorsivamente la trasformata come somme di trasformate su insiemi più piccoli di valori di ingresso.

Partendo dalla formula della DFT:

$$X_N(k) = \sum_{n=0}^{N-1} x(n)e^{-j\frac{2\pi}{N}nk}$$
 (1)

essa viene riscritta:

$$X_N(k) = \sum_{n=0}^{N-1} x(n) W_N^{nk}$$
 (2)

dove i W sono detti twiddle factor espressi come:

$$W_N^m = \cos(\frac{2\pi}{N}m) - j\sin(\frac{2\pi}{N}m) \tag{3}$$

La singola operazione necessita di soli tre dati (due ingressi A e B e il twiddle factor W) ed è chiamata butterfly (figura 1). Essa produce due uscite A' e B' date dalle seguenti operazioni:

$$A' = A + B * W^k$$

$$B' = A - B * W^k$$

Nel progetto è stata realizzata inizialmente una butterfly partendo dalla struttura del DFD (Data Flow Diagram) per poi realizzare il Datapath, studiando l'opportuno parallelismo e il miglior protocollo ingresso uscita. E' stato scelto il minor numero di bus come descritto nel sottoparagrafo dedicato. Succesivamente è stata realizzata la CU (Control Unit) appoggiandosi sulla  $Control\ ASM$  per caricare la memoria con i bit controllo e per studiare il salto di indirizzo che permette alla Butterfly di lavorare in full-speed.

Si è scritto il codice VHDL utilizzando l'ambiente di sviluppo Quartus inserendo gli elementi base (multiplexer, registri, sommatori e sottrattori) insieme al register file (di cui si è studiato il funzionamento e semplificato per il progetto) e il particolare moltiplicatore che unisce uno shifter, un moltiplicatore base ed una serie di registri come è spiegato nel sottoparagrafo dedicato. Infine si è verificato il corretto funzionamento della Butterfly utilizzando il simulatore Modelsim

dopo aver costruito un *testbench* specifico, modificando i dati in ingresso per individuare gran parte dei possibili casi.



Figura 1: Grafico segnali Buttefly

#### 1.2 FFT

La Butterfly è stata succesivamente utilizzata per realizzare una FFT 16x16 collegando opportunamente 32 Butterfly utilizzando *Quartus*. Mediante *Modelsim* si è confrontato il risultato delle uscite con il file contenente esempi di ingressi e uscite di FFT, si lascia la verifica alla sezione dedicata alle simulazioni.

In particolare è stato scelto di rendere la FFT più veloce studiando tramite il DFD la concatenazione migliore degli stadi di Butterfly in modo tale da risparmiare colpi di clock.

# 2 Data Flow Diagram

Il Data Flow Diagram è stato realizzato a partire dalle operazioni ricavate mediante l'algoritmo di Cooley Tukey e a successive semplificazioni per permettere un numero ridotto di calcoli da eseguire. Sapendo che all'uscita di una singola butterfly si hanno i seguenti risultati:

$$A' = (A_R + jA_I) + (W_R + jW_I) * (B_R + jB_I) = (A_R + B_R W_R - B_I W_I) + j(A_I + B_R W_I + B_I W_R)$$
 (4)

$$B' = (A_R + jA_I) + (-W_R - jW_I) * (B_R + jB_I) = (A_R - B_R W_R + B_I W_I) + j(A_I - B_R W_I - B_I W_R)$$
(5)

E' possibile dunque individuare dalle due equazioni 12 operatori:

$$M1 = B_R W_R \tag{6}$$

$$M2 = B_I W_I \tag{7}$$

$$M3 = B_R W_I \tag{8}$$

$$M4 = B_I W_R \tag{9}$$

$$M5 = 2A_R \tag{10}$$

$$M6 = 2A_I \tag{11}$$

$$E1 = A_R + M1 \tag{12}$$

$$E2 = E1 - M2 \tag{13}$$

$$E3 = A_I + M3 \tag{14}$$

$$E4 = E3 + M4 \tag{15}$$

$$E5 = M5 - E2 \tag{16}$$

$$E6 = M6 + E4 \tag{17}$$



Figura 2: CDFD butterfly

Ordinando questi ultimi e considerando le limitazioni hardware è stata ottenuta una configurazione ottimale per eseguire l'intero algoritmo con un numero di colpi di clock minore possibile.

Come prima operazione, subito dopo aver campionato i valori reali di A e B derivanti dall'esterno e i twiddle factor necessari alla butterfly, viene eseguita la moltiplicazione M1: essa restituirà il risultato solamente dopo due colpi di clock, tempo che può essere sfruttato per eseguire altre operazioni. Insieme alla prima moltiplicazione inoltre vengono campionate le parti immaginarie di A e B, permettendo così di dimezzare il parallelismo degli ingressi siccome sono dati non necessari per M1.

Nei due colpi di clock succesivi vengono fatte partire le moltiplicazioni M2 e M3, e solamente al 4° step viene salvato in un registro il risultato di M1. Disponendo le moltiplicazioni in questo modo si riesce a utilizzare un solo moltiplicatore e si riduce al minimo il tempo di esecuzione sfruttando la pipeline interna ad esso. In uscita al moltiplicatore, sia per quanto riguarda la parte di shift che l'altra sono stati previsti due registri per permettere di memorizzare il dato prima di mandarlo all'interno del sommatore o sottrattore che sono due componenti puramente combinatori.

A partire dal 5° colpo di clock viene eseguita la prima somma E1, la quale non va in conflitto con M4 siccome necessita di operandi differenti; essa viene eseguita solamente in questo istante dato che richiede il risultato di M1, che diventa disponibile proprio ora. In uscita al sommatore e al sottrattore analogamente a quanto visto con il moltiplicatore, sono stati inseriti dei registri per salvare i valori calcolati ed eventualemente mantenerli per più di un colpo di clock.

Nel 6° step invece il moltiplicatore da un lato sta ancora eseguendo M4 e ha terminato M3, dall'altro esegue M5, la quale però trattandosi di un prodotto per una costante ha un percorso combinatorio differente e non richiede 2 colpi di clock per essere svolta. Contemporaneamente E2 calcola il primo dato che sarà uno dei 4 risultati in uscita, ovvero la parte reale di A'. Questo risultato viene inviato successivamente al blocco relativo al Rom Rounding, il quale necessita di un colpo di clock per svolgere l'approssimazione, salvando così il valore finale in un ulteriore registro.

Nello step successivo nel blocco sottrattore eseguendo E5 viene calcolata la parte reale di B', eseguendo sempre in parallelo sia la somma E3 che la moltiplicazione M6. Nel 8° colpo di clock viene solamente eseguita l'ultima somma rimanente, cioè E4, che restituisce la parte immaginaria di A', e nel nono step E6 restituisce la parte immaginaria di B', terminando il calcolo di tutti i valori.

Come si può osservare negli ultimi step del CDFD (figura 2) è stata scelta l'opzione di salvare temporaneamente il valore delle parti reali in un registro intermedio (A), il quale ha il compito di permettere al colpo successivo di estrarre dalla butterfly entrambi i valori reali di A' e B'. Stessa considerazione è stata fatta per le parti immaginarie, e in questo modo è stato ripreso lo stesso protocollo con il quale vengono inseriti i dati nella butterfly, consentendo di collegarla a un'altra identica senza avere problemi nel campionamento dei valori. Si può notare, infatti, che è possibile disporre in maniera continua tale schema a simulare due butterfly collegate tra loro, una che rende disponibili in uscita i risultati e l'altra che li campiona riducendo al minimo il tempo morto tra le due operazioni.

Per quanto riguarda il numero di colpi di clock necessari per lo svolgimento completo delle operazioni, se si considera come punto di partenza il campionamento delle parti reali e come punto di arrivo la loro uscita dalla butterfly si ha una latenza di 10 colpi di clock, che in questo caso non essendoci stadi di pipeline interni coincide con il throughput.

## 2.1 Modalità full-speed

Per cercare di rendere il throughput inferiore in caso di elaborazione continua di dati, si è cercato di eliminare i tempi di attesa tra un'elaborazione e un'altra all'interno di una butterfly, eseguendo più operazioni possibili in contemporanea evitando dunque di sovrascrivere dati ancora necessari.



Figura 3: CDFD full speed butterfly

Il problema principale consiste nel moltiplicatore che lavora per ben sei colpi di clock consecutivamente, non permettendo dunque di far partire un nuovo calcolo, poiché la prima operazione della butterfly è rappresentata da M1. E' stato, dunque, necessario far partire la nuova elaborazione all'ottavo colpo di clock, e dunque il campionamento delle parti reali il colpo precedente.

Si è studiato, inoltre, il metodo con il quale far capire alla butterfly che sta lavorando in modalita continua: se il segnale di start è asserito nel colpo di clock n°6 allora può partire la memorizzazione, altrimenti si sta lavorando in modalità singola e i dati terminano di essere processati secondo quanto spiegato precedentemente. Anche nel caso in cui una butterfly debba comunicare alla successiva di elaborare in dati in full speed, il ragionamento è ancora valido, ed è solamente necessario asserire un segnale che identifichi tale richiesta al 6° step, analogamente a come viene fatto per i dati provenienti dall'esterno.

Disponendo in quest'ordine le operazioni da svolgere i dati inizialmente memorizzati relativi a parte reale e immaginaria non sono più necessari e possono essere rimpiazzati da quelli nuovi; stesso ragionamento può essere fatto per l'uso del sommatore e del sottrattore, i quali terminano di elaborare i dati prima che siano richiesti per svolgere i calcoli successivi. Anche il Rom Rounding e i relativi registri non vanno a ostacolare la modalità full speed.

Concatenando in questo modo le operazioni da svolgere la latenza dei dati all'interno di una singola butterfly rimane la stessa, mentre il throughput viene ridotto notevolmente, passando da 10 colpi di clock a 6.

# 3 Datapath Butterfly



Figura 4: Datapath Butterfly

Il datapath mostrato in figura 1 rappresenta il modello strutturale ottimizzato che realizza il componente alla base della Fast Fourier Transform: il processore Butterfly.

I segnali in ingresso sono salvati all'interno di due diversi register file: da una parte i campioni e dall'altra i twiddle factor, entrambi caratterizzati da una parte reale e una parte immaginaria. La soluzione di separare i due tipi di ingresso ha permesso una più semplice gestione dei dati dal punto di vista circuitale: la presenza di una unica struttura di memoria ne avrebbe, infatti, complicato sia il salvataggio sia l'uso rispetto al protocollo di interfacciamento scelto. In questo modo, inoltre, si gestiscono separatamente dati che arrivano da luoghi differenti: mentre i campioni possono arrivare dall'esterno o da una precedente butterfly, i twiddle factor sono forniti da registri esterni alle butterfly.

I dati in uscita dai register file sono forniti a due blocchetti: un "moltiplicatore" e un sommatore.

Il primo, in realtà, esegue due operazioni: la moltiplicazione per 2, tramite shift di una posizione a sinistra di uno dei due dati in ingresso, e la normale moltiplicazione degli ingressi forniti. Il risultato di quest'ultima, effettuando moltiplicazioni frazionarie in CA2 con numeri minori di 1, è disponibile su 2n-1 bit. Poiché la moltiplicazione è descritta in modo comportamentale in linguaggio VHDL, l'uscita viene comunque fornita su 2n bit con il raddoppio del bit di segno. Per correggere il valore, in uscita il dato è troncato del Most Significant Bit.

Mentre, l'uscita dello shift è disponibile immediatamente, la moltiplicazione presenta due livelli di pipeline che rendono il risultato disponibile dopo due colpi di clock.

Entrambe le uscite del blocchetto "moltiplicatore" sono salvate all'interno di due registri, SHIFT e MPY, prima di essere fornite ai successivi componenti del datapath. Per rispettare il parallelismo interno, pari a 47 bit, il risultato dello shifter aritmetico, prima di essere salvato nel corrispondente registro, viene esteso aggiungendo ventidue '0' (zero fill) di seguito al LSB.

Gli ingressi del blocchetto, invece, provengono dai due register file: le operazioni di moltiplicazione, come si può notare dal Data Flow Diagram, coinvolgono, infatti, solamente gli ingressi A e B e i twiddle factor.

Il sommatore, puramente combinatorio, presenta due ingressi: l'uscita del registro MPY contenente il risultato della moltiplicazione e l'uscita di un multiplexer a due vie. Quest'ultimo permette di selezionare, in base all'operazione da effettuare, tra un dato contenuto nel register file, previamente esteso su 47 bit tramite inserimento di '0' di seguito al LSB, e il risultato stesso della somma salvata nel registro SUM.

Nel datapath è, inoltre, presente un blocchetto sottrattore puramente combinatorio. Per svolgere tutte le operazioni di sottrazione richieste dalla Butterfly, sono posti in ingressi al blocchetto due multiplexer.

Per la scelta del minuendo, è presente un multiplexer a due vie, i cui ingressi provengono dai registri SUM e SHIFT contenenti i risultati delle rispettive operazioni.

Il sottraendo è scelto, invece, attraverso un multiplexer a tre vie: gli ingressi provengono dai registri SUM, MPY e dal registro di uscita della sottrazione stessa SUB.

Una volta terminate le operazioni aritmetiche, per rientrare su 24 bit i dati in uscita dalla Butterfly vengono troncati tramite tecnica del ROM ROUNDING attraverso l'omonimo blocchetto. I dati da troncare provengono, in modo alternato, dai registri SUM e SUB; per questo motivo è presente un multiplexer a due vie che ha il compito di selezionare il risultato opportuno da

troncare.

Il blocchetto di troncamento è una memoria ROM (read-only memory) che contiene al suo interno i valori da arrotondare. I 3 bit del dato ricevuti in ingressi (i due bit meno significativi dei 24 più il successivo extra bit) fungono da indirizzo per la scelta dei giusti bit di arrotondamento in uscita.

Questa operazione avviene attraverso una memoria, perciò è necessario un colpo di clock per generare il valore arrotondato; per questo motivo i restanti 22 bit del dato sono ritardati di un colpo di clock tramite il registro RNDREG. I bit in uscita da quest'ultimo registro e quelli provenienti dal ROM ROUNDING sono concatenati in modo da generare il dato in uscita. Come si può notare dal DFD, figura 2, le uscite sono disponibili nel seguente ordine:

- $\bullet$   $A'_{r}$ ;
- $B'_r$ ;
- $A_i'$ ;
- $\bullet$   $B'_{i}$ .

Poiché il protocollo di interfacciamento con l'esterno prevede di fornire ad un colpo di clock le parti reali di A' e B' e al successivo le parti immaginarie, il dato  $A'_r$  viene ritardato tramite il registro intermedio A. In questo modo, le due uscite  $A'_r$  e  $B'_r$  vengono campionate dai registri di uscita A1 e B nello stesso colpo di clock. Stesso comportamento si riscontra con le rispettive parti immaginarie.

## 3.1 Rom Rounding

Il processore Butterfly svolge al suo interno operazioni di moltiplicazione frazionarie in CA2 su 24 bit che forniscono un'uscita su 47 bit.

Il datapath è stato studiato affinché le operazioni al suo interno avvenissero senza alcun tipo di troncamento.

Poiché, però, in uscita parte reale e immaginaria di A' e B' devono essere comunque forniti su 24 bit, alla fine delle operazioni viene effettuato un arrotondamento tramite la tecnica del ROM ROUNDING.

Questa utilizza una LUT, realizzata tramite una memoria ROM, che possiede all'interno i valori da arrotondare e riceve in ingresso un sottoinsieme di bit della parte significativa del dato da mantenere e dei bit della parte da tagliare.

Nel caso del progetto in esame, si è studiata una soluzione che permettesse di avere sia una ROM non troppo grande e perciò prestazionale sia un numero di casi che non rendesse eccessivo l'errore di approssimazione.

Come mostrato in figura 5 si è deciso di prendere in considerazione un bit della parte da troncare (d) e due bit della parte significativa del dato (L).

La ROM, perciò, presenta 8 locazioni di memoria indirizzate da 3 bit in ingresso. In tabella 1 sono riportati i valori arrotondati nella LUT in base agli ingressi ricevuti e l'errore che si commette nell'approssimazione.



Figura 5: Bit considerati per il troncamento

Il troncamento del dato porta, ovviamente, ad una diminuzione della precisione numerica; in questo caso, l'errore di troncamento massimo che si può realizzare è pari a 1/2 LSB. Inoltre, si può calcolare l'errore di bias dato da:

$$bias = \frac{1}{2} \left[ \left( \frac{1}{2} \right)^d - \left( \frac{1}{2} \right)^L \right] \tag{18}$$

Sostituendo i valori di L e d si ottiene un errore medio commesso pari ad 1/8.

Come si può notare dalla formula 18 l'errore medio che si commette è legato al numero di bit che vengono presi in considerazione: maggiore è il numero di bit e minore è l'errore.

Nel caso della Butterfly, poiché il peso dei bit da approssimare non hanno un impatto determinante sul valore complessivo del dato (essendo il dato espresso in fixed point su 24 bit), si è deciso di considerare 3 bit in totale in modo da avere una ROM piccola, risparmiando risorse, e veloce.

| INGRESSO | ROM | ERRORE |
|----------|-----|--------|
| X00.0    | X00 | 0      |
| X00.1    | X01 | +1/2   |
| X01.0    | X01 | 0      |
| X01.1    | X10 | +1/2   |
| X10.0    | X10 | 0      |
| X10.1    | X11 | +1/2   |
| X11.0    | X11 | 0      |
| X11.1    | X11 | -1/2   |

Tabella 1: Valori arrotondati in base agli ingressi e errore commesso

#### 3.2 Moltiplicatore



Figura 6: Schema moltiplicatore

Il blocchetto "moltiplicatore" presentato in figura 6 è caratterizzato da due ingressi: il primo è in comune sia all'operazione di shift (moltiplicazione per 2) che a quella di moltiplicazione tra due dati, dove rappresenta il moltiplicando; il secondo ingresso, invece, rappresenta il moltiplicatore. L'operazione di shift è puramente combinatoria, perciò non presenta latenza. L'operazione di moltiplicazione, invece, presenta due livelli di pipeline: i due registri, reg1 e reg2, rendono disponibile il risultato all'esterno dopo due colpi di clock (latenza di due cicli). Il primo registro di PIPE è abilitato tramite il segnale MPY\_SHn che arriva dalla Control Unit: è asserito solamente nel momento in cui è richiesta una operazione di moltiplicazione tra due dati. Nel caso di shift, invece, il segnale è negato ('0') e il registro SHIFT esterno al componente viene abilitato. Il secondo registro di PIPE, invece, è sempre abilitato e campiona ad ogni colpo di clock il dato contenuto in reg1. I reset di reg1 e reg2 sono in comune tramite il segnale RST\_MULT.

L'operazione di moltiplicazione per due (shift aritmetico) consiste nello scalamento a sinistra del dato in ingresso: il MSB viene troncato e di seguito al LSB vengono inseriti due '0'. Dal punto di vista di descrizione in VHDL:

$$shift\_out \le A(N-2\ DOWNTO\ 0)\ \&\ "00";$$
 (19)

L'operazione di moltiplicazione tra due dati, invece, è stata descritta a livello comportamentale.

#### 3.3 Struttura di memorizzazione

Le variabili in ingresso al processore Butterfly, i dati e il twiddle factor, sono salvati all'interno di due diversi register file; questi fungono da "barriera" di registri permettendo la sincronizzazione degli ingressi che diventano, così, scorrelati da eventuali ritardi esterni.



Figura 7: Schema register file twiddle factor

Il register file del twiddle factor, figura 7, caratterizzato da due porte in ingresso e una in uscita, contiene due registri: nel primo, Reg\_1W, viene salvata la parte reale del dato mentre, nel secondo, Reg\_2W, la relativa parte immaginaria.

Il salvataggio, per entrambi le parti, avviene nello stesso colpo di clock. Per questo motivo sia il segnale di abilitazione, LE\_W, sia il segnale di reset, RST\_W, collegati alla C.U., sono comuni ad entrambi i registri.

Il dato in uscita, invece, è fornito attraverso un multiplexer a due vie il cui segnale di selezione, ADDR\_OUTW, collegato alla C.U., permette di scegliere tra la parte reale o immaginaria del twiddle factor.



Figura 8: Schema register file campioni in ingresso

Il register file nel quale sono salvate le parti reali e immaginarie di A e B, figura 8, è caratterizzato da due porte sia in ingresso e sia in uscita e al suo interno sono presenti quattro registri. La prima porta di ingresso, IN\_1, è collegata a due registri, Reg1\_Ar e Reg2\_Ai, che contengono rispettivamente la parte reale e la parte immaginaria del dato A.

La seconda porta di ingresso, invece, lavora con i restanti due registri, Reg3\_Br e Reg4\_Bi, che contengono il dato B.

Poiché, in base al protocollo di interfacciamento con l'esterno, vengono fornite prima le parti reali dei due dati e al successivo colpo di clock le parti immaginarie, i registri vengono abilitati a coppie di due: ad un colpo di clock Reg1\_Ar e Reg3\_Br e al successivo colpo Reg2\_Ai e Reg4\_Bi. Questo tipo di abilitazione avviene attraverso due segnali provenienti dalla C.U.: LE\_RF e AD-DR\_IN. Il primo, con parallelismo 1 bit, è asserito ogni qual volta è necessario salvare i dati all'interno del register file; il secondo, invece, con parallelismo 2 bit, permette il salvataggio o nei registri della parte reale o in quelli della parte immaginaria.

Gli enable di ogni registro sono, infatti, collegati all'uscita di una porta AND che compie l'operazione logica tra il segnale LE\_RF e uno dei due bit del segnale ADDR\_IN. Nello specifico il bit 0 di quest'ultimo è collegato alle porte AND relative ai registri Reg2\_Ai e Reg4\_Bi mentre il bit 1 Reg1\_Ar e Reg3\_Br.

Con LE\_RF asserito e ADDR\_IN="01" vengono abilitati al salvataggio i registri che contengono le parti immaginarie; nel caso in cui, invece, ADDR\_IN="10" sono abilitati i registri che contengono le parti reali.

I dati sono forniti all'esterno attraverso due multiplexer a 4 vie. Ogni registro è collegato ad entrambi i multiplexer: in questo modo i dati sono disponibili su entrambe le porte di uscita OUT\_1 E OUT\_2.

La selezione delle uscite avviene attraverso il segnale ADDR\_OUT, caratterizzato da un parallelismo di 4 bit: i due bit meno significativi sono collegati al selettore del multiplexer relativo all'uscita OUT\_2, mentre i due bit piu significativi al selettore del restante multiplexer.

#### 3.4 Parallelismo

Per il calcolo del parallelismo interno sono stati studiati la dimensione dei dati in ingresso A e B e i valori possibili che il twiddle factor potesse assumere.

I primi, definiti in forma frazionaria in CA2 su 24 bit, presentano almeno due bit di guardia per preservare la precisione di calcolo e non avere overflow nei dati in uscita; il loro modulo, cioè, è minore di 0.25.

I twiddle factor, invece, non sono scalati e il loro valore è, perciò, compreso tra -1 e 1.

Dalla loro definizione (espressione 3) si può considerare come caso peggiore la condizione per la quale  $W_r=1$  e  $W_i=0$ ; si è considerato, inoltre, il caso peggiore degli ingressi che prevede  $A_r=B_r=A_i=B_i=0.25$ .

In base a questi valori si sono calcolati i risultati di  $A'_r$ ,  $B'_r$ ,  $A'_i$  e  $B'_i$  controllando che questi fossero comunque esprimibile in accordo con la rappresentazione fixed point considerata, cioè il loro modulo fosse minore di 1.

Poiché dai calcoli effettuati questa condizione è sempre verificata, si è deciso di far lavorare il datapath con un parallelismo pari ai bit in uscita dalla moltiplicazione, cioè 47 bit.

In alcuni casi, come si può notare dal datapath (figura 4), è stato necessario una estensione del dato tramite l'inserimento di un numero opportuno di '0' a seguito del LSB.

#### 3.5 Ottimizzazione bus

Il progetto del processore Butterfly si è soffermato ampiamente sull'ottimizzazione del numero di bus globali e di connessioni tra i componenti del datapath in modo da non penalizzare le prestazioni.

Nelle prime fasi si è ipotizzato di lavorare con risorse infinite: all'interno del register file principale, figura 8, venivano salvati, oltre ai dati A e B in ingresso, tutti i risultati delle operazioni aritmetiche svolte dal datapath. In quest'ottica, erano necessarie 5 porte in uscita, ognuna collegata agli ingressi dei blocchetti aritmetici (una per il moltiplicatore, due per il sommatore e due per il sottrattore) e 3 porte in ingresso per salvare i relativi risultati. Questa soluzione avrebbe implicato l'uso di un register file a 8 porte, complicato sia dal punto di vista di gestione sia di implementazione.

Osservando il Data Flow Diagram si è notato che i risultati delle operazioni aritmetiche sono immediatamente necessarie in successivi componenti; il salvataggio all'interno del register file diventa perciò inutile ed inefficiente.

Si è deciso, quindi, di lavorare il più possibile in locale riducendo i problemi connessi al trasporto dei dati: all'uscita di ogni blocchetto aritmetico è stato inserito un registro intermedio. Questa soluzione ha portato ad una notevole semplificazione del register file sia in termini di porte sia in termini di locazioni necessarie; grazie, infatti, alla gestione locale dei risultati delle operazioni e al loro collegamento diretto con i componenti, si sono potute eliminare 7 porte.

Il register file, così ottimizzato, presenta 4 registri per salvare solamente le parti reali e immaginarie di A e B e 4 porte, 2 in uscita e 2 in ingresso. Queste ultime sono necessarie per salvare a coppie le parti reali e al successivo colpo di clock le parti immaginarie dei dati.

Lo stessa linea progettuale è stata utilizzata per ottimizzare i bus in uscita dal register file del twiddle factor: dal DFD si è notato come le parti reali ed immaginarie del dato fossero coinvolte solamente in operazioni di moltiplicazione. Per questo motivo, il register file è caratterizzato da una sola porta in uscita, collegata direttamente ad un ingresso del moltiplicatore, e due porte in ingresso.

I componenti aritmetici, però, presentano ingressi sia fissi, come nel caso del sommatore dove il risultato della moltiplicazione tra due dati è sempre presente, sia variabili. Nel sottrattore, ad esempio, il sottraendo e il minuendo variano ad ogni operazione; per questo motivo sono stati inseriti dei multiplexer agli ingressi dei blocchi aritmetici, ove necessario, controllati dalla C.U. Essi in base all'operazione da svolgere selezionano il registro intermedio che contiene il dato necessario. L'ottimizzazione apportata al circuito non ha arrecato alcun danno alle prestazioni; lavorando, anzi, in locale, la riduzione dei bus globali sia in termini di numero che in termini di lunghezza ha permesso di diminuire l'area del register file, i ritardi ed eventuali costi di realizzazione.

# 4 Tempo di vita delle variabili

Per comprendere quanti registri utilizzare e cercare di ottimizzare il loro numero è stato svolto uno studio riguardo il tempo di vita delle variabili, prendendo in considerazione i risultati dei dodici operatori descritti in precedenza e dei valori reali e immaginari in ingresso necessari per i calcoli.

| Tempo di vita delle variabili |   |   |   |   |   |   |   |   |   |    |    |    |
|-------------------------------|---|---|---|---|---|---|---|---|---|----|----|----|
|                               | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 |
| Ar                            | X | X | X | X | X | X |   |   |   |    |    |    |
| Ai                            |   | X | X | X | X | X | X |   |   |    |    |    |
| Br                            | X | X |   |   |   |   |   |   |   |    |    |    |
| Bi                            |   | X | X | X | X |   |   |   |   |    |    |    |
| Wr                            | X | X | X | X | X |   |   |   |   |    |    |    |
| Wi                            | X | X | Х | X |   |   |   |   |   |    |    |    |
| M1                            |   |   |   | X | X |   |   |   |   |    |    |    |
| M2                            |   |   |   |   | X | X |   |   |   |    |    |    |
| M3                            |   |   |   |   |   | X | Х |   |   |    |    |    |
| M4                            |   |   |   |   |   |   | Х | X |   |    |    |    |
| M5                            |   |   |   |   |   |   | Х |   |   |    |    |    |
| M6                            |   |   |   |   |   |   |   | X |   |    |    |    |
| Σ1                            |   |   |   |   |   | Х | 0 |   |   |    |    |    |
| Σ2                            |   |   |   |   |   |   | Х | X | X | X  | X  |    |
| Σ3                            |   |   |   |   |   |   |   | Х |   |    |    |    |
| Σ4                            |   |   |   |   |   |   |   |   | Х | X  | X  | X  |
| Σ5                            |   |   |   |   |   |   |   | Х | Х | X  | X  |    |
| Σ6                            |   |   |   |   |   |   |   |   |   | X  | X  | X  |

Figura 9: Tempo di vita delle variabili

Come si può osservare dalla tabella il numero massimo di registri richiesto per un singolo colpo di clock è pari a 6; dunque da questo risultato si potrebbero istanziare solamente sei registri dove memorizzare tutti i dati. Nel datapath precedentemente descritto, all'interno sono presenti in uscita dal sommatore, dal sottrattore e dal moltiplicatore un totale di quattro registri. Ne sarebbero dunque necessari solamente altri due per permettere la memorizzazione dei campioni in ingresso e dei twiddle factor. In realtà è stata scelta una soluzione intermedia, che punta da un lato ad ottimizzare il numero di registri, e dall'altra di ottenere una velocità di esecuzione elevata, specialmente per quanto riguarda la modalità full speed.

Infatti, in ingresso, è stato posto un register file che contiene 4 locazioni dove memorizzare A e B, e un altro per salvare parte reale e immaginaria di W. Questa scelta permette di non dover durante l'esecuzione sovrascrivere Ar, Br, Ai e Bi, in quanto i valori calcolati passano da un blocco all'altro del datapath, intervallati solamente dai 4 registri interni.

Questa scelta si rivela efficiente se si lavora in modalità full speed, nella quale è possibile cambiare i valori del register file con nuovi campioni dopo 6 colpi di clock, senza andare ad alterare i calcoli già effettuati o i dati necessari per quelli ancora rimanenti.

#### 5 Protocollo di interfacciamento con l'esterno

Il protocollo di l'interfacciamento con il mondo esterno è stato scelto per ottimizzare il numero di colpi di clock necessari per l'ingresso dei dati, evitando però di avere un parallelismo troppo elevato.

Per quanto riguarda l'ingresso, ci si aspetta che come primo segnale asserito lo START, condizione che permette alla macchina di partire. Successivamente, devono essere inviate tutte le parti reali dei campioni, e solamente al colpo di clock successivo le parti immaginarie. Questo protocollo risulta valido sia per quanto riguarda la singola butterfly che la FFT completa, siccome si tratta solamente di una concatenazione.

Per i dati in ingresso alla FFT è previsto che siano forniti con 5 bit di guardia per ognuno dei 16 campioni sui 24 bit complessivi per parte reale e immaginaria, in modo da evitare che all'interno durante i calcoli nei quattro stadi avvenga overflow compromettendo i risultati.

In uscita si ha la stessa sequenza: infatti, dopo che il segnale di DONE diventa attivo, si ricevono prima le parti reali del campioni calcolati e poi le parti immaginarie. Il fatto di aver scelto un protocollo di ingresso identico a quello di uscita permette di concatenare senza difficoltà le butterfly tra loro, e di poterle utilizzare per realizzare in seguito una Fast Fourier Transform di qualsiasi dimensione.

Anche se si lavora in modalità full speed il protocollo rimane il medesimo, ma è richiesto solamente di rispettare il timing per inviare i nuovi campioni nel momento opportuno.

### 6 Unità di controllo



Figura 10: Control Unit Butterfly

L'unità di controllo della Butterfly è stata progettata secondo la tecnica della microprogrammazione.

Lo schema, figura 10, è caratterizzato da due registri: il  $\mu AR$  (Micro Address Register), che contiene l'indirizzo, da fornire alla  $\mu ROM$ , dello stato corrente, e il  $\mu IR$  (Micro Instruction Register) che contiene i comandi, in uscita della  $\mu ROM$ , da fornire al datapath.

La C.U. progettata presenta un totale di 19 stati (la  $\mu ROM$  contiene, quindi, altrettante locazioni di memoria); per questo motivo il parallelismo del  $\mu AR$  è pari a 5 bit.

Il  $\mu IR$ , invece, è suddiviso in diversi campi con un parallelismo totale di 32 bit: un bit, denominato condition code validation (cc), evidenzia la presenza di un eventuale salto (condizionato dal segnale di START), 5 bit rappresentano l'indirizzo dello stato sul quale saltare (jump address), 25 bit contengono i comandi da fornire al datapath e 1 bit indica il segnale di DONE.



Figura 11: Campi presenti all'interno del  $\mu IR$ 

Il sequenziatore, che ha il compito di inviare l'informazione dello stato presente al command generator, presenta un algoritmo di indirizzamento implicito. Questo meccanismo permette di generare il next state aggiungendo '1', mediante un sommatore, all'indirizzo del current state. La modalità di funzionamento Full Speed del processore Butterfly, però, implica anche la presenza di salti condizionati a due vie (2-way branches) che devono essere gestiti dalla Control

Unit. Come si può notare, infatti, dall'ASM chart (figura 12), sono presenti due salti dipendenti dal segnale di START: nel primo, dopo lo stato M5\_E2, la macchina deve decidere se svolgere una esecuzione isolata (ramo di sinistra, START='0') oppure continua (ramo di destra, START='1'). Nel secondo, invece, al termine dell'esecuzione continua la macchina deve decidere se continuare a lavorare nello stesso ramo o passare al ramo di esecuzione singola. La gestione dei salti è affidata ad un blocchetto denominato  $start\_jump$  il cui segnale di uscita rappresenta il selettore di un multiplexer che discrimina il contenuto del  $\mu AR$ .

Il multiplexer è caratterizzato da 3 ingressi: l'uscita del sommatore +1, l'indirizzo del primo stato della  $\mu ROM$  ("00000", IDLE), e l'indirizzo dello stato al quale puntare in caso di salto, contenuto in un campo specifico del  $\mu IR$ .

Il blocchetto start\_jump riceve in ingresso il segnale di condition code validation (cc), il segnale di START e l'indirizzo contenuto nel  $\mu AR$ .

Quando la macchina è nello stato di IDLE e il segnale di START è asserito inizia la modalità di lavoro sequenziale e, perciò, il selettore fornisce la codifica "00" al multiplexer, connettendo il registro  $\mu AR$  all'uscita del sommatore.

Nel caso in cui, invece, il bit cc è asserito, il blocchetto di *start\_jump* discrimina tra due situazioni: se START è '1' deve essere effettuato un salto e, perciò, la codifica del selettore è "01"; se START è, invece, pari a '0' la macchina continua a lavorare in modo sequenziale (codifica selettore "00").

Infine, quando entrambi i bit cc e START sono pari a '0': se si è nello stato di IDLE, ovvero l'indirizzo contenuto nel  $\mu AR$  è "00000", il selettore del multiplexer è codificato per mantenere la macchina nello stesso stato ("10"); se, al contrario, lo stato corrente è OUT\_IM (indirizzo "01100"), cioè l'ultimo stato del ramo di esecuzione singola, la macchina torna in IDLE (selettore "10"). Se non si è in nessuno dei due stati, la C.U. continua a lavorare in modo sequenziale (selettore "00").

| START | cc | ADDRESS | RESET | $SEL_MUX$ |
|-------|----|---------|-------|-----------|
| X     | X  | X       | 1     | 10        |
| 0     | 0  | 00000   | 0     | 10        |
| 0     | 0  | 01100   | 0     | 10        |
| 0     | 0  | X       | 0     | 00        |
| 1     | 1  | X       | 0     | 01        |
| 0     | 1  | X       | 0     | 00        |

Tabella 2: Codifica del selettore del multiplexer in funzione degli ingressi

Il meccanismo di funzionamento della C.U., cioè il passaggio da next state a present state, deve essere completato all'interno di un ciclo così da poter fornire i comandi al datapath ad ogni colpo di clock.

Per questo motivo, si è deciso di far lavorare i due registri su fronti di clock diversi: il  $\mu AR$  sul fronte di salita e il  $\mu IR$  sul fronte di discesa.

Questa soluzione è, inoltre, compatibile con il protocollo di interfacciamento con l'esterno scelto che prevede la disponibilità dei dati in ingresso nel colpo di clock successivo al quale il segnale di START è asserito.



Figura 12: ASM chart Butterfly

#### 7 FFT 16x16

La FFT 16x16 è stata realizzata, come si può vedere in figura 13, utilizzando quattro stadi da 8 butterfly ciascuno. Il primo stadio di Butterfly ha 16 ingressi chiamati X, ognuno dei quali è la concatenazione degli ingressi A e B della singola Butterfly. Perciò se il parallelismo in ingresso nella singola era di 24 bit sono stati inseriti in ingresso alla FFT 384 bit (24 bit x 16 ingressi). Per l'inserimento dei "twiddle factor" sono stati inseriti 16 registri: i primi 8 contengono la parte reale; i restanti 8 la parte immaginaria. Ogni registro ha un parallelismo di 24 bit cosicchè ogni Butterfly utilizzi in totale 48 bit tra parte reale e immaginaria.

Gli ulteriori stadi sono stati opportunamente connessi rispettando l'ordine dettato dai "twiddle factor" per un totale di 32 Butterfly istanziate.

Tutte le Butterfly hanno lo stesso segnale di Clock. Contestualmente il segnale di DONE di ogni Butterfly di ogni stadio è stato collegato in un unico DONE per un totale di 4, dove solo l'ultimo è l'effettivo DONE finale della FFT. Mentre il segnale di START dipende dal segnale di DONE della Butterfly dello stadio precedente tranne nel primo stadio in cui lo START è l'ingresso della FFT.

Infine in modo tale da rispettare il protocollo ingresso-uscita le uscite sono identiche agli ingressi.



Figura 13: Grafico segnali FFT 16x16

### 8 Simulazioni

#### 8.1 Butterfly

i risultati coincidono con quelli teorici. Sono stati provati ulteriori casi con deversi ingressi ottenendo un risultato coerente con quello teorico.



Figura 14: Butterfly: cursore che indica uscite reali



Figura 15: Butterfly: cursore che indica uscite immaginarie

## 8.2 Butterfly full-speed

Nella simulazione della Butterfly in modalità full speed sono stati inviati consecutivamente due dati in ingresso si può notare, dalle seguenti immagini 16 e 17, che la latenza (dal primo dato reale campionato alla sua uscita reale) rimane sempre di 10 colpi di clock ma il throughput passa da 10 a 6 colpi di clock tra l'uscita di un dato e la successiva uscita del secondo dato.



Figura 16: Butterfly full speed: cursore che indica primo dato reale in uscita



Figura 17: Butterfly full speed: cursore che indica secondo dato reale in uscita

#### 8.3 FFT 16x16

Per verificare la FFT è stato utilizzato il file  $FFT_{-}16x16_{-}Examples.pdf$  dove si è constatato che ogni ingresso coincide con l'uscita perciò la FFT funziona perfettamente.



Figura 18: FFT: cursore che indica ingressi reali

Le uscite reali sono rispettate come si evince dalla figura 19 con un -8 in quinta posizione e in tredicesima posizione.



Figura 19: FFT: cursore che indica uscite reali

In figura 20 si leggono i risultati corretti della parte immaginaria: un 8 in quinta posizione e un -8 in tredicesima posizione.



Figura 20: FFT: cursore che indica uscite immaginarie

# 9 Appendice

In questa sezione vengono riportati i codici VHDL.

## 9.1 Moltiplicatore

```
LIBRARY ieee;
USE ieee.std_logic_1164.all;
USE ieee.numeric_std.all;
    ENTITY multiplier IS
GENERIC(N : integer:=8);
PORT(A,B: IN SIGNED(N-1 DOWNIO 0);
clock, reset, MPY_SHn: IN STD_LOGIC;
p: OUT SIGNED(2*N-1 DOWNIO 0);
shift_out: OUT SIGNED(N DOWNIO 0));
END multiplier;
     ARCHITECTURE Structure OF multiplier IS
    COMPONENT rise_register
GENERIC (N : INTEGER:=10);
PORT ( clock : IN STD_LOGIC;
    data_in : IN SIGNED(N-1 DOWNIO 0);
    clear , reset , LE: IN STD_LOGIC;
    data_out : OUT SIGNED(N-1 DOWNIO 0));
15
16
     END COMPONENT;
     SIGNAL outreg1, outproduct: SIGNED (2*N-1) DOWNTO 0;
23
     reg1: rise_register GENERIC MAP (N=>2*N)
                            PORT MAP (clock=>clock, data_in=>outproduct, clear=>'0', reset=>reset, LE=>MPY.SHn, data_out=>
             outreg1);
     reg2: rise_register GENERIC MAP (N=>2*N)
PORT MAP (clock=>clock, data_in=>outreg1, clear=>'0', reset=>reset, LE=>'1', data_out=>p);
     shift_out \le A(N-2 \text{ downto } 0) \& "00";
32
     outproduct <=A*B;
    END Structure;
```

### 9.2 Register File

```
library ieee;
use ieee.std_logic_1164.all;
use ieee.numeric_std.all;
       entity reg_file is
  generic (
   N : positive := 24
                                                                                   --Numero bit riga
                                    : out SIGNED(N-1 downto 0);
: out SIGNED(N-1 downto 0);
: in SIGNED(N-1 downto 0);
: in SIGNED(N-1 downto 0);
: in STDLOGIC.VECTOR(1 downto 0);
: in STDLOGIC.VECTOR(3 downto 0);
: in STDLOGIC;
: in std_logic;
: in std_logic
               outB
11
12
13
               {\tt input} A
              inputB
                outSel
16
17
              load_en
              reset
18
19
              Clk
       end reg_file;
       architecture behavioral of reg_file is
      COMPONENT rise_register
          GENERIC (N : INTEGER:=10);

PORT ( clock : IN STD_LOGIC;

data_in : IN SIGNED(N-1 DOWNIO 0);

clear , reset , LE: IN STD_LOGIC; —Enable = load enable

data_out : OUT SIGNED(N-1 DOWNIO 0));
26
27
30
      END COMPONENT;
      COMPONENT mux4to1 IS
      GENERIC(N : positive :=24);
PORT (w0, w1, w2, w3 : IN SIGNED(N-1 DOWNTO 0);
s : IN STD_LOGIC_VECTOR(1 DOWNTO 0);
f : OUT SIGNED(N-1 DOWNTO 0));
```

```
38 END COMPONENT;
          \begin{array}{lll} SIGNAL \ en1 \,, \ en2 \,, \ en3 \,, \ en4 \colon STD\_LOGIC \,; \\ SIGNAL \ out1 \,, \ out2 \,, \ out3 \,, \ out4 \colon SIGNED (N-1 \ DOWNIO \ 0) \,; \end{array}
41
43
                                                 r generic map (N=>N)
port map (data_in=>inputA, clock=>Clk, reset=>reset, LE=>en1, data_out=>out1, clear=>'0');
      Reg_1: rise_register
     Reg_2: rise_register generic map (N=>N)

Reg_3: rise_register generic map (N=>N)

port map (data_in=>inputA, clock=>Clk, reset=>reset, LE=>en1, data_out=>out1, clear=>'0');

Reg_3: rise_register generic map (N=>N)

port map (data_in=>inputB, clock=>Clk, reset=>reset, LE=>en2, data_out=>out2, clear=>'0');

Reg_4: rise_register generic map (N=>N)

port map (data_in=>inputB, clock=>Clk, reset=>reset, LE=>en3, data_out=>out3, clear=>'0');

Reg_4: rise_register generic map (N=>N)

port map (data_in=>inputB, clock=>Clk, reset=>reset, LE=>en4, data_out=>out4, clear=>'0');
47
49
51
     56
      en1<=load_en AND inSel(1);
en2<=load_en AND inSel(0);
en3<=load_en AND inSel(1);
60
      en4 <= load_en AND inSel(0);
      end behavioral;
```

#### 9.3 Register File "twiddle factor"

```
LIBRARY ieee
    USE ieee.std_logic_1164.all;
USE ieee.numeric_std.all;
    ENTITY Reg_file_W IS
    GENERIC (
                    : POSITIVE := 24 --num bit riga
    PORT
                     (ADDR_OUT
                                                        IN STD_LOGIC:
                             :IN SIGNED(N-1 DOWNTO 0);
:IN SIGNED(N-1 DOWNTO 0);
                INPÙT1
                INPUT2
11
                                    : IN STD_LOGIC;
: IN STD_LOGIC;
12
                 CLOCK
                RESET
14
15
                                      : IN STD_LOGIC;
: OUT SIGNED(N-1 DOWNTO 0));
                       LOAD_EN
                REG_OUT
    END Reg_file_W;
    ARCHITECTURE Behavior OF Reg_file_W IS
19
       COMPONENT mux2tol IS
GENERIC (N : INTEGER:=10);
PORT( input1 : IN SIGNED (N-1 DOWNIO 0);
input2 : IN SIGNED (N-1 DOWNIO 0);
sel : IN STDLOGIC;
output : OUT SIGNED (N-1 DOWNIO 0));
2.4
26
       END COMPONENT:
       COMPONENT rise_register
28
       COMPONENT rise_register

GENERIC (N : INTEGER:=10);

PORT ( clock : IN STD_LOGIC;

data_in : IN SIGNED(N-1 DOWNIO 0);

clear , reset , LE: IN STD_LOGIC; --Enable = load enable

data_out : OUT SIGNED(N-1 DOWNIO 0));
30
32
34
       END COMPONENT:
35
       --SIGNAL out_reg1 ,out_reg2: STD_LOGIC_VECTOR(N-1 DOWNIO 0); SIGNAL uout1, uout2: SIGNED(N-1 DOWNIO 0);
36
37
38
39
    BEGIN
40
                                ter <u>generic map</u> (N=>N)
port map (data_in=>INPUT1, clock=>CLOCK, reset=>RESET, LE=>LOAD_EN, data_out=>uout1, clear
    Reg_1W: rise_register
42
            = > '0'):
                                  er generic map (N=>N)
port map (data_in=>INPUT2, clock=>CLOCK, reset=>RESET, LE=>LOAD_EN, data_out=>uout2, clear
    Reg_2W: rise_register
44
           =>'0');
46
    mux: mux2to1 generic map(N=>N)
                               port map(input1=>uout1,input2=>uout2,sel=>ADDR_OUT,output=>REG_OUT);
    END Behavior:
```

# 9.4 ROM rounding

```
LIBRARY ieee;
   USE ieee.std_logic_1164.all;
USE ieee.numeric_std.all;
  ENTITY ROM-rounding IS GENERIC (
    N
);
             : POSITIVE := 2 — num bit riga
                         : IN STD_LOGIC_VECTOR(2 DOWNTO 0); : IN STD_LOGIC;
   PORT
               (ADDR
10
           CLOCK
               EN
                            : IN STDLOGIC;
: OUT STDLOGIC.
: OUT STDLOGIC.VECTOR(N-1 DOWNTO 0));
           ROM_OUT
  END ROM_rounding;
   ARCHITECTURE Behavior OF ROM_rounding IS
  23
24
25
26
27
29
  BEGIN
PROCESS (CLOCK)
31
     BEGIN
     IF (CLOCK'EVENT AND CLOCK='1')THEN
      IF (EN = '1')THEN

ROM_OUT = rom8 (to_integer (unsigned (ADDR)));
35
    END IF;
  END PROCESS;
38
39
  END Behavior;
```

### 9.5 Start jump

```
library IEEE;
    use IEEE.std_logic_1164.all;
USE ieee.numeric_std.all;
    ENTITY start_jump IS

PORT( reset: IN STD_LOGIC;
   addr: IN STD_LOGIC_VECTOR(4 DOWNIO 0);
   cc: IN STD_LOGIC;
   start: IN STD_LOGIC;

10
11
             sel_addr: OUT STD_LOGIC_VECTOR(1 DOWNTO 0)
    END start_jump;
    ARCHITECTURE Behavior OF start_jump IS
SIGNAL sel: STD_LOGIC_VECTOR(1 DOWNIO 0);
SIGNAL idlestate: STD_LOGIC;
16
17
18
\frac{20}{21}
       22
23
24
       PROCESS(reset , start , cc , addr , idlestate)
          BEGIN
          IF (reset = '1') THEN sel <="10";
25
26
          ELSE
IF(start='1' AND cc='0')THEN --inizio
27
28
             IF (start='1' AND cc='0') THEN --INIZIO
sel<="00";

ELSIF(start='0' AND cc='0') THEN --run
IF (idlestate='0') THEN
IF (addr="01100") THEN
sel<="10";

ELSE
29
30
31
32
33
34
                   sel <="00";
END IF;
35
36
37
38
                ELSE
                sel<="10";
END IF;
39
40
             ELSIF(start='1' AND cc='1') THEN --jump sel<="01";
41
             ELSIF(start='0' AND cc='1') THEN --no jump
43
               sel<="00";
```

```
45 sel<="10";
46 END IF;
47 END IF;
48 END PROCESS;
49
50 sel_addr<=sel;
51
52 END Behavior;
```

#### 9.6 Datapath Butterfly

```
library IEEE;
use IEEE.std_logic_1164.all;
               USE ieee.numeric_std.all;
               ENTITY butterfly_dp IS
                    PORT( CLOCK: IN STD.LOGIC;
    IN.A, IN.B: IN SIGNED (23 DOWNIO 0); --REGISTER FILE AB
    ADDR.IN: IN STD.LOGIC.VECTOR (1 DOWNIO 0); --REGISTER FILE AB --addr reg1 e reg2 + addr reg3 e reg4
    ADDR.OUT: IN STD.LOGIC.VECTOR(3 DOWNIO 0); --REGISTER FILE AB --addr uscital + addr uscita2
    RST.RF, LE.RF: IN STD.LOGIC; --REGISTER FILE AB
    Wi, Wr: IN SIGNED (23 DOWNIO 0); --REGISTER FILE W
    LE.W, RST.W: IN STD.LOGIC; --REGISTER FILE W
    ADDR.OUTW: IN STD.LOGIC; --REGISTER FILE W
    ADDR.OUTW: IN STD.LOGIC; --REGISTER FILE W
    MPY.SHn, RST.MULT: IN STD.LOGIC; --REGISTRO USCITA SHIFT
    RST.SHY, LE.SH: IN STD.LOGIC; --REGISTRO USCITA SHIFT
    RST.MPY, LE.MPY: IN STD.LOGIC; --REGISTRO USCITA MOLTIPLICATORE
    MUX.SUM: IN STD.LOGIC; --MUX INGRESSO SOMMATORE
    MUX.SUB1: IN STD.LOGIC; --MUX INGRESSO SOMMATORE
    MUX.SUB2: IN STD.LOGIC, --MUX INGRESSO SOMMATORE
    MUX.SUB2: IN STD.LOGIC, --REGISTRO USCITA SOTTRATTORE
    RST.SUB, LE.SUB: IN STD.LOGIC; --REGISTRO USCITA SOMMATORE
    RST.A1, LE.A1: IN STD.LOGIC; --REGISTRO USCITA SOMMATORE
    RST.A1, LE.A1: IN STD.LOGIC; --REGISTRO USCITA SOMMATORE
    RST.A1, LE.A1: IN STD.LOGIC;
    RST.A1, LE.A1: IN STD.LOGIC;
    RST.A1, LE.A1: IN STD.LOGIC;
    OUT.A, OUT.B: OUT SIGNED (23 DOWNIO 0));

ND butterfly-dp;
 10
13
14
15
16
17
18
19
20
21
22
23
24
25
              END butterfly_dp;
              ARCHITECTURE Behaviour OF butterfly_dp IS
31
                          -componenti
            --componenti

COMPONENT multiplier

GENERIC(N : integer:=8);

PORT(A,B: IN SIGNED(N-1 DOWNIO 0);

clock, reset, MPY-SHn: IN STD-LOGIC;

p: OUT SIGNED(2*N-1 DOWNIO 0);

shift-out: OUT SIGNED(N DOWNIO 0));

END COMPONENT;
             COMPONENT adder
GENERIC(N : integer:=8);
PORT(a,b: IN SIGNED(N-1 DOWNTO 0);
s: OUT SIGNED(N-1 DOWNTO 0)
               END COMPONENT;
48
             COMPONENT rise_register
GENERIC (N : INTEGER:=10);
PORT ( clock : IN STD_LOGIC;
    data_in : IN SIGNED(N-1 DOWNIO 0);
    clear, reset, LE: IN STD_LOGIC; --Enable = load enable
    data_out : OUT SIGNED(N-1 DOWNIO 0));

END_COMPONENT:
              END COMPONENT;
56
             COMPONENT mux2to1
GENERIC (N : INTEGER:=10);
PORT( input1 : IN SIGNED (N-1 DOWNIO 0);
input2 : IN SIGNED (N-1 DOWNIO 0);
sel : IN STD_LOGIC;
output : OUT SIGNED (N-1 DOWNIO 0));
            COMPONENT mux3to1
GENERIC (N : INTEGER:=10);
PORT( input1 : IN SIGNED (N-1 DOWNIO 0);
input2 : IN SIGNED (N-1 DOWNIO 0);
input3 : IN SIGNED (N-1 DOWNIO 0);
sel : IN STDLOGIC.VECTOR (1 DOWNIO 0);
output : OUT SIGNED (N-1 DOWNIO 0));
END COMPONENT;
             COMPONENT subtractor
GENERIC(N : integer:=8);
PORT(a,b: IN SIGNED(N-1 DOWNIO 0);
```

```
s: OUT SIGNED(N-1 DOWNTO 0)); END COMPONENT;
      COMPONENT ROM_rounding
 80
      GENERIC ( N : POSITIVE := 2);
PORT (ADDR : IN STD_LOGIC_VECTOR(2 DOWNTO 0);
 82
                                             : IN STD_LOGIC;
: IN STD_LOGIC;
                     CLOCK
EN
                                                  : OUT STD_LOGIC_VECTOR(N-1 DOWNTO 0));
                     ROMLOUT
      END COMPONENT;
 86
      COMPONENT reg_file IS
GENERIC (
N : POSITIVE := 24
 80
 90
                                                                   --Numero bit riga
 91
92
          PORT(
                                    : OUT SIGNED(N-1 DOWNIO 0);
: OUT SIGNED(N-1 DOWNIO 0);
: IN SIGNED(N-1 DOWNIO 0);
: IN SIGNED(N-1 DOWNIO 0);
: IN STDLOGIC.VECTOR(1 DOWNIO 0);
: IN STDLOGIC.VECTOR(3 DOWNIO 0)
 93
94
              outB
 95
96
              \mathtt{input} A
            inputB
 97
            inSel
 98
                                                STD_LOGIC_VECTOR(3 DOWNTO 0);
              outSel
                                    : IN STD_LOGIC: IN STD_LOGIC
 99
            load_en
            reset
                                               STD_LOGIC;
            Clk
                                    : IN STD-LOGIC
      );
END COMPONENT;
103
      COMPONENT Reg_file_W IS
         GENERIC (

N : POSITIVE := 24 — num bit riga
         );
PORT
                         (ADDR_OUT
                                                         IN STD_LOGIC:
109
                                          :IN SIGNED(N-1 DOWNTO 0);
:IN SIGNED(N-1 DOWNTO 0);
110
                     INPUT1
                     INPUT2
                                           : IN STD_LOGIC;
: IN STD_LOGIC;
                     RESET
                           LOAD_EN : IN STD_LOGIC;
LOUT : OUT SIGNED(N-1 DOWNTO 0));
114
                     REG_OUT
116 END COMPONENT;
     SIGNAL out_w, out_1, out_2: SIGNED(23 DOWNIO 0);
SIGNAL mpy_in, shift_in: SIGNED(48 DOWNIO 0);
SIGNAL mpy_in, shift_in: SIGNED(48 DOWNIO 0);
SIGNAL sout: SIGNED(24 DOWNIO 0);
SIGNAL sout: SIGNED(24 DOWNIO 0);
SIGNAL mux_sum_out; mpy_out: SIGNED(48 DOWNIO 0);
SIGNAL mux_sum_out, mux_sum_in1: SIGNED(48 DOWNIO 0);
SIGNAL sum_in, sum_out: SIGNED(48 DOWNIO 0);
SIGNAL sub_in, sub_out: SIGNED(48 DOWNIO 0);
SIGNAL mux_subl_out, mux_subl_out: SIGNED(48 DOWNIO 0);
SIGNAL mux_rnd_out: SIGNED(48 DOWNIO 0);
SIGNAL mux_rnd_out_std: STD_LOGIC_VECTOR(48 DOWNIO 0);
SIGNAL rnd_out: STD_LOGIC_VECTOR(1 DOWNIO 0);
SIGNAL val_rounded: STD_LOGIC_VECTOR(23 DOWNIO 0);
SIGNAL val_rounded: STD_LOGIC_VECTOR(23 DOWNIO 0);
SIGNAL reg_out_in: SIGNED(21 DOWNIO 0);
SIGNAL a_out: SIGNED(23 DOWNIO 0);
124
130
132
\frac{134}{135}
          BEGIN
136
          --register file Ar Ai Br Bi
register_file: reg_file GENERIC MAP(N=>24)
PORT MAP(outA=>out_1 , outB=>out_2 , inputA=
load_en=>LE_RF, reset=>RST_RF, Clk=>CLOCK);
138
                                                                                  \label{eq:control_entrol_entrol_entrol_entrol} input A \!\!=\!\! > \!\! IN\_A \quad , \quad input B \!\!=\!\! > \!\! IN\_B \quad , \quad inSel \!\!=\!\! > \!\! ADDR\_IN \quad , \quad outSel \!\!=\!\! > \!\! ADDR\_OUT \quad ,
140
          --register file Wr Wi register_file_W: Reg_file_W GENERIC MAP(N=>24) PORT MAP(ADDR_OUT=>ADDR_OUTW , INPUT1=>Wr , INPUT2=>Wi , CLOCK=>CLOCK , RESET=>RST_W , LOAD_EN=>LE_W ,
141
142
143
               REG_OUT=>out_w);
144
145
             -moltiplicatore
          146
147
148
149
          mpy_in<= p_out(46 DOWNTO 0) & "00"
           shift_reg: rise_register GENERIC MAP (N=>49)
PORT MAP (clock=>CLOCK, data_in=>shift_in, clear=> '0', reset=>RST_SH, LE=>LE_SH, data_out=>shift_out);
153
154
             py_reg: rise_register GENERIC MAP (N=>49)
PORT MAP (clock=>CLOCK, data_in=>mpy_in, clear=> '0', reset=>RST_MPY, LE=>LE_MPY, data_out=>mpy_out);
\frac{156}{157}
\frac{158}{159}
          mux_sum_in1<=out_2 & "000000000000000000000"; --estensione di segno
160
          mux_add: mux2to1 GENERIC MAP (N=>49)
             PORT MAP (input1=>sum_out, input2=>mux_sum_in1, sel=>MUX_SUM, output=>mux_sum_out);
```

```
ld: adder GENERIC MAP (N=>49)
PORT MAP (a=>mpy_out, b=>mux_sum_out, s=>sum_in);
\frac{164}{165}
         nm_reg: rise_register GENERIC MAP (N=>49)
PORT MAP (clock=>CLOCK, data_in=>sum_in, clear=> '0', reset=>RST_SUM, LE=>LE_SUM, data_out=>sum_out);
168
169
170
       muxA_sub: mux2to1 GENERIC MAP (N=>49)
PORT MAP (input1=>sum_out, input2=>shift_out, sel=>MUX_SUB1, output=>mux_sub1_out);
171
172
173
174
175
176
       177
178
         tb: subtractor GENERIC MAP (N=>49)
PORT MAP (a=>mux_sub1_out, b=>mux_sub2_out, s=>sub_in);
179
180
                   rise_register GENERIC MAP (N=>49)
181
182
         PORT MAP (clock=>CLOCK, data_in=>sub_in, clear=> '0', reset=>RST_SUB, LE=>LE_SUB, data_out=>sub_out);
        --ROM rounding
nux_rom: mux2to1 GENERIC MAP (N=>49)
PORT MAP (input1=>sum_out, input2=>sub_out, sel=>MUX_ROUND, output=>mux_rnd_out);
183
184
       mux_rom:
185
186
187
188
       \verb|mux_rnd_out_std| < \!\!\!= \!\!\! STD\_LOGIC\_VECTOR( | mux_rnd_out ) ;
                  rise_register GENERIC MAP (N=>22)
AP (clock=>CLOCK, data_in=>SIGNED(mux_rnd_out_std(48 DOWNTO 27)), clear=> '0', reset=>RST_RNDREG, LE
       rnd_reg: r
PORT MAP
189
          =>LE_RNDREG, data_out=>val_to_round);
191
       rom_round: ROM_rounding GENERIC MAP (N=>2)
PORT MAP (ADDR=>mux_rnd_out_std(26 DOWNIO 24), CLOCK=>CLOCK, EN=>EN_ROUND, ROM_OUT=>rnd_out);
194
195
       \verb|val_rounded| < \!\!=\!\! STD\_LOGIC\_VECTOR(|val_to_round|) & | rnd_out|;
196
       reg_out_in <=SIGNED(val_rounded);
197
         -uscite
       A_reg: rise_register GENERIC MAP (N=>24)
PORT MAP (clock=>CLOCK, data_in=>reg_out_in, clear=> '0', reset=>RST_A, LE=>LE_A, data_out=>a_out);
199
200
201
                rise_register GENERIC MAP (N=>24)
202
203
         PORT MAP (clock=>CLOCK, data_in=>reg_out_in, clear=> '0', reset=>RST_B, LE=>LE_B, data_out=>OUT_B);
204
       A1_reg: rise_register GENERIC MAP (N=>24)
PORT MAP (clock=>CLOCK, data_in=>a_out, clear=> '0', reset=>RST_A1, LE=>LE_A1, data_out=>OUT_A);
205
206
208 END Behaviour;
```

### 9.7 CU Butterfly

```
LIBRARY ieee;
USE ieee.std_logic_1164.all;
    USE ieee.numeric_std.all;
     ENTITY CU_Butterfly IS
                                                        IN STD_LOGIC;
                  RESET
                                       : IN STD_LOGIC:
                                       : OUT STD_LOGIC;
:IN STD_LOGIC;
                  DONE
                  CLOCK
                                            : OUT STD_LOGIC_VECTOR(24 DOWNTO 0));
    COMMAND
END CU_Butterfly;
     ARCHITECTURE Behavior OF CU_Butterfly IS
13
       COMPONENT reg IS
GENERIC (N : INTEGER:=10);
PORT ( clock : IN STD_LOGIC;
data_in : IN STD_LOGIC.VECTOR(N-1 DOWNTO 0);
clear , reset , LE: IN STD_LOGIC; --Enable = load enable
data_out : OUT STD_LOGIC_VECTOR(N-1 DOWNTO 0));
16
17
18
19
20
21
22
       23
24
25
26
27
29
30
       COMPONENT mux3to1.std IS

GENERIC (N : INTEGER:=10);

PORT( input1 : IN STDLOGIC.VECTOR (N-1 DOWNIO 0);

input2 : IN STDLOGIC.VECTOR (N-1 DOWNIO 0);

input3 : IN STDLOGIC.VECTOR (N-1 DOWNIO 0);

sel : IN STDLOGIC.VECTOR (1 DOWNIO 0);
32
33
34
36
                      output : OUT STD_LOGIC_VECTOR (N-1 DOWNTO 0));
```

```
END COMPONENT;
39
       COMPONENT Rom_async IS
                                                       IN STD_LOGIC_VECTOR(4 DOWNTO 0):
41
          PORT
                           (ADDR
                      OUTPUT
                                             : OUT STD_LOGIC_VECTOR(31 DOWNIO 0));
       END COMPONENT:
43
44
45
       COMPONENT adder_u IS
       GENERIC(N : integer:=8);
PORT(a,b: IN UNSIGNED(N-1 DOWNIO 0);
s: OUT UNSIGNED(N-1 DOWNIO 0)
46
47
48
49
50
51
       END COMPONENT:
52
53
       COMPONENT start_jump IS PORT(
                    reset: IN STD_LOGIC;
addr: IN STD_LOGIC_VECTOR(4 DOWNIO 0);
54
55
56
57
                    cc: IN STD_LOGIC;
start: IN STD_LOGIC;
sel_addr: OUT STD_LOGIC_VECTOR(1 DOWNIO 0)
58
59
60
       END COMPONENT:
      SIGNAL mux_out, addr_rom: STD_LOGIC_VECTOR(4 DOWNIO 0);
SIGNAL adder_out: UNSIGNED(4 DOWNIO 0);
SIGNAL rom_out: STD_LOGIC_VECTOR(31 DOWNIO 0);
SIGNAL cc: STD_LOGIC;
SIGNAL jmp_addr: STD_LOGIC_VECTOR(4 DOWNIO 0);
SIGNAL uir_out: STD_LOGIC_VECTOR(31 DOWNIO 0);
SIGNAL mux_sel: STD_LOGIC_VECTOR(1 DOWNIO 0);
62
63
64
66
68
    BEGIN
70
    uAR: reg GENERIC MAP( N=>5)
PORT MAP(clock=>CLOCK, data_in=>mux_out, clear=>'0', reset=>'0', LE=>'1', data_out=>addr_rom);
75
76
    ROM: Rom_async PORT MAP(ADDR=>addr_rom, OUTPUT=>rom_out);
    uIR: fall_register GENERIC MAP( N=>32)
PORT MAP(clock=>CLOCK, data_in=>rom_out, clear=>'0', reset=>'0', LE=>'1', data_out=>uir_out);
    cc <= uir_out (31):
    jmp_addr<=uir_out(30 DOWNTO 26);
COMMAND(=uir_out(25 DOWNTO 1);
81
83
    DONE = uir_out(0);
85
            mux3to1_std GENERIC MAP(N=>5)
         PORT MAP (input1=>STDLOGIC_VECTOR(adder_out), input2=>jmp_addr, input3=>"00000", sel=>mux_sel, output=>mux_out);
87
    sommatore: adder_u GENERIC MAP(N=>5)
PORT MAP(a=>UNSIGNED(addr_rom), b=>"00001",s=>adder_out);
90
    st_jmp: start_jump PORT MAP ( reset=>RESET, addr=>addr=rom, cc=>cc, start=>START, sel_addr=>mux_sel);
92
    END Behavior:
```

## 9.8 Butterfly

```
RST_RF, LE_RF : IN STD_LOGIC; —REGISTER FILE AB
Wi, Wr : IN SIGNED (23 DOWNTO 0); —REGISTER FILE W
LE_W, RST_W : IN STD_LOGIC; —REGISTER FILE W
ADDROUTW : IN STD_LOGIC; —REGISTER FILE W
MPY_SHA, RST_MULT: IN STD_LOGIC; —REGISTER FILE W
RY_SHA, RST_MULT: IN STD_LOGIC; —REGISTRO USCITA SHIFT
RST_MPY, LE_MPY: IN STD_LOGIC; —REGISTRO USCITA MOLTIPLICATORE
MUX_SUM: IN STD_LOGIC; —MUX INGRESSO SOMMATORE
MUX_SUB1: IN STD_LOGIC; —MUX INGRESSO1 SOTTRATTORE
MUX_SUB2: IN STD_LOGIC_VECTOR(1 DOWNTO 0); —MUX INGRESSO2 SOTTRATTORE
RST_SUB, LE_SUB: IN STD_LOGIC; —REGISTRO USCITA SOTTRATTORE
RST_SUM, LE_SUM: IN STD_LOGIC; —REGISTRO USCITA SOMMATORE
RST_RNDREG, LE_RNDREG: IN STD_LOGIC; —REGISTRO USCITA SOMMATORE
RST_A, LE_A: IN STD_LOGIC; —ROM ROUNDING + MUX INGRESSO
RST_A, LE_A: IN STD_LOGIC;
28
29
30
31
32
33
35
36
37
38
39
40
                  RST_A, LE_A: IN STD_LOGIC;
RST_B, LE_B: IN STD_LOGIC;
RST_B, LE_B: IN STD_LOGIC;
OUT_A, OUT_B: OUT_SIGNED (23 DOWNIO 0));
41
42
43
45
      END COMPONENT:
46
      COMPONENT CU_Butterfly IS
47
                       (START
RESET
                                                   : IN STDLOGIC;
: IN STDLOGIC;
OUT STDLOGIC;
48
      PORT
49
                       DONE
                                                 :IN STD_LOGIC;
: OUT STD_LOGIC_VECTOR(24 DOWNTO 0));
51
52
                       CLOCK
                       COMMAND
53
54
      END COMPONENT;
      SIGNAL w_re,w_im: SIGNED(23 DOWNTO 0);
SIGNAL command: STD_LOGIC_VECTOR(24 DOWNTO 0);
      w_re<=SIGNED(W(47 DOWNTO 24));
59
      w_im<=SIGNED(W(23 DOWNTO 0))
61
      datapath: butterfly_dp PORT MAP(CLOCK=>CLOCK, IN_A=>A, IN_B=>B, ADDR_IN=>command(23 DOWNIO 22), ADDR_OUT=>command(21 DOWNIO 18),
                                                     RST_RF=>command(24), LE_RF=>command(17), Wi=>w_im, Wr=>w_re, LE_W=>command(16), RST_W
63
                =>command (24),
                                                     ADDR_OUTW=>command(15), MPY_SHn=>command(14), RST_MULT=>command(24), RST_SH=>command(24)
64
65
                                                      LE_SH=>command(13), RST_MPY=>command(24), LE_MPY=>command(12), MUX.SUM=>command(11),
                MUX_SUB1=>command(10)
                                                     \label{eq:mux_sub} \begin{tabular}{ll} MUX\_SUB2=>&command (9 DOWNIO 8) \ , \ RST\_SUB=>&command (24) \ , \ LE\_SUB=>&command (7) \ , \ RST\_SUM=>\\ \end{tabular}
66
               67
                                                      \begin{array}{l} RST\_A = > command (24) \; , \; LE\_A = > command (2) \; , \; RST\_A1 = > command (24) \; , \\ LE\_A1 = > command (1) \; , \; RST\_B = > command (24) \; , \; LE\_B = > command (0) \; , \; OUT\_A = > A1 \; , \; OUT\_B = > B1) \; ; \\ \end{array} 
68
69
      cu : CU_Butterfly PORT MAP(START=>START, RESET=>RESET, CLOCK=>CLOCK, DONE=>DONE, COMMAND=>command);
72
73 END Behaviour;
```

#### 9.9 FFT

```
library IEEE;
     use IEEE.std_logic_1164.all;
USE ieee.numeric_std.all;
     ENTITY FFT IS
         PORT( CLOCK : IN STD_LOGIC;
START: IN STD_LOGIC;
RESET: IN STD_LOGIC;
                 Xt: IN STD_LOGIC_VECTOR(383 DOWNIO 0);

--A: IN STD_LOGIC_VECTOR(191 DOWNIO 0);

--B: IN STD_LOGIC_VECTOR(191 DOWNIO 0);

Xf: OUT STD_LOGIC_VECTOR(383 DOWNIO 0);
10
                                                                                                 --24 bit * 8
13
                  --A1:OUT STD_LOGIC_VECTOR(191 DOWNTO 0);
--B1: OUT STD_LOGIC_VECTOR(191 DOWNTO 0);
14
15
16
17
                DONE: OUT STD_LOGIC
     END FFT;
     ARCHITECTURE Behaviour OF FFT IS
     COMPONENT Butterfly_final IS
         PORT( CLOCK : IN STD_LOGIC; START: IN STD_LOGIC; RESET: IN STD_LOGIC;
24
25
26
                W: IN STDLOGIC.VECTOR(47 DOWNIO 0);
A: IN SIGNED(23 DOWNIO 0);
B: IN SIGNED(23 DOWNIO 0);
28
                 A1:OUT SIGNED(23 DOWNTO 0):
```

```
\begin{array}{lll} {\rm B1:~OUT~SIGNED}(23~{\rm DOWNIO}~0)~;\\ {\rm DONE:~OUT~STD\_LOGIC} \end{array}
 32
      END COMPONENT;
 34
     COMPONENT reg IS

GENERIC (N : INTEGER:=10);

PORT ( clock : IN STDLOGIC;

data_in : IN STDLOGIC.VECTOR(N-1 DOWNTO 0);

clear , reset , LE: IN STDLOGIC; —Enable = load enable

data_out : OUT STDLOGIC_VECTOR(N-1 DOWNTO 0));
 36
 40
 42
     TYPE W_type IS ARRAY (0 TO 7) of STD_LOGIC_VECTOR(23 DOWNIO 0);

TYPE Sample_type IS ARRAY (0 TO 7) of SIGNED(23 DOWNIO 0);

TYPE DONE_type IS ARRAY (0 TO 31) of STD_LOGIC;

TYPE Twiddle IS ARRAY (0 TO 7) of STD_LOGIC_VECTOR(47 DOWNIO 0);

SIGNAL w_re_coeff: W_type;

SIGNAL w_im_coeff: W_type;

SIGNAL DONE_sgn1, DONE_sgn2, DONE_sgn3, DONE_sgn4: DONE_type;

SIGNAL DS1, DS2, DS3, DS4: STD_LOGIC;

SIGNAL twidf: Twiddle;

SIGNAL A sample! Sample type:
 44
      SIGNAL A_sample1: Sample_type; SIGNAL B_sample1: Sample_type;
      SIGNAL A_sample2:
SIGNAL B_sample2:
                                      Sample_type
Sample_type
     SIGNAL A.sample3: Sample_type;
SIGNAL B_sample3: Sample_type;
SIGNAL A_sample4: Sample_type;
SIGNAL B_sample4: Sample_type;
 59
 61
 63
      --registri per i coefficienti W
w_0re : reg GENERIC MAP(N=>24)
PORT MAP (clock=>CLOCK, data_in=>"0111111111111111111111", clear=>'0', reset=>'0', LE=>'1', data_out=>
w_re_coeff(0)); --1
 65
 67
                    reg GENERIC MAP(N=>24)
 68
             PORT MAP (clock=>CLOCK, data_in=>"011101100100000110101111", clear=>'0', reset=>'0', LE=>'1', data_out=> w_re_coeff(1)); --0.92387953251129
 69
      w_2re : reg GENERIC MAP(N=>24)
PORT MAP (clock=>CLOCK, data_in=>"010110101000001001111010", clear=>'0', reset=>'0', LE=>'1', data_out=> w_re_coeff(2)); --0.70710678118655
 72
73
74
      w_3re : reg GENERIC MAP(N=>24)
PORT MAP (clock=>CLOCK, data_in=>"001100001111101111000101", clear=>'0', reset=>'0', LE=>'1', data_out=> w_re_coeff(3)); --0.38268343236509
 75
76
77
      w_4re : reg GENERIC MAP(N=>24)
    PORT MAP (clock=>CLOCK, data_in=>"0000000000000000000000", clear=>'0', reset=>'0', LE=>'1', data_out=>
    w_re_coeff(4)); --0
 78
 79
             re : reg GENERIC MAP(N=>24)
PORT MAP (clock=>CLOCK, data_in=>"110011110000010000111011", clear=>'0', reset=>'0', LE=>'1', data_out=> w_re_coeff(5)); --(-0.38268343236509)
 81
 82
      w_6re : reg GENERIC MAP(N=>24)
PORT MAP (clock=>CLOCK, data_in=>"10100101111110110000110", clear=>'0', reset=>'0', LE=>'1', data_out=>
 84
               w_re_coeff(6));
                                              -(-0.70710678118655)
 85
      w_7re : reg GENERIC MAP(N=>24)
PORT MAP (clock=>CLOCK, data_in=>"100010011011111001010001", clear=>'0', reset=>'0', LE=>'1', data_out=> w_re_coeff(7)); --(-0.92387953251129)
 87
 88
      w_0im : reg GENERIC MAP(N=>24)
PORT MAP (clock=>CLOCK, data_in=>"0000000000000000000000", clear=>'0', reset=>'0', LE=>'1', data_out=> w_im_coeff(0)); --0
 89
 90
 91
      w_lim : reg GENERIC MAP(N=>24)
    PORT MAP (clock=>CLOCK, data_in=>"110011110000010000111011", clear=>'0', reset=>'0', LE=>'1', data_out=>
    w_im_coeff(1)); --(-0.38268343236509)
 92
 93
 94
      w_2im : reg GENERIC MAP(N=>24)
PORT MAP (clock=>CLOCK, data_in=>"101001010111110110000110", clear=>'0', reset=>'0', LE=>'1', data_out=>
 95
 96
               w_{im\_coeff(2)}; --(-0.70710678118655)
      w_3im : reg GENERIC MAP(N=>24)
PORT MAP (clock=>CLOCK, data_in=>"1000100110111111001010001", clear=>'0', reset=>'0', LE=>'1', data_out=> w_im_coeff(3)); --(-0.92387953251129)
 98
 99
             m : reg GENERIC MAP(N=>24)
PORT MAP (clock=>CLOCK, data_in=>"100000000000000000000", clear=>'0', reset=>'0', LE=>'1', data_out=>
               w_{im_{coeff}(4)}; --(-1)
      w_5im : reg GENERIC MAP(N=>24)
PORT MAP (clock=>CLOCK, data_in=>"100010011011111001010001", clear=>'0', reset=>'0', LE=>'1', data_out=> w_im_coeff(5)); --(-0.92387953251129)
104
```

```
m: reg GENERIC MAP(N=>24)
PORT MAP (clock=>CLOCK, data_in=>"1010
w_im_coeff(6)); --(-0.70710678118655)
       w_6im:
                                                           data_in=>"1010010101111110110000110", clear=>'0', reset=>'0', LE=>'1', data_out=>
       w_7im: reg GENERIC MAP(N=>24)
              PORT MAP (clock=>CLOCK, data_in=>"110011110000010000111011", clear=>'0', reset=>'0', LE=>'1', data_out=> w_im_coeff(7)); --(-0.38268343236509)
      113
       twidf(3) \le w_re_coeff(3) & w_im_coeff(3)
      twidf(4) \le w_re_coeff(4) \& w_im_coeff(4);
117
      twidf(5) \le w_re\_coeff(5) & w_im\_coeff(5);

twidf(6) \le w_re\_coeff(6) & w_im\_coeff(6);
      twidf(7) \le w_re_coeff(7) & w_im_coeff(7);
120
121
122
      --PRIMO STADIO
      btf_0: Butterflv_final PORT MAP (CLOCK=>CLOCK, START=>START, RESET=>RESET, W=>twidf(0), A=>SIGNED(Xt(383
124
              DOWNTO 360)),
                                               B \!\!=\!\! > \!\! \mathrm{SIGNED}(\mathrm{Xt}(191\ \text{DOWNIO}\ 168))\ ,\ A1 \!\!=\!\! > \!\! A\_\mathrm{sample1}(0)\ ,\ B1 \!\!=\!\! > \!\! B\_\mathrm{sample1}(0)\ ,\ \mathrm{DONE} \!\!=\!\! > \!\! \mathrm{DONE} \!\!=\!\!\! > \!\! \mathrm{DONE} \!\!=\!\! > \!\! \mathrm{DONE} \!\!=\!\! > \!\! \mathrm{DONE} \!\!=\!\! > \!\! \mathrm
              1: Butterfly_final PORT MAP (CLOCK=>CLOCK, START=>START, RESET=>RESET, W=>twidf(0), A=>SIGNED(Xt(359 DOWNIO 336)),
       btf_1:
                                               B=>SIGNED(Xt(167 DOWNIO 144)), Al=>A_sample1(1), Bl=>B_sample1(1), DONE=>DONE_sgn1(1));
128
       btf_2: Butterfly_final PORT MAP (CLOCK=>CLOCK, START=>START, RESET=>RESET, W=>twidf(0), A=>SIGNED(Xt(335
130
              DOWNTO 312)),
                                               B=>SIGNED(Xt(143 DOWNIO 120)), A1=>A_sample1(2), B1=>B_sample1(2), DONE=>DONE_sgn1(2));
                   Butterfly_final PORT MAP (CLOCK=>CLOCK, START=>START, RESET=>RESET, W=>twidf(0), A=>SIGNED(Xt(311
       btf_3:
               DOWNTO 288)),
134
                                               B=>SIGNED(Xt(119 DOWNTO 96)), A1=>A_sample1(3), B1=>B_sample1(3), DONE=>DONE_sgn1(3));
                   Butterfly_final_PORT_MAP_(CLOCK=>CLOCK, START=>START, RESET=>RESET, W=>twidf(0), A=>SIGNED(Xt(287
136
       btf_4:
              DOWNTO 264)),
                                               B=>SIGNED(Xt(95 DOWNIO 72)), A1=>A_sample1(4), B1=>B_sample1(4), DONE=>DONE_sgn1(4));
                  Butterfly_final PORT MAP (CLOCK=>CLOCK, START=>START, RESET=>RESET, W=>twidf(0), A=>SIGNED(Xt(263
139
       btf_5:
               DOWNTO 240)),
140
                                               B=>SIGNED(Xt(71 DOWNIO 48)), A1=>A_sample1(5), B1=>B_sample1(5), DONE=>DONE_sgn1(5));
141
                   Butterfly_final PORT MAP (CLOCK=>CLOCK, START=>START, RESET=>RESET, W=>twidf(0), A=>SIGNED(Xt(239
       btf_6:
              DOWNTO 216)),
143
                                               B=>SIGNED(Xt(47 DOWNIO 24)), A1=>A_sample1(6), B1=>B_sample1(6), DONE=>DONE_sgn1(6));
144
       btf_7:
                   Butterfly_final PORT MAP (CLOCK=>CLOCK, START=>START, RESET=>RESET, W=>twidf(0), A=>SIGNED(Xt(215
145
              DOWNTO 192)),
                                               B=>SIGNED(Xt(23 DOWNIO 0)), A1=>A_sample1(7), B1=>B_sample1(7), DONE=>DONE_sgn1(7));
      DS1<=DONE_sgn1(0) AND DONE_sgn1(1) AND DONE_sgn1(2) AND DONE_sgn1(3) AND DONE_sgn1(4) AND DONE_sgn1(5) AND DONE_sgn1(6) AND DONE_sgn1(7);
150
      --SECONDO STADIO
      154
      btf_9: Butterfly_final PORT MAP (CLOCK=>CLOCK, START=>DS1, RESET=>RESET, W=>twidf(0),
                                               B=>A_sample1(5), A1=>A_sample2(1), B1=>B_sample2(1), DONE=>DONE_sgn2(1))
      158
160
      A = > B_sample1(0),
164
165
      168
\frac{169}{170}
      btf_14: Butterfly_final PORT MAP (CLOCK=>CLOCK, START=>DS1, RESET=>RESET, W=>twidf(4)
                                               B \!\!=\!\! > \!\! B\_sample1\left(6\right)\,,\;\; A1 \!\!=\!\! > \!\! A\_sample2\left(6\right)\,,\;\; B1 \!\!=\!\! > \!\! B\_sample2\left(6\right)\,,\;\; DONE \!\!=\!\! > \!\! DONE\_sgn2\left(6\right)\,)\,;
      173
      DS2<=DONE_sgn2(0) AND DONE_sgn2(1) AND DONE_sgn2(2) AND DONE_sgn2(3) AND DONE_sgn2(4) AND DONE_sgn2(5) AND
176
               DONE_sgn2(6) AND DONE_sgn2(7);
178
      --TERZO STADIO
      180
182
```

```
183 btf_17: Butterfly_final PORT MAP (CLOCK=>CLOCK, START=>DS2, RESET=>RESET, W=>twidf(0), A=>A_sample2(1),
                                          B \!\!=\!\!>\! A\_sample2\left(3\right)\,,\;\; A1 \!\!=\!\!>\! A\_sample3\left(1\right)\,,\;\; B1 \!\!=\!\!>\! B\_sample3\left(1\right)\,,\;\; DONE \!\!=\!\!>\! DONE\_sgn3\left(1\right)\right)\,;
     186
188
     190
     194
       \begin{array}{lll} \texttt{btf\_21:} & \texttt{Butterfly\_final} & \texttt{PORT} & \texttt{MAP} & \texttt{(CLOCK=>CLOCK, START=>DS2, RESET=>RESET, W=>twidf(2), A=>A\_sample2(7), A1=>A\_sample3(5), B1=>B\_sample3(5), DONE=>DONE\_sgn3(5)); \\ \end{array} 
195
196
      btf_22: Butterfly_final PORT MAP (CLOCK=>CLOCK, START=>DS2, RESET=>RESET, W=>twidf(6), A=>B_sample2(4),
198
199
                                          B \!\! = \!\! > \!\! B\_sample2\left(6\right), \; A1 \!\! = \!\! > \!\! A\_sample3\left(6\right), \; B1 \!\! = \!\! > \!\! B\_sample3\left(6\right), \; DONE \!\! = \!\! > \!\! DONE\_sgn3\left(6\right)\right);
200
      201
202
203
     DS3<=DONE_sgn3(0) AND DONE_sgn3(1) AND DONE_sgn3(2) AND DONE_sgn3(3) AND DONE_sgn3(4) AND DONE_sgn3(5) AND DONE_sgn3(6) AND DONE_sgn3(7);
204
206
      --QUARTO STADIO
     208
     212
     214
                                                                                                                                                     A = > A_sample3(2),
      \verb|btf_27: Butterfly_final PORT MAP| (CLOCK=>CLOCK, START=>DS3, RESET=>RESET, W=>twidf(6)| \\
                                          B \!\! = \!\! > \!\! B\_sample3\left(3\right), \ A1 \!\! = \!\! > \!\! A\_sample4\left(3\right), \ B1 \!\! = \!\! > \!\! B\_sample4\left(3\right), \ DONE \!\! = \!\! > \!\! DONE\_sgn4\left(3\right));
218
219
     222
      224
225
      btf_30: Butterfly_final PORT MAP (CLOCK=>CLOCK, START=>DS3, RESET=>RESET, W=>twidf(3),
                                                                                                                                                     A = > A_sample3(6),
                                          B=>A_sample3(7), A1=>A_sample4(6), B1=>B_sample4(6), DONE=>DONE_sgn4(6))
227
228
     229
230
     DS4<=DONE_sgn4(0) AND DONE_sgn4(1) AND DONE_sgn4(2) AND DONE_sgn4(3) AND DONE_sgn4(4) AND DONE_sgn4(5) AND DONE_sgn4(6) AND DONE_sgn4(7);
     DONE<=DS4:
234
     236
            STDLOGIC-VECTOR(A_sample4(6)) & STDLOGIC-VECTOR(A_sample4(5)) & STDLOGIC-VECTOR(A_sample4(3)) & STDLOGIC-VECTOR(A_sample4(7)) & STDLOGIC-VECTOR(B_sample4(7)) & STDLOGIC-VECTOR(B_sample4(0)) & STDLOGIC-VECTOR(B_sample4(0)) & STDLOGIC-VECTOR(B_sample4(2)) & STDLOGIC-VECTOR(B_sample4(2)) & STDLOGIC-VECTOR(B_sample4(1)) & STDLOGIC-VECTOR(B_sample4(2)) & STDLOGIC-VECTOR(B_sample4(3)) 
237
238
239
             STD_LOGIC_VECTOR(B_sample4(7));
241 END Behaviour;
```

#### 9.10 Testbench butterfly

```
library ieee;
USE ieee.std_logic_1164.all;
USE ieee.numeric_std.all;

ENTITY Testbench_butterfly_final IS
END Testbench_butterfly_final;

ARCHITECTURE Behavior OF Testbench_butterfly_final IS

SIGNAL clk, rst, st, d: STD_LOGIC;
ISIGNAL a.in, b.in: SIGNED (23 DOWNIO 0);
SIGNAL a.out, b_out: SIGNED (23 DOWNIO 0);
SIGNAL a_out, b_out: SIGNED (23 DOWNIO 0);

COMPONENT Butterfly_final IS

PORT( CLOCK: IN STD_LOGIC;
START: IN STD_LOGIC;
```

```
RESET: IN STD_LOGIC;
W: IN STD_LOGIC-VECTOR(47 DOWNIO 0);
A: IN SIGNED(23 DOWNIO 0);
B: IN SIGNED(23 DOWNIO 0);
23
24
25
           A1:OUT SIGNED(23 DOWNTO 0);
B1: OUT SIGNED(23 DOWNTO 0);
           DONE: OUT STD_LOGIC
28
29
   END COMPONENT;
   BEGIN
31
32
33
       - CLK: clk_gen port map(clock, RESET);
   clck : PROCESS
BEGIN
      BEGIN
clk <= '1';
wait for 20 ns;
clk <= '0';
wait for 20 ns;
40
41
42
       END PROCESS:
    rset : PROCESS
BEGIN
      BEGIN
rst <= '1';
wait for 100 ns;
rst <= '0';
wait;
END PROCESS;</pre>
46
48
50
51
52
53
54
55
56
   run : PROCESS
BEGIN
      57
58
59
60
61
62
      wait for 300 ns;
63
64
      st <= '1';
      wait for 40 ns;
65
      66
67
68
      \mathrm{s}\,\mathrm{t}<=\,\,'\,0\,\,'\,;
69
70
71
72
73
74
75
76
      wait for 40 ns;
a_in<="00000000000000000000110"; --Ai
b_in<="0000000000000011100101011"; --Bi
   wait;
END PROCESS;
79
   a\_out \ , \ B1 \!\! = \!\! > \! b\_out \ ) \ ;
   END Behavior;
```

## 9.11 Testbench butterfly "full speed"

```
library ieee;
USE ieee.std_logic_1164.all;
USE ieee.numeric_std.all;

ENTITY Testbench_butterfly_double IS
END Testbench_butterfly_double;

ARCHITECTURE Behavior OF Testbench_butterfly_double IS

SIGNAL clk, rst, st, d: STD_LOGIC;
ISIGNAL a_in, b_in: SIGNED (23 DOWNIO 0);
SIGNAL w_in: STD_LOGIC_VECTOR (47 DOWNIO 0);
SIGNAL a_out, b_out: SIGNED (23 DOWNIO 0);

SIGNAL a_out, b_out: SIGNED (23 DOWNIO 0);

PORT( CLOCK: IN STD_LOGIC;
START: IN STD_LOGIC;
```

```
RESET: IN STD_LOGIC;
W: IN STD_LOGIC_VECTOR(47 DOWNIO 0);
A: IN SIGNED(23 DOWNIO 0);
B: IN SIGNED(23 DOWNIO 0);
A1:OUT SIGNED(23 DOWNIO 0);
B1: OUT SIGNED(23 DOWNIO 0);
DOWNIO OUT SIGNED(23 DOWNIO 0);
20
21
22
23
24
25
             DONE: OUT STD_LOGIC
28
29
    END COMPONENT;
    BEGIN
31
32
33
         - CLK: clk_gen port map(clock, RESET);
    clck : PROCESS
BEGIN
       BEGIN
clk <= '1';
wait for 20 ns;
clk <= '0';
wait for 20 ns;
36
37
38
39
40
41
        END PROCESS;
42
44
45
    rset : PROCESS
BEGIN
       BEGIN
rst <= '1';
wait for 100 ns;
rst <= '0';
wait;
END PROCESS;</pre>
46
48
49
50
51
52
53
54
55
56
    run : PROCESS
BEGIN
       57
58
59
60
61
62
       wait for 300 ns;
       st \le 1';
wait for 40 ns;
63
64
65
66
67
68
       st <= '0';
69
70
71
72
73
74
75
76
77
78
79
80
       wait for 40 ns;
a_in<="0000000000000000000110"; --Ai
b_in<="0000000000000011100101011"; --Bi
       wait for 160 ns;
st <= '1';
wait for 40 ns;</pre>
       81
82
83
84
85
       wait for 40 ns;
a_in<="00000000000000000000110"; --Ai
b_in<="0000000000000011100101011"; --Bi
86
87
88
89
    wait;
END PROCESS;
91
    FFT: Butterfly_final PORT_MAP( CLOCK=>clk, RESET=>rst, START=>st, DONE=>d, A=>a_in, B=>b_in, W=>w_in, Al=>
93
           a_out , B1=>b_out ) ;
    END Behavior;
```

#### 9.12 Testbench FFT

```
1 library ieee;
2 USE ieee.std_logic_1164.all;
3 USE ieee.numeric_std.all;
4
5 ENTITY Testbench_FFT IS
6 END Testbench_FFT;
```

```
ARCHITECTURE Behavior OF Testbench_FFT IS
    SIGNAL clk, rst, st, d: STDLOGIC;
SIGNAL OUTf, INt: STDLOGIC.VECTOR(383 DOWNTO 0);
SIGNAL r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, r10, r11, r12, r13, r14, r15: STDLOGIC.VECTOR (23 DOWNTO 0);
SIGNAL out0, out1, out2, out3, out4, out5, out6, out7, out8, out9, out10, out11, out12, out13, out14, out15:
STDLOGIC.VECTOR (23 DOWNTO 0);
10
15
    COMPONENT FFT IS
17
18
19
       PORT( CLOCK: IN STD_LOGIC;
START: IN STD_LOGIC;
RESET: IN STD_LOGIC;
Xt: IN STD_LOGIC;
VECTOR(383 DOWNIO 0);
--A: IN STD_LOGIC_VECTOR(191 DOWNIO 0);
--B: IN STD_LOGIC_VECTOR(191 DOWNIO 0);
20
21
22
23
                                                                                    --24 bit * 8
              Xf: OUT STDLOGIC-VECTOR(181 DOWNTO 0);
--A1:OUT STDLOGIC-VECTOR(191 DOWNTO 0);
--B1: OUT STDLOGIC-VECTOR(191 DOWNTO 0);
DONE: OUT STDLOGIC
24
26
28
    END COMPONENT;
30
    BEGIN
32
      -- CLK: clk_gen port map(clock, RESET);
34
     clck : PROCESS
BEGIN
36
        BEGIN
clk <= '1';
wait for 20 ns;
clk <= '0';
wait for 20 ns;
38
39
40
42
43
         END PROCESS;
44
45
46
     rset : PROCESS
47
48
       BEGIN
rst <= '1';
        rst <= '1';
wait for 100 ns;
rst <= '0';
wait;
END PROCESS;
49
50
51
52
53
54
55
56
57
58
     run : PROCESS
BEGIN
        r0\!<\!="0000000000000000000000000000";
59
        61
        r5<="00000000000000000000000"
r5<="00000000000000000000000"
r6<="000000000000000000000000000"
63
64
65
66
67
        68
69
        70
71
72
73
74
75
76
77
78
79
        st <='0':
        wait for 300 ns;
        \begin{array}{l} \text{st} <= \text{'1'};\\ \text{wait for 40 ns}; \end{array}
80
81
        --REALI
82
        84
85
86
90
92
```

```
\begin{array}{l} r12 <= "11111100000000000000000000"; \\ r13 <= "11111100000000000000000000; \\ r14 <= "0000001111111111111111111"; \\ r15 <= "00000011111111111111111111"; \end{array}
 96
97
98
99
100
        st <='0';
101
102
        wait for 40 ns;
 103
        --IMMAGINARI
 104
        105
106
107
108
109
110
        r4<="000000000000000000000000000000"
r5<="0000000000000000000000000"
111
112
        r6<="0000000000000000000000000000"
r7<="0000000000000000000000000"
\frac{113}{114}
        r8<="00000000000000000000000000000"
r9<="0000000000000000000000000"
        115
116
117
119
120
        121
122 wait;
123 END PROCESS;
125 FFT1: FFT PORT MAP( CLOCK=>clk , START=>st , RESET=>rst , Xt=>INt , Xf=>OUTf , DONE=>d);
126 127 INt<=r0&r1&r2&r3&r4&r5&r6&r7&r8&r9&r10&r11&r12&r13&r14&r15;
146 END Behavior;
```