## PROVA SCRITTA DI ELETTRONICA 1 23 GIUGNO 2016

1) Nel circuito in figura, i transistori MOS sono caratterizzati dalle tensioni di soglia  $V_{T1}$  e  $V_{T2}$  e dai coefficienti  $\beta_1$  e  $\beta_2$ , ed il transistore bipolare può essere descritto da un modello "a soglia", con  $V_{\gamma}$ =0.75 V e  $V_{CE,sat}$ =0.2 V.

Il segnale d'ingresso abbia il seguente andamento:

t<0:  $V_i=0$ t>0:  $V_i=Vdd$ 



Si calcoli il tempo di propagazione  $t_{p,HL}$  del circuito (definito come il tempo necessario a  $V_u$  per compiere il 50% della propria escursione).

 $V_{dd} = 3.5 \text{ V}, \ \beta_F = 100, \ V_{T1} = 0.35 \text{ V}, \ V_{T2} = 0.6 \text{ V}, \ \beta_1 = 2 \text{ mA/V}^2, \ \beta_2 = 1.5 \text{ mA/V}^2, \ R_1 = 8 \text{ k}\Omega, \ R_2 = 1 \text{ k}\Omega, \ C = 10 \text{ nF}.$ 

- 2) Nel circuito in figura, i transistori MOS sono caratterizzati dalla tensione di soglia  $V_{Tn}=|V_{Tp}|=V_{T}$  e dai coefficienti  $\beta_n$  e  $\beta_p$ . Si determino i valori di  $\beta_n$  e  $\beta_p$  in modo che:
  - il tempo di propagazione  $t_{p,HL}$  relativo alla transizione del segnale di uscita  $V_u$  sia pari a 15 ps.
  - Il valore della tensione di soglia logica del circuito sia  $V_{\mathsf{TL}} = 1.45 V$

 $V_{dd} = 3.3 \text{ V}, V_T = 0.3 \text{ V}, R = 500 \Omega, C = 0.1 \text{ pF}.$ 



Esame di ELETTRONICA 1 / FONDAMENTI DI ELETTRONICA A: svolgere gli esercizi 1 e 2 (tempo disponibile 2h e 30m).

- Indicare su ciascun foglio nome, cognome, data e numero di matricola
- Non usare penne o matite rosse
- L'elaborato deve essere contenuto in un unico foglio (4 facciate) protocollo

Esame di ELETTRONICA AB (mod. B): svolgere l'esercizio 1 (tempo disponibile 1h 15m). Esame di ELETTRONICA DEI SISTEMI DIGITALI A: l'esercizio 2 (tempo disponibile 1h 15m).

## 23.6.2016 - Esercizio 1

## OSS. PRELIMINARI:

Il transistore M2 quando è on (vdd-vu>vt2 sse vu<2.9 V) è in saturazione. Q1 quando è on è in AD.

1)Per t<0 vi=0, Q1 off, vx= 0V, M1 off e vu=vdd-vt2=2.9 V.

2) Per t ->  $\infty$ , vi=vdd, quindi Q1 on in AD. Calcolo vx.

| $ib1=(vdd-(vx+v\gamma))/R1$ | Ma ie1= $(\beta f+1)*ib1$        |
|-----------------------------|----------------------------------|
| ie1=vx/R2                   | da cui si ricava che vx =2.548 V |
|                             |                                  |

Suppongo M1 lin, sse vx>vu+vt1, ma vx=2.548 V -> sse vu<2.198 V (da verificare). M2 on e sat.

|                    | Da cui si ricava che vu =0.874 V e vu=4.124 V.<br>La prima soluzione è quella accettabile e verifica la |
|--------------------|---------------------------------------------------------------------------------------------------------|
| Ma idn1lin=idn2sat | Hp su M1 lin, vu(=0.874 V)<2.198 V.  Quindi vu(t -> $\infty$ )=0.874V                                   |
|                    |                                                                                                         |

3) Per t=0+ vi=vdd, Q1 si accende e va in AD, vx si porta a 2.548 V, M1 va on.

Ma  $vu(0+)=vu(0-)=vdd-vt2=2.9 \text{ V e } vu(\infty)=0.874 \text{ V}.$ 

Il  $tp_{,LH}$  è il tempo che il segnale d'uscita impiega per compiere il 50% della sua escursione, quindi per passare da  $vu_{iniz}=2.9~V~a~vu_{final}=(~vu(0+)+~vu(\infty))/2=1.887$ 

Analizzo le regioni di funzionamento di M1 durante il transitorio analizzato:

- A) M1 sat per vx < vu + vt1, sse vu > 2.198 V
- B) M1 lin per vx>vu+vt1, sse vu < 2.198 V

A) 
$$vx=2.548$$
 V durante tutto il transitorio  $vx=2.548$  V durante tutto

## 23.6.2016 - Esercizio 2

Il circuito è costituito da un invertitore cMOS nel quale la rete di  $\,$  pull-up è costituita dal transistore  $M_p$  in serie al resistore R. Si ha:

In entrambe queste condizioni, infatti, la caduta sulla resistenza R è nulla, e le relazioni sono quindi identiche a quelle ricavate per l'invertitore cMOS.

Il tempo di propagazione  $t_{p,HL}$  è quindi il tempo necessario alla scarica del condensatore C dal valore alto  $V_{dd}$  al valore medio dell'escursione  $V_{dd}/2$ , attraverso la corrente di pull-down drenata dal transistore  $M_n$ . Durante tale transitorio si ha:

$$M_p \text{ off } \rightarrow I_{Dn} = I_R = 0$$

Il resistore non ha quindi alcuna rilevanza in questo caso ed è possibile utilizzare direttamente la relazione nota per il tempo di propagazione di un invertitore CMOS. Si ha quindi:

$$t_{p,HL} = \frac{C}{\beta_n (V_{dd} - V_T)} \left[ \frac{2V_T}{(V_{dd} - V_T)} + \ln \left( 3 - \frac{4 V_T}{V_{dd}} \right) \right] = 15ps \rightarrow \beta_n = 2.6 \frac{mA}{V^2}$$

Imponendo il valore della tensione di soglia logica, si ha:

$$V_i = V_u = V_{TL} \rightarrow V_{GSn} = V_{DSn} \rightarrow V_{GSn} < V_{DSn} + V_T \rightarrow M_n \text{sat} \rightarrow I_{Dn} = \frac{\beta_n}{2} (V_{TL} - V_T)^2 = 1.72 \ mA$$
 Si ha, inoltre:

$$V_r = V_u + RI_R \xrightarrow{I_{Dn} = I_R} V_r = 2.31 V$$

E quindi:

$$V_{SGp} = V_{dd} - V_{TL} = 1.85V > V_{SDp} + V_T = V_{dd} - V_x + V_T = 0.69 V \rightarrow M_p \text{lin}$$

Da cui:

$$I_{Dp} = \beta_p \left( (V_{dd} - V_{TL} - V_T)(V_{dd} - V_x) - \frac{(V_{dd} - V_x)^2}{2} \right) \xrightarrow{I_{Dn} = I_{Dp}} \beta_p = 1.64 \frac{mA}{V^2}$$