## Microarquitectura del CPU

#### Matías

Organización del Computador I Departamento de Computación Universidad de Buenos Aires

#### Introducción



#### Recuerdo



## El lenguaje y Notación: Componentes

- Definimos componentes como circuitos con entradas, salidas y señales
- Las señales son entradas que modifican el comportamiento de los circuitos
- Las señales se activarán según como indique el microprograma
- El objetivo será escribir microprogramas que describan los comportamientos deseados
- Estos serán listas de asignaciones entre registros y activación de señales, se realiza un evento por ciclo de clock<sup>1</sup>

<sup>&</sup>lt;sup>1</sup>Excepto algunas excepciones (consultar al final de la clase).

## El lenguaje y Notación: Componentes

#### Ejemplo de un componente shifter





SHIFT\_L realiza un shift del valor de entrada a izquierda y los pone a la salida

SHIFT\_R idem. pero para la derecha.

## El lenguaje y Notación: Registros

- ► Existen registros que almacenan conjuntos de valores
- ► Los registros pueden ser usados por completo o parte de ellos Ejemplos
  - ▶ R8: Registro R8
  - ▶ R0[0]: Bit 0 del registro R0
  - ▶ R2[3:2]: Del bit 2 al bit 3 del registro R2

# El lenguaje y Notación: Registros

- ▶ R0[0]
- ▶ R2[3:2]



#### El lenguaje y Notación: Líneas

- Los datos se mueven por caminos (líneas)
- Podemos mover un dato de un registro a otro si hay un camino directo entre ellos
- ▶ Podemos asignar un valor constante almacenado a un registro



#### El lenguaje y Notación: Componentes

Podemos además construir componentes para usar sus resultados



Ejemplo de uso,

```
CMP_1 := R3
CMP_FOCA
if EQ_cmp = 0
    R_OUT := R3
else
    R_OUT := R2
endif
```

Podemos analizar el valor de un bit y actuar en consecuencia

## Ejercicio 1 - Máquina Orga1

Se cuentan con los siguientes circuitos:

Una ALU con 2 registros de 16 bits (ALU\_IN1 y ALU\_IN2) que usa de entradas y 5 registros que usa de salida: ALU\_OUT de 16 bits y (ALU\_Z, ALU\_N, ALU\_C y ALU\_V) de 1 bit. Sus señales de control son:

| Señal       | Efecto                           |  |
|-------------|----------------------------------|--|
| $ALU_{add}$ | $ALU_OUT := ALU_IN1 + ALU_IN2$   |  |
| $ALU_{sub}$ | $ALU_OUT := ALU_IN1 - ALU_IN2$   |  |
| ALUneg      | $ALU_{-}OUT := - \ ALU_{-}IN1$   |  |
| $ALU_{and}$ | $ALU_OUT := ALU_IN1 AND ALU_IN2$ |  |
| $ALU_{not}$ | $ALU\_OUT := NOT ALU\_IN1$       |  |

Un extensor de signo complemento a 2 (SIGN\_EXT) con un registro de entrada de 8 bits (EXT\_IN) y un registro de salida de 16 bits (EXT\_OUT). Sus señales de control son:

| Señal              | Efecto                                                        |
|--------------------|---------------------------------------------------------------|
| $SIGN_{-}EXT_{on}$ | activa la operación de extensión de signo de 8 bits a 16 bits |

1) Suponiendo que se encuentra resuelta la decodificación y el acceso a memoria de la máquina, diseñar el camino de datos de la arquitectura de la máquina ORGA1. No dibujar la unidad de control para simplificar el diagrama.

## Ejercicio 1 - Máquina Orga1

Se cuentan con los siguientes circuitos:

Una ALU con 2 registros de 16 bits (ALU\_IN1 y ALU\_IN2) que usa de entradas y 5 registros que usa de salida: ALU\_OUT de 16 bits y (ALU\_Z, ALU\_N, ALU\_C y ALU\_V) de 1 bit. Sus señales de control son:

| Señal       | Efecto                              |  |
|-------------|-------------------------------------|--|
| $ALU_{add}$ | $ALU_OUT := ALU_IN1 + ALU_IN2$      |  |
| $ALU_{sub}$ | $ALU_OUT := ALU_IN1 - ALU_IN2$      |  |
| ALUneg      | ALU_OUT := - ALU_IN1                |  |
| ALUand      | $ALU\_OUT := ALU\_IN1 AND ALU\_IN2$ |  |
| ALUnot      | $ALU\_OUT := NOT ALU\_IN1$          |  |

Un extensor de signo complemento a 2 (SIGN\_EXT) con un registro de entrada de 8 bits (EXT\_IN) y un registro de salida de 16 bits (EXT\_OUT). Sus señales de control son:

| Señal              | Efecto                                                        |
|--------------------|---------------------------------------------------------------|
| $SIGN_{-}EXT_{on}$ | activa la operación de extensión de signo de 8 bits a 16 bits |

- 2) Indicar cuál es la secuencia de señales (o microoperaciones) que debe realizar la unidad de control para ejecutar las siguientes instrucciones:
  - ▶ MOV R5, R1
  - ► AND R7, R1
  - ▶ JE 0xFF

## Ejercicio 1 - Máquina Orga1 - Solución



## Ejercicio 1 - Máquina Orga1 - Solución

- 16 bits: R0, ..., R7, SP, PC, IR0, IR1, IR2, EXT\_OUT, ALU\_IN1, ALU\_IN2, ALU\_OUT
- 8 bits: EXT\_IN
- ▶ 1 bit: Z, N, V, C, ALU\_Z, ALU\_N, ALU\_V, ALU\_C
- Bus interno: 16 líneas
- Los flags están conectados a las 4 líneas menos significativas del bus.
- ► El registro EXT\_IN está conectado a las 8 líneas menos significativas del bus.

## Ejercicio 1 - Solución: Secuencias de microoperaciones

- ► MOV R5,R1
  - 1. R5 := R1
- ► AND R7, R1
  - 1. ALU\_IN1 := R7
  - 2. ALU\_IN2 := R1
  - 3. ALU<sub>and</sub>
  - 4. R7 := ALU\_OUT
  - 5.  $Z := ALU_Z$
  - 6.  $N := ALU_N$
  - 7.  $C := ALU_C$
  - 8.  $V := ALU_V$

- ▶ JE 0xFF
  - 1. IF Z = 1
  - 2.  $EXT_IN := IR0 [7:0]$
  - SIGN\_EXT\_on
    - 4.  $ALU_IN_1 := PC$
  - 5.  $ALU_IN_2 := EXT_OUT$
  - 6. ALU\_add
  - 7.  $PC := ALU\_OUT$

## Ejercicio 2 - Máquina Orga1

Se cuenta con una memoria con palabra y direccionamiento de 16 bits. El CPU se comunicará con ella utilizando un controlador de bus. Este es un dispositivo que posee 2 registros de entrada de 16 bits (ADDR, WRT\_DATA) y 1 de salida de 16 bits (RD\_DATA). Sus señales de control son:

- MEM\_WRITE: Activa la microoperación de escritura del contenido del registro WRT\_DATA en la dirección de memoria indicada por el ADDR
- MEM\_READ: Activa la microoperación de lectura del contenido de la dirección de memoria indicada por el ADDR, colocando el valor en el registro RD\_DATA.
- Extender el camino de datos de la arquitectura de la máquina ORGA1. No dibujar la unidad de control para simplificar el diagrama.
- ¿Qué componentes del camino de datos se encuentran dentro del CPU y fuera de él?
- Indicar cuál es la secuencia de señales (o microoperaciones) que debe realizar la unidad de control para ejecutar las siguientes instrucciones:
  - ► MOV R2, R5
  - ▶ MOV R2, [R5]
  - ▶ MOV R2, [0xFF00]
  - ► MOV [0×FF00], [0×FF01]
- Como Tarea: Describa la secuencia de microoperaciones que realiza la unidad de control para realizar un fetch de una instrucción de la máquina Orga1.

## Ejercicio 2 - Máquina Orga1: Solución



## Ejercicio 2 - Solución: secuencias de microoperaciones

- ► MOV R2, R5
  - 1. R2 := R5
- ► MOV R2, [R5]
  - 1. ADDR := R5
  - 2. MEM\_READ
  - 3.  $R2 := RD_DATA$
- ► MOV R2, [0×FF00]
  - 1. ADDR := IR1
  - 2. MEM\_READ
  - 3.  $R2 := RD_DATA$

- MOV [0xFF00], [0xFF01]
  - 1. ADDR := IR2
  - 2. MEM\_READ
  - 3.  $WRT_DATA := RD_DATA$
  - 4. ADDR := IR1
  - MEM\_WRITE

#### Ejercicio 3

La computadora STACK1 es una máquina de pila con direccionamiento a byte, tamaño de palabra de 16 bits y direcciones de memoria de 12 bits. Trabaja con aritmética complemento a 2 de 16 bits. Posee el siguiente set de instrucciones:

| Instrucción | CodOp | Significado                                       |
|-------------|-------|---------------------------------------------------|
| PUSH [M]    | 0000  | push [M]                                          |
| POP [M]     | 0001  | [M] := pop                                        |
| ADD         | 0010  | push(pop+pop)                                     |
| SUB         | 0011  | push(pop-pop)                                     |
| JUMP        | 0100  | PC := pop (sólo los 12 bits menos significativos) |
| SKIP_N      | 0101  | ignora la próxima instrucción si top es $< 0$     |
| SKIP_Z      | 0110  | ignora la próxima instrucción si top es 0         |
| SKIP_GE     | 0111  | ignora la próxima instrucción si top es $>=0$     |

El formato de instrucción de STACK1 es el que sigue:

| CodOp  | Dirección |
|--------|-----------|
| 4 bits | 12 bits   |

- 1) Definir el camino de datos y la organización del CPU de STACK1 para soportar la implementación de, al menos, estas instrucciones.
- Describa la secuencia de microoperaciones que realiza la unidad de control para realizar un fetch de una instrucción.
- 3) Implementar las siguientes instrucciones:

I. JUMP III. PUSH [OxFAC]
II. SKIP\_Z IV. ADD

#### Ejercicio 3: Solución

Se utiliza un circuito incrementador con 2 señales:  $INC_{-+2}$  que suma 2 a la entrada, y  $INC_{--2}$  que resta 2 a la entrada.

ADDR, INC\_IN, INC\_OUT, SP y PC son registros de 12 bits.

IR, CMP\_1, ALU\_IN1, ALU\_IN2, ALU\_OUT, WRT\_DATA y RD\_DATA y los buses INTERNO y EXTERNO son de 16 bits.

EQ\_CMP es de 1 bit. Las 12 líneas de los registros correspondientes están conectadas a las líneas menos significativas del BUS.



## Ejercicio 3 - Solución: fetch

- 1. ADDR := PC
- 2. MEM\_READ
- 3. IR := RD\_DATA // cargo el IR
- 4.  $INC_IN := PC$
- 5. INC<sub>-+2</sub>
- 6. PC := INC\_OUT // incremento PC

## Ejercicio 3 - Solución: secuencia de microoperaciones

- ► IUMP
  - 1.  $INC_IN := SP$
  - 2. INC<sub>-+2</sub>
  - 3. SP := INC\_OUT
  - 4. ADDR := SP
  - 5. MEM\_READ
  - 6. PC := RD\_DATA[11:0]

- ► SKIP\_Z
  - 1.  $INC_IN := SP$
  - 2. INC<sub>-+2</sub>
  - 3. ADDR :=  $INC_OUT$
  - 4. MEM\_READ
  - 5.  $CMP_1 := RD_DATA$
  - 6. CMP\_0000
  - 7. if  $EQ_cmp = 0x0$
  - 8.  $INC_IN := PC$
  - 9. INC<sub>-+2</sub>
  - 10.  $PC := INC\_OUT$
  - 11. endif

## Ejercicio 3 - Solución: secuencia de microoperaciones

- ► PUSH [X]
  - 1. ADDR := IR[11:0]
  - 2. MEM\_READ
  - 3. WRT\_DATA := RD\_DATA
  - 4. ADDR := SP
  - 5. MEM\_WRITE
  - 6.  $INC_IN := SP$
  - 7. INC\_\_2
  - 8. SP := INC\_OUT

- ► ADD
  - 1.  $INC_IN := SP$
  - 2. INC<sub>-+2</sub>
  - 3. SP := INC\_OUT
  - 4. ADDR := SP
  - 5. MEM\_READ
  - 6. ALU\_IN1 := RD\_DATA // primer operando
  - 7.  $INC_IN := SP$
  - 8. INC<sub>-+2</sub>
  - 9.  $SP := INC\_OUT$
  - 10. ADDR := SP
  - 11. MEM\_READ
  - 12. ALU\_IN2 := RD\_DATA // segundo operando
  - 13. ALU-add
  - 14. WRT\_DATA := ALU\_OUT
  - **15**. ADDR := SP
  - 16. MEM\_WRITE // push resultado
  - 17. INC\_IN := SP
  - 18. INC\_\_2
  - 19. SP := INC\_OUT

## Cómo sigue Orga1...

Con lo visto hoy pueden hacer toda la práctica 7.

- ▶ **JUEVES** 7 9am: Taller de Microprogramación
- ► Martes 12: Taller de Microprogramación parte 2 + Consultas
- Jueves 14: Teórica
- Martes 19 10am: Consultas
- ▶ JUEVES 7 5pm: Parcial Aula Magna Pabellón 1