# Microarquitectura del CPU

#### Paula Verghelet

en base al material de Gus(tavo) Hurovich y Esteban Mocskos et al. (1c 2017)

> Organización del Computador I Departamento de Computación Facultad de Ciencias Exactas y Naturales Universidad de Buenos Aires

#### ¿Dónde estamos?

- Circuitos Combinatorios Sumadores, ALU...
- Circuitos Secuenciales Registros. . .
- Unidad de Control (Microcode or Hardwired)
- Máquina de Orga1/Formato de Instrucción.



# A modo de repaso

► Instrucción → ???? → Circuito

### A modo de repaso

Instrucción → ???? → Circuito

#### Microinstrucciones

- Cada instrucción está compuesta por microinstrucciones. Al igual que las partes del ciclo de instrucción.
- Estas microinstrucciones realizan pasos muy simples.
- Poner cosas en registros, activar circuitos, prender/apagar líneas.
- ► Entonces, la UC tiene que ejecutar estas microinstrucciones.
- Ejemplo: Ciclo de Captación
  - $t_1$ : MAR  $\leftarrow$  (PC)
  - $t_2$ : MBR  $\leftarrow$ Memoria
  - $t_3$ : PC  $\leftarrow$  (PC) + / IR  $\leftarrow$  (MBR)

# Un ejemplo que ya vimos

- ▶ ¿Y cómo hace?
- ▶ Mediante señales de control.



 $\frac{\texttt{Con en_x y W_x}}{\texttt{R1:= R0}}$ 

R2:= R1

# UC Cableada (Hardwired)

Unidad de Control (Control Unit)

inicialmente cableada.

# UC Cableada (Hardwired)

#### Unidad de Control (Control Unit)

inicialmente cableada.

#### Una UC con estados y señales



- En esta imagen las señales de control tienen nombres simbólicos y la UC retroalimenta su estado.
- Una UC cableada es más rápida.
- Pero poco flexible.
- ¿Y si queremos hacer algún cambio?
- ▶ ¿O corregir algo?

# UC microprogramada<sup>1</sup>

- Una alternativa a la unidad de control cableada es la unidad de control microprogramada
- UC microprogramada: La lógica de la unidad de control viene dada por un microprograma
- Un microprograma consiste en una secuencia de instrucciones en un lenguaje de microprogramación
- Instrucciones muy elementales que especifican microoperaciones

#### **UC** microprogramada

Es un circuito lógico capaz de:

- 1. realizar el secuenciamiento de las microinstrucciones
- 2. generar las señales de control para ejecutar cada microinstrucción
- Las señales de control generadas por una microinstrucción se usan para producir transferencias entre registros y operaciones de la ALU (idem UC cableada).

<sup>&</sup>lt;sup>1</sup>Organización y Arquitectura de Computadores - W. Stallings

#### UC microprogramada

- Es una buena solución para microarquitecturas que deben soportar cientos de instrucciones, modos, etc.
- Las señales se especifican simbólicamente usando microinstrucciones.
- Se define el formato de la microinstrucción, estructurado en campos.
- Luego, cada campo se asocia a un conjunto de señales.
- A la hora de ejecutar una intrucción, una vez que está en IR:
- ▶ 1. Se toma el opcode como índice en una memoria de microinstrucciones.
- 2. Se carga esa dirección en un especie de "micro" PC.
- 3. Se ejecuta el microprograma.

| Ejemplo de formato de microinstrucción |                                          |  |
|----------------------------------------|------------------------------------------|--|
| Campo                                  | Función                                  |  |
| ALU control                            | Qué debe hacer la ALU en este ciclo      |  |
| SRC1                                   | 1er operando ALU                         |  |
| SRC2                                   | 2do operando ALU                         |  |
| Register Ctrl                          | Lectura/escritura de registros.          |  |
| Memoria                                | Lectura/escritura de mem.                |  |
| PC Write Ctrl                          | Escritura del PC.                        |  |
| Secuencia                              | Cómo elegir la próxima microinstrucción. |  |

- Existen caminos (líneas) por donde van los datos.
- Podemos mover un dato de un registro a otro si hay un camino directo entre ellos
- Podemos asignar un valor constante (almacenada) a un registro.



- Existen caminos (líneas) por donde van los datos.
- Podemos mover un dato de un registro a otro si hay un camino directo entre ellos
- Podemos asignar un valor constante (almacenada) a un registro.



- Existen caminos (líneas) por donde van los datos.
- Podemos mover un dato de un registro a otro si hay un camino directo entre ellos
- Podemos asignar un valor constante (almacenada) a un registro.



- Activar señales
- ► Se pueden crear componentes



- Activar señales
- ► Se pueden crear componentes



► ¡Hay que especificar su circuito!



SHIFT\_L: Desplaza bits hacia izquierda SHIFT\_R: Desplaza bits hacia derecha

Podemos ver alguna parte específica de un registro y usarla para algo...

VALE RO[0] R2[3:2]



 Podemos analizar un bit y actuar en consecuencia

```
if R0[0]=0
    R_OUT:=R3
else
    R_OUT:=R2
endif
```



#### Ejercicio 1 - Máquina Orga1 - "Una nueva máquina"

Se cuentan con los siguientes circuitos:

Una ALU con 2 registros de 16 bits (ALU\_IN1 y ALU\_IN2) que usa de entradas y 5 registros que usa de salida: ALU\_OUT de 16 bits y (ALU\_Z, ALU\_N, ALU\_C y ALU\_V) de 1 bit. Sus señales de control son:

| Se | ñal       | Efecto                              |
|----|-----------|-------------------------------------|
| AL | $U_{add}$ | $ALU_OUT := ALU_IN1 + ALU_IN2$      |
| AL | $U_{sub}$ | ALU_OUT := ALU_IN1 - ALU_IN2        |
| AL | $U_{neg}$ | ALU_OUT := - ALU_IN1                |
| AL | $U_{and}$ | $ALU\_OUT := ALU\_IN1 AND ALU\_IN2$ |
| AL | $U_{not}$ | $ALU\_OUT := NOT ALU\_IN1$          |

Donde los flags se actualizan de forma usual.

Un extensor de signo complemento a 2 (SIGN\_EXT) con un registro de entrada de 8 bits (EXT\_IN) y un registro de salida de 16 bits (EXT\_OUT). Sus señales de control son:

| Señal            | Efecto                                                        |
|------------------|---------------------------------------------------------------|
| $SIGN\_EXT_{on}$ | activa la operación de extensión de signo de 8 bits a 16 bits |

### Ejercicio 1 - Máquina Orga1 - "Una nueva máquina"

Se cuentan con los siguientes circuitos:

Una ALU con 2 registros de 16 bits (ALU\_IN1 y ALU\_IN2) que usa de entradas y 5 registros que usa de salida: ALU\_OUT de 16 bits y (ALU\_Z, ALU\_N, ALU\_C y ALU\_V) de 1 bit. Sus señales de control son:

| Señal       | Efecto                              |
|-------------|-------------------------------------|
| $ALU_{add}$ | $ALU_OUT := ALU_IN1 + ALU_IN2$      |
| $ALU_{sub}$ | $ALU_OUT := ALU_IN1 - ALU_IN2$      |
| $ALU_{neg}$ | ALU_OUT := - ALU_IN1                |
| ALUand      | $ALU\_OUT := ALU\_IN1 AND ALU\_IN2$ |
| $ALU_{not}$ | $ALU\_OUT := NOT ALU\_IN1$          |

Donde los flags se actualizan de forma usual.

Un extensor de signo complemento a 2 (SIGN\_EXT) con un registro de entrada de 8 bits (EXT\_IN) y un registro de salida de 16 bits (EXT\_OUT).
Sus señales de control son:

| Señal            | Efecto                                                        |
|------------------|---------------------------------------------------------------|
| $SIGN\_EXT_{on}$ | activa la operación de extensión de signo de 8 bits a 16 bits |

1) Suponiendo que se encuentra resuelta la decodificación y el acceso a memoria de la máquina, diseñar el camino de datos de la arquitectura de la máquina  ${
m ORGA1}$ . No dibujar la unidad de control para simplificar el diagrama.<sup>2</sup>

<sup>&</sup>lt;sup>2</sup>Vamos a usar la solución de este ejercicio

# Ejercicio 1 - Máquina Orga1 - Solución



# Ejercicio 1 - Máquina Orga1 - Solución



- Indicar cuál es la secuencia de señales (o microoperaciones) que debe realizar la unidad de control para ejecutar las siguientes instrucciones:
  - ▶ a) MOV R5, R1 b) AND R7, R1 c) JE 0xFF

# Ejercicio 1 - Solución: Secuencias de microoperaciones

- ► MOV R5,R1
  - 1. R5 := R1

# Ejercicio 1 - Solución: Secuencias de microoperaciones

- MOV R5,R1
  - 1. R5 := R1

#### ► AND R7, R1

- 1. ALU\_IN1 := R7
- 2. ALU\_IN2 := R1
- 3. ALU<sub>and</sub>
- 4. R7 := ALU\_OUT
- $5. Z := ALU_Z$
- 6.  $N := ALU_N$
- 7.  $C := ALU_C$
- 8.  $V := ALU_V$

# Ejercicio 1 - Solución: Secuencias de microoperaciones

- MOV R5,R1
  - 1. R5 := R1
- ► AND R7, R1
  - 1. ALU IN1 := R7
  - 2. ALU\_IN2 := R1
  - 3. ALU<sub>and</sub>
  - 4. R7 := ALU\_OUT
  - $5. Z := ALU_Z$
  - 6.  $N := ALU_N$
  - 7.  $C := ALU_C$
  - 8.  $V := ALU_{-}V$

#### ► JE 0xFF

- 1. IF Z = 1
- 2.  $EXT_IN := IR0 [7:0]$
- 3. SIGN\_EXT\_on
- 4.  $ALU_IN_1 := PC$
- 5.  $ALU_IN_2 := EXT_OUT$
- 6. ALU\_add
- 7.  $PC := ALU\_OUT$

- MEM\_WRITE: Activa la microoperación de escritura del contenido del registro WRT\_DATA en la dirección de memoria indicada por el ADDR
- MEM\_READ: Activa la microoperación de lectura del contenido de la dirección de memoria indicada por el ADDR, colocando el valor en el registro RD\_DATA.
- Extender el camino de datos de la arquitectura de la máquina ORGA1. No dibujar la unidad de control para simplificar el diagrama<sup>3</sup>.

<sup>&</sup>lt;sup>3</sup>Vamos a usar la solución de este ejercicio

- MEM\_WRITE: Activa la microoperación de escritura del contenido del registro WRT\_DATA en la dirección de memoria indicada por el ADDR
- MEM\_READ: Activa la microoperación de lectura del contenido de la dirección de memoria indicada por el ADDR, colocando el valor en el registro RD\_DATA.
- Extender el camino de datos de la arquitectura de la máquina ORGA1. No dibujar la unidad de control para simplificar el diagrama<sup>3</sup>.
- ¿Qué componentes del camino de datos se encuentran dentro del CPU y fuera de él?

<sup>&</sup>lt;sup>3</sup>Vamos a usar la solución de este ejercicio

- MEM\_WRITE: Activa la microoperación de escritura del contenido del registro WRT\_DATA en la dirección de memoria indicada por el ADDR
- MEM\_READ: Activa la microoperación de lectura del contenido de la dirección de memoria indicada por el ADDR, colocando el valor en el registro RD\_DATA.
- Extender el camino de datos de la arquitectura de la máquina ORGA1. No dibujar la unidad de control para simplificar el diagrama<sup>3</sup>.
- ¿Qué componentes del camino de datos se encuentran dentro del CPU y fuera de él?
- Indicar cuál es la secuencia de señales (o microoperaciones) que debe realizar la unidad de control para ejecutar las siguientes instrucciones:
  - MOV R2, R5
  - ▶ MOV R2, [R5]
  - ▶ MOV R2, [0×FF00]
  - MOV [0xFF00], [0xFF01]

<sup>&</sup>lt;sup>3</sup>Vamos a usar la solución de este ejercicio

- MEM\_WRITE: Activa la microoperación de escritura del contenido del registro WRT\_DATA en la dirección de memoria indicada por el ADDR
- MEM\_READ: Activa la microoperación de lectura del contenido de la dirección de memoria indicada por el ADDR, colocando el valor en el registro RD\_DATA.
- Extender el camino de datos de la arquitectura de la máquina ORGA1. No dibujar la unidad de control para simplificar el diagrama<sup>3</sup>.
- ¿Qué componentes del camino de datos se encuentran dentro del CPU y fuera de él?
- Indicar cuál es la secuencia de señales (o microoperaciones) que debe realizar la unidad de control para ejecutar las siguientes instrucciones:
  - MOV R2, R5
  - ▶ MOV R2, [R5]
  - ► MOV R2, [0×FF00]
  - MOV [0xFF00], [0xFF01]
- 4. Como Tarea: Describa la secuencia de microoperaciones que realiza la unidad de control para realizar un *fetch* de una instrucción de la máquina Orga1.

<sup>&</sup>lt;sup>3</sup>Vamos a usar la solución de este ejercicio



# Ejercicio 2 - Solución: secuencias de microoperaciones

- ► MOV R2, R5
  - 1. R2 := R5
- ► MOV R2, [R5]
  - 1. ADDR := R5
  - 2. MEM\_READ
  - 3.  $R2 := RD_DATA$
- MOV R2, [0xFF00]
  - 1. ADDR := IR1
  - 2. MEM\_READ
  - 3.  $R2 := RD_DATA$

- MOV [0xFF00], [0xFF01]
  - 1. ADDR := IR2
  - 2. MEM\_READ
  - 3.  $WRT_DATA := RD_DATA$
  - 4. ADDR := IR1
  - 5. MEM\_WRITE

### Ejercicio 3 - "El retorno de la Pila"

La computadora STACK1 es una máquina de pila con direccionamiento a byte, tamaño de palabra de 16 bits y direcciones de memoria de 12 bits. Trabaja con aritmética complemento a 2 de 16 bits. Posee el siguiente set de instrucciones:

| Instrucción | CodOp | Significado                                       |
|-------------|-------|---------------------------------------------------|
| PUSH [M]    | 0000  | push [M]                                          |
| POP [M]     | 0001  | [M] := pop                                        |
| ADD         | 0010  | push(pop+pop)                                     |
| SUB         | 0011  | push(pop-pop)                                     |
| JUMP        | 0100  | PC := pop (sólo los 12 bits menos significativos) |
| SKIP_N      | 0101  | ignora la próxima instrucción si top es < 0       |
| SKIP_Z      | 0110  | ignora la próxima instrucción si top es 0         |
| SKIP_GE     | 0111  | ignora la próxima instrucción si top es $>=0$     |

El formato de instrucción de STACK1 es el que sigue:

| CodOp  | Dirección |
|--------|-----------|
| 4 bits | 12 bits   |

 Definir el camino de datos y la organización del CPU de STACK1 para soportar la implementación de, al menos, estas instrucciones. Puede utilizar una única ALU con las operaciones ADD y SUB, sin flags.

### Ejercicio 3 - "El retorno de la Pila"

La computadora STACK1 es una máquina de pila con direccionamiento a byte, tamaño de palabra de 16 bits y direcciones de memoria de 12 bits. Trabaja con aritmética complemento a 2 de 16 bits. Posee el siguiente set de instrucciones:

| Instrucción | CodOp | Significado                                       |
|-------------|-------|---------------------------------------------------|
| PUSH [M]    | 0000  | push [M]                                          |
| POP [M]     | 0001  | [M] := pop                                        |
| ADD         | 0010  | push(pop+pop)                                     |
| SUB         | 0011  | push(pop-pop)                                     |
| JUMP        | 0100  | PC := pop (sólo los 12 bits menos significativos) |
| SKIP_N      | 0101  | ignora la próxima instrucción si top es < 0       |
| SKIP_Z      | 0110  | ignora la próxima instrucción si top es 0         |
| SKIP_GE     | 0111  | ignora la próxima instrucción si top es $>=0$     |

El formato de instrucción de STACK1 es el que sigue:

| CodOp  | Dirección |
|--------|-----------|
| 4 bits | 12 bits   |

- Definir el camino de datos y la organización del CPU de STACK1 para soportar la implementación de, al menos, estas instrucciones. Puede utilizar una única ALU con las operaciones ADD y SUB, sin flags.
- Describa la secuencia de microoperaciones que realiza la unidad de control para realizar un fetch de una instrucción.

#### Ejercicio 3 - "El retorno de la Pila"

La computadora STACK1 es una máquina de pila con direccionamiento a byte, tamaño de palabra de 16 bits y direcciones de memoria de 12 bits. Trabaja con aritmética complemento a 2 de 16 bits. Posee el siguiente set de instrucciones:

| Instrucción | CodOp | Significado                                       |
|-------------|-------|---------------------------------------------------|
| PUSH [M]    | 0000  | push [M]                                          |
| POP [M]     | 0001  | [M] := pop                                        |
| ADD         | 0010  | push(pop+pop)                                     |
| SUB         | 0011  | push(pop-pop)                                     |
| JUMP        | 0100  | PC := pop (sólo los 12 bits menos significativos) |
| SKIP_N      | 0101  | ignora la próxima instrucción si top es $< 0$     |
| SKIP_Z      | 0110  | ignora la próxima instrucción si top es 0         |
| SKIP_GE     | 0111  | ignora la próxima instrucción si top es $>=0$     |

El formato de instrucción de STACK1 es el que sigue:

| CodOp  | Dirección |
|--------|-----------|
| 4 bits | 12 bits   |

- Definir el camino de datos y la organización del CPU de STACK1 para soportar la implementación de, al menos, estas instrucciones. Puede utilizar una única ALU con las operaciones ADD y SUB, sin flags.
- Describa la secuencia de microoperaciones que realiza la unidad de control para realizar un fetch de una instrucción.
- 3) Implementar las siguientes instrucciones:

I. JUMP III. PUSH [OxFAC]
II. SKIP\_Z IV. ADD

# Ejercicio 3: Solución<sup>4</sup>

Se utiliza un circuito incrementador de  $12\ bits$  con  $2\ señales:\ INC_{-+2}$  que suma  $2\ a$  la entrada, y  $INC_{--2}$  que resta  $2\ a$  la entrada.

ADDR, INC\_IN, INC\_OUT, SP y PC son registros de 12 bits.

IR, CMP\_1, ALU\_IN1, ALU\_IN2, ALU\_OUT, WRT\_DATA y RD\_DATA y los buses INTERNO y EXTERNO son de 16 bits.

EQ\_CMP es de 1 bit. Las 12 líneas de los registros correspondientes están conectadas a las líneas menos significativas del BUS.



<sup>&</sup>lt;sup>4</sup>Usamos el resultado del este ejercicio (1)) en los siguientes ejercicios.

# Ejercicio 3 - Solución: fetch

- 1. ADDR := PC
- 2. MEM\_READ
- 3. IR := RD\_DATA // cargo el IR
- 4.  $INC_IN := PC$
- 5. INC<sub>-+2</sub>
- 6. PC := INC\_OUT // incremento PC

# Ejercicio 3 - Solución: secuencia de microoperaciones

- ► IUMP
  - 1.  $INC_IN := SP$
  - 2. INC<sub>-+2</sub>
  - 3. SP := INC\_OUT
  - 4. ADDR := SP
  - 5. MEM\_READ
  - 6. PC := RD\_DATA[11:0]

- ► SKIP 7
  - 1.  $INC_IN := SP$
  - 2. INC<sub>-+2</sub>
  - 3. ADDR := INC\_OUT
  - 4. MEM\_READ
  - 5.  $CMP_1 := RD_DATA$
  - 6. CMP\_0000
  - 7. if  $EQ_{cmp} = 0x0$
  - 8.  $INC_IN := PC$
  - 9. INC<sub>-+2</sub>
  - 10.  $PC := INC\_OUT$
  - 11. endif

# Ejercicio 3 - Solución: secuencia de microoperaciones

- ► PUSH [X]
  - 1. ADDR := IR[11:0]
  - 2. MEM\_READ
  - 3. WRT\_DATA := RD\_DATA
  - 4. ADDR := SP
  - MEM\_WRITE
  - 6.  $INC_IN := SP$
  - 7. INC\_\_2
  - 8. SP := INC\_OUT

- ADD
  - 1.  $INC_IN := SP$
  - 2. INC<sub>-+2</sub>
  - 3. SP := INC\_OUT
  - 4. ADDR := SP
  - 5. MEM\_READ
  - 6. ALU\_IN1 := RD\_DATA // primer operando
  - 7.  $INC_IN := SP$
  - 8. INC<sub>-+2</sub>
  - 9.  $SP := INC\_OUT$
  - 10. ADDR := SP
  - 11. MEM\_READ
  - 12. ALU\_IN2 := RD\_DATA // segundo operando
  - 13. ALU<sub>-add</sub>
  - 14. WRT\_DATA := ALU\_OUT
  - 15. ADDR := SP
  - 16. MEM\_WRITE // push resultado
  - 17. INC\_IN := SP
  - 18. INC<sub>--2</sub>
  - 19. SP := INC\_OUT

