



# Universidad Nacional de Córdoba

# Facultad de Ciencias Exactas, Físicas y Naturales



Trabajo Práctico 3 - Arquitectura de Computadoras

# MIPS Pipeline - Procesador segmentado de cinco etapas

Integrantes del grupo:

Casanueva, María Constanza

Riba, Franco

Estudiantes de Ingeniería en Computación

Profesores:

Rodriguez, Santiago

Pereyra, Martín

Año de cursado: 2023

# Índice

| Introducción                        | 3  |
|-------------------------------------|----|
| Requerimientos                      | 3  |
| Implementación                      | 4  |
| IF (Instruction Fetch):             | 4  |
| IF/ID                               | 5  |
| ID (Instruction Decode)             | 6  |
| Banco de Registros                  | 7  |
| Unidad de Control Principal         | 7  |
| Módulos Auxiliares                  | 8  |
| ID/EX                               | 8  |
| EX (Execute)                        | 9  |
| Unidad de control ALU               | 10 |
| ALU                                 | 11 |
| EX/MEM                              | 12 |
| MEM (Memory Access)                 | 12 |
| Memoria de Datos                    | 13 |
| MEM/WB                              | 14 |
| WB (Write Back)                     | 14 |
| Unidad de detección de Hazards      | 15 |
| Unidad de Cortocircuito (Fowarding) | 16 |
| Unidad de Debug                     | 17 |
| Interface Unit                      | 18 |
| UART                                | 20 |
| Generador de Baud Rate              | 20 |
| Interfaz Python                     | 21 |
| Testbenches                         | 22 |
| Herramienta Clock Wizarding         | 23 |
| Paths Críticos                      | 24 |
| Análisis de frecuencia              | 25 |
| Explicación Programa                | 26 |
| Bibliografía y recursos             | 27 |

Repositorio del proyecto en Github

### Introducción

Durante el desarrollo de este informe se reportan los detalles de la implementación de un procesador MIPS, el cuál consiste de un pipeline segmentado de cinco etapas.

### Requerimientos

- Implementar el Procesador MIPS Segmentado en las siguientes etapas:
  - o IF (Instruction Fetch): Búsqueda de la instrucción en la memoria de programa.
  - o **ID** (Instruction Decode): Decodificación de la instrucción y lectura de registros.
  - **EX** (Execute): Ejecución de la instrucción propiamente dicha.
  - o MEM (Memory Access): Lectura o escritura desde/hacia la memoria de datos.
  - **WB** (Write back): Escritura de resultados en los registros.
- El procesador debe tener soporte para las siguientes instrucciones:
  - o **R-type:** SLL, SRL, SRA, SLLV, SRLV, SRAV, ADDU, SUBU, AND, OR, XOR, NOR, SLT
  - o **I-Type:** LB, LH, LW, LWU, LBU, LHU, SB, SH, SW, ADDI, ANDI, ORI, XORI, LUI, SLTI, BEQ, BNE, J, JAL
  - J-Type: JR, JALR
- El procesador debe tener soporte para los siguientes tipos de riesgos:
  - Estructurales: Se producen cuando dos instrucciones tratan de utilizar el mismo recurso en el mismo ciclo.
  - De datos: Se intenta utilizar un dato antes de que esté preparado. Mantenimiento del orden estricto de lecturas y escrituras.
  - o **De control**: Intentar tomar una decisión sobre una condición todavía no evaluada.
- Para dar soporte a los diversos riesgos se debe implementar:
  - Unidad de Cortocircuitos (short-circuit unit)
  - Unidad de Detección de Riesgos (Hazard detection unit)
- El programa a ejecutar debe ser cargado en la memoria del programa mediante un archivo ensamblado.
  - Debe implementarse un programa ensamblador que convierte código assembler de MIPS a código de instrucción.
  - Debe transmitirse ese programa mediante interfaz UART antes de comenzar a ejecutar.
- Se debe simular una unidad de Debug que envíe información hacia y desde el procesador mediante UART. Se debe enviar a la PC a través de la UART:
  - Contenido de los 32 registros del MIPS
  - o PC ( Program Counter)
  - Contenido de la memoria de datos
- Antes de estar disponible para ejecutar, el procesador está a la espera para recibir un programa mediante la Debug Unit. Debe permitir dos modos de operación:
  - Continuo: se envía un comando a la FPGA por la UART y esta inicia la ejecución del programa hasta llegar al final del mismo (Instrucción HALT). Llegado ese punto se muestran todos los valores indicados en pantalla.
  - Paso a paso: Enviando un comando por la UART se ejecuta un ciclo de Clock. Se debe mostrar a cada paso los valores indicados.

## Implementación

La solución propuesta se basa en la interacción entre tres grandes módulos dedicados a:

- Implementación del Pipeline del MIPS
- Implementación de la Unidad de Debug
- Implementación de la comunicación UART.



### IF (Instruction Fetch):

En esta etapa permite al procesador acceder a la memoria de instrucciones mediante el Program Counter y recupera la siguiente instrucción a ejecutar.

El valor del PC se obtiene de **i\_next\_seq\_pc** o de **i\_next\_not\_seq\_pc** dependiendo del valor de selección en **i\_next\_pc\_src**. Puede que se debe usar la instrucción siguiente del PC anterior o una dirección de salto, el valor del mismo se envía a la memoria de instrucciones.

La instrucción recuperada de la memoria de instrucciones es enviada a la etapa de decodificación a través de **o instruction**. El PC se incrementa para apuntar a la dirección de la siguiente instrucción.



Dentro del módulo de la etapa de IF se encuentra implementada la memoria de instrucciones, con capacidades para ser leída o escrita:



El módulo IF cuenta con otros submódulos útiles para distintas funciones:

- Multiplexor 2:1: para seleccionar la fuente del PC.
- PC (Program Counter): contador para mantener referencias a las direcciones de la siguiente instrucción a ejecutar.



### IF/ID

Este módulo contiene los registros de segmentación, cuya finalidad es mantener las salidas de la etapa IF, almacenando en registros la dirección de la instrucción siguiente en el program counter, así como la instrucción obtenida de la etapa IF y el flag **o\_halt** el cual indica si el programa llegó a su fin.



### ID (Instruction Decode)

Este módulo lleva a cabo la decodificación de la instrucción y lectura del banco de registros, representando la segunda etapa del pipeline. Los 3 tipos de instrucciones de 32 bits que se decodificaron son los siguientes:





En la etapa de decodificación, la instrucción recuperada se interpreta para determinar qué acciones se deben llevar a cabo. Se extraen los campos de la instrucción, como los códigos de operación, código de función y dirección de registros fuente y destino.

En esta etapa también se realiza el cálculo de la dirección de salto en caso de encontrarse ante una instrucción que lo requiera para no perder ciclos (Jump y Branch). En el caso de los branch también calcula la igualdad de los operandos para las instrucciones BEQ y BNE.

### Banco de Registros

Dentro del módulo de la etapa de ID se encuentra implementado el banco de registros, aquí se ubican los 32 registros del MIPS que serán utilizados principalmente para la extracción de los operandos. El banco de registros permite la lectura, escritura y reinicio de registros.



### Unidad de Control Principal



- i\_instruction: Instrucción que se recupera desde la memoria de instrucciones y se utiliza para decodificar las señales de control. Los diferentes campos de la instrucción determinan las acciones a realizar.
- i\_bus\_a\_not\_equal\_bus\_b: Señal que llega del comparador que verifica si los dos registros fuente (bus\_a y bus\_b) son iguales. Se utiliza, por ejemplo, en instrucciones de salto condicional como BNE (Branch Not Equal).
- i instruction is nop: Indica si la instrucción actual es un NOP (una instrucción vacía).
- i\_funct: el código de función

A partir de estas entradas, la unidad de control determina el valor de las señales de control que se utilizan para controlar diferentes unidades funcionales del procesador:

- next pc src: Controla la fuente del próximo valor del contador de programa (PC).
- **jmp** ctrl: Controla el tipo de salto (si es un salto y su dirección).
- reg dst: Selecciona el destino del resultado de la ALU para escribir en el registro.
- alu\_src\_a y alu\_src\_b: Seleccionan las fuentes de entrada para la ALU.
- code alu op: Especifica la operación de la ALU.

- mem rd src: Selecciona la fuente de datos de lectura de memoria.
- mem wr src: Selecciona la fuente de datos de escritura en memoria.
- mem write: Controla si se realiza una operación de escritura en memoria.
- wb: Controla si se habilita la escritura de nuevo valor en el registro.
- mem to reg: Controla si el resultado debe escribirse en el registro desde la memoria.

Todas estas señales se transmiten concatenadas en el bus **o\_ctrl\_regs** que se utiliza para controlar las diferentes unidades funcionales del MIPS.

Tabla de verdad de la Unidad de Control Principal (acceso con mail UNC): TablasDeVerdadTP3

#### Módulos Auxiliares

El módulo ID cuenta también con otros submódulos útiles para distintas funciones:

- Is Not Equal Unit: Este módulo compara los dos operandos provenientes del banco de registros para determinar si son diferentes, lo cual es útil para instrucciones como BNE (Branch if Not Equal).
- Is Nop Unit: Detecta si la instrucción actual es un NOP (instrucción vacía), lo que permite gestionar correctamente los ciclos sin acción en el pipeline.
- Adder Unit: Realiza sumas de 32 bits, generalmente utilizada para calcular direcciones de salto o branch, sumando la dirección base con un valor de desplazamiento.
- Mux Units: Existen varios multiplexores (como mux\_ctr\_regs\_unit, mux\_jump\_src\_unit) que se encargan de seleccionar entre diferentes entradas para dirigir el flujo de datos correcto hacia los siguientes módulos.
- **Shift Left Units:** Estos submódulos realizan operaciones de desplazamiento lógico de los operandos, útiles para calcular las direcciones de salto o hacer cambios de representación.
- Unsigned Extend Units: Extienden los valores inmediatos de la instrucción de manera adecuada (signo o sin signo) para que se puedan usar en operaciones de 32 bits.

#### ID/EX

En este módulo se registran los operandos y otros campos relevantes extraídos de la instrucción, así como también las señales de control generadas por la unidad de control de la etapa ID y el valor del extensor de signo.

|                            | id_ex_unit |                            |
|----------------------------|------------|----------------------------|
|                            | <b>-</b>   |                            |
| i_alu_op[2:0]              | _          |                            |
| i_alu_src_a                |            |                            |
| i_alu_src_b[2:0]           | <u> </u>   | o_alu_op[2:0]              |
| i_bus_a[31:0]              |            | o_alu_src_a                |
| i_bus_b[31:0]              |            | o_alu_src_b[2:0]           |
| i_clk                      |            | o_bus_a[31:0]              |
| i_enable                   |            | o_bus_b[31:0]              |
| i_flush                    |            | o_funct[5:0]               |
| i_funct[5:0]               |            | o_halt                     |
| i_halt                     |            | o_inm_ext_signed[31:0]     |
| i_inm_ext_signed[31:0]     |            | o_inm_ext_unsigned[31:0]   |
| i_inm_ext_unsigned[31:0]   | _          | o_inm_upp[31:0]            |
| i_inm_upp[31:0]            |            | o_jmp_stop                 |
| i_jmp_stop                 |            | o_mem_rd_src[2:0]          |
| i_mem_rd_src[2:0]          |            | o_mem_to_reg               |
| i_mem_to_reg               | _          | o_mem_wr_src[1:0]          |
| i_mem_wr_src[1:0]          |            | o_mem_write                |
| i_mem_write                | _          | o_next_seq_pc[31:0]        |
| i next seq pc[31:0]        |            | o_op[5:0]                  |
| i_op[5:0]                  | _          | o_rd[4:0]                  |
| i_rd[4:0]                  | _          | o_reg_dst[1:0]             |
| i_reg_dst[1:0]             | _          | o_rs[4:0]                  |
| i_reset                    |            | o_rt[4:0]                  |
| i_rs[4:0]                  |            | o_shamt_ext_unsigned[31:0] |
| i_rt[4:0]                  |            | o_wb                       |
| i shamt ext unsigned[31:0] |            |                            |
| i_wb                       |            |                            |
| -                          | id av      |                            |
|                            | id_ex      |                            |

# EX (Execute)



Esta es la tercera etapa del pipeline en el procesador MIPS. Aquí, se realizan las operaciones aritméticas y lógicas especificadas por la instrucción decodificada.

• Las entradas del módulo incluyen señales de control como i\_alu\_src\_a, i\_alu\_src\_b, i\_reg\_dst, i\_alu\_op, i\_sc\_src\_a, i\_sc\_src\_b, i\_rt, i\_rd, i\_funct, y buses de datos como i\_sc\_alu\_result, i\_sc\_wb\_result, i\_bus\_a, i\_bus\_b, i\_shamt\_ext\_unsigned, i\_inm\_ext\_signed, i\_inm\_upp, i\_inm\_ext\_unsigned, i\_next\_seq\_pc. Las salidas del módulo incluyen o wb addr, o alu result, o sc bus b, o sc bus a.

El módulo posee múltiples submódulos para realizar las operaciones necesarias. Entre ellos una unidad ALU para realizar las operaciones aritméticas y lógicas, una unidad de control ALU (alu\_control\_unit) para generar las señales de control para la ALU, y varios multiplexores (mux\_alu\_src\_data\_a\_unit, mux\_alu\_src\_data\_b\_unit, mux\_sc\_src\_a\_unit, mux\_sc\_src\_b\_unit, mux\_reg\_dst\_unit) para seleccionar los datos de entrada para la ALU y la dirección del registro de destino para la etapa WB.

#### Unidad de control ALU



Esta unidad genera las señales de control para la ALU en función de los códigos de operación y función de la instrucción.

Las entradas del módulo son **i\_funct** (el campo funct de la instrucción, que especifica la operación a realizar en caso de instrucciones de tipo R) e **i\_alu\_op** (el código de operación de la ALU, que especifica la operación a realizar). Esta última viene de la uniadad de control principal. La salida del módulo es **o\_alu\_ctr** (la señal de control para la ALU, que indica la operación que debe realizar).

Tabla de control de la ALU control unit: TablasDeVerdadTP3

| i_alu_op              |      | i_funct                             | o_alu_ctr | operación                   |  |  |  |  |
|-----------------------|------|-------------------------------------|-----------|-----------------------------|--|--|--|--|
| `CODE_ALU_CTR_R_TYP   | Ē`   | `CODE_FUNCT_SLL`                    | `0000`    | `b << a`                    |  |  |  |  |
| CODE_ALU_CTR_R_TYP    | Ē`_  | `CODE_FUNCT_SRL`                    | `0001`    | `b >> a`                    |  |  |  |  |
| `CODE_ALU_CTR_R_TYP   | Ē,   | `CODE_FUNCT_SRA`                    | `0010`    | `\$signed(b) >>> a`         |  |  |  |  |
| `CODE_ALU_CTR_R_TYP   | Ē,   | `CODE_FUNCT_ADD`                    | `0011`    | `\$signed(a) + \$signed(b)` |  |  |  |  |
| `CODE_ALU_CTR_R_TYP   | Ē,   | `CODE_FUNCT_ADDU`                   | `0100`    | `a + b`                     |  |  |  |  |
| `CODE_ALU_CTR_R_TYP   | Ĕ`   | `CODE_FUNCT_SUB`                    | `0101`    | `\$signed(a) - \$signed(b)` |  |  |  |  |
| `CODE_ALU_CTR_R_TYP   | E`   | `CODE_FUNCT_SUBU`                   | `0110`    | `a - b`                     |  |  |  |  |
| `CODE_ALU_CTR_R_TYP   | Ē,   | `CODE_FUNCT_AND`                    | `0111`    | `a & b`                     |  |  |  |  |
| `CODE_ALU_CTR_R_TYP   | Ē,   | `CODE_FUNCT_OR`                     | `1000`    | `a \  b`                    |  |  |  |  |
| `CODE_ALU_CTR_R_TYP   | Ĕ`   | `CODE_FUNCT_XOR`                    | `1001`    | `a ^ b`                     |  |  |  |  |
| CODE_ALU_CTR_R_TYP    | Ĕ`   | `CODE_FUNCT_NOR`                    | `1010`    | `~(a \  b)`                 |  |  |  |  |
| CODE_ALU_CTR_R_TYP    | i`   | `CODE_FUNCT_SLT`                    | `1011`    | `\$signed(a) < \$signed(b)` |  |  |  |  |
| `CODE_ALU_CTR_R_TYP   | i`   | `CODE_FUNCT_SLLV`                   | `1100`    | `a << b`                    |  |  |  |  |
| `CODE_ALU_CTR_R_TYP   | Ē,   | `CODE_FUNCT_SRLV`                   | `1101`    | `a >> b`                    |  |  |  |  |
| `CODE_ALU_CTR_R_TYP   | Ĕ`   | `CODE_FUNCT_SRAV` `1110` `\$signed( |           | `\$signed(a) >>> b`         |  |  |  |  |
| `CODE_ALU_CTR_R_TYP   | i.   | `CODE_FUNCT_JALR`                   |           |                             |  |  |  |  |
| CODE_ALU_CTR_LOAD_TY  | PE`  | `*****                              | `0011`    | `\$signed(a) + \$signed(b)` |  |  |  |  |
| `CODE_ALU_CTR_STORE_T | /PE` | `*****                              | `0011`    | `\$signed(a) + \$signed(b)` |  |  |  |  |
| `CODE_ALU_CTR_JUMP_TY | PE`  | `*****                              | `1111`    | `b`                         |  |  |  |  |
| `CODE_ALU_CTR_ADDI`   |      | `*****                              | `0011`    | `\$signed(a) + \$signed(b)` |  |  |  |  |
| `CODE_ALU_CTR_ANDI`   |      | `*****                              | `0111`    | `a & b`                     |  |  |  |  |
| `CODE_ALU_CTR_ORI`    |      | `*****                              | `1000`    | `a \  b`                    |  |  |  |  |
| `CODE_ALU_CTR_XORI`   |      | `******` `1001` `a^                 |           |                             |  |  |  |  |
| `CODE_ALU_CTR_SLTI`   |      | `******                             | `1011`    | `\$signed(a) < \$signed(b)` |  |  |  |  |
|                       |      |                                     |           |                             |  |  |  |  |

### **ALU**

La implementación de este módulo sigue la misma lógica y diseño planteados y utilizados para los dos trabajos prácticos previos. Realiza la operación indicada por el ALU code, a partir de los dos operandos que se encuentran en su entrada.



### EX/MEM



En este módulo se registra el resultado de la ALU obtenido en la etapa EX para ser usado en la siguiente etapa. También se registra la dirección de memoria calculada en caso de instrucciones de acceso a memoria y las señales de control que se utilizarán más adelante.

### MEM (Memory Access)



En esta etapa, si la instrucción es una operación de carga o almacenamiento, se accede a la memoria de datos. El módulo mem en el código Verilog representa esta etapa. Este módulo tiene varias entradas y salidas que permiten su interacción con otras etapas del pipeline y con la memoria de datos.

Las entradas del módulo incluyen señales de control como **i\_clk** (la señal de reloj), **i\_reset** (para reiniciar el módulo), **i\_flush** (para limpiar la memoria de datos), **i\_mem\_wr\_rd** (para indicar si se debe realizar una operación de escritura o lectura en la memoria), **i\_mem\_wr\_src** (para seleccionar la fuente de los datos a escribir en la memoria), **i\_mem\_rd\_src** (para seleccionar cómo se deben leer los datos de la memoria), y **i\_mem\_addr** (la dirección de la memoria a la que se debe acceder). También incluye una entrada para los datos a escribir en la memoria (**i bus b**).

Las salidas del módulo son **o\_mem\_rd** (los datos leídos de la memoria) y **o\_bus\_debug** (bus para depuración que almacena los datos de la memoria).

Dentro del módulo, se utilizan varios componentes para realizar las operaciones necesarias. Entre ellos un módulo data\_memory para representar la memoria de datos, varios multiplexores (mux\_in\_mem\_unit, mux\_out\_mem\_unit) para la selección de los datos a escribir en la memoria y cómo se deben leer los datos de la memoria, y varias instancias de módulos unsig\_extend y sig\_extend para extender los datos leídos de la memoria a la longitud correcta, ya sea con o sín extensión de signo.

#### Memoria de Datos



Es una memoria de 255 bytes a la cual se puede acceder tanto para escritura en instrucciones de tipo store, como para lectura en instrucciones de tipo load. Se puede acceder a la misma en tamaño de byte (8 bits), half word (16 bits) o word (32 bits) dependiendo el tipo de instrucción.

### MEM/WB

En este módulo se registran tanto la salida de ALU como la salida de la memoria. También se registran las últimas señales de control que llegan hasta la última etapa



### WB (Write Back)



Es la quinta y última etapa del pipeline en el procesador. En esta etapa, los resultados de la ejecución de la instrucción se escriben de vuelta en los registros. Este módulo tiene varias entradas y una salida que permiten su interacción con otras etapas del pipeline.

Las entradas del módulo incluye **i\_mem\_to\_reg** (una señal de control que indica si el resultado de la operación de memoria debe ser escrito en los registros), **i\_alu\_result** (el resultado de la operación de la ALU) e **i mem result** (el resultado de la operación de memoria).

La salida del módulo es o wb data (los datos que se deben escribir en los registros).

Dentro del módulo, se utiliza un multiplexor (mux\_wb\_data) para seleccionar entre i\_alu\_result e i\_mem\_result en función de la señal i\_mem\_to\_reg. El resultado de esta selección se envía a la salida o\_wb\_data.

#### Unidad de detección de Hazards



Esta unidad se utiliza para detectar y manejar riesgos de datos y control. Las entradas del módulo son: i\_jmp\_stop, i\_if\_id\_rs, i\_if\_id\_rd, i\_if\_id\_op, i\_if\_id\_funct, i\_id\_ex\_rt, i\_id\_ex\_op: Estas señales representan varias partes de las instrucciones en las etapas IF/ID y ID/EX del pipeline, incluyendo los códigos de operación y función, los registros fuente y destino, y una señal que indica si se debe detener el salto.

Las salidas del módulo son:

- **o\_jmp\_stop**: Se activa si se debe detener el procesador un ciclo debido a un salto, lo cual ocurre si la instrucción en la etapa IF/ID es un salto y la señal i\_jmp\_stop no está activa.
- o\_halt: Se activa si la instrucción en la etapa IF/ID es una instrucción de finalización de programa.
- o\_not\_load: Se activa si la instrucción en la etapa ID/EX es una instrucción de carga y el registro destino coincide con uno de los registros fuente de la instrucción en la etapa IF/ID, o si la señal o\_jmp\_stop está activa. Esto indica un riesgo de datos.
- o\_ctr\_reg\_src: Igual a la señal o\_not\_load y se utiliza para indicar si las señales de control se propagan a las siguientes etapas o no.

La lógica del módulo verifica las instrucciones en las etapas IF/ID y ID/EX del pipeline y activa las señales de salida correspondientes si detecta un riesgo o si se da una instrucción de salto que haga uso de los registros del procesador (potencial riesgo).

La tabla de verdad para la unidad de detección de riesgos se basa en las señales de entrada y determina las señales de salida. Aquí está la tabla de verdad simplificada: Tablas De Verdad TP3

### Unidad de Cortocircuito (Fowarding)



Esta unidad se utiliza para implementar el adelanto (forwarding) de datos, una técnica que ayuda a minimizar los riesgos de datos en el pipeline del procesador.

Las entradas del módulo son:

- i\_ex\_mem\_wb y i\_mem\_wb\_wb: Estas señales indican si hay datos válidos en las etapas EX/MEM y MEM/WB del pipeline, respectivamente.
- i\_id\_ex\_rs y i\_id\_ex\_rt: Estos son los registros fuente de la etapa ID/EX del pipeline.
- i\_ex\_mem\_addr y i\_mem\_wb\_addr: Estas son las direcciones de memoria de las etapas EX/MEM y MEM/WB del pipeline, respectivamente.

Las salidas del módulo son:

• o\_sc\_data\_a\_src y o\_sc\_data\_b\_src: Estas señales indican la fuente de los datos para los registros fuente rs y rt, respectivamente.

La lógica del módulo verifica si las direcciones de memoria de las etapas EX/MEM y MEM/WB coinciden con los registros fuente de la etapa ID/EX. Si es así, y si hay datos válidos en las etapas EX/MEM y MEM/WB, entonces los datos se adelantan desde estas etapas. Si no, los datos provienen de la etapa ID/EX.

Esto ayuda a minimizar los riesgos de datos al permitir que las instrucciones utilicen los resultados de las instrucciones anteriores tan pronto como estén disponibles, en lugar de esperar a que las instrucciones anteriores completen su ejecución y los resultados se escriban en los registros.

La tabla de verdad de la unidad de cortocircuito: TablasDeVerdadTP3

### Unidad de Debug



Este módulo actúa como una unidad de depuración para el procesador MIPS, gestionando la comunicación con la UART y controlando la impresión de datos del procesador, incluidos los registros y la memoria. Proporciona señales de control para realizar diferentes operaciones de depuración y comunicarse con el módulo interface, que se encarga de coordinar las acciones de depuración.

#### Parámetros:

• Define diferentes tamaños de buses para la UART, los registros, la memoria y otras estructuras de datos.

#### **Entradas**:

- Señales de reloj y reset.
- Indicadores de vaciado y llenado de memoria e instrucciones.
- Contenidos de los registros, la memoria y el PC del procesador MIPS.

#### Salidas:

• Señales de control para escribir y leer desde la UART, habilitar el procesador MIPS, borrar su memoria, y enviar instrucciones al procesador.

#### Interacción con otros módulos:

- Instancia los módulos **buffer\_reader**, **buffer\_writer**, y dos **reg\_printer** para manejar la comunicación con la UART y la impresión de datos (de registros y memoria).
- Interface: Este es el submódulo clave que gestiona la interacción entre el módulo debug y el procesador MIPS. Controla el flujo de depuración, ejecutando comandos como la carga de nuevas instrucciones y la impresión de datos del procesador.
- En el debug, las señales internas (**start\_uart\_wr**, **start\_register\_print**, etc.) definen cuándo comenzar a leer/escribir desde/hacia la UART, cuándo imprimir los registros o la memoria, y más.

#### Interface Unit

La unidad de debug admite los modos de ejecución continuo y paso a paso (coordinados por el módulo interface que forma parte de la debug unit):

- Continuo: Se envía un comando a la FPGA por la UART y esta inicia la ejecución del programa hasta llegar al final del mismo (Instrucción HALT). Llegado ese punto se muestran todos los valores en pantalla.
- Paso a paso: Enviando un comando por la UART se ejecuta un ciclo de clock. Se debe mostrar a cada paso los valores.



El módulo interface es el encargado de controlar el flujo de la depuración. Este módulo se asegura de que las diferentes etapas de depuración (como la lectura/escritura desde/hacia la UART, y la impresión de registros/memoria) ocurran en el orden correcto, controlando así los diferentes estados de la depuración.

#### Entradas:

• Recibe señales del procesador MIPS y del módulo debug (finalización de programas, lectura de UART completada, etc.).

#### Salidas:

• Emite señales que activan la lectura/escritura desde la UART y comandos como la impresión de registros, la ejecución paso a paso, y el flush del pipeline.

#### Máquina de estados:

El módulo interface utiliza una máquina de estados para gestionar las acciones de depuración.
 Los estados controlan cuándo leer o escribir en la UART, cuándo imprimir datos de los registros o memoria, cuándo ejecutar una instrucción MIPS, etc.



#### **UART**



El módulo uart tiene varios parámetros configurables, incluyendo el número de bits de datos (**DATA\_BITS**), el número de ticks para el bit de inicio (**SB\_TICKS**), el bit de precisión de la tasa de baudios (**DVSR\_BIT**), el divisor de la tasa de baudios (**DVSR**) y el tamaño de la FIFO (FIFO\_SIZE).

Las entradas del módulo incluyen la señal de reloj (clk), la señal de reset (reset), las señales de lectura y escritura de la UART (**rd\_uart** y **wr\_uart**), la señal de recepción (**rx**) y los datos a escribir (**w\_data**). Las salidas del módulo incluyen las señales de llenado completo y vacío de la transmisión y recepción (**tx\_full** y **rx\_empty**), la señal de transmisión (**tx**) y los datos leídos (**r\_data**).

El módulo uart consta de varias subunidades:

- uart\_brg: Genera la señal de tick para la tasa de baudios.
- uart rx: Maneja la recepción de datos.
- uart tx: Maneja la transmisión de datos.
- **fifo\_rx\_unit** y **fifo\_tx\_unit**: Son colas FIFO para almacenar los datos recibidos y a transmitir, respectivamente.

Cada subunidad tiene su propia configuración y señales de entrada y salida, que se conectan a las entradas y salidas del módulo uart para formar un sistema de comunicación UART completo.

Además la comunicación uart implementada tiene las siguientes características

Baudrate: 19200.Bytesize: 8 bytes.No parity bitsStop bit: 1

#### Generador de Baud Rate

Este módulo genera un pulso cada vez que se desborda un contador, dado que se tiene como requerimiento que la transmisión UART se realice a una velocidad de 19200 baudios, y la basys 3 estará operando a una frecuencia de 100 MHz, resulta necesario generar un tick cada 326 ciclos del clock.

COUNTER LIMIT =  $\frac{CLK_{frec}}{16*Baudrate}$ COUNTER LIMIT = 326

# Interfaz Python

Los comandos para la selección de los modos de ejecución se envían a la Basys 3 por medio de un programa en Python por medio del cuál el usuario puede:

- Cargar un programa en la memoria de instrucciones
- Ejecutar el programa en modo continuo o en modo paso a paso recibiendo información de la evolución de los registros, la memoria y el PC durante la ejecución.

Aquí el diagrama de flujo del script de Python que permite esto:



#### **Testbenches**

**tb\_alu\_ctrl**: con este testbench verificamos el módulo de alu\_ctrl, en donde simulamos diferentes casos para la ALU y comparamos resultados con valores esperados y nos aseguramos que el diseño de control de la ALU sea preciso. En esta instancia probamos instrucciones R-Type como las de salto y nos aseguramos que todo funcione como lo esperamos.

*tb\_ctrl\_register* : con este test bench comprobamos que el módulo ctrl\_register funcione correctamente con todos los tipos de operaciones aritméticas, de carga de memoria, saltos. Cada vez que se prueba una operación imprimimos el valor y observamos si el modulo esta funcionando correctamente.

*tb\_ex:* en este testbench lo que hacemos es verificar el modulo de ejecucion ex este funcionando correctamente donde evaluamos los resultados de la ALU y las direcciones de escritura donde se guardan y luego comparamos para ver que la ejecución fue la correcta

**tb\_extend:** aca verificamos el módulo extend donde vemos que los valores pasan de 16 bits a 32 bits con los distintos tipos de pruebas, numero positivo con extension firmada, negativo con extension firmada, cero con extensión no firmada, máximo número positivo con extensión firmada, máximo negativo.

*tb\_id:* verificamos la etapa de decodificación de instrucciones, el procesador interpreta las instrucciones de la memoria y prepara las señales que se necesitan para ejecutar la instrucción, incluimos las instrucciones aritméticas, de salto condicional e incondicional. Si las señales generadas por el módulo al compararlas con los valores esperados consideramos que el módulo esta correctamente diseñado.

*tb\_is\_equal:* aca verificamos que el módulo is\_equal este comparando correctamente los valores, en esta instancia comparamos varias situaciones y verificamos que la salida sea la esperada asi podemos ver que este módulo está funcionando correctamente

*tb\_is\_not:* verificamos si el módulo puede identificar correctamente cuando una instrucción es un nop diseñamos el testbench para que cada 10 unidades de tiempo el módulo procesa la entrada, después imprime el valor de entrada i\_opp y su respectiva salida o\_is\_nop si el resultado es el que esperábamos la prueba paso y es un test ok si no es un test failed.

*tb\_shift\_left:* comprobamos que el desplazamiento lógico hacia la izquierda funcione correctamente, en cada caso de prueba evaluamos una entrada distinta para poder asi verificar que el comportamiento del módulo sea el esperado bajo diferentes condiciones.

*tb\_wb*: en este módulo simulamos para la fase de write back, en este testbench verificamos que sea capaz de elegir correctamente.

### Herramienta Clock Wizarding

Utilizando la herramienta de Clock Wizarding que provee Vivado pudimos determinar el rango de frecuencias en el cual nuestra implementación cumple con los requisitos de timing. Se puede acceder a la herramienta desde el menú lateral de Vivado, en la sección de "IP Catalog". Al usar la herramienta es posible seleccionar la frecuencia de trabajo, la herramienta se ocupa de generar dicha frecuencia a partir del clock disponible, que en nuestro caso, por usar la Basys 3 es de 100MHz.





De esta forma fuimos modificando la frecuencia hasta encontrar una en la que los requisitos de Timing sean cumplidos para todos los paths críticos de nuestro diseño.

### Paths Críticos

Con una frecuencia de trabajo de 100MHz nuestro diseño tiene 10 paths críticos para los que no se cumplen los requisitos de timing.



Al bajar la frecuencia a 95MHz pasamos a tener tan solo dos paths críticos que siguen sin cumplir los requisitos de timing.



Finalmente tras bajar la frecuencia a 90 MHz, todos los paths críticos cumplen los requisitos de timing, esto se traduce en que la métrica del WNS (Worst Negative Slack) es positiva, lo cual significa que incluso para el path más crítico del diseño "sobró" tiempo del periodo de la señal de reloj usada.



#### Análisis de frecuencia

Realizamos un análisis de frecuencia para determinar el rango de frecuencias en que nuestra implementación funciona de forma esperada, a modo de resumen presentamos los siguientes resultados obtenidos en base a los timing reports mostrados previamente y las pruebas físicas en la Basys 3.



### Ejecución de Programas

Para interactuar con la placa desarrollamos una interfaz en Python. Aquí podemos cargar un programa en código ensamblador y luego ejecutarlo en modo continuo o paso a paso, en caso de usar el modo paso a paso, en cada step se resaltan con colores los registros o posiciones de memorias que fueron modificados durante ese ciclo, además de mostrar el valor del Program Counter en cada ciclo.



Dentro del directorio asm\_examples del proyecto se pueden encontrar distintos programas en ensamblador, algunos de ellos para testear instrucciones específicas y otros son ejemplos más realistas de programas que combinan distintos tipos de instrucciones.

### Programa 1

# Propósito: Comparar dos números y ejecutar diferentes instrucciones dependiendo de si son iguales o no.

```
\# r1 = 5
ADDI r1,r0,5
ADDI r2,r0,10
                    \# r2 = 10
ADDI r3,r0,7
                     \# r3 = 7
ADDI r4,r0,12
                     \# r4 = 12
BEQ r1,r2,equal
                     # Si son iguales, salta a "equal" donde hace una and y termina
                  # Si no son iguales, r5 = r3 \mid r4
OR r5,r3,r4
J end
                  # Salta al final
                      # Si son iguales, r5 = r3 \& r4
equal: AND r5,r3,r4
end: NOP
                   # No Operation
HALT
                  # Termina la ejecución
```



Notar el stall en IF de la instrucción posterior al salto condicional

### Programa 2

```
# Propósito: Poner a prueba todos los tipos de fowarding soportados por el diseño
```

```
ADDI r1,r0,10
ADDI r2,r0,25
ADDI r3,r0,30
ADDI r4,r0,40
ADDI r5,r0,50
# EX/MEM to EX Forwarding
ADDU r6,r1,r2
                 \# r6 = 10 + 25 = 35
SUBU r7,r6,r3
                # Forward r6 from EX/MEM, r7 = 35 - 30 = 5
# MEM/WB to EX Forwarding
                 \# r8 = 40 + 50 = 90
ADDU r8,r4,r5
              # No operation, creates a cycle gap
NOP
                 # Forward r8 from MEM/WB, r9 = 90 + 10 = 100
ADDU r9,r8,r1
# EX/MEM to MEM Forwarding (for store instructions)
                 \# r10 = 25 + 30 = 55
ADDU r10,r2,r3
               # Store r10 to memory address in r1, forward r10 from EX/MEM
SW r10,0(r1)
# Multiple forwarding in a sequence
ADDU r11,r1,r2 \# r11 = 10 + 25 = 35
ADDU r12,r11,r3 # Forward r11 from EX/MEM, r12 = 30 + 30 = 60
ADDU r13,r12,r4 # Forward r12 from EX/MEM, r13 = 60 + 40 = 100
# Forwarding with immediate values
ADDI r14,r1,5 \# r14 = 10 + 5 = 15
ADDU r15, r14, r2 # Forward r14 from EX/MEM, r15 = 15 + 20 = 35
# Load-use hazard with forwarding
               # Load value from memory address in r1 to r16
ADDU r17,r16,r2 # Forward r16 from MEM/WB (after stall), r17 = mem[r1] + 25
HALT
```



# Programa 3

ADDI r13,r13,0x20 LUI r11,10 JAL 5 # salta a la dirección de 5 y guarda la dir de retorno (PC + 1) en r31 ADDI r7,r7,7 5: ADDI r9,r9,9 ADDI r2,r2,2 JALR r31,r13 # salta a la dirección en r13 y guarda la dir de retorno (PC + 1) en r31 ADDI r4,r4,4 ADDI r6,r6,6 HALT

|      |                   | Cycle |   |   |   |   |   |   |   |   |    |    |    |    |    |    |    |    |
|------|-------------------|-------|---|---|---|---|---|---|---|---|----|----|----|----|----|----|----|----|
| IM   | Instruction       | 1     | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 |
| 0x00 | ADDI r13,r13,0x20 | F     | D | Е | М | W |   |   |   |   |    |    |    |    |    |    |    |    |
| 0x04 | LUI r11,10        |       | F | D | Е | М | W |   |   |   |    |    |    |    |    |    |    |    |
| 0x08 | JAL 7             |       |   | F | D | Е | М | W |   |   |    |    |    |    |    |    |    |    |
| 0x0C | ADDI r7,r7,7      |       |   |   | F | - | - | - | - |   |    |    |    |    |    |    |    |    |
| 0x10 | 7: ADDI r9,r9,9   |       |   |   |   | F | D | Е | М | W |    |    |    |    |    |    |    |    |
| 0x14 | ADDI r2,r2,2      |       |   |   |   |   | F | D | Е | М | W  |    |    |    |    |    |    |    |
| 0x18 | JALR r13,r16      |       |   |   |   |   |   | F | D | Е | М  | W  |    |    |    |    |    |    |
| 0x1C | ADDI r4,r4,4      |       |   |   |   |   |   |   | F | - | -  | 1  | -  |    |    |    |    |    |
| 0x20 | ADDI r6,r6,0x2c   |       |   |   |   |   |   |   |   | F | D  | Е  | М  | W  |    |    |    |    |
| 0x24 | JR r6             |       |   |   |   |   |   |   |   |   | F  | D  | Е  | М  | W  |    |    |    |
| 0x28 | ADDI r7,r6,7      |       |   |   |   |   |   |   |   |   |    | F  | -  | -  | -  | -  |    |    |
| 0x2C | HALT              |       |   |   |   |   |   |   |   |   |    |    | F  | D  | Е  | М  | W  |    |

### Bibliografía y recursos

- Pipeline
- Lecture 26 Forwarding
- Lecture 27 Stalling, Control Hazards
- Timing report and RTL schematic interpretation
- 65 Generating Different Clocks Using Vivado's Clocking Wizard
- Patterson, D. A., & Hennessy, J. L. (2013). Computer Organization and Design MIPS Edition: The Hardware/Software Interface. Morgan Kaufmann.
- Hennessy, J. L., & Patterson, D. A. (2011). Computer Architecture: A Quantitative Approach. Morgan Kaufmann.
- Kane, G., & Heinrich, J. (1992). MIPS RISC Architecture. Prentice Hall.
- Sweetman, D. (2007). See MIPS Run. Morgan Kaufmann.