

# 第2章 HDL指南

本章提供HDL语言的速成指南。

### 2.1 模块

模块是Verilog 的基本描述单位,用于描述某个设计的功能或结构及其与其他模块通信的外部端口,一个设计的结构可使用开关级原语、门级原语和用户定义的原语方式描述;设计的数据流行为使用连续赋值语句进行描述;时序行为使用过程结构描述。一个模块可以在另一个模块中使用。

#### 一个模块的基本语法如下:

```
module module_name (port_list);

Declarations:

reg, wire, parameter,
input, output, inout,
function, task, . . .

Statements:
Initial statement
Always statement
Module instantiation
Gate instantiation
UDP instantiation
Continuous assignment
```

#### endmodule

说明部分用于定义不同的项,例如模块描述中使用的寄存器和参数。语句定义设计的功能和结构。说明部分和语句可以散布在模块中的任何地方;但是变量、寄存器、线网和参数等的说明部分必须在使用前出现。为了使模块描述清晰和具有良好的可读性,最好将所有的说明部分放在语句前。本书中的所有实例都遵守这一规范。

图2-1为建模一个半加器电路的模块的简单实例。

```
module HalfAdder (A, B, Sum, Carry;
  input A, B;
  output Sum, Carry;

assign #2 Sum = A ^ B;
  assign #5 Carry = A & B;
endmodule
```

模块的名字是*HalfAdder*。 模块有4个端口: 两个输入端口*A*和*B*,两个输出端口*Sum*和*Carry*。由于没有定义端口的位数, 所有端口大小都为1位; 同时, 由于没有各端口的数据类型说明, 这四个端口都是线网数据类型。

模块包含两条描述半加器数据流行为的连续赋值



图2-1 半加器电路



语句。从这种意义上讲,这些语句在模块中出现的顺序无关紧要,这些语句是并发的。<u>每条</u>语句的执行顺序依赖于发生在变量 A和B上的事件。

在模块中,可用下述方式描述一个设计:

- 1) 数据流方式: 2) 行为方式;
- 3) 结构方式;
- 4) 上述描述方式的混合。

下面几节通过实例讲述这些设计描述方式。不过有必要首先对 Verilog HDL的时延作简要介绍。

### 2.2 时延

Verilog HDL模型中的所有时延都根据时间单位定义。 下面是带时延的连续赋值语句实 例。

 $assign(#2)Sum = A ^ B;$ 

#2指2个时间单位。

使用编译指令将时间单位与物理时间相关联。这样的编译器指令需<u>在模块描述前定义</u>,如下所示:

<u>timescale(lns)(100ps)</u> 此语句说明时延时间单位为<u>lns并</u>且时间精度为<u>100ps</u>(时间精度是指所有的时延必须被限定在 0.1ns内)。如果此编译器指令所在的模块包含上面的连续赋值语句,#2 代表2ns。

如果没有这样的编译器指令, Verilog HDL 模拟器会指定一个缺省时间单位。\_\_IEEE Verilog HDL 标准中没有规定缺省时间单位。

### 2.3 数据流描述方式

用数据流描述方式对一个设计建模的最基本的机制就是使用<u>连续赋值语</u>句。在连续赋值语句中,某个值被指派给线网变量。 连续赋值语句的语法为:

assign [delay] LHS\_net = RHS\_ expression

右边表达式使用的操作数无论何时发生变化,右边表达式都重新计算,并且<u>在指定的时延后变</u> 化值被赋予左边表达式的线网变量。时延定义了右边表达式操作数变化与赋值给左边表达式

之间的持续时间。如果没有定义时延值,缺省时延为0。

图2-2显示了使用数据流描述方式对 2-4解码器电路的建模的实例模型。



图2-2 2-4解码器电路



```
`timescale 1ns/ 1ns
module Decoder2x4 (A, B, EN, Z);
  input A, B, EN;
  output [ 0 :3] Z;
 wire Abar, Bbar;
                                             / 语句 1。
  assign #1 Abar = ~ A
  assign #1 Bbar = ~ B
                                              / 语句 2。
  assign 2 Z[0] = \sim (Abar & Bbar & E)N;
                                            / /语句 3。
  assign 2[1] = {Abar \& B \& EN};
                                            / /语句 4。
  assign 2 \mathbb{Z}[2] = (A \& Bbar \& EN);
                                            / /语句 5。
  assign \#2\ Z[3] = \sim (A \& B \& EN);
                                            / /语句 6。
endmodule
```

以反引号"、"开始的第一条语句是编译器指令、编译器指令'timescale 将模块中所有时延的单位设置为1 ns,时间精度为1 ns。例如,在连续赋值语句中时延值#1和#2分别对应时延1 ns和2 ns。

模块Decoder2x4有3个输入端口和1个4位输出端口。线网类型说明了两个连线型变量 Abar和Bbar(连线类型是线网类型的一种)。此外,模块包含6个连续赋值语句。

请注意连续赋值语句是如何对电路的数据流行为建模的;这种建模方式是隐式而非显式的建模方式。此外,连续赋值语句是并发执行的,也就是说各语句的执行顺序与其在描述中出现的顺序无关。



图2-3 连续赋值语句实例

## 2.4 行为描述方式

设计的行为功能使用下述过程语句结构描述:

1) initial语句:此语句只执行一次。



2) always语句:此语句总是循环执行,或者说此语句重复执行。2+6

只有寄存器类型数据能够在这两种语句中被赋值,寄存器类型数据在被赋解值前保持原有值不变。所有的初始化语句和 always语句在 OBJ 20 并发执行。

下例为always语句对1位全加器电路建模的示例,如图2-4。

```
module FA_Seq (A, B, Cin, Sum, Cou)t
input A, B, Cin;
output Sum, Cout;
reg Sum, Cout;
reg T1, T2, T3
always
@ ( A or B or Cin ) begin
Sum = (A ^ B) ^ Cin
T1 = A & Cin
T2 = B & Cin
T3 = A & B
Cout = (T1 | T2) | T3;
end
endmodule
```



模块FA\_Seq 有三个输入和两个输出。由于Sum、Cout、T1、T2和T3在always 语句中被赋值,

它们被说明为 reg 类型(reg 是寄存器数据类型的一种)。 always 语句中有一个与事件控制(紧跟在字符@ 后面的表达式)。相关联的顺序过程(begin-end对)。这意味着只要 A、B或 Cin 上发生事件,即 A、B或 Cin 之一的值发生变化,顺序过程就执行。在顺序过程中的语句顺序执行,并且在顺序过程执行结束后被挂起。顺序过程执行完成后,always 语句再次等待 A、B或 Cin 上发生的事件。



图2-4 1位全加器电路

在顺序过程中出现的语句是过程赋值模块化的实

例。模块化过程赋值在下一条语句执行前完成执行。过程赋值可以有一个可选的时延。

时延可以细分为两种类型:

- 1) 活句间时延: 这是时延语句执行的时延。
- 2) 语句内时延: 这是右边表达式数值计算与左边表达式赋值间的时延。

下面是语句间时延的示例:

```
Sum = (A ^ B) ^ Cin;
#4 T1 = A & Cin;
```

在第二条语句中的时延规定赋值延迟 4个时间单位执行。就是说,在第一条语句执行后等待 4个时间单位,然后执行第二条语句。下面是语句内时延的示例。

```
Sum = #3 (A^B) ^ Cin;
```

这个赋值中的时延意味着首先计算右边表达式的值,等待3个时间单位,然后赋值给Sum。

如果在过程赋值中未定义时延,缺省值为 0时延,也就是说,赋值立即发生。这种形式以及在always 语句中指定语句的其他形式将在第 8章中详细讨论。

下面是initial语句的示例:

```
`timescale 1ns / 1ns
```



```
module Test (Pop, Pid);
  output Pop, Pid
  reg Pop, Pid
    begin
                          //语句 1。
      Pop = 0;
      Pid = 0;
                          //语句 2。
      Pop = #5 1;
                          //语句 3。
      Pid = #3 1;
                          //语句 4。
      Pop = #6 0;
                          //语句 5。
      Pid = #2 0;
                          //语句 6。
  end
endmodule
```

这一模块产生如图 2-5所示的波形。initial语句包含 顺序过程 这一顺序过程在 0 ns时开始执行,并且在顺序过程中所有语句全部执行完毕后 initial语句永远挂起。这一顺序过程包含带有定义语句内时延的分组过程赋值的实例。语句 1和2在 ns时执行。第三条语句也在 0时刻执行,导致 Pop 在第5 ns时被赋值。语句 4在第5 ns执行,并且 Pid 在第8 ns被赋值。同样,Pop在14 ns被赋值0,Pid在第16 ns被赋值0。第6条语句执行后,initial语句永远被挂起。第8章将更详细地讲解initial语句。



图2-5 Test 模块的输出波形

### 2.5 结构化描述形式

and

在Verilog HDL中可使用如下方式描述结构:

- 1) 内置门原语(在门级);
- 2) 开关级原语(在晶体管级);
- 3) 用户定义的原语(在门级);
- 4) 模块实例 (创建层次结构)。

通过使用线网来相互连接。<sup>\*</sup>下面的结构描述形式使用内置门原语描述的全加器电路实例。 该实例基于图2-4所示的逻辑图。

```
module FA_Str (A, B, Cin, Sum, Cou);
input A, B, Cin;
output Sum, Cou;
wire S1, T1, T2, T3

xor

X1 (S1, A, B),
X2 (Sum, S1, Cin;
```



```
A1 (T3, A, B),
A2 (T2, B, Cin),
A3 (T1, A, Cin),

or
O1 (Cout, T1, T2, T);
endmodule
```

在这一实例中,模块包含门的实例语句,也就是说包含内置门 xor、and和or 的实例语句。门实例由线网类型变量 SI、TI、T2和T3互连。由于没有指定的顺序,门实例语句可以以任何顺序出现;图中显示了纯结构; xor、and和or是内置门原语; XI、X2、AI等是实例名称。紧跟在每个门后的信号列表是它的互连;列表中的第一个是门输出,余下的是输入。例如, SI与xor门实例XI的输出连接,而A和B与实例XI的输入连接。

4位全加器可以使用4个1位全加器模块描述,描述的逻辑图如图 2-6所示。下面是4位全加器的结构描述形式。

```
module FourBitFA (FA, FB, FCin, FSum, FCout;
   parameter SIZE = 4;
   input [SIZE:1] FA, FB;
   output [SIZE:1] FSum
   input FCin;
   input FCout;
   wire [ 1: SIZE-1] FTemp;
   FA_Str

   FA1( .A (FA[1]), .B(FB[1]), .Cin(FCin),
        .Sum(FSum[1]), .Cout(FTemp[2])),
   FA2( .A (FA[2]), .B(FB[2]), .Cin(FTemp[1]),
        .Sum(FSum[2]), .Cout(FTemp[2])),
   FA3(FA[3], FB[3], FTemp[2], FSum[3], FTemp[3],
   FA4(FA[4], FB[4], FTemp[3], FSum[4], FCout);
   endmodule
```

在这一实例中,模块实例用于建模 4位全加器。在模块实例语句中,端口可以与名称或位置关联。前两个实例 FA1和FA2使用命名关联方式,也就是说,端口的名称和它连接的线网被显式描述(每一个的形式都为"  $.port_name$   $(net_name)$ )。最后两个实例语句,实例 FA3和FA4使用位置关联方式将端口与线网关联。这里关联的顺序很重要,例如,在实例 FA4中,第一个 FA[4]与FA Str 的端口A连接,第二个FB[4]与FA Str 的端口B连接,余下的由此类推。



图2-6 4位全加器

## 2.6 混合设计描述方式

在模块中、结构的和行为的结构可以自由混合。也就是说、模块描述中可以包含实例化



的门、模块实例化语句、连续赋值语句以及 always语句和initial语句的混合。它们之间可以相互包含。来自 always语句和initial语句(切记只有寄存器类型数据可以在这两种语句中赋值)的值能够驱动门或开关,而来自于门或连续赋值语句(只能驱动线网)的值能够反过来用于触发always语句和initial语句。

```
下面是混合设计方式的1位全加器实例。
module FA Mix (A, B, Cin, Sum, Cou)t;
 input A,B, Cin;
 output Sum, Cout
 reg Cout;
 reg T1, T2, T3
 wire S1;
                              //门实例语句。
 xor X1(S1, A, B);
 always
   @ ( A or B or Cin ) begin ( // always 语句。
     T1 = A \& Cip
     T2 = B \& Cip
     T3 = A \& B
     Cout = (T1 | T2) | T3;
   end
                         // 连续赋值语句。
 assign Sum = S1 ^ Cin;
endmodule
```

只要A或B上有事件发生,门实例语句即被执行。只要 A、B或Cin上有事件发生,就执行 always 语句,并且只要SI或Cin上有事件发生,就执行连续赋值语句。

### 2.7 设计模拟

Verilog HDL不仅提供描述设计的能力,而且提供对激励、控制、存储响应和设计验证的建模能力。激励和控制可用初始化语句产生。验证运行过程中的响应可以作为"变化时保存"或作为选通的数据存储。最后,设计验证可以通过在初始化语句中写入相应的语句自动与期望的响应值比较完成。

下面是测试模块Top的例子。该例子测试2.3节中讲到的FA Seg模块。

```
timescale 1ns/1ns
module Top; //一个模块可以有一个空的端口列表。
reg PA, PB, PC;
wire PCo, PSum

// 正在测试的实例化模块:
FA_Seq F1(PA, PB, PCi, PSum, PQq //定位。

initial
begin: ONLY_ONCE
reg [3:0] Pal;
//需要4位, Pal才能取值8。

for (Pal = 0; Pal < 8; Pal = Pal + 1)
```



```
begin
{PA, PB, PC;} = Pal;
#5 $display ("PA, PB, PCi = %b%b%b, PA, PB, PC;
":: PCo, PSum=%b%b, PCo, PSum);
end
end
end
endmodule
```

在测试模块描述中使用位置关联方式将模块实例语句中的信号与模块中的端口相连接。 也就是说,*PA*连接到模块 *FA\_Seq*的端口 *A*,*PB*连接到模块 *FA\_Seq*的端口 *B*,依此类推。注意,初始化语句中使用了一个 for循环语句,在*PA、PB和PCi*上产生波形。for 循环中的第一条赋值语句用于表示合并的目标。自右向左,右端各相应的位赋给左端的参数。初始化语句还包含有一个预先定义好的系统任务。系统任务 \$display将输入以特定的格式打印输出。

系统任务 \$display调用中的时延控制规定 \$display任务在 5个时间单位后执行。这 5个时间单位基本上代表了逻辑处理时间。即是输入向量的加载至观察到模块在测试条件下输出之间的延迟时间。

这一模型中还有另外一个细微差别。 *Pal*在初始化语句内被局部定义。为完成这一功能,初始化语句中的顺序过程(begin-end)必须标记。在这种情况下,ONLY\_ONCE是顺序过程标记。如果在顺序过程内没有局部声明的变量,就不需要该标记。测试模块产生的波形如图 2-7显示。下面是测试模块产生的输出。



```
PA, PB, PCi = 000 ::: PCo, PSum = 00
PA, PB, PCi = 001 ::: PCo, PSum = 01
PA, PB, PCi = 010 ::: PCo, PSum = 01
PA, PB, PCi = 011 ::: PCo, PSum = 10
PA, PB, PCi = 100 ::: PCo, PSum = 01
PA, PB, PCi = 101 ::: PCo, PSum = 10
PA, PB, PCi = 110 ::: PCo, PSum = 10
PA, PB, PCi = 111 ::: PCo, PSum = 11
PCi
                                    35ns
        5ns
                           25ns
                               30ns
            10ns
                 15ns
                      20ns
PB
```



图2-7 测试模块 Top执行产生的波形

验证与非门交叉连接构成的 $RS_FF$ 模块的测试模块如图 2-8 所示。

```
`timescale 10ns/1ns
module RS_FF (Q, Qbar, R, $;
  output Q, Qbar;
  input R, S;
  nand #1 Q, R, Qbar;;
```



图2-8 交叉连接的与非门



```
(Qbar, S, Q);
     在门文例语句中,实例名称是可选的。
endmodule
module Test;
 reg TS, TR;
 wire TQ, TQb;
 //测试模块的实例语句:
 RS FF NSTA(.Q(TQ), .S(TS), .R(TR), .Qbar(TQb));
   //采用端口名相关联的连接方式。
 // 加载激励:
 initial
  begin:
   TR = 0;
   TS = 0;
   #5 TS = 1;
   #5 TS = 0;
   TR = 1;
   #5 TS = 1;
   TR = 0:
   #5 TS = 0;
   #5 TR = 1;
 end
  //输出显示:
  initial
              "At time %t ," , t%ime,
      TR = %b, TS=%b, TQ=%b, TQb= %b'TR, TS, TQ, TQb;
endmodule
```

 $RS\_FF$ 模块描述了设计的结构。在门实例语句中使用门时延;例如,第一个实例语句中的门时延为1个时间单位。该门时延意味着如果 R或Qbar假定在T时刻变化,Q将在T+1时刻获得计算结果值。

模块*Test*是一个测试模块。测试模块中的 *RS\_FF*用实例语句说明其端口用端口名关联方式连接。在这一模块中有两条初始化语句。第一个初始化语句只简单地产生 *TS*和*TR*上的波形。这一初始化语句包含带有语句间时<u>延的程</u>序块过程赋值语句。

第二条初始化语句调用系统任务 \$monitor。这一系统任务调用的功能是只要参数表中指定的变量值发生变化就打印指定的字符串。产生的相应波形如图 2-9所示。下面是测试模块产生的输出。请注意`timescale指令在时延上的影响。



图2-9 Test模块产生的波形



```
At time
            0, TR=0, TS=0, TQ=x, TQb= x
            10, TR=0, TS=0, TQ=1, TQb= 1
At time
At time
            50, TR=0, TS=1, TQ=1, TQb=1
At time
            60, TR=0, TS=1, TQ=1, TQb= 0
At time
            100, TR=1, TS=0, TQ=1, TQb= 0
            110, TR=1, TS=0, TQ=1, TQb= 1
At time
            120, TR=1, TS=0, TQ=0, TQb= 1
At time
            150, TR=0, TS=1, TQ=0, TQb= 1
At time
At time
            160, TR=0, TS=1, TQ=1, TQb= 1
At time
            170, TR=0, TS=1, TQ=1, TQb= 0
            200, TR=0, TS=0, TQ=1, TQb=0
At time
            210, TR=0, TS=0, TQ=1, TQb= 1
At time
            250, TR=1, TS=0, TQ=1, TQb= 1
At time
At time
            260, TR=1, TS=0, TQ=0, TQb= 1
```

后面的章节将更详细地讲述这些主题。

### 习题

- 1. 在数据流描述方式中使用什么语句描述一个设计?
- 2. 使用`timescale 编译器指令的目的是什么? 举出一个实例。
- 3. 在过程赋值语句中可以定义哪两种时延? 请举例详细说明。
- 4. 采用数据流描述方式描述图 2-4中所示的1位全加器。
- 5. initial语句与always 语句的关键区别是什么?
- 6. 写出产生图2-10所示波形的变量BullsEve的初始化语句。



图2-10 变量BullsEve 的波形

- 7. 采用结构描述方式描写图 2-2中所示的2-4译码器。
- 8. 为2.3节中描述的模块 Decode 2x4编写一个测试验证程序。
- 9. 列出你在 Verilog HDL模型中使用的两类赋值语句。
- 10. 在顺序过程中何时需要定义标记?
- 11. 使用数据流描述方式编写图 2-11所示的异或逻辑的Verilog HDL描述,并使用规定的时延。
- 12. 找出下面连续赋值语句的错误。

assign Reset = #2 ^ WriteBus;



图2-11 异或逻辑