# 触发器、寄存器和计数器

计算机系 齐悦

### 你认为下面Verilog代码描述的电路功能( )

```
always @(a or b or gate )
begin
  if (gate)
   out = a | b;
end
```









### 目录

1

#### 时序逻辑电路概述

2 基本存储单元:锁存器、触发器

3 常用时序电路:寄存器、计数器、分频器

4 设计实例

5 寄存器的时序分析

## 时序逻辑电路——有记忆功能

- 从逻辑上讲, 时序电路在任一 时刻的输出不仅取决于该时刻 的输入,而且还和电路原来的 状态有关。
- 从结构上讲,时序电路不仅仅 由逻辑门组成,还包含存储信 息的有记忆能力的电路:触发 器、寄存器等



# 时序电路举例:串行加法器



# 时序电路的分类

按照发的

动作

特点

### 同步肘序逻辑电路

所有触发器的状态变化都是在同一时钟信号作用下同时 发生的。

### 异步肘序逻辑电路

没有统一的时钟脉冲信号,各触发器状态的变化不是同时发生,而是有先有后。

# 同步时序逻辑电路

■ 所有的存储元件都在时钟脉冲(Clock Pulse, CP) 统一控制下,用触发器作为存储元件。只有一个"时钟信号",所有的内部存储器,只会在时钟的边沿时候改变。

几乎现在所有的时序逻辑都是"同步逻辑"



# 同步时序逻辑电路



#### ■ 优点:

□ 简单。每个电路里的运算必须要在时钟的两个脉冲之间 固定的间隔内完成,称为一个时钟周期。满足该条件下 的电路是可靠的。

### ■ 缺点:

- 时钟是高频率信号,而时钟必须分布到各个触发器而不 管触发器是否要工作,消耗大量功耗
- □ 最快的时钟频率是由电路中最慢的逻辑路径(关键路径) 决定的,因此一定程度限制工作的最高频率(流水线)

# 异步时序逻辑电路

没有统一的时钟源,最基本的储存元件是锁存器。 锁存器可以在任何时间改变它的状态,依照其它 的锁存器信号的变动,它们新的状态就会被产生 出来变。

> 异步电路的复杂度随着逻辑门的增加,而复杂性也快 速的增加,因此他们大部分仅仅使用在小规模的应用



北京科技大学 数字逻辑

### 同步 VS. 异步

#### ■同步时序电路

- 所有存储单元状态变化都由同一时钟信号控制,比较容易满足建立时间和保持时间的要求。
- □ 同步时序电路可以很好地避免毛刺
- □ 有利于器件移植
- □ 有利于静态时序分析(STA)和验证

#### ■ 异步时序电路

- □ 不存在全局时钟,各触发器翻转的时间不定,设计复杂性增加
- □ 电路的核心由组合逻辑实现,比如异步FIFO/RAM的读写信号
- □ 最大的问题是容易产生毛刺,影响电路可靠性、稳定性

### 目录

1

#### 时序逻辑电路概述

2

基本存储单元: 锁存器、触发器

3

常用时序电路:寄存器、计数器、分频器

4

设计实例

5

寄存器的时序分析

# 时序电路描述方法

- 定义存储单元
  - □ Verilog 通过定义寄存器变量为存储单元建模
  - □ 对于寄存器变量赋值只能使用过程赋值(always)语句
- 考虑存储单元的复位方式、置位条件
- 时钟控制方式
  - □ always语句的时间控制列表中posedge、negedge、电平触发等
- 组合通路
- 控制通路

# 时序逻辑电路——锁存器

- 锁存器是一种电平敏感的存储器
  - □ 优点是占触发器资源少,缺点是容易产生毛刺。
  - □ 典型的例子有SR(RS)锁存器与D锁存器。



# 用Verilog描述存储器——D锁存器

module D\_latch (D, Clk, Q);
input D, Clk;
output reg Q;



always @(D, Clk)
if (Clk) Q = D;endmodule

Clk
 D
 
$$Q(t+1)$$

 0
 x
  $Q(t)$ 

 1
 0
 0

 1
 1
 1

## 基于锁存器的设计

- N latch is transparent when  $\phi = 0$
- N Latch Logic Logic
- P latch is transparent when  $\phi = 1$



# 时序逻辑电路——触发器

■ 触发器是边沿触发的存储单元,有D型,JK型,T型等



# 时序逻辑电路——触发器

■ **D触发器**是最常用的触发器,几乎所有的逻辑电路都可以描述成**D**触发器与组合逻辑电路



# D触发器



- 在时钟沿
  - □ 把D送到Q
- 在其它时候
  - □ 保持不变



# 电平触发VS.边沿触发



# 用Verilog描述存储器——D触发器

```
module flipflop (D, Clock, Q);
input D, Clock;
output reg Q;
```



```
always @(posedge Clock)
Q <= D;
endmodule
```

# 用Verilog描述存储器——D触发器

```
module flipflop (D, Clock, Q);
input D, Clock;
output reg Q;
```



```
always @(negedge Clock)
Q <= D;
endmodule
```

### D锁存器 VS. D触发器

```
module example5_4 (D, Clock, Q1, Q2);
    input D, Clock;
    output reg Q1, Q2;
    always @(posedge Clock)
    begin
                                              Q_1
                                                                  Q_2
        Q1 \leq D;
        Q2 \le Q1;
                         Clock
    end
endmodule
```

```
module example5_4 (D, Clock, Q1, Q2);
    input D, Clock;
    output reg Q1, Q2;
    always @(posedge Clock)
    begin
                                             Q_1
                                                                 Q_2
        Q1 = D;
        Q2 = Q1;
                        Clock
    end
endmodule
```

```
module example5_4 (D, Clock, Q1, Q2);
    input D, Clock;
    output reg Q1, Q2;
    always @(posedge Clock)
    begin
         Q1 = D;
                                                           Q1 OBUF inst
                                          Q1_reg
         Q2 = Q1;
                           Clock
    end
                                                           Q2 OBUF inst
                                          RTL_REG
endmodule
```

```
module example5_5 (x1, x2, x3, Clock, f, g);
    input x1, x2, x3, Clock;
    output reg f, g;
    always @(posedge Clock)
    begin
         f \le x1 \& x2;
         g \leq f \mid x3;
    end
endmodule
```





### ■ D触发器

- □ 如果复位有效,输出复位
- □ 在时钟沿把D送到Q
- □ 在其它时候保持输出不变



# 时序逻辑电路的复位操作

#### □ 复位电路的重要性

- 仿真时使电路进入预知的初始状态
- 使真实电路状态进入初始态,可保证电路从错误状态中恢复、可靠工作。

### □ 复位方式

- 同步复位
- 异步复位

# 同步复位

□ always的敏感表中只有时钟沿信号: always@(posedge clk); always@(negedge clk);



- 可以设计出100%的同步时序电路,有利于时序 分析,其综合结果的频率往往较高;
- □ 有利于基于周期机制的仿真器进行仿真
- 可有效避免因复位电路毛刺造成的亚稳态和错误 ,增强了电路的稳定性。
- □ 但使用同步复位常会增加逻辑资源。
- 同步复位仅在时钟的有效沿生效,

复位信号长度大于时钟周期才能保证可靠复位。

## 异步复位



- □ 需要在always的事件敏感列表中加入复位信号的有效 沿即可,只要复位信号有效沿到达,就可立即复位:
  - 如 always@(posedge clk or negedge reset);
- □ 设计简单,节约逻辑资源。

#### 缺点

- 异步复位作用与时钟沿无关,如果异步复位释放时间与时钟有效沿到达时间一致,容易造成触发器输出亚稳态。
- 如果异步复位的逻辑树的组合逻辑产生了毛刺,则毛刺的有效沿会使触发器误复位。

# 带有异步复位的D触发器

module flipflop (D, Clock, Resetn, Q);

input D, Clock, Resetn;

n表示低电平有效

output reg Q;

敏感表只有clk和reset

always @(negedge Resetn or posedge Clock)

if (!Resetn)

$$Q \le 0;$$

else

$$Q \leq D;$$



endmodule

## 带有同步复位的D触发器

module flipflop (D, Clock, Resetn, Q);
input D, Clock, Resetn;
output reg Q;

always @(posedge Clock)
if (!Resetn)

敏感表只有clk

$$Q \le 0;$$

else

$$Q \leq D$$
;



endmodule

# 可综合时序逻辑编码要点

- □ 在描述组合逻辑的always块中使用阻塞赋值"=" ,则往往综合成组合逻辑电路:
- □ 在描述时序逻辑的always块中使用非阻塞赋值 "<=",则综合成时序逻辑电路;
- □ 尽量将组合逻辑时序逻辑分开描述
- □ 在同一always块中建立时序和组合逻辑电路时 ,用非阻塞赋值。

### 目录

1

#### 时序逻辑电路概述

2 基本存储单元:锁存器、触发器

3 常用时序电路:寄存器、计数器、分频器

4 设计实例

5 寄存器的时序分析

# 寄存器

寄存器,是集成电路中非常重要的一种存储单元,通常由触发器组成。

寄存器也是中央处理器内的组成部分。寄存器是有限存贮容量的高速存贮部件,它们可用来暂存指令、数据和地址。

## 带有异步清零的n位寄存器

```
module regn (D, Clock, Resetn, Q);
    parameter n = 16;
    input [n-1:0] D;
    input Clock, Resetn;
    output reg [n-1:0] Q;
    always @(negedge Resetn or posedge Clock)
        if (!Resetn)
          Q \le 0;
        else
          Q \leq D;
endmodule
```

# 并行存取移位寄存器



## 并行存取移位寄存器

```
module shift4 (R, L, w, Clock, Q);
    input [3:0] R;
    input L, w, Clock;
    output reg [3:0] Q;
    always @(posedge Clock)
        if (L)
          Q \leq R;
        else begin
          Q[0] \le Q[1];
          Q[1] \le Q[2];
          Q[2] \le Q[3];
          Q[3] \le w;
        end
endmodule
```

### 并行存取移位寄存器

```
module shiftn (R, L, w, Clock, Q);
    parameter n = 16;
    input [n-1:0] R;
    input L, w, Clock;
    output reg [n-1:0] Q;
    integer k;
    always @(posedge Clock)
        if (L)
          Q \leq R;
        else
        begin
          Q \le Q >> 1;
          Q[n-1] \le w;
        end
endmodule
```

#### 使能



Figure 5.56. Providing an enable input for a D flip-flop.

#### 带使能输入的D触发器

```
module rege (D, Clock, Resetn, E, Q);
   input D, Clock, Resetn, E;
   output reg Q;
   always @(posedge Clock or negedge Resetn)
      if (Resetn == 0)
        Q \le 0;
      else if (E)
        Q \leq D;
```

endmodule

#### 带使能输入的寄存器

```
module regne (R, Clock, Resetn, E, Q);
   parameter n = 8;
  input [n-1:0] R;
  input Clock, Resetn, E;
   output reg [n-1:0] Q;
   always @(posedge Clock or negedge Resetn)
       if (Resetn == 0)
         Q <= 0;
       else if (E)
         Q \leq R;
endmodule
```

#### 使能输入的移位寄存器



Figure 5.59. A shift register with parallel load and enable control inputs.

```
module shiftrne (R, L, E, w, Clock, Q);
  parameter n = 4;
  input [n-1:0] R;
  input L, E, w, Clock;
  output reg [n-1:0] Q;
  integer k;
  always @(posedge Clock)
  begin
     if (L)
      Q \leq R;
     else if (E)
     begin
      Q[n-1] \le w;
      Q[n-2:0] \le Q[n-1:1];
     end
  end
endmodule
```

# 计数器

- □功能:
  - 计数、定时
  - 时钟分频
  - 时序控制信号
- □ 分类:
  - 同步计数器
  - 异步计数器

#### 同步计数器的实现方法

- □ 最简单、直观的通用方式:用"+"或"-"常数1 算术操作;最终硬件由加法计数器或减法计数 器、寄存器实现;
- □ 使用LFSR。同样的功能,使用LFSR能得到速度快、面积小很多的硬件实现。特别对大计数量、位宽长的计数器而言。

#### 具有异步复位的同步递增计数器

- □ 分析需求
  - □ 异步复位
  - □ 计数使能
  - **0-15**
- □确定接口信号
- □画出电路结构图
- □描述电路

```
module counter (Resetn, Clock, E, Q);
input Resetn, Clock, E;
output reg [3:0] Q;

always @(negedge Resetn or posedge Clock)
if (!Resetn)
Q <= 0;
else if (E)
Q <= Q + 1;
```

endmodule

- □分析需求
  - □ 异步复位
  - □ 计数使能
  - **0-15**
  - □ 并行载入

```
module counter (R, Resetn, Clock, E, L, Q);
    input [3:0] R;
    input Resetn, Clock, E, L;
    output reg [3:0] Q;
    always @(negedge Resetn or posedge Clock)
        if (!Resetn)
           Q \le 0;
        else if (L)
           Q \leq R;
        else if (E)
           Q \le Q + 1;
```

endmodule

- □ 分析需求
  - □ 异步复位
  - □ 计数使能
  - **0-15**
  - □ 并行载入
  - □ 计满标志

```
module counter (R, Resetn, Clock, E, L, Q, Rc);
    input [3:0] R;
    input Resetn, Clock, E, L;
    output reg [3:0] Q;
    output Rc;
    always @(negedge Resetn or posedge Clock)
                                 Q \le 4'b0;
        if (!Resetn)
        else if (L)
                                 Q \leq R;
        else if (E)
                                 Q \le Q + 1;
    always @(Q)
        if (Q==4'd15)
                                 Rc=1;
        else
                                 Rc=0;
endmodule
```

- □ 分析需求
  - □ 异步复位
  - □ 计数使能
  - **0-15**
  - □ 并行载入
  - □ 计满标志
  - □ 片选

```
module counter (R, Resetn, Clock, CE, E, L, Q, Rc);
    input [3:0] R;
    input Resetn, Clock, CE, E, L;
    output reg [3:0] Q;
    output Rc;
    always @(negedge Resetn or posedge Clock)
                               Q \le 4'b0;
       if (!Resetn)
       else if (CE & L) Q \leq R;
       else if (CE & E) Q \le Q + 1;
    always @(*)
       if (CE && (Q==4'd15)) Rc=1;
       else
                               Rc=0;
endmodule
```

- □ 分析需求
  - □ 异步复位
  - □ 计数使能
  - **0-15**
  - □ 并行载入
  - 计满标志
  - □ 片选
  - □ 十进制计数

```
module counter (R, Resetn, Clock, CE, E, L, Q, Rc);
    input [3:0] R;
    input Resetn, Clock, CE, E, L;
    output reg [3:0] Q;
    output Rc;
    always @(negedge Resetn or posedge Clock)
        if (!Resetn)
                                  Q <=4'b0:
                                  O \leq R:
        else if (L)
        else if (CE && E && (Q==4'd9)) Q \le 4'd0;
                        0 \le 0 + 1;
        else if (CE & E)
    always @(*)
        if (CE && (Q==4'd9)) Rc= 4'd1;
                                  Rc=0:
        else
endmodule
```

```
module counter (R, Resetn, Clock, E, UP, L, Q, Rc);
                 2:
                          input [3:0] R;
□分析需求
                 3:
                          input Resetn, Clock, E, L, UP;
   □ 异步复位
                 4:
                          output reg [3:0] Q;
   □ 计数使能
                          output Rc;
   0-15
                 6:
                          always @(negedge Resetn or posedge Clock)
     并行载入
                 7:
                             if (!Resetn)
                                                     O <=4'b0:
   计满标志
                                                     O \leq R:
                             else if (L)
                 8:
                             else if (E && UP)
                                                     0<=0+1;
                 9:
   □ 递增递减
                             else if (E && !UP)
                                                     0<=0-1:
                 10:
                 11:
                          always @(*)
                             if (UP && (Q==4'd15)) || (!UP && (Q==4'd0)) Rc=1;
                 12:
                 13:
                             else
                                                     Rc=0:
                 14: endmodule
```



#### 假设Clock频率是 102.4KHz, 那么: c9输出频率是多少

- A 102.4Hz
- **B** 204.8Hz
- **100Hz**
- D 200Hz

```
module clk div phase (
Clock, Reset, c0, c1, c2, c3, c4, c5, c6, c7, c8, c9);
 input Clock, Reset;
 output c0, c1, c2, c3, c4, c5, c6, c7, c8, c9;
 wire c0, c1, c2, c3, c4, c5, c6, c7, c8, c9;
 reg [9:0] cnt;
 always @ (posedge Clock)
  if (Reset)
    cnt<=10'b0000000000;
  else
    cnt \le cnt + 1:
 assign c0 = \sim cnt[0];
 assign c1 = \sim cnt[1];
                                   Reset
 assign c2 = \sim cnt [2];
 assign c3 = \sim cnt [3];
                                                 10-bit counter
                                   Clock
 assign c4 = \sim cnt [4];
 assign c5 = \sim cnt [5];
 assign c6 = \sim cnt [6];
 assign c7 = \sim cnt [7];
 assign c8 = \sim cnt [8];
 assign c9 = \sim cnt [9];
Endmodule
```

### 时钟分频器

- ■偶数分频
  - □ 只需实现一个时钟同步计数器,然后在相应的bit 位抽头即可
- ■奇数分频
  - ■需使用简单的状态机,设计合适的或符合要求的 分频时钟的占空比

### 余3十进制计数器

```
module upcount (R, Resetn, Clock, E, L, Q, Rc);
    input [3:0] R;
     input Resetn, Clock, CE, E, L;
     output reg [3:0] Q;
     output Rc;
     always @(negedge Resetn or posedge Clock)
         if (!Resetn)
                                    O <=4'd3:
                                    O \leq R:
         else if (L)
         else if (E && (Q==4'd12)) Q <= 4'd3;
                                    0 \le 0 + 1;
         else if (E)
     always @(*)
         if (Q==4'd12)
                                    Rc=1;
         else
                                    Rc=0;
endmodule
```



#### 查找资料,给出5分频的实现方法

(1) 占空比2: 3

(2) 占空比1: 1

正常使用主观题需2.0以上版本雨课堂

# 计数器

- □应用
  - □ 计数
  - □ 定时
  - □ 分频
  - **...**
- □实现方法
  - □ 加减计算
  - □ 循环移位
  - LFSR

#### 目录

1

#### 时序逻辑电路概述

2 基本存储单元: 锁存器、触发器

3 常用时序电路:寄存器、计数器、分频器

4 设计实例

5 寄存器的时序分析

#### 设计实例——反应计时器

- 一种测量人对特定事件做出反映时间的电路
- 例如:
  - □测试人员点亮LED灯
  - □ 被测人员看到LED灯被点亮后,尽可能快地按下开 关
  - □ 该电路测量从LED被点亮时刻到开关被按下时刻的时间长度(单位: 1/100 秒)

# 设计实例——系统构成

- 系统输入
  - □ 输入1: 开始控制开关
  - □ 输入2: 反应时间测试按键
  - □ 输入3: 复位开关
- 系统输出信号
  - □ 输出1: LED灯
  - □ 输出2: 数码管 (2个)
- ■数字逻辑电路
- 系统时钟源
- 电源: VDD GND

- □ 分析需求
- □ 确定接口信号
- □ 画出电路结构图
- □描述电路

### 反应计时器系统框图



#### 数字逻辑电路输入输出信号

- 系统输入信号
  - □ Pushn: 反应时间测试按键信号
    - 1位,低电平有效
  - □ W: 开始控制信号,1位,高电平有效
  - □ Reset: 复位信号,1位,高电平有效
  - □ clk: 时钟信号,1 位
- 系统输出信号
  - □ LEDn: LED灯使能信号 1位(低电平有效)
  - □ Digit1: 数码管控制信号 7位
  - □ Digit0: 数码管控制信号 7位

- □ 分析需求
- □确定接口信号
- □ 画出电路结构图
- □描述电路

### 设计实例——系统行为描述

#### Reset:

- □ 1: LED灭、计时器停止计时、计时器清零、数码管清零
- □ 0: 输出不变

#### W

- □ 1:LED亮、计时器开始计时、数码管显示计时值
- □ 0:输出不变

#### Pushn

- □ 1: 输出不变
- □ 0: LED灭、计时器停止计时、数码管显示计时值

#### 逻辑电路模块划分

- 1/10分频器模块1个
- BCD-数码管译码器模块2个
- 控制模块1个

- □ 分析需求
- □确定接口信号
- □ 画出电路结构图
- □描述电路
- 具有使能和复位清零的BCD计数器模块1个



- ■分频器模块
  - □ 输入:
    - Clock 102.4KHz时钟信号 1位
    - Reset 1位
  - □ 输出: c0,...,c9 分频时钟信号 10位



- BCD计数器模块:
  - □ 输入:
    - Clk 1位 (100Hz时钟信号)
    - E 1位 (使能信号)
    - Clear 1位(复位清零信号)
  - □ 输出:
    - BCD0 4位
    - BCD1 4位



- BCD-数码管译码模块:
  - □ 输入信号: bcd 4位(w3, w2, w1, w0)
  - □ 输出: leds 7位 (a,b,...,g)



- 控制模块:
  - □输入信号
    - Clock 1位(时钟)
    - w 1位 (测试开始控制信号)
    - Reset 1位(复位信号)
    - Pushn 1位 (测试按键信号)
  - □输出信号
    - CEN 1位 (BCD计数器的使能控制信号)
    - LEDn 1位 (LED使能信号, LEDn=~CEN)



## 模块链接图



```
module BCDcount (Clock, Clear, E, BCD1, BCD0);
   input Clock, Clear, E;
   output reg [3:0] BCD1, BCD0;
   always @(posedge Clock)
   begin
     if (Clear)
      begin
        BCD1 <= 0;
        BCD0 \le 0;
     end
     else if (E)
        if (BCD0 == 4'b1001)
        begin
            BCD0 \le 0;
            if (BCD1 == 4'b1001)
                BCD1 \le 0;
            else
              BCD1 <= BCD1 + 1;
        end
        else
          BCD0 \le BCD0 + 1;
   end
endmodule
```

- 」分析需求
- □确定接口信号
- □ 画出电路结构图
- □描述电路



```
module seg7 (bcd, leds);
  input [3:0] bcd;
  output reg [1:7] leds;
  always @(bcd)
     case (bcd) //abcdefg
        0: leds = 7'b11111110;
        1: leds = 7'b0110000;
        2: leds = 7'b1101101;
        3: leds = 7'b1111001;
        4: leds = 7'b0110011;
        5: leds = 7'b1011011;
        6: leds = 7'b10111111;
        7: leds = 7'b1110000;
        8: leds = 7'b111111111;
        9: leds = 7'b1111011;
        default: leds = 7'b1111110;
     endcase
```



#### endmodule

#### 控制器行为描述

#### Reset:

- □ 1: LED熄灭、计数器停止计时(CEN=0, LEDn=1)
- □ 0: 输出不变

#### W

- □ 1:LED点亮、计数器开始计时(CEN=1, LEDn=0)
- □ 0:输出不变

#### Pushn

- □ 1: 输出不变
- □ 0: LED熄灭、计数器停止计时(CEN=0, LEDn=1)

```
module Control (Clock, Reset, w, Pushn, CEN, LEDn);
   input Clock, Reset, w, Pushn;
   output reg CEN;
   output LEDn;
   always @(posedge Clock)
   begin
                                             Pushn
                                                                    LEDn
     if (Reset | ! Pushn)
                                               W
       CEN<=0;
                                             Reset
                                                         Control
                                                                     CEN
     else if (w)
                                             Clock
       CEN<=1;
   end
  assign LEDn=~CEN;
endmodule
```

```
module Reaction(Clock, Reset, w, Pushn, LEDn, Digit1, Digit0);
input Clock, Reset, w, Pushn;
output wire LEDn;
output wire [1:7] Digit1, Digit0;
wire CEN, c0, c1, c2, c3, c4, c5, c6, c7, c8, c9;
wire [3:0] BCD1, BCD0;

Control controller(Clock, Reset, w, Pushn, CEN, LEDn);
clk_div_phase divider(Clock, c0, c1, c2, c3, c4, c5, c6, c7, c8, c9);
BCDcount counter(c9, Reset, CEN, BCD1, BCD0);
```

seg7 seg1(BCD1, Digit1);

seg7 seg0(BCD0, Digit0);

#### endmodule





```
module reaction (Clock, Reset, c9, w, Pushn, LEDn, Digit1, Digit0);
  input Clock, Reset, c9, w, Pushn;
  output wire LEDn;
  output wire [1:7] Digit1, Digit0;
  reg LED;
  wire [3:0] BCD1, BCD0;
  always @(posedge Clock)
  begin
     if (!Pushn | Reset)
        LED \le 0;
     else if (w)
        LED \ll 1;
  end
  assign LEDn = \simLED;
  BCDcount counter (c9, Reset, LED, BCD1, BCD0);
  seg7 seg1 (BCD1, Digit1);
  seg7 seg0 (BCD0, Digit0);
endmodule
```

# 反应计时器仿真结果



#### 目录

1

#### 时序逻辑电路概述

2 基本存储单元: 锁存器、触发器

3 常用时序电路:寄存器、计数器、分频器

4 设计实例

5 寄存器的时序分析

#### 常用设计约束

- □ 时序约束: 规范设计的时序行为,表达设计者期望满足的时序条件,指导综合和布局布线阶段的优化方法等
  - □ 作用:提高设计的工作频率;获得正确的时序报告
- □ 区域与位置约束: 主要指芯片I/0引脚位置,以及指导工具在芯片特定的物理区域进行布局布线
- □ 其他约束:目标芯片型号、电气特性等

#### 几种常见的时序约束的基本概念

- 1.周期与最高频率:通常指时钟所能达到的最高工作频率。
- 2.时钟建立时间tsu: 指时钟到达前,数据和使能信号已经准备好的最小时间间隔。
- 3.时钟保持时间th: 指能保证有效时钟沿正确采样的数据和 使能信号在时钟沿之后的最小稳定时间间隔。
- 4.时钟输出延时tco: 指从时钟有效沿到数据有效输出的最大时间间隔。
- 5.引脚到引脚的延时tpd: 信号从输入管脚进来到达输出管脚的最大时间间隔。
- 6.Slack: 是否满足时序的称谓。正的Slack表示满足时序, 负的Slack表示不满足时序。
- 7.时钟偏斜(clock shew): 指一个同源时钟到达两个不同的 寄存器时钟端的时间差别。

# 触发器的时序参数



# 时钟输出延迟tco



# 时钟偏斜



#### 数据到达时间



Data Arrival Time = Launch edge + Tclk1 +Tco + Tdata

#### Setup Slack



Setup slack = Data Required Time - Data Arrival Time

#### 最大时钟频率



$$T_{min} = t_{c2Q\_max} + t_{p,comb} + t_{su}$$

$$F_{max} = 1/T_{min}$$

满足:

$$t_{c2Q\_min} + t_{p,comb} > t_{hold}$$

#### 最大时钟频率



$$t_{su} = 0.6ns$$

$$t_h = 0.4ns$$

$$0.8ns \le t_{cQ} \le 1.0ns$$

$$T_{min} = t_{cQ_{max}} + t_{NOT} + t_{su} = 1.0 + 1.1 + 0.6 = 2.7 ns$$

$$F_{max} = 1/T_{min} = 1/2.7 ns = 370.37 MHz$$

#### 满足:

$$\frac{t_{cQ\_min} + t_{NOT} = 0.8 + 1.1 = 1.9ns > 0.4ns(t_h)}{\int_{Wh} > t_{h} + t_{SU}}$$