## 选择题

```
1.下列描述中采用时钟正沿触发且
                                   reset 异步下降沿复位的代码描述是
                                                                          ()
A.always @(posedge clk, negedge reset) if(reset)
B.always@(posedge clk, reset) if (!reset)
C.always @(posedge clk, negedge reset) if(!reset)
Ralways @(negedge clk, posedge reset) if (reset)
2.下列代码描述中,不能产生时序逻辑的()
A.always (*) begin
if (a&b) rega=c;
else
       rega=0;
end
B.always (*) begin
if (a&b)
           rega=c;
y=rega;
end
C.always @(a) begin
case(a)
2' b00: out=4
                'b0001;
2' b01: out=4
                'b0010;
2' b10: out=4
               'b0100;
endcase
end
```

- 3.在高速系统设计中,下列哪种优化方案的目的不是为了提高系统的工作频率()
  - A.流水线 B.树型结构 C.迟置信号后移 D.资源共享
  - 4.状态机的编码风格包括一段式、两段式和三段式,下列描述正确的是()
  - A.一段式寄存器输出,易产生毛刺,不利于时序约束; B.二段式组合逻辑输出,不产生毛刺,有利于时序约束;
  - C.三段式寄存器输出,不产生毛刺,有利于时序约束;
  - D.所有描述风格都是寄存器输出,易产生毛刺,有利于时序约束。
- ♠ 5.关于过程块以及过程赋值描述中,下列正确的是() A.在过程赋值语句中表达式左边的信号一定是寄存器类型; B.过程块中的语句一定是可综合的;

|           | C.在过程块中,使用过程赋值语句给wire赋值不会产生错误;<br>D.过程块中时序控制的种类有简单延迟、边沿敏感和电平敏感。                                                                                                        |
|-----------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| C         | 6.Verilog 语言与 C 语言的区别,不正确的描述是()<br>A.Verilog 语言可实现并行计算,C语言只是串行计算;<br>B.Verilog 语言可以描述电路结构, C 语言仅仅描述算法;<br>C.Verilog 语言源于C语言,包括它的逻辑和延迟;<br>D.Verilog 语言可以编写测试向量进行仿真和测试。 |
| В         | 7.基于HDL语言的设计称之为 () 的设计。                                                                                                                                                |
|           | A.自底向上 B.自顶向下 C.积木式 D.定层                                                                                                                                               |
| $\subset$ | <ul><li>❸基于下面技术的 PLD 器件中允许编程次数最多的是()。</li><li>A.FLASH B.EPROM C.SRAM D.PROM</li></ul>                                                                                  |
| C         | 9.大规模可编程器件主要有 FPGA、CPLD 两类,下列对 FPGA 结构与工作原                                                                                                                             |
|           | 理的描述中,正确的是 () 。 A.FPGA 全称为复杂可编程逻辑器件 B.FPGA 是基于乘积项结构的可编程逻辑器件 C.基于 SRAM 的 FPGA 器件,在每次上电后必须进行一次配置 D.CPLD 是现场可编程逻辑器件                                                       |
| A         |                                                                                                                                                                        |
| , ,       | A.01011011 B. <u>01010110</u> C. <u>11011010</u> D. <u>01001011</u>                                                                                                    |
| D         | <b>Q(0   0  \</b> 11.P、Q、R 都是 4bit 的输入矢量,下面哪一种表达形式是正确的 ()。 A.input P[3:0],Q,R; B.input P,Q,R[3:0]; C.input P[3:0],Q[3:0],R[3:0]; D.input [3:0] P,Q,R;                  |
|           | 填空题                                                                                                                                                                    |
|           | 13. timescale lus/100ns 中,lus为 时间基准学位 100ns为 模拟时间构设。                                                                                                                   |
|           | 14.在 Verilog HDL 中的常数包括 <u> </u>                                                                                                                                       |
|           | 15. 写出表达式以实现对应电路的逻辑功能。                                                                                                                                                 |
|           | B E                                                                                                                                                                    |

100ns,采用流水线将它分为两个较小的组合电 16.一个大型的组合电路总延时为

20 MHz 路,理论上电路最高工作频率可达

## 设计题

17. 试使用 Verilog HDL 设计一个 count10(out,clr,clk), 其中 clk 为时钟输入 clr 为同步清零输入,低电平有效,out 为计 数器输出。要求

- (1) 写出 10 进制计数器Verilog HDL 设计程序并注释;
- 测试文件并注释; (2) 写出 10 进制计数器Verilog HDL

18.使用状态机设计一个" 11011"序列检测器,序列输入为 s in, 检测结果输出 为 p out , 高电平表示发现指定序列, 低电平表示没有发现指令序列。请对状态进行定

A.I

Bill C:10 119

Dillo

E:11011

父记题

并画出状态转移图。

counter 10 thingut olk, input olr output 10 almors @+ posedge dt) if(! dr) aut <0, else if (out = = 4'dq) out (=0) else putéout+1; endinadiale

co module count/o (output out, input ch. input clk)

reg [3:0) Q;

alians @ (poodge clk) ifildry a=0; else if (Q==469) Q=0i else QEQ+1: alveys @(Q) if(0==4d9) ck=13

module aunterlo\_tb; countro c (out, clr, clk); hital dr=01 clk=1; #100 clr=13

always #10 clk=~clk; 1/0 0/0 1/0

0/0