

การทดลองที่ 7 วงจรจับเวลาโดยใช้วิธี Schematic บนบอร์ด FPGA วัตถุประสงค์

- 1. เพื่อให้นักศึกษาฝึกใช้งานโปรแกรมช่วยการออกแบบวงจรดิจิตอลให้เก่งขึ้น
- 2. เพื่อให้นักศึกษาฝึกการใช้งาน FPGA ให้คล่องตัว
- 3. เพื่อให้นักศึกษาฝึกการออกแบบวงจรดิจิตอลอย่างเป็นระบบ

sover seg 4 To

## <u>การทดลอง</u>

- 1. ให้นักศึกษานำเอกสารใบตรวจการทดลองให้ผู้ควบคุมการทดลองเซ็นรับรองเอกสารก่อนเริ่มทำการ ทดลองภายใน 15 นาทีแรกของตารางชั่วโมงปฏิบัติของอาทิตย์ที่ทำการทดลองนี้
- 2. ให้นักศึกษาสร้างนาฬิกาจับเวลาโดยมีข้อกำหนดดังนี้
  - 1.1 ให้<u>มีปุ่</u>มกดเพื่อให้เวลาเริ่มเดินเมื่อเ**ริ่**มจับเวลา และกดอีกหนึ่งครั้ง(ปุ่มเดิม) เพื่อหยุดเวลาชั่วคราว (กดอีกครั้งเพื่อนับต่อ สลับกันไปเรื่อย ๆ)
  - 1.2 ให้มีปุ่มกดเพื่อลับเวลาให้เป็น 00:00 ขณะที่เวลาหยุดเดิน(ขณะกำลังจับเวลาไม่สามารถกดลบ เวลาได้) Seven segment
  - 1.3 แสดงผลเวลาการนับเป็นหน่วยนาทีและวินาทีบนตั<u>วเลขแสดงผลเจ็ดส่ว</u>นจำนวนอย่างละ 2 หลัก (นาที 00 99, วินาที 00 59)
  - 1.4 ให้มีจุดสองจุดตรงกลางระหว่างนาทีและวินาทีกระพริบทุกวินาที(ติดครึ่งวินาที ดับครึ่งวินาที) เหมือนนาฬิกาโดยทั่วไป
- 3. ให้ออกแบบวงจรโดยกระบวนการ Top-down design โดยละเอียดและถูกต้องสมบูรณ์แล้วส่งให้อาจารย์ ผู้ควบคุมการทดลองตรวจ
- 4. เมื่อผ่านขั้นตอนที่ 3 แล้ว
  - 1.1 (กรณีที่ได้รับ FPGA แล้ว) ให้ Download วงจร ลง FPGA ในส่วนที่เป็น PROM (ปิดเครื่อง เปิด ใหม่ วงจรยังอยู่และทำงานได้) แล้วนำมาส่งอาจารย์
  - 1.2 (กรณีที่ยังไม่ได้รับ FPGA) สามารถทำวงจรใส่ Logic-Sim มาให้ TA ตรวจความถูกต้องก่อนได้

หมายเหตุ กรุณาอ่านหมายเหตุท้ายใบตรวจการทดลองให้ละเอียด

## ใบตรวจการทดลองที่ 7

| วัน/เดือน/ปี                                                                | 🗆 กลุ่ม 101 🗋 กลุ่ม 102 🗆 กลุ่ม 103 🗆 กลุ่ม 153 |  |  |  |  |  |
|-----------------------------------------------------------------------------|-------------------------------------------------|--|--|--|--|--|
| รหัสนักศึกษา                                                                | กษา ชื่อ-นามสกุล                                |  |  |  |  |  |
| การตรวจการทดลอ                                                              | ง บันทึกคะแนนแล้ว                               |  |  |  |  |  |
| การทดลองข้อ 1                                                               | ลายเซ็นผู้ควบคุมการทดลองวัน/เดือน/ปี เวลา       |  |  |  |  |  |
| 🔲 ไม่หักส่งช้                                                               | า 🔲 หักส่งช้า 50%                               |  |  |  |  |  |
| การทดลองข้อ 3                                                               | ลายเซ็นอาจารย์ (Top-down)                       |  |  |  |  |  |
| การทดลองข้อ 4                                                               | ลายเซ็นผู้ควบคุมการทดลอง (Perfect circuit)      |  |  |  |  |  |
| 🗌 หักเพิ่มเป็น 10% 🔲 หักเพิ่มเป็น 20% 🔲 หักเพิ่มเป็น 30% 🔲 หักเพิ่มเป็น 40% |                                                 |  |  |  |  |  |
| 🗌 หักเพิ่มเป็น 50% 🔲 หักเพิ่มเป็น 60% 🔲 หักเพิ่มเป็น 70% 🔲 หักเพิ่มเป็น 80% |                                                 |  |  |  |  |  |
| 🗌 หักเพิ่มเป็                                                               | น 90%                                           |  |  |  |  |  |

## <u>หมายเหตุ</u>

- 1. <u>ตั้งแต่การทดลองที่ 6 เป็นต้นไป ไม่รับใบตรวจการทดลองที่มีร่องรอย</u> การแก้ไข ขูด ลบ ขีด ฆ่า เปลี่ยนแปลงทุกชนิด
- 2. หากไม่ทำตามข้อกำหนดในการทดลองข้อที่ 1 หัก 50%
- 3. หากส่งวงจรตามข้อ 3 ให้ตรวจแล้วผิดพลาด หักเพิ่มครั้งละ 10%
- 4. การทดลองนี้จำกัดการหักคะแนนไม่เกิน 90%

## 90p Layer





