# カーネル勉強会資料

#### 冨樫 拓寛

#### 平成13年9月3日

## 1 概要

 $\mu$ ITRON4.0 で定められている割込み管理機能のサービスコール・静的 API のうち、今回使用している JSP カーネルでは、SH-3 用に DEF\_INH が提供されている。DEF\_INH では、割込み番号、割込みハンドラの起動番地に基づいて割込みハンドラを定義する。静的 API として DEF\_INH を使用して割込みハンドラを登録すると、\_kernel\_inhinib\_table に割込み番号、起動番地のテーブルが作成される。

更に、カーネルオブジェクト初期化ルーチン (object\_initialize()) に割込みハンドラ管理機能初期化関数 (interrupt\_initialize()) が追加され、カーネル起動時に呼び出される。interrupt\_initialize() はターゲット非依存の関数であり、\_kernel\_inhinib\_table を読み込み、ターゲット依存の割込みハンドラ登録関数 (define\_inh()) を呼ぶ。

同様に、CPU 例外ハンドラの定義を行う静的 API(DEF\_EXC) を使用して、例外ハンドラを登録すると、\_kernel\_excinib\_table に CPU 例外番号、ハンドラの起動番地のテーブルが作成され、カーネル起動時に CPU 例外ハンドラ管理機能初期化関数 (exception\_initialize()) が呼び出される。この関数では、ターゲット依存の CPU 例外ハンドラ登録関数 (define\_exc()) を呼ぶ。

## 2 機種依存部のコード

#### 2.1 define\_inh(), define\_exc()

define\_inh() では割込みハンドラの登録、define\_exc() では CPU 例外ハンドラの登録を行う。define\_inh では、最初に割込みハンドラの擬似テーブルである int\_table にハンドラの起動番地を格納する。STUB を併用する場合は、次に trapa 命令を実行して STUB を呼び出して登録する。STUB 側のテーブルには割込み番号と interrupt() のアドレスが格納される。(詳細は後で)

なお、割込み/例外処理時の実際に実行されるルーチンはSTUBのルーチンであり、JSPの例外処理コード (cpu\_support.s) で記述されているコードについてはSTUB から間接的に呼ばれる。JSP が使用する割込み/例外要因については、あらかじめ trapa 命令でSTUB を呼び、STUB で用意されている擬似テーブルに割込み要因発生時の実行アドレスを登録する (図 1 参照)。JSP 側で宣言した要因以外の要因が入るとJSP では異常処理として扱われる (STUB 側で拾われる)。

また、ベクタベースレジスタ (VBR) には例外処理ベクタ領域のベースアドレスが格納されるが、 ${
m STUB}$  と併用する場合の  ${
m VBR}$  の値は  ${
m STUB}$  によって設定される。

```
Inline void
define_inh(INHNO inhno, FP inthdr)
        int_table[inhno >> 5] = inthdr;
#ifdef WITH_STUB
        Asm("mov #0x8,r0; mov %0,r4; mov %1,r5; trapa #0x3f"
    : /* no output */
    : "r"(inhno), "r"(interrupt)
   : "r0", "r4", "r5");
#endif
}
Inline void
define_exc(EXCNO excno, FP exchdr)
        exc_table[excno >> 5] = exchdr;
#ifdef WITH_STUB
       Asm("mov #0x8,r0; mov %0,r4; mov %1,r5; trapa #0x3f"
    : /* no output */
    : "r"(excno), "r"(general_exception)
   : "r0", "r4", "r5");
#endif
}
```



図 1: 割込みハンドラの登録

#### 2.2 割込みレベルの設定

SH-3 の割り込みコントローラ (INTC) では、割り込み要因の優先順位を判定し、CPU への割り込み要求を制御する。INTC は、各割込みの優先順位を設定するためのレジスタがあり、ユーザがこのレジスタに設定した優先順位に従って、割込み要求が処理される。そのため、割り込みを行うモジュールごとに HW と SW の割込みレベルを行う必要がある。hw\_timer.h の場合の初期化例を下に示す。define\_int\_plevel() の関数を実行すると、割込み優先度が割込み優先度テーブル (int\_plevel\_table) に書き込まれ、HW 側の設定としては割込み優先レベル設定レジスタ (IPRA: 16 ビットレジスタに 4 種類の機器の優先レベルを書き込む) に優先度が書き込まれる。なお、割込み番号は 4 ビット

### である。

### 2.3 割込みマスク

### 2.3.1 起動時の割込みマスクの設定

```
< cpu_config.h >
#define SUPPORT_CHG_IPM
< cpu_config.c >
void
cpu_initialize()
{
* タスクコンテキストでの割込みマスクの初期化
*/
#ifdef SUPPORT_CHG_IPM
   task_intmask = 0x0000;
#endif /* SUPPORT_CHG_IPM */
#ifndef WITH_STUB
   /*
    * 割り込みコントローラの初期化
   *ICRO = 0x0000;
   *IPRA = 0x0000;
   *IPRB = 0x0000;
#ifndef SH7708
   *ICR1 = 0x0000;
   *ICR2 = 0x0000;
   *PINTER = 0x0000;
   *IPRC = 0x0000;
   *IPRD = 0x0000;
   *IPRE = 0x0000;
   *IRRO = 0x0000;
   *IRR1 = 0x0000;
   *IRR2 = 0x0000;
#endif
    * ベクタベースレジスターの初期化
   set_vbr(BASE_VBR);
#endif
}
```

SH-3 では chg\_ipm がサポートされているため、cpu\_config.c でタスクコンテキストでの割込みマスクの初期化を行う。また、STUB を使用しない場合は割込みコントローラの初期化を行う。

```
<cpu_config.c>
/*
 * 割込みマスクの変更
SYSCALL ER
chg_ipm(IPM ipm)
   CHECK_TSKCTX_UNL();
   CHECK_PAR(0 <= ipm && ipm <= MAX_IPM - 1);</pre>
   t_lock_cpu();
   task_intmask = (ipm << 4);</pre>
   t_unlock_cpu();
   return(E_OK);
}
   割込みマスクの参照
 */
SYSCALL ER
get_ipm(IPM *p_ipm)
   CHECK_TSKCTX_UNL();
   t_lock_cpu();
   *p_ipm = (task_intmask >> 4);
   t_unlock_cpu();
   return(E_OK);
}
<check.h(エラーチェック用マクロ)>
/*
   その他のパラメータエラーのチェック(E_PAR)
 */
#define CHECK_PAR(exp) { \
   if (!(exp)) { \
       return(E_PAR); \
   } \
}
 * 呼出しコンテキストと CPU ロック状態のチェック (E_CTX)
#define CHECK_TSKCTX_UNL() { \
   if (sense_context() || t_sense_lock()) { \
       return(E_CTX); \
} \
}
```

chg\_ipm ではまず、呼び出し元が非タスクコンテキスト、あるいは CPU ロックでないかどうかの判定を行う (CHECK\_TSKCTX\_UNL();)。また、引数として与えられた設定値が割込みマスクとして設定できる値の範囲かどうかの判定を行った後、クリティカルセクション内で割込みマスクの書き込みを行う。

また、get\_ipm では CHECK\_TSKCTX\_UNL() の判定を行った後、クリティカルセクション内でポインタに現在の割り込みマスク値を代入する。

なお、chg\_ipm を使って割り込みマスクを MAX\_IPM (NMI スタブリモートブレーク 以外のすべての割込みを禁止)以上に変更することはできない。NMI スタブリモートブレーク以外のすべての割込みを禁止したい場合には、

loc\_cpu により CPU ロック状態にすればよい。割り込みマスクが 0 以外の時にも、タスクディスパッチは保留されない。割り込みマスクは、タスクディスパッチによって、新しく実行状態になったタスクへ引き継がれる。そのため、タスクが実行中に、別のタスクによって 割り込みマスクが変更される場合がある。JSP カーネルでは、割り込みマスクの変更はタスク例外処理ルーチンによっても起こるので、これによって扱いが難しくなる状況は少ないと思われる。割り込みマスクの値によってタスクディスパッチを禁止したい場合には、dis\_dsp を併用すればよい。

# 3 割込み/例外処理

この章では割込み/例外処理のプログラム本体について説明する。表 1 に例外事象ベクタ、表 2 に各特定イベントを区別するため EXPEVT、INTEVT、INTEVT2 に書き込まれる例外コードを示す。

ベクタは、TLB ミス例外発生時は VBR+0x400、それ以外の例外処理は VBR+0x100、割込みは VBR+0x600 となっている。このアドレスに格納するのはジャンプ先となる処理ルーチンの先頭アドレスではない。そのため、割込み/例外処理ではプログラムで発生要因を一般例外なら EXPEVT、割込みなら INTEVT、INTEVT2 を読み込み判断する必要がある。

表 1: 例外事象ベクタ

| 例外タイプ  | カレント命令 | 例外イベント                | 優先    | 例外       | ベクタアドレス    | ベクタオフセット |
|--------|--------|-----------------------|-------|----------|------------|----------|
|        |        |                       | 順 位*1 | 順位       |            |          |
| リセット   | 中断     | パワーオン                 | 1     | -        | 0xA0000000 | -        |
|        |        | マニュアルリセット             | 1     | -        | 0xA0000000 | -        |
|        |        | パワーオン                 | 1     | -        | 0xA0000000 | -        |
|        |        | H-UDI リセット            | 2     | -        | 0xA0000000 | -        |
| 一般例外   | 中断     | CPU アドレスエラー (命令アクセス)  | 2     | 1        | -          | 0x100    |
| イベント   | および    | TLBミス                 | 2     | 2        | -          | 0x400    |
|        | リトライ   | TLB 無効 (命令アクセス)       | 2     | 3        | -          | 0x100    |
|        |        | TLB 保護違反 (命令アクセス)     | 2     | 4        | -          | 0x100    |
|        |        | 予約命令コード例外             | 2     | 5        | -          | 0x100    |
|        |        | スロット不当命令例外            | 2     | 5        | -          | 0x100    |
|        |        | CPU アドレスエラー (データアクセス) | 2     | 6        | -          | 0x100    |
|        |        | TLB ミス (データアクセス)      | 2     | 7        | -          | 0x400    |
|        |        | TLB 無効 (データアクセス)      | 2     | 8        | -          | 0x100    |
|        |        | TLB 保護違反 (データアクセス)    | 2     | 9        | -          | 0x100    |
|        |        | 初期ページ書き込み             | 2     | 10       | -          | 0x100    |
|        | 完了     | 無条件トラップ (TRAPA 命令)    | 2     | 5        | -          | 0x100    |
|        |        | ユーザブレークポイントトラップ       | 2     | $n^{*2}$ | -          | 0x100    |
| 一般割り込み | 完了     | DMA アドレスエラー           | 2     | 12       | -          | 0x100    |
| 要求     |        | ノンマスカブル割り込み           | 3     | -        | -          | 0x600    |
|        |        | 外部ハードウェア割り込み          | 4*3   | -        | -          | 0x600    |
|        |        | H-UDI 割り込み            | 4*3   | -        | -          | 0x600    |

<sup>\*1</sup> 優先順位は高い方から順番に示します。1 が最高で 4 が最低です

<sup>\*2</sup> ブレークポイントトラップはユーザーが定義できます。命令実行後のブレークポイントのとき 1、命令実行後のブレークポイントのとき 11、オペラントブレークポイントのときも 11 となります。

<sup>\*3</sup> ソフトウェアで外部ハードウェア割り込みと周辺モジュール割り込みの相対的優先順位を指定してください

表 2: 例外コード

|      | 7                   | 表 2: 例外コー | r    | <u> </u>           |       |
|------|---------------------|-----------|------|--------------------|-------|
| 例外   | 例外イベント              | 例外コード     | 例外   | 例外イベント             | 例外コード |
| タイプ  |                     |           | タイプ  |                    |       |
| リセット | パワーオン               | 0x000     |      | IRL3-IRL0=0110     | 0x2C0 |
|      | マニュアルリセット           | 0x020     |      | IRL3-IRL0=0111     | 0x2E0 |
|      | H-UDI リセット          | 0x000     |      | IRL3-IRL0=1000     | 0x300 |
| 一般例外 | TLB ミス/TLB 無効 (ロード) | 0x040     |      | IRL3-IRL0=1001     | 0x320 |
| イベント | TLB ミス/TLB 無効 (ストア) | 0x060     |      | IRL3-IRL0=1010     | 0x340 |
|      | 初期ページ書き込み           | 0x080     |      | IRL3-IRL0=1011     | 0x360 |
|      | TLB 保護違反 (ロード)      | 0x0A0     |      | IRL3-IRL0=1100     | 0x380 |
|      | TLB 保護違反 (ストア)      | 0x0A0     |      | IRL3-IRL0=1101     | 0x3A0 |
|      | CPU アドレスエラー (ロード)   | 0x0E0     |      | IRL3-IRL0=1110     | 0x3C0 |
|      | CPU アドレスエラー (ストア)   | 0x100     | TMU0 | TMUI0(アンダーフロー)     | 0x400 |
|      | 無条件トラップ (TRAPA 命令)  | 0x160     | TMU1 | TMUI1(アンダーフロー)     | 0x420 |
|      | 予約命令コード例外           | 0x180     | TMU2 | TMUI2(アンダーフロー)     | 0x440 |
|      | スロット不当命令例外          | 0x1A0     |      | TMCPI2(インプットキャプチャ) | 0x460 |
|      | ユーザーブレークポイントトラップ    | 0x1E0     | RTC  | ATI(アラーム)          | 0x480 |
|      | DMA アドレスエラー         | 0x5C0     |      | PRI(周期)            | 0x4A0 |
| 一般割り | ノンマスカブル割り込み (NMI)   | 0x1C0     |      | CUI(桁上げ)           | 0x4C0 |
| 込み要求 | H-UDI 割り込み          | 0x5E0     | SCI  | ERI(受信エラー)         | 0x4E0 |
|      | 外部ハードウェア割り込み        |           |      | RXI(受信データフロー)      | 0x500 |
|      | IRL3-IRL0=0000      | 0x200     |      | TXI(受信データエンプティ)    | 0x520 |
|      | IRL3-IRL0=0001      | 0x220     |      | TEI(送信完了)          | 0x540 |
|      | IRL3-IRL0=0010      | 0x240     | WDT  | ITI(インターバルタイマ)     | 0x560 |
|      | IRL3-IRL0=0011      | 0x260     | REF  | RCMI(コンペアマッチ)      | 0x580 |
|      | IRL3-IRL0=0100      | 0x280     |      | ROVI(リフレッシュカウント    | 0x5A0 |
|      | IRL3-IRL0=0101      | 0x2A0     |      | オーバフロー)            |       |

### 3.1 割込み処理 (VBR+0x600)

 ${
m SH3}$  では割込みが発生すると  ${
m VBR}+0{
m x}600$  番地からプログラムを実行するため、 ${
m VBR}+0{
m x}600$  番地に配置するルーチンでは、スタックの切り替え、レジスタの保存、割込みマスクの設定、割り込み要因の判定を行いその後  ${
m BL}$  ビットを 0 にして割り込みハンドラを呼ぶ必要がある。

具体的には、まず割込み発生元のコンテキストである SPC、PR、SSR、GBR、MACH、MACL、R0~R7 をスタックへ退避する。なお、割込み発生時は BANK1 に切り替わるため、保存すべき R0~R7 は BANK0 に存在するので stc 命令を使用して退避を行う。スタックのイメージを図 2 に示す。

次に割込み発生元のコンテキストを判定して、BANK1 の R7(例外/割込みネスト回数) をインクリメントした後 (遅延スロットの使用)、割込み発生時のコンテキストが非タスクコンテキストの場合は

\_inrerrupt\_from\_int へジャンプする。この場合、スタックは割込みスタックを使用しているので、スタックの変更は行わない。また、非タスクコンテキストの場合は終了後に元の処理に戻る必要がある。割込み発生時のコンテキストがタスクコンテキストの場合はスタックをユーザスタックから割込みスタックへ切り替えて、元 (ユーザスタック) のスタックポインタを割込みスタックへ退避させる。

割込み発生時のコンテキストがタスクコンテキストの場合は次に、割込み要因を INTEVT レジスタから取得して、そこから割込み優先度レベルと割込みハンドラの開始番地をそれぞれ int\_plevel\_table[] と int\_table[] から呼び出す。その際のオフセットの計算は、割り込み要因レジスタを右に 3 ビットシフトして行う。割り込み要因レジスタは SH7708では INTEVT レジスタにセットされるが、SH7709 および SH7709A では INTEVT2 にセットされるため、ifdef により切り分けている。割込みハンドラの開始番地を取得後、割込みハンドラへジャンプするが、その前に割り込み許可レベルとレジスタバンクの変更を行うため、あらかじめ割込みハンドラのアドレスはレジスタバンク 0 ヘコピーしておく。

割込みハンドラの実行終了後、まず <  $\operatorname{ldc} r0,\operatorname{sr} > \operatorname{on}$ の命令でステータスレジスタの RB(レジスタバンクビット)、BL(ブロックビット) を 0 にセットして割込み禁止にする。次に、例外/割り込みのネスト回数をデクリメントした後、reqflg を参照して、ディスパッチ・タスク例外処理ルーチンの起動要求が入っているかどうかチェックを行う。そして、スタックを割込みスタックからユーザスタックへ戻す。reqflg をチェックする前に割込みを禁止しないと、reqflg をチェック後に起動された割込みハンドラ内でディスパッチが要求された場合に、ディスパッチされない。そこで、起動要求がない場合は ret\_to\_task\_int ヘジャンプして R0 ~ R7,SSR,SPC,PR,GBR,MACH,MACL を復帰してタスクに戻る。起動要求がある場合は、reqflg をクリアした後、割込みハンドラ/CPU 例外ハンドラ出口処理  $(\operatorname{ret\_int}())$  ヘジャンプする。

#### 3.1.1 interrupt\_from\_int()

interrupt\_from\_int は割込み発生時のコンテキストが非タスクコンテキストの場合の処理である。タスクコンテキストの場合との処理の違いは、割込みハンドラの処理の終了後にそのまま ret\_to\_task\_ int のルーチンを実行するので必ず元の処理に戻ることである。

### 3.2 例外処理 (内部要因)(VBR+0x100)

まず、例外発生元のコンテキストである SPC、PR、SSR、GBR、MACH、MACL、R0~R7 をスタックへ退避する。なお、例外発生時は BANK1 に切り替わるため、保存すべき R0~R7 は BANK0 に存在するので stc 命令を使用して退避を行う。

次に例外発生元のコンテキストを判定して、BANK1のR7(例外/割込みネスト回数)をインクリメントした後、CPU 例外発生時のコンテキストが非タスクコンテキストの場合は\_exception\_from\_exc へジャンプする。CPU 例外発生時のコンテキストがタスクコンテキストの場合は、戻り先が割込みハンドラでないので、スタックをユーザスタックから割込みスタックへ切り替えて、元 (ユーザスタック)のスタックポインタを割込みスタックへ退避させる。

次に例外事象レジスタ ( ${
m EXPEVT}$ ) の内容を取得して 3 ビット右シフトを行い、 ${
m STUB}$  で用意されている擬似テー

|             | SPC       |
|-------------|-----------|
|             | PR        |
|             | SSR       |
|             | GBR       |
|             | MACL      |
|             | MACH      |
| ı           | R0(BANK0) |
|             | R1(BANK0) |
|             | R2(BANK0) |
|             | R3(BANK0) |
|             | R4(BANK0) |
|             | R5(BANK0) |
| 1           | R6(BANK0) |
| <b>V</b>    | R7(BANK0) |
| (Stack Top) |           |
| '           | ·         |

図 2: レジスタ退避時のスタックイメージ

ブル上の対応するエントリからハンドラの開始アドレスを取得する。その際にハンドラが登録されていない例外の場合は no\_reg\_exception( cpu\_config.c 中の cpu\_expevt()) へジャンプする (no\_reg\_exception では例外が発生した時点における EXPEVT、SPC、SSR、PR の内容を出力してカーネルを停止する)。

ハンドラが登録されている場合は、そのアドレスへジャンプする。ハンドラの処理の終了後、まず < ldc r0,sr > 0の命令でステータスレジスタの RB(レジスタバンクビット)、BL(プロックビット) を 0 にセットして割込み禁止にする。次に、例外/割込みのネスト回数のデクリメントを行った後 reqflg のチェックを行い、ディスパッチ・タスク例外処理ルーチンの起動要求が入っているかどうかチェックを行った後、スタックを割込みスタックからユーザスタックへ戻す。起動要求がなければ  $ret\_to\_task\_exc$  へジャンプして  $R0 \sim R7$ 、SSR、SPC、PR、GBR、MACH、MACL を復帰してタスクに戻る。起動要求がある場合は、reqflg をクリアして割込みハンドラ/CPU 例外ハンドラ出口処理  $(ret\_exc())$  へジャンプする。

#### 3.2.1 exception\_from\_exc()

exception\_from\_exc は CPU 例外発生時のコンテキストが非タスクコンテキストの場合の処理である。タスクコンテキストの場合との処理の違いは、CPU 例外ハンドラの処理の終了後にそのまま ret\_to\_task\_ exc のルーチンを実行するので必ず元の処理に戻ることである。

# インライン・アセンブラ

void

}

}

unsigned int old\_sr;

return(old\_sr);

:);

\_\_asm("stc sr,%0; ldc %1, sr" : "=r"(old\_sr) : "r"(new\_sr)

 $\mathrm C$  のソースの中にアセンブラを記述する。 $\mathrm gcc$  では、この部分も最適化の対象になる。インライン・アセンブラの 一般形は、

```
__asm( "mnemonic1 %0, %1; mnemonic2...."
           : output operands
           : input operands
           : clobberred hard registers);
 () 内はコロンで4つの部分からなる。最初の項目にはコードを生成するニーモニックを記述する。複数に渡る場合
にはセミコロンもしくは
nで区切って記述する。output operandsには、結果をセットするレジスタ (C 言語の左辺値)、input operands
には入力を渡す式を記述する。clobbered hard registers はこのアセンブラによって破壊されるレジスタをメモリ
が書き変る場合は"memory" と記述する。output operands と input operands は、"制御文字"(Cの式) という形
式で記述する。制御文字には、
"g" 任意のアドレッシング・モードを使用する
"r" レジスタを使用する
"d" データ・レジスタを使用する (68K 版)
"a" アドレス・レジスタを使用する (68K 版)
"f" 浮動小数点レジスタを使用する (68K 版)
 などがある。だたし output operands では "=" をつけて "=g","=r" のように記述する。
 インライン・アセンブラの使用例を次に示す。
define_inh(INHNO inhno, FP inthdr)
      int_table[inhno >> 4] = inthdr;
      __asm("mov %0,r0; mov %1,r1; trapa #0x50"
           : /* no output */
           : "r"(inhno), "r"(interrupt)
           : "r0", "r1");
unsigned int
set_sr(unsigned int new_sr){
```

2 番目のコードを"-S" オプションでコンパイルすると次のアセンブラコードが生成される。

### \_set\_sr:

r14,0-r15 mov.l r15,r14 movsr,r0 stc r4, sr ldc r14,r15 movrts

@r15+,r14 mov.1