# Universidad de Costa Rica

Facultad de Ingeniería Escuela de Ingeniería Eléctrica IE0424 - Laboratorio de Circuitos Digitales I ciclo 2025

Reporte de Laboratorio #3

Gabriel Siles Chaves C17530 Jorge Loría Chaves C04406

Grupo 01

Profesor: Marco Villalta Fallas

# ${\bf \acute{I}ndice}$

| 1. | Res                                                        | umen         |                           | 2      |
|----|------------------------------------------------------------|--------------|---------------------------|--------|
| 2. | Práctica 9: Entrada/salida dirigida por interrupciones [1] |              |                           |        |
|    | ,                                                          |              |                           | cio 1: |
|    |                                                            |              | Descripción del problema  |        |
|    |                                                            | 2.1.2.       | Desarrollo de la solución | 2      |
|    |                                                            | 2.1.3.       | Diseño Final              | 4      |
|    | 2.2.                                                       | Ejercio      | cio 2:                    | 4      |
|    |                                                            | 2.2.1.       | Descripción del problema  | 4      |
|    |                                                            | 2.2.2.       | Desarrollo de la solución | 5      |
|    |                                                            | 2.2.3.       | Diseño Final              | 6      |
|    | 2.3.                                                       | Ejercicio 3: |                           | 7      |
|    |                                                            | 2.3.1.       | Descripción del problema  | 7      |
|    |                                                            | 2.3.2.       | Desarrollo de la solución | 8      |
|    |                                                            | 2.3.3.       | Diseño Final              | 9      |
| 3. | Práctica 10: Buses en serie [2]                            |              |                           |        |
|    | 3.1.                                                       | Ejercio      | cio 1:                    | 9      |
|    |                                                            |              | Descripción del problema  |        |
|    |                                                            |              | Desarrollo de la solución |        |
|    |                                                            | 3.1.3.       | Diseño Final              | 12     |
| 4. | Complicaciones                                             |              |                           | 12     |
| 5. | Con                                                        | clusio       | nes y recomendaciones     | 12     |

#### 1. Resumen

En la primera parte del laboratorio 9, se exploraron las capacidades del sistema para gestionar interrupciones externas provenientes de diferentes módulos periféricos. Se implementaron rutinas de atención a interrupciones (ISR) tanto para el temporizador (PTC) como para los módulos GPIO encargados de detectar acciones del usuario a través de interruptores y botones. Además, se estudió el uso de prioridades y el manejo de múltiples fuentes de interrupción, permitiendo responder de forma eficiente.

En la segunda parte (Lab 10), se trabajó con la interfaz SPI integrada en el sistema, con el objetivo de establecer comunicación entre el procesador SweRV EH1 y el acelerómetro ADXL362. Se implementó un programa en ensamblador RISC-V que permite leer los datos de aceleración en los tres ejes y desplegarlos en los displays de 7 segmentos, aprovechando subrutinas para el control del SPI y la selección de dispositivos. Para facilitar su revisión, todos los archivos se encuentran disponibles en el repositorio de GitHub en el siguiente enlace: https://git.ucr.ac.cr/GABRIEL.SILES/ie0424-gj.

# 2. Práctica 9: Entrada/salida dirigida por interrupciones [1]

### 2.1. Ejercicio 1:

#### 2.1.1. Descripción del problema

El objetivo de este ejercicio es modificar el programa LED-Switch\_7SegDispl\_Interrupts\_C-Lang para incorporar una segunda fuente de interrupción, esta vez generada por el temporizador del sistema, también conocido como unidad PTC (Pulse Timer/Counter). Esta modificación busca ampliar el manejo de interrupciones externas en el sistema RVfpga.

En particular, se debe habilitar la interrupción generada por el temporizador conectada a la línea IRQ3, lo cual se logra activando el bit correspondiente (irq\_ptc\_enable) en la dirección de memoria 0x80001018. Para ello, se requiere implementar una función de inicialización de interrupciones del PTC, análoga a la función GPIO\_Initialization del programa original.

Asimismo, se debe desarrollar una segunda rutina de atención a interrupciones (ISR) denominada PTC\_ISR, similar en estructura y comportamiento a la GPIO\_ISR, pero destinada exclusivamente al manejo y limpieza de la interrupción del temporizador.

Una vez implementado y verificado el programa, se podrán utilizar funciones del PSP como pspExtInterruptsSetThreshold() y pspExtInterruptSetPriority(interrupt\_source, priority) para analizar combinaciones de prioridades y umbrales. Estas funciones permiten modificar las prioridades dinámicamente durante la ejecución, posibilitando por ejemplo que los displays de 7 segmentos cuenten hasta cierto número y se detengan al modificar la prioridad de la interrupción correspondiente.

#### 2.1.2. Desarrollo de la solución

La idea del ejercicio es generar la nueva fuente de interrupción llamada PTC\_ISR, por lo que la definimos de la siguiente forma:

```
1  // Se agrega el modulo de PTC_ISR
2  void PTC_ISR(void)
3  {
4     M_PSP_WRITE_REGISTER_32(SegDig_ADDR, SegDisplCount);
5     SegDisplCount++;
6     M_PSP_WRITE_REGISTER_32(RPTC_CNTR, 0x0);
7     M_PSP_WRITE_REGISTER_32(RPTC_CTRL, 0x31); //Limpiamos el GPIO
8
9     bspClearExtInterrupt(3); //Detenemos la generacion de una interrupcion externa
10 }
```

Figura 1: Definición del módulo de textttPTC\_ISR

Seguidamente, es necessario generar una función de inicialización de nuevo módulo de PTC, por lo que se sigue de forma general la lógica de como se implementó en GPIO\_Initialization:

```
1
2  // Siguiendo la logica de GPIO_Initialization
3  void PTC_Initialization(void)
4  {
5     M_PSP_WRITE_REGISTER_32(RPTC_LRC, 0xFFFF); //Configuramos el LRC
6     ////Configuracion del counter y control
7     M_PSP_WRITE_REGISTER_32(RPTC_CNTR, 0x0);
8     M_PSP_WRITE_REGISTER_32(RPTC_CTRL, 0x21);
9 }
```

Figura 2: Definición de PTC\_Initialization

Finalmente realizamos las modificaciones correspondientes en el main, en el cuál se hace la inicialización de la línea de interrupción IRQ3 y va a ser ocupada por la función PTC\_ISR. De igual forma, se hace un llamado a la función de inicialización anteriormente creada para así poder configurar el módulo PTC y que al entrar al while pueda ejecutar correctamente las interrupcione:

```
M_PSP_WRITE_REGISTER_32(Select_INT, 0x3);
                                                            /* Connect the GPIO and
11
       PTC interrupt to the IRQ lines */
12
    /* INITIALIZE THE PERIPHERALS */
13
    GPIO_Initialization();
                                                            /* Initialize the GPIO */
14
    PTC_Initialization();
                                                            /* Initialize the timer
15
       peripheral (PTC) */
    M_PSP_WRITE_REGISTER_32(SegEn_ADDR, 0x0);
                                                            /* Initialize the 7-Seg
       Displays */
17
    /* ENABLE INTERRUPTS */
18
    pspInterruptsEnable();
19
                                                            /* Enable all interrupts
        in mstatus CSR */
    M_PSP_SET_CSR(D_PSP_MIE_NUM, D_PSP_MIE_MEIE_MASK);
                                                            /* Enable external
20
       interrupts in mie CSR */
21
    while (1) {
22
      if (SegDisplCount == 0xFF) {
23
        pspExtInterruptSetPriority(3, 0);
24
        pspExtInterruptsSetThreshold(1);
25
      }
26
    }
27
  }
28
```

Listing 1: Función main() con configuración de interrupciones y periféricos

#### 2.1.3. Diseño Final

Como resultado final ya con la implementación del código se puede observar en la Figura 3 como se construye correctamente el debug mode generando que se pueda realizar la prueba de la interrupción. En el este caso se utilizó el valor de  $\theta xFF5$  como SegDisplCount y que en el momento de llegar a este valor se realizara la interrupción, teniendo en consideración la prioridad. Se puede observar el video de la demostración en el siguiente link: https://youtu.be/2hGSN7sJEtg?si=cfoLhNNzitOs69hY

Figura 3: Debug mode del ejercicio 1

# 2.2. Ejercicio 2:

#### 2.2.1. Descripción del problema

En este ejercicio se busca modificar el diseño RVfpgaNexys para incluir una tercera fuente de interrupción, esta vez proveniente del segundo módulo GPIO (GPIO2) diseñado previamente para controlar los botones integrados en la placa (BTNU, BTND, BTNL, BTNR, BTNC). Esta extensión permite detectar eventos de los botones mediante interrupciones, en lugar de emplear sondeo (polling).

Existen dos enfoques posibles: usar una línea de interrupción externa no utilizada del SweRV EH1 (requiriendo modificación de las bibliotecas de WD) o reutilizar la línea IRQ4 para conectar tanto el módulo GPIO original como GPIO2, aprovechando el modo de interrupción de vector único. Este último enfoque es más simple y compatible con la BSP provista.

Como parte de este ejercicio, el estudiante debe modificar la lógica en Verilog del módulo swervolf\_core para permitir que IRQ4 también reciba interrupciones del módulo GPIO2. Para ello, se debe ajustar la asignación de señales y utilizar los registros de control mapeados en memoria, como 0x80001018, que permite habilitar o redirigir las fuentes de interrupción.

Esta tarea fomenta la comprensión de cómo múltiples fuentes de interrupción pueden compartir una línea IRQ y cómo configurar un sistema embebido para gestionarlas adecuadamente, incluyendo su identificación dentro de una rutina común de atención a interrupciones (ISR).

#### 2.2.2. Desarrollo de la solución

Partiendo del segundo módulo GPIO desarrollado en la práctica del Laboratorio 6, en este ejercicio se opta por reutilizar la línea de interrupción IRQ4, en lugar de asignar una nueva entre las 255 disponibles en la Nexys. Dicha línea ya era utilizada por el módulo GPIO1, encargado del control de los LEDs y Switches. Para permitir que ambas fuentes de interrupción compartan esta línea, se implementa una compuerta lógica OR que unifica las señales de interrupción y las direcciona hacia el módulo swervolf\_core.

```
1 module swervolf_syscon
2 #(parameter [31:0] clk_freq_hz = 0)
3 (input wire i_clk,
4 input wire i_rst,
5 input wire gpio_irq,
6 input wire gpio2_irq,
```

Figura 4: Declaracioón del wire en swervolf\_syscon

```
1 // GPIO Interrupt through IRQ4 and IRQ3. Enable by setting bit 0 of word 0x80001018
2 if (irq_gpio_enable & (gpio_irq | gpio2_irq)) begin
3 sw_irq4 <= 1'b1;
4 end
5</pre>
```

Figura 5: Asignación del OR

Finalmente se instancia en swervolf\_core.v.

```
1 swervolf_syscon
2 #(.clk_freq_hz (clk_freq_hz))
3 syscon
4 (.i_clk (clk),
5 .i_rst (wb_rst),
6 .gpio_irq (gpio_irq),
7 .gpio2_irq (gpio2_irq),
```

Figura 6: Instancia de GPIO2\_IRQ

#### 2.2.3. Diseño Final

El diseño final se implementó y sintetizó en Vivado, integrando correctamente el segundo módulo GPIO (GPIO2) a través de la línea de interrupción compartida IRQ4 y conectando al swervolf. En la Figura 7 se muestra el resultado exitoso del proceso de síntesis, mientras que en la Figura 8 se observa la implementación final, confirmando la integración funcional del diseño propuesto.



Figura 7: Sítesis en Vivado



Figura 8: Implementación en Vivado

## 2.3. Ejercicio 3:

#### 2.3.1. Descripción del problema

Este ejercicio consiste en desarrollar un programa en lenguaje C que aproveche el diseño extendido del sistema RVfpgaNexys, con tres fuentes de interrupción activas: GPIO (interruptores), GPIO2 (botones) y PTC (temporizador). El programa debe mostrar una cuenta binaria creciente en los LEDs, comenzando desde 1.

Para mejorar la interacción, se implementa un retardo entre cada incremento usando el temporizador (PTC) y su respectiva interrupción. Adicionalmente, el botón central (BTNC) debe permitir cambiar la velocidad del conteo, y el interruptor Switch[0] debe reiniciar la cuenta a su valor inicial.

Debido a que las interrupciones de los módulos GPIO y GPIO2 comparten la línea IRQ4, la rutina de atención a interrupciones debe identificar de cuál de los dos módulos proviene el evento. Esta identificación puede realizarse mediante la lectura de registros internos del GPIO.

Este ejercicio integra programación de interrupciones múltiples, manipulación de periféricos y control del flujo del programa en tiempo real, siendo un ejemplo representativo de sistemas embebidos reactivos.

#### 2.3.2. Desarrollo de la solución

Inicialmente, se trabajó con una versión preliminar del código que realizaba el conteo dentro del bucle principal utilizando retardos por software y lectura directa de entradas a través de instrucciones READ\_GPIO. Para mejorar el diseño, se reorganizó el sistema en torno al uso de interrupciones. El temporizador PTC fue configurado para generar interrupciones periódicas. Esto permitió trasladar la lógica de incremento del contador a una rutina de servicio dedicada (PTC\_ISR), lo que liberó al procesador del retardo activo y optimizó el uso de recursos. La inicialización del temporizador se realizó con valores programables del registro LRC, facilitando el control dinámico de la frecuencia de interrupción.

```
void PTC_ISR(void)
{
    count++;
    M_PSP_WRITE_REGISTER_32(GPIO_LEDs, count);

    M_PSP_WRITE_REGISTER_32(RPTC_LRC, delay);
    M_PSP_WRITE_REGISTER_32(RPTC_CNTR, 0x0);
    M_PSP_WRITE_REGISTER_32(RPTC_CTRL, 0x40);
    M_PSP_WRITE_REGISTER_32(RPTC_CTRL, 0x31);

bspClearExtInterrupt(3);
}
```

Listing 2: Fragmento de PTC\_ISR para actualizar los LEDs

Luego, se extendió el sistema mediante la incorporación del módulo GPIO2, destinado a la gestión de los botones. Esto permitió separar físicamente los eventos generados por los botones de aquellos producidos por los switches. Se configuraron ambos módulos GPIO para generar interrupciones en la línea compartida IRQ4, y se diseñó una rutina de servicio común (GPIO\_ISR) que identifica el origen de la interrupción mediante la lectura de los registros RGPIO\_INTS y RGPIO2\_INTS.

En esta rutina se implementó la lógica de interacción del usuario: el botón BTNC alterna entre dos valores predefinidos para delay, permitiendo modificar la velocidad del conteo; mientras que el interruptor Switch[0] reinicia el valor del contador y limpia los LEDs. La identificación del evento se realiza mediante operaciones de enmascaramiento bit a bit, tal como se observa en el siguiente fragmento:

```
void GPIO_ISR(void)
2
      u32_t gpio_status = M_PSP_READ_REGISTER_32(RGPIO_INTS);
3
                        = M_PSP_READ_REGISTER_32(RGPIO2_INTS);
      u32_t btn_status
      if ((gpio_status >> 16) & 0x1) {
6
          count = 0;
          M_PSP_WRITE_REGISTER_32(GPIO_LEDs, 0);
          M_PSP_WRITE_REGISTER_32(RGPIO_INTS, 0x0);
9
      }
10
11
      if (btn_status & 0x1) {
12
          delay = (delay == 0x5FFFF) ? 0x5FFFFF : 0x5FFFF;
13
```

Listing 3: Identificación de fuente en GPIO\_ISR

Finalmente, se modularizó el código utilizando funciones específicas de inicialización para cada periférico, como GPIO\_Initialization, GPIO2\_Initialization y PTC\_Initialization, con el objetivo de mejorar la organización y la reutilización del código.

#### 2.3.3. Diseño Final

Con la síntesis, el diseño e implementación del ejercicio 2, se logró establecer la base funcional necesaria para desarrollar el ejercicio 3. La integración de las interrupciones provenientes de los módulos GPIO, GPIO2 y PTC permitió el desarrollo de un sistema de conteo binario controlado por interrupciones. Esta estructura, permite la utilización del temporizador (PTC) y la capacidad de gestión de eventos por interrupciones. Se puede observar el video de la demostración en el siguiente link: https://youtu.be/117Dhu-7Gb8?si=AxBSJ3foSH-NtZDp

# 3. Práctica 10: Buses en serie [2]

#### 3.1. Ejercicio 1:

#### 3.1.1. Descripción del problema

En este ejercicio se propone implementar un programa en lenguaje ensamblador RISC-V que permita leer los 8 bits más significativos de los datos de aceleración en los ejes X, Y y Z, utilizando el acelerómetro ADXL362 integrado en la placa Nexys A7. La información recolectada se debe visualizar en los displays de 7 segmentos disponibles en la FPGA, permitiendo observar en tiempo real el comportamiento del sensor.

Para llevar a cabo esta tarea, se debe hacer uso de la interfaz SPI del sistema RVfpga, configurando adecuadamente el controlador SPI y empleando las rutinas de apoyo proporcionadas: spiInit, spiCSDown, spiCSUp y spiSendGetData. Estas subrutinas permiten inicializar el módulo SPI, controlar la señal de selección de chip (CS) y realizar la comunicación bidireccional con el periférico.

El ejercicio permite afianzar conceptos como la comunicación serial síncrona mediante SPI, la manipulación directa de registros de control y estado del periférico, así como la programación de dispositivos embebidos en lenguaje ensamblador. Además, sienta las bases para futuras aplicaciones con sensores más complejos o múltiples periféricos SPI.

#### 3.1.2. Desarrollo de la solución

El desarrollo de este ejercicio comenzó a partir del objetivo de crear un programa en lenguaje ensamblador para la arquitectura RISC-V que leyera los 8 bits más significativos de los datos de aceleración en los ejes X, Y y Z, y los desplegara en los 8 dígitos del display de 7 segmentos. Para ello, se utilizó un acelerómetro conectado mediante el módulo SPI, cuya interacción se gestiona utilizando un conjunto de subrutinas provistas por el laboratorio.

En la fase inicial, se analizó el comportamiento del módulo SPI, así como el contenido de los registros relacionados: SPCR, SPSR, SPDR, SPER y SPCS. Además, se estudió el propósito y funcionamiento de las subrutinas auxiliares proporcionadas, como spiInit, spiCSUp, spiCSDown y spiSendGetData. Estas funciones permiten configurar el periférico, controlar la línea CS y realizar transmisiones SPI de forma modular.

La primera tarea consistió en inicializar correctamente el periférico SPI. Esto se logró mediante la invocación de la subrutina spilnit, que configura el registro de control y el registro de extensión del módulo SPI con valores adecuados para habilitar la comunicación con el acelerómetro.

```
spiInit:
    li t1, SPCR
    li t0, 0x53
    sb t0, 0(t1)
    li t1, SPER
    li t0, 0x02
    sb t0, 0(t1)
    ret
```

Listing 4: Inicialización del módulo SPI

Una vez habilitado el módulo SPI, se implementó la secuencia de lectura para los tres ejes. Para cada eje, se realiza un intercambio SPI que comienza levantando la línea CS con spiCSUp, enviando el comando de lectura (0x0B), especificando la dirección del registro deseado (por ejemplo, 0x08 para el eje X), y luego realizando múltiples lecturas hasta recibir los datos válidos. Finalmente, se baja la línea CS con spiCSDown. Este procedimiento se repite para los ejes Y y Z, accediendo a las direcciones correspondientes en el periférico.

A continuación, los valores obtenidos se almacenan en registros auxiliares (a2, a3, a4) y se extraen los 8 bits menos significativos de cada muestra aplicando una operación AND con la máscara 0xFF. Cada valor se desplaza a una posición distinta para ser mostrado en los 8 dígitos del display de 7 segmentos.

```
Extrae los 8 bits menos significativos en a4
      li tO, OxFF
      and a4, a1, t0
   ==== WORD DE 7 SEGMENTOS =====
   FORMATO [a2][a3][a4]
   Se desplaza valor de X
      slli a2, a2, 24
   Se desplaza valor de Y
10
      slli a3, a3, 12
11
12
  # Se suma valores
13
      add a2, a2, a3
14
      add a2, a2, a4
15
16
      li tO, DISPLAY_SEG
17
      sw a2, 0(t0)
18
19
      jal delay
20
21
      j ResfreshValues
```

Listing 5: Cálculo y despliegue de la palabra en el display de 7 segmentos

Para controlar la tasa de actualización, se incluyó una rutina de retardo por software (delay) que introduce una pausa perceptible entre cada ciclo de lectura y escritura. De esta manera, se asegura que los datos mostrados en el display sean estables y legibles.

```
delay:
    addi t2, t2, 1
    blt t2, s0, delay
    jr ra
```

Listing 6: Rutina de retardo

Finalmente, todo el proceso se encapsuló en un bucle infinito llamado ResfreshValues, donde se repiten las lecturas de los tres ejes y la actualización del display. Esta estructura garantiza una visualización continua y en tiempo real de los datos de aceleración del sensor.

```
ResfreshValues:
   ==== EJE X ====
   INICIO Comunicaci n SPI
      jal spiCSUp
  # Se lee datos en X
      li a0, 0x0B
      jal spiSendGetData
   se obtienen datos en X
      li a0, 0x08
10
      jal spiSendGetData
11
      jal spiSendGetData
12
  # Se carga valor de relleno
13
      li a0, 0xFF
14
      jal spiSendGetData
15
  # FIN comunicacion SPI
16
      jal spiCSDown
17
18
  # Reinicia el contador
19
      li t2, 0x00
20
      jal delay
21
22
  # Extrae los 8 bits menos significativos en a2
23
      li tO, OxFF
24
      and a2, a1, t0
25
26
        ==== EJE Y ====
27
28
  # INICIO Comunicacion SPI
29
      jal spiCSUp
30
   Se lee datos en Y
31
      li a0, 0x0B
32
      jal spiSendGetData
33
34
   se obtienen datos en Y
      li a0, 0x09
35
      jal spiSendGetData
36
      jal spiSendGetData
37
  # Se carga valor de relleno
38
      li a0, 0xFF
39
      jal spiSendGetData
40
  # FIN comunicacion SPI
      jal spiCSDown
```

```
# Reinicia el contador
ti t2, 0
jal delay
```

Listing 7: Bucle RefreshVlaues

#### 3.1.3. Diseño Final

Como ejercicio final, se analizó el funcionamiento del módulo SPI y los registros asociados, como SPCR, SPSR y SPDR. Se implementaron las subrutinas auxiliares como spiInit, spiCSUp, spiCSDown y spiSendGetData. Con esto se establecció una secuencia de lectura para los tres ejes (X, Y, Z) del acelerómetro. Para cada eje, se levantó la línea CS, se envió el comando de lectura, se obtuvieron los datos y finalmente se bajó la línea CS. Se puede observar el video de la demostración en el siguiente link: https://youtu.be/7eKSI6td02c?si=4OGmJSzVmoIc1Hrz

# 4. Complicaciones

Las principales complicaciones en el diseño fueron las siguientes:

- Prioridades de interrupciones: Al reutilizar la línea de interrupción IRQ4 para los módulos GPIO1 y GPIO2, fue necesario implementar una lógica para identificar correctamente la fuente de cada interrupción.
- Conexión SPI para el acelerómetro: Se presentó la dificultad de configurar correctamente el módulo SPI para la comunicación con el acelerómetro. Se tuvo que agregar 2 veces la función de spiSendGetData para que funcionara correctamente para obtener los datos

# 5. Conclusiones y recomendaciones

- Se trabajó en la estructura del sistema de interrupciones de RVfpga, por medio del ejercicio 1 de la guía 9 se pudo comprender cómo funcionan las interrupciones y cómo se gestionan.
- Se implementó un sistema de interrupciones utilizando código en C, lo que permitió desarrollar la habilidad de escribir y configurar rutinas de servicio de interrupción (ISR) y gestionar eventos en tiempo real en un sistema embebido.
- Se introdujo el protocolo SPI, trabajando en la configuración de registros y la implementación de la comunicación con periféricos como el acelerómetro. Esto facilitó la familiarización con la configuración y control de dispositivos mediante SPI.
- Como recomendación siempre es importante leer el funcionamiento de los módulos y elementos a la hora de querer implementar a la FPGA proyectos para poder facilitar la implementación.

# Referencias

- [1] Imagination University Programme, RVfpga Lab 9: Interrupt-Driven I/O, Version 2.2, Available from https://github.com/westerndigitalcorporation/riscv-fw-infrastructure, Imagination Technologies, mayo de 2022.
- [2] Imagination University Programme, *RVfpga Lab 10: Serial Buses*, Version 2.2, Available from https://github.com/westerndigitalcorporation/riscv-fw-infrastructure, Imagination Technologies, mayo de 2022.