# Relatório

Patrick F. Braz\*, Gabriel Gazola Milan<sup>†</sup>
Departamento de Engenharia Eletrônica e da Computação
Escola Politécnica
Universidade Federal do Rio de Janeiro
Rio de Janeiro, RJ
Email:patrickfbraz@poli.ufrj.br\*, gabriel.gazola@poli.ufrj.br<sup>†</sup>
DRE:116105403\*, 116034377<sup>†</sup>

Resumo—O objetivo deste presente relatório é apresentar as etapas de desenvolvimento de uma unidade lógica e aritmética para a disciplina de sistemas digitais.

# I. Introdução

A unidade lógica e aritmética (ULA) é um dispositivo digital capaz de realizar operações lógicas e aritméticas. É um circuito de importância fundamental em unidades centrais de processamento (UCP), até dos mais simples microprocessadores. Consiste numa grande "calculadora eletrônica" a qual sua tecnologia já estava disponível antes mesmo dos primeiros computadores.

A tecnologia utilizada foi inicialmente relés e posteriormente válvulas. Com o aparecimento dos transistores, e depois dos circuitos integrados, os circuitos da unidade aritmética e lógica passaram a ser implementados com a tecnologia de semicondutores.

Muitas das ações dos computadores são executadas pela ULA. Esta recebe dados dos registradores, que são processados e os resultados da operação são armazenados nos registradores de saída. Outros mecanismos movem os dados entre esses registradores e a memória. Uma unidade de controle controla a ULA através de circuitos que dizem que operações a ULA deve realizar. As entradas para a ULA são os dados a serem operados e o código da unidade de controle indicando as operações para executar. As saídas são os resultados da computação.

Neste trabalho foi utilizado uma FPGA e a linguagem de descrição de hardwere (VHDL) para implementar uma unidade lógica e aritmética. A FPGA é um chip que suporta a implementação de circuitos lógicos relativamente grandes. Consiste de um grande arranjo de células lógicas ou blocos lógicos configuráveis contidos em um único circuito integrado. Cada célula contém capacidade computacional para implementar funções lógicas e realizar roteamento para comunicação entre elas. A primeiro FPGA disponível comercialmente foi desenvolvido pela empresa Xilinx Inc, em 1983.

# A. Especificações do trabalho

Implementar e testar uma unidade lógica e aritmética capaz de realizar as seguintes operações:

- A ULA deve realizar 8 operações incluindo soma, subtração e multiplicação, além de operações lógicas básicas como AND, OR e XOR.
- Deve conter um sistema de interface de testes.
- Os valores de entrada devem ser inseridos pelas chaves da placa FPGA.

#### II. IMPLEMENTAÇÃO DOS BLOCOS MAIS BÁSICOS

Para implementar a ULA, a equipe decidiu separar o projeto em blocos básicos e depois implementar blocos mais complexos e um controlador capaz de ordenar os elementos para realizar a operação pedida. Os blocos de circuitos mais básicos são:

#### A. Somador de 1 bit

Para a futura implementação do somador, foi escolhido utilizar o projeto de circuitos expansíveis. Para tal, foi implementado o somador completo de 1 bit para depois organizar os blocos em cascata com a finalidade de somar entradas com maior número de bits.

```
entity ADDER 1BIT is
         Port ( IO : in STD LOGIC;
                I1 : in STD LOGIC;
                Cin : in STD_LOGIC;
36
                S : out STD LOGIC:
                Cout : out STD_LOGIC);
      end ADDER_1BIT;
40
     architecture Behavioral of ADDER 1BIT is
41
42
43
44
            S <= (IO xor I1) xor Cin:
            Cout <= ((I0 and I1) or (I0 and Cin)) or (I1 and Cin);
46
47
     end Behavioral:
```

Figura 1. Código VHDL do somador completo.

# B. Comparador de 1 bit

Da mesma forma que o somador, para a implementação futura do comparador foi utilizada o projeto de circuitos expansíveis. A seguir será apresentado a implementação do comparador de 1 bit.

```
entity COMPARADOR_1BIT is
       Port ( Gin : in STD_LOGIC;
                Ein : in STD_LOGIC;
34
                Sin : in STD_LOGIC;
35
                A : in STD_LOGIC;
36
                B : in STD_LOGIC;
38
                Gout : out STD LOGIC;
                Eout : out STD_LOGIC;
40
                Sout : out STD_LOGIC);
     end COMPARADOR_1BIT;
41
42
43
     architecture Behavioral of COMPARADOR_1BIT is
44
45
     signal equal : STD_LOGIC;
46
47
     beain
48
49
            equal <= A xnor B;
            process (equal, Gin, Ein, Sin, A, B)
51
            begin
52
                    if (equal = '1') then
                                     Gout <= Gin;
55
                                     Eout <= Ein;
                                     Sout <= Sin;
56
57
                    else
                             Gout <= A and (Not B);
                            Eout <= '0';
                            Sout <= B and (Not A);
60
61
                    end if;
            end process;
62
63
64
     end Behavioral;
```

Figura 2. Código VHDL do comparador.

# C. Complementador

O complementador será um bloco essencial na composição do subtrator. Dado a entrada de controle referente a subtração, a saída do complementador será encaminhada para a entrada do somador. Dessa maneira, o bloco somador irá efetuar a subtração.

```
entity COMPLEMENTADOR_4BITS is
       Port ( I : in STD_LOGIC_VECTOR(3 downto 0);
               K : in STD_LOGIC;
34
                Z : out STD_LOGIC_VECTOR (3 downto 0));
     end COMPLEMENTADOR 4BITS:
36
37
38
     architecture Behavioral of COMPLEMENTADOR_4BITS is
39
40
     begin
41
42
     compl4: process (I, K)
43
44
            if (K = '1') then
45
                    Z <= not I;
46
            else
47
                    Z <= I;
            end if;
48
49
     end process compl4;
51
     end Behavioral;
```

Figura 3. Código VHDL do complementador.

# III. IMPLEMENTAÇÃO DAS OPERAÇÕES DA ULA

A ULA projetada será capaz de efetuar 8 operações:

- Complemento a 2 da primeira entrada
- Soma
- Multiplicação
- Subtração
- AND bit a bit
- OR bit a bit
- XOR bit a bit
- Comparação entre as entradas

A seguir serão mostradas as implementações das operações da ULA.

# A. AND

Código que implementa a função AND bit-a-bit.

```
entity AND_4BIT is
       Port ( x: in STD_LOGIC_VECTOR (3 downto 0);
                               y: in STD LOGIC VECTOR (3 downto 0):
                                z: out STD_LOGIC_VECTOR (3 downto 0));
      end AND 4BIT;
19
      architecture Behavioral of AND 4BIT is
        --> Pega cada entrada e tira os and's individuais
            process (x,y)
                     begin
26
                        --z <= x and y;
                       Z(\Theta) \le X(\Theta) and Y(\Theta);
                       z(1) \le x(1) and y(1);
28
                       z(2) \le x(2) and y(2);
                       Z(3) \le X(3) \text{ and } Y(3);
                     end process;
     end Behavioral;
```

Figura 4. Código VHDL do AND.

B. OR

Código que implementa a função OR bit-a-bit.

```
entity OR_4BITS is
    Port ( A : in STD_LOGIC_VECTOR (3 downto 0);
        B : in STD_LOGIC_VECTOR (3 downto 0);
        Z : out STD_LOGIC_VECTOR (3 downto 0));
end OR_4BITS;

architecture Behavioral of OR_4BITS is

begin
    Z(0) <= A(0) or B(0);
    Z(1) <= A(1) or B(1);
    Z(2) <= A(2) or B(2);
    Z(3) <= A(3) or B(3);
end Behavioral;</pre>
```

Figura 5. Código VHDL do OR.

# C. XOR

40

end Behavioral;

Código que implementa a função XOR bit-a-bit.

```
24
     entity XOR_4BITS is
      Port ( A : in STD_LOGIC_VECTOR(3 downto 0);
               --B : in STD_LOGIC_VECTOR (3 downto 0);
26
               Z : out STD_LOGIC_VECTOR(3 downto 0));
28
    end XOR_4BITS;
29
     architecture Behavioral of XOR 4BITS is
     signal B : STD_LOGIC_VECTOR (3 downto 0);
34
     begin
35
36
           B <= "1010";
38
           Z <= A xor B;
39
```

Figura 6. Código VHDL do XOR.

#### D. Subtrator

Figura 7. Código VHDL do Subtrator.

# E. Comparador

```
entity COMPARADOR_ABITS is

Port (A : in STD_LOGIC_VECTOR (3 downto 0);

8 : in STD_LOGIC_VECTOR (3 downto 0);

6 out : out STD_LOGIC;

Fout : out STD_LOGIC;

5 out : out STD_LOGIC;

8 end COMPARADOR_ABITS;

end COMPARADOR_ABITS;

architecture Behavioral of COMPARADOR_ABITS is

12 -- Incluindo comparador 1 bit

13 component COMPARADOR_BITS

40 architecture Behavioral of COMPARADOR_ABITS is

14 -- Incluindo comparador 1 bit

15 component COMPARADOR_BITS

16 end component;

17 -- Sinais dos comparadors intermediarios

18 signal outCi, outC2, outC3 : STD_LOGIC_VECTOR (2 downto 0);

18 begin

19 begin

10 begin

10 begin

11 comparador LSB

12 comparador LSB

13 ui: COMPARADOR_BIT port map (outC2(0), outC1(2), outC1(2), outC1(2));

15 ui: COMPARADOR_BIT port map (outC2(0), outC2(1), outC2(2), A(2), B(3), Gout, Eout, Sout;

18 end Behavioral;

18 end Behavioral;
```

Figura 8. Código VHDL do Comparador.

# F. Multiplicador

```
entity MULTIPLICADOR 4BITS is
         Port ( A : in STD_LOGIC_VECTOR (3 downto 0);
                B : in STD LOGIC VECTOR (3 downto 0);
                 Z : out STD_LOGIC_VECTOR (3 downto 0));
     end MULTIPLICADOR 4BITS;
     architecture Behavioral of MULTIPLICADOR 4BITS is
     -- 1-bit adder component
     component ADDER_1BIT
            port (I0, I1, Cin : in STD_LOGIC;
                             S, Cout: out STD_LOGIC);
     end component;
     signal tmp1, tmp2, tmp3, tmp4, tmp5, tmp6, tmp7, tmp8, tmp9 : STD_LOGIC;
47
     signal CoutZ1, CoutZ2, Cout2, Cout4, Cout5 : STD_LOGIC;
48
     signal sum2, sum4, sum5 : STD_LOGIC;
49
             Z(\theta) \iff A(\theta) \text{ and } B(\theta);
             tmp1 \leftarrow A(1) and B(0);
54
             tmp2 \leftarrow A(0) and B(1);
             tmp3 \leq= A(2) and B(0);
56
             tmp4 \le A(1) and B(1);
             tmp5 \leq= A(\theta) and B(2);
58
             tmp6 <= A(3) and B(\theta);
59
             tmp7 \leq= A(2) and B(1);
             tmp8 <= A(1) and B(2);
             tmp9 <= A(\theta) and B(3);
61
             U1: ADDER_1BIT port map (tmp1, tmp2, '0', Z(1), CoutZ1);
             U2: ADDER_1BIT port map (tmp3, tmp4, CoutZ1, sum2, Cout2);
             U3: ADDER_1BIT port map (sum2, tmp5, Cout2, Z(2), CoutZ2);
             U4: ADDER_1BIT port map (tmp6, tmp7, CoutZ2, sum4, Cout4);
             U5: ADDER_1BIT port map (sum4, tmp8, Cout4, sum5, Cout5);
             U6: ADDER_1BIT port map (sum5, tmp9, Cout5, Z(3));
```

Figura 9. Código VHDL do Multiplicador.

## G. Somador

```
entity FULL_ADDER_4BITS is
       Port ( A : in STD_LOGIC_VECTOR (3 downto 0);
               B : in STD_LOGIC_VECTOR (3 downto 0);
               Cin : in STD_LOGIC;
               S : out STD_LOGIC_VECTOR (3 downto 0);
               Cout : out STD_LOGIC);
38
    end FULL_ADDER_4BITS;
     architecture Behavioral of FULL_ADDER_4BITS is
     -- 1-bit adder component
     component ADDER_1BIT
           port (I0, I1, Cin : in STD_LOGIC;
                          S, Cout: out STD_LOGIC);
46
     end component:
     -- Signals
     signal Cout0, Cout1, Cout2 : STD_LOGIC;
50
           U0: ADDER_1BIT port map (A(0), B(0), Cin, S(0), Cout0);
           U1: ADDER_1BIT port map (A(1), B(1), Cout0, S(1), Cout1);
           U2: ADDER_1BIT port map (A(2), B(2), Cout1, S(2), Cout2);
            U3: ADDER_1BIT port map (A(3), B(3), Cout2, S(3), Cout);
    end Behavioral;
```

Figura 10. Código VHDL do Somador.

# IV. IMPLEMENTAÇÃO DA INTERFACE COM O USUÁRIO

A seguir será apresentada a implementação da interface com o usuário. Como o código é grande para ser apresentado em uma única imagem, a implementação será mostrada em quatro partes:

```
entity INTERFACE_USUARIO is
           port (
                    clock, reset, buttonA, buttonB, buttonOp : in STD_LOGIC;
                    input : in STD_LOGIC_VECTOR (3 downto 0);
                    ledA, ledB, ledOp : out STD_LOGIC; -- Vou usar esse ledOp pa
                    output : out STD_LOGIC_VECTOR (3 downto 0)
     end INTERFACE USUARIO;
     -- Arquitetura
     architecture Behavioral of INTERFACE_USUARIO is
     -- Componente do contador
     component CONTADOR
           port (
                    load : in STD_LOGIC;
                    clock: in STD_LOGIC;
                    reset: in STD_LOGIC;
42
                    data: in INTEGER RANGE 300000000 DOWNTO 0:
                    output: out INTEGER RANGE 300000000 DOWNTO 0
            );
     end component;
     -- Componente da ULA
     component ULA
           port (
                    A : in STD_LOGIC_VECTOR (3 downto 0);
                    B : in STD_LOGIC_VECTOR (3 downto 0);
                    Operation : in STD LOGIC VECTOR (3 downto 0):
                   Z : out STD_LOGIC_VECTOR (3 downto 0)
     end component;
```

Figura 11. Primeira parte do código da interface.

```
58
     type stateType is (stateInput, stateOutput);
      -- Signals
     signal state : stateType;
      signal inputsDone : STD_LOGIC_VECTOR (2 downto 0); -- 2 = LedA, 1 = Led
      signal inputA, inputB, inputOp : STD_LOGIC_VECTOR (3 downto 0);
      signal counterOutput : INTEGER RANGE 300000000 DOWNTO 0;
65
      signal outputULA : STD_LOGIC_VECTOR (3 downto 0);
67
            -- Chamando os componentes da ULA e do contador
            U0: ULA port map (inputA, inputB, inputOp, outputULA);
            U1: CONTADOR port map ('0', clock, reset, 0, counterOutput);
             -- Implementando a máquina de estados
            FSM: process (clock, reset)
76
                    if (reset = '1') then
                            inputA <= "0000";
                            inputB <= "0000";
                            output <= "0000":
81
                            ledA <= '0';
                            ledB <= '0';
82
                            ledOp <= '0';
84
                            state <= stateInput;
85
                            inputsDone <= "000";
                    elsif (clock'event and clock = '1') then
88
                            case state is
                                    when stateInput =>
                                            output <= input;
                                            if (buttonA = '1') then
```

Figura 12. Segunda parte do código da interface.

```
if (buttonA = '1') then
                inputA <= input;
ledA <= '1';
                inputsDone (2) <= '1':
        elsif (buttonB = '1') the
   inputB <= input;</pre>
                inputsDone (1) <= '1';
        elsif (buttonOp = '1') then
                 inputOp <= input;
                ledOp <= '1';
                inputsDone (0) <= '1':
        elsif (inputsDone = "111") then
                ledA <= '0';
                ledB <= '0':
                state <= stateOutput;
                state <= stateInput;
       end if:
when stateOutput =>
        if (counterOutput < 100000000) then
                ledB <= '0';
                 output <= inputA;
        elsif ((counterOutput >= 100000000) and (counterOutput < 200000000)) then
                ledB <= '1';
                ledOp <= '0
                 output <= inputB;
        elsif (counterOutput >= 200000000) then
```

Figura 13. Terceira parte do código da interface.

Figura 14. Quarta parte do código da interface.

Caso a visualização do código seja prejudicada, é possível acessá-lo pelo link do GitHub disponível no apêndice.

# V. COMPONENTES DA INTERFACE

#### A. Componente: ULA

As imagens que serão mostradas a seguir não possuem a parte da implementação onde são citados todos os componentes necessários para a ULA. Como já foram mostrados as implementações de cada componente de operação lógica e aritmética, parte do código foi retirado para que apenas o funcionamento da entidade fosse mostrado. Este componente coleta as entradas fornecidas à interface pelo usuário e efetua a operação escolhida, retornando para a interface o resultado da operação.

```
-- Comportamento da ULA

begin

-- Declarando os componentes

U1: COMPLEMENTADOR_4BITS port map (A, '1', Not_A); -- Para operação 1

U2: PULL_ADOR_4BITS port map (Net_A, "6000", '1', Compl_A); -- Para operação 1

U3: PULL_ADOR_4BITS port map (A, B, '0', A_Dius_B); -- Para operação 2

U4: NULTPLICADOR_4BITS port map (A, B, A_Dius_B); -- Para operação 3

U5: PULL_ADOR_4BITS port map (A, B, A_LINS_B); -- Para operação 4

U5: COMPLEMENTADOR_4BITS port map (A, B, A_DIS_B); -- Para operação 4

U5: VOL_ADOR_4BITS port map (A, B, A_MOR_B); -- Para operação 5

U5: VOL_ADOR_5BITS port map (A, B, A_MOR_B); -- Para operação 7

U5: VOR_4BITS port map (A, B, A_MOR_B); -- Para operação 9

U5: OR_4BITS port map (A, B, A_MOR_B); -- Para operação 9

U5: OR_4BITS port map (A, B, A_MOR_B); -- Para operação 9

U5: OR_4BITS port map (A, B, A_MOR_B); -- Para operação 9

U5: OR_4BITS port map (A, B, A_MOR_B); -- Para operação 9

U5: OR_4BITS port map (A, B, A_MOR_B); -- Para operação 9

U6: OR_4BITS port map (A, B, A_MOR_B); -- Para operação 9

U6: OR_4BITS port map (A, B, A_MOR_B); -- Para operação 9

U6: OR_4BITS port map (A, B, A_MOR_B); -- Para operação 9

U6: OR_4BITS port map (A, B, A_MOR_B); -- Para operação 9

U6: OR_4BITS port map (A, B, A_MOR_B); -- Para operação 9

U6: OR_4BITS port map (A, B, A_MOR_B); -- Para operação 9

U6: OR_4BITS port map (A, B, A_MOR_B); -- Para operação 9

U6: OR_4BITS port map (A, B, A_MOR_B); -- Para operação 9

U6: OR_4BITS port map (A, B, A_MOR_B); -- Para operação 9

U6: OR_4BITS port map (A, B, A_MOR_B); -- Para operação 9

U6: OR_4BITS port map (A, B, A_MOR_B); -- Para operação 9

U6: OR_4BITS port map (A, B, A_MOR_B); -- Para operação 9

U6: OR_4BITS port map (A, B, A_MOR_B); -- Para operação 9

U6: OR_4BITS port map (A, B, A_MOR_B); -- Para operação 9

U6: OR_4BITS port map (A, B, A_MOR_B); -- Para operação 9

U6: OR_4BITS port map (A, B, A_MOR_B); -- Para operação 9

U6: OR_4BITS port map (A, B, A_MOR_B); -- Para operação 9

U6: OR_4BITS port map (A, B, A_MOR_B); -- Para operação 9

U6: OR
```

Figura 15. Primeira parte do código do componente ULA.

```
when "0010" =>
115
                                    Z <= A_times_B;
                             when "1010" =>
                                    Z <= A_times_B;
118
                             when "0011" =>
                                    Z <= A_minus_B;
120
                             when "1011" =>
                                     Z <= A_minus_B;
                             when "0100" =>
                                     Z <= A_and_B;
124
                              when "1100" =>
                                     Z <= A_and_B;
                             when "0101" =>
                                     Z <= A_xor_B;
                             when "1101" =>
                                    Z <= A_xor_B;
                              when "0110" =>
                                    Z <= A_or_B;
                             when "1110" =>
                                    Z <= A_or_B;
                             when "0111" =>
                                     Z <= A_compare_B;
                             when "1111" =>
                                    Z <= A_compare_B;
                             when others =>
139
                                    Z <= "0000";
                     end case;
141
             end process;
142
143
       end Behavioral;
```

Figura 16. Segunda parte do código do componente ULA

Caso a visualização do código seja prejudicada, é possível acessá-lo pelo link do GitHub disponível no apêndice.

## B. Componente: Contador

O contador esta sendo utilizado como um divisor de frequência para efetuar a contagem de dois segundos na amostragem das entradas, operação e resultados, assim como especificado no projeto.

```
entity CONTADOR is
           Port (
                    load : in STD LOGIC:
                    clock: in STD LOGIC;
                    reset: in STD LOGIC:
                    data: in INTEGER RANGE 300000000 DOWNTO 0:
                    output: out INTEGER RANGE 300000000 DOWNTO 0
            -- Valores devido ao clock de 50MHz (6s = 300000000 clocks)
     end CONTADOR;
     architecture Behavioral of CONTADOR is
     begin
38
            count: process (clock, reset)
            variable counting : INTEGER RANGE 300000000 DOWNTO 0;
            begin
                    if (reset = '1') then
                            counting := 0;
                    elsif (clock'event and clock = '1') then
                            if (load = '1') then
                                    counting := data;
                                    if (counting >= 300000000) then
49
                                            counting := 0;
                                            counting := counting + 1;
                                    end if;
                    output <= counting;
            end process;
     end Behavioral:
```

Figura 17. Implementação do contador.

# VI. RESULTADOS

Para executar as simulações foram atribuidos valores fixos para as entradas da ULA, exceto a entrada da operação. Essas entradas fixas foram denominadas A e B e os valores fixados são mostrados na figura a seguir:

| Object Name | Value |
|-------------|-------|
| ▶ 📸 a[3:0]  | 0101  |
| b[3:0]      | 0001  |

Figura 18. Valores fixados para as entradas para realizar as simulações

### A. Operação 1: Complemento a 2 da entrada A



Figura 19. Resultado no tempo para o complemento a 2 da entrada A.

# B. Operação 2: Soma das entradas

A saída não possui nenhuma informação sobre o 'Carry' por decisão de projeto.

|            |            | 1,000,000 ps |           |
|------------|------------|--------------|-----------|
| 999,997 ps | 999,998 ps | 999,999 ps   | 1,000,000 |
|            | 0101       |              |           |
|            | 0001       |              |           |
|            | 0001       |              |           |
|            | 0110       |              |           |
|            |            |              |           |
|            | 10000 ps   |              |           |
|            |            |              |           |

Figura 20. Resultado no tempo para a soma das entradas.

# C. Operação 3: Multiplicação das entradas

Como no projeto a saída foi especificada como sendo um vetor de 4 bits, a saída será os 4 bits menos significativos oriundos da multiplicação.



Figura 21. Resultado no tempo para a multiplicação das entradas.

# D. Operação 4: Subtração das entradas

Por decisão de projeto, a saída não apresenta informações sobre o 'borrow'.



Figura 22. Resultado no tempo para a subtração das entradas.

# E. Operação 5: A AND B

A operação é realizada bit-a-bit.



Figura 23. Resultado no tempo para a aplicação da função AND entre as entradas.

# F. Operação 6: A XOR B

A operação é realizada bit-a-bit.



Figura 24. Resultado no tempo para a aplicação da função XOR entre as entradas.

# G. Operação 7: A OR B

A operação é realizada bit-a-bit.



Figura 25. Resultado no tempo para a aplicação da função OR entre as entradas

# H. Operação 8: Comparação entre A e B

Os resultados dessa operação devem ser interpretados da seguinte maneira: O bit menos significativo, à direita, indica que a entrada A é menor que a entrada B. O segundo bit, à esquerda, indica que A é igual a B. O terceiro bit, à esquerda, indica que A é maior que B. O bit mais significativo, à esquerda, sempre estará em nivel baixo.



Figura 26. Resultado no tempo para a comparação das entradas.

# VII. CONCLUSÃO

Ao longo do projeto a equipe foi capaz de notar a praticidade de trabalhar com dispositivos programáveis. A flexibilidade do dispositivo, com o auxílio da linguagem de descrição de hardware, possibilitou a equipe projetar desde componentes básicos como o somador, até maquinas de estado mais robustas. Desse modo, foi possível colocar em prática tanto técnicas de projeto, como conteúdo teórico da disciplina de sistemas digitais. Os resultados obtidos pela simulação e os testes no laboratório comprovaram o bom funcionamento da ULA projetada.

#### VIII. APÊNDICE

# A. Link para acesso aos códigos no github

https://github.com/gabriel-milan/digitalsystems-01