

# Caminho Crítico dos Operadores

Dispositivos Lógicos Programáveis II - Prática

Gabriel Luiz Espindola Pedro

## Sumário

| 1. Atividade                   | 3 |
|--------------------------------|---|
| 1.1. Discussão:                | 3 |
| 2. Desenvolvimento             | 3 |
| 2.1. Código VHDL               | 3 |
| 2.2. Resultados das simulações | 4 |
| 2.3. Análise dos Resultados    | 4 |

## 1. Atividade

Faça a implementação de um somador para valores de 16 bits sem sinal. Escreva 5 implementações em VHDL para as operações abaixo. Sintetize usando o Quartus e o dispositivo da DE2-115.

Verifique a área (LE) e atraso (ns) para cada implementação.

#### 1.1. Discussão:

Qual implementação usou menos área? Por quê? Como o delay se comportou? Comente as diferenças entre os valores de área e delay obtidos nas operações a), b) e c).

#### 2. Desenvolvimento

### 2.1. Código VHDL

```
library ieee;
  use ieee.std logic 1164.all;
  use ieee.numeric_std.all;
  entity u adder 16b is
6
       port (
                 : in std_logic_vector(15 downto 0);
7
            а
                 : in std logic vector(15 downto 0);
8
            b
9
                 : out std_logic_vector(15 downto 0)
10
       );
11
   end entity;
  architecture v1 of u_adder_16b is
  begin
16
       s <= std logic vector(unsigned(a) + unsigned(b));</pre>
17
18
       -- s <= std_logic_vector(unsigned(a) + "0000000000000001");</pre>
19
       -- s <= std_logic_vector(unsigned(a) + "0000000010000000");</pre>
       -- s <= std_logic_vector(unsigned(a) + "10000000000000000");</pre>
24
       -- s <= std_logic_vector(unsigned(a) + "1010101010101010");</pre>
26 end v1;
```

## 2.2. Resultados das simulações

|   | Metodologia              | Área (LE) | Delay (ns) |
|---|--------------------------|-----------|------------|
| a | in_a + in_b              | 16        | 1,932      |
| b | in_a + "000000000000001" | 15        | 1,826      |
| С | in_a + "000000010000000" | 8         | 1,404      |
| d | in_a + "100000000000000" | 0         | 0          |
| e | in_a + "10101010101010"  | 14        | 1,800      |

#### 2.3. Análise dos Resultados

Ao realizar os experimentos e compararmos os resultados verificamos que a implementação que mais distoa das demais é a implementação **d**, que utiliza a constante "100000000000000000". Esta implementação não utiliza nenhum LE e não possui atraso. Isso ocorre pois a constante é uma potência de 2, o que permite que o somador seja simplificado para um simples deslocamento de bits.

Já as implementações **c** e **e** possuem um custo intermediário, com a implementação **c** utilizando a constante "0000000010000000" e a implementação **e** utilizando a constante "10101010101010". Ambas as constantes possuem um número intermediário de bits em 1.