

Universidade Federal do Rio Grande do Norte Instituto Metrópole Digital IMD0121 – Arquitetura de Computadores

### Memórias Cache

Prof. Gustavo Girão

# Como funcionam?

- Baseiam-se no princípio da localidade
  - Espacial
  - Temporal
- Atuam entre a solicitações do processador e a memória principal
- Recebem a solicitação do processador e resultarão em dois casos:
  - Cache Hit
    - ♦ O dado é imediatamente enviado ao processador
  - Cache Miss
    - ♦ O dado é solicitado à memória principal e teremos um tempo de espera chamado de Penalidade de Miss



- Decisão de projeto:
  - Qual o tamanho da unidade minima de transferencia da memória?
    - Normalmente está associado ao tamanho palavra do processador
    - ♦ Isso é comumente chamado de "largura" da memória

**MEMÓRIA PRINCIPA** 64 bits

- Decisão de projeto:
  - Qual o tamanho da unidade minima de transferencia da memória?
    - Normalmente está associado ao tamanho palavra do processador
    - Isso é comumente chamado de "largura" da memória



- Decisão de projeto:
  - Qual o tamanho da unidade minima de transferencia da memória?
    - ♦ Normalmente está associado ao tamanho palavra do processador
    - ♦ Isso é comumente chamado de "largura" da memória



- Decisão de projeto:
  - Neste exemplo a largura é igual ao tamanho da palavra: 32 bits



- Decisão de projeto:
  - Neste exemplo a largura é igual ao tamanho da palavra: 32 bits
- Quando o processador solicita um dado à cache, ele entrega um endereço.
- Cada endereço corresponde, neste caso a uma palavra
- Os endereços possíveis de serem referenciados chamamos de espaço de endereçamento. Neste caso, de 0 a 1023.



- A cache responde ao processador com uma unica palavra conforme solicitado
- Mas quando solicita da memória, os dados vêm em blocos (ou linhas).
- Nova decisão de projeto:
  - Quantas palavras devem formar um bloco?

0 Bloco 0
(contém 512 palavras)

Bloco 1
(contém 512 palavras) 1023

32 bits

- A cache responde ao processador com uma unica palavra conforme solicitado
- Mas quando solicita da memória, os dados vêm em blocos (ou linhas).
- Nova decisão de projeto:
  - Quantas palavras devem formar um bloco?
  - 512?

0

Bloco 0 (contém 256 palavras) **MÓRIA PRINCIPA** Bloco 1 (contém 256 palavras) Bloco 2 (contém 256 palavras) Bloco 3 (contém 256 palavras)

 A cache responde ao processador com uma unica palavra conforme solicitado

- Mas quando solicita da memória, os dados vêm em blocos (ou linhas).
- Nova decisão de projeto:
  - Quantas palavras devem formar um bloco?
  - o 512?
  - o 256?

1023

0

1023

|             | Bioco 0               |
|-------------|-----------------------|
|             | (contém 128 palavras) |
|             | Bloco 1               |
| 7           | (contém 128 palavras) |
| 云           | Bloco 2               |
| $\subseteq$ | (contém 128 palavras) |
|             | Bloco 3               |
|             | (contém 128 palavras) |
| Ω_          | Bloco 4               |
|             | (contém 128 palavras) |
|             | Bloco 5               |
|             | (contém 128 palavras) |
| $\subseteq$ | Bloco 6               |
| $\geq$      | (contém 128 palavras) |
| Ш           | Bloco 7               |
| $\geq$      | (contém 128 palavras) |
|             |                       |

Place 0

 A cache responde ao processador com uma unica palavra conforme solicitado

- Mas quando solicita da memória, os dados vêm em blocos (ou linhas).
- Nova decisão de projeto:
  - Quantas palavras devem formar um bloco?
  - 512?
  - o 256?
  - o 128?

32 bits ----



temos.....



13

Como temos 1024 palavras,

temos..... 128 blocos!



# Projeto da Cache

- É importante lembrar que a memória cache é **menor** que a memória principal e, portanto, comporta **menos blocos** que ela.
  - Entretanto, o tamanho dos blocos nas duas memórias tem que ser o mesmo!
- Ao longo da execução do processador, serão feitas referencias a endereços (para leitura ou escrita)
- O blocos vão sendo copiados para a cache a medida que vão sendo solicitados pelo processador
  - Princípio da Localidade
    - Espacial: são trazidos blocos, ou seja, dados vizinho àquele solicitado também entram na cache
    - ♦ Temporal: dados mais recentemente solicitados ficam mais perto do processador, ou seja, na cache.

# Exemplo

- Quando o processador solicita um dado da memória ele envia um endereço.
  - No nosso exemplo o espaço de endereçamento da memória é de 1024 palavras (endereços entre 0 e 1023).
- A cache recebe este endereço e a primeira coisa a ser feita é saber a que bloco B pertence ao endereço E.
  - Para isso precisamos de um outro número: o número de palavras por bloco (N).
- Logo, temos:
  - B = E div N
    - ♦ Div é uma operação de divisão inteira

# Exemplo

# Processador

### MEMÓRIA CACHE (Com blocos de 8 palavras)

| 7  |  |
|----|--|
| 9  |  |
| 6  |  |
| 10 |  |
| 4  |  |
|    |  |
|    |  |

### **MEMÓRIA PRINCIPAL**

| 0           |
|-------------|
| 1           |
| 2           |
| 2<br>3<br>4 |
| 4           |
| 5           |
| 5<br>6<br>7 |
| 7           |
| 8 9         |
| 9           |
| 10          |
| 11          |
| 12          |
| 13          |

# IMD0121

# Exemplo

MEMÓRIA CACHE (Com blocos de 8 palavras)

Processador

Pede Leitura do Endereço 47

 Passo 1: o processador solicita o endereço 47

### MEMÓRIA PRINCIPAL

| 0                     |
|-----------------------|
| 1                     |
| 2                     |
| 2 3 4                 |
| 4                     |
| 5                     |
| 5<br>6<br>7<br>8<br>9 |
| 7                     |
| 8                     |
|                       |
| 10                    |
| 11                    |
| 12<br>13              |
| 13                    |

# Exemplo

### MEMÓRIA PRINCIPAL

| 0           |
|-------------|
| 1           |
| 2           |
| 2<br>3<br>4 |
| 4           |
| 5           |
| 6           |
| 5<br>6<br>7 |
| 8 9         |
| 9           |
| 10          |
| 11          |
| 12          |

13

MEMÓRIA CACHE (Com blocos de 8 palavras)



 Passo 2: A cache calcula qual o bloco do endereço 47

$$\bullet$$
 **B** = 47 div 8 = **5**

# IMD0121

# Exemplo

### MEMÓRIA PRINCIPAL



MEMÓRIA CACHE (Com blocos de 8 palavras)



Processador

 Passo 3: A cache agora verifica se tem o bloco 5

# IMD0121

# Exemplo

### MEMÓRIA CACHE (Com blocos de 8 palavras)





- Passo 3: A cache agora verifica se tem o bloco 5
- CACHE MISS!



### MEMÓRIA PRINCIPAL

| $\cap$      |
|-------------|
| 0           |
| 1           |
| 2           |
| 2<br>3<br>4 |
|             |
| 5           |
| 5<br>6<br>7 |
| 7           |
| 8 9         |
| 9           |
| 10          |
| 11          |
| 12          |
| 13          |

# Exemplo

Processador

MEMÓRIA PRINCIPAL

MEMÓRIA CACHE (Com blocos de 8 palavras)

Pede uma cópia do bloco 5

DIOCO 5

• Passo 4: A cache deve solicitor o bloco 5 à memória principal.

# 13

# Exemplo

Processador

### MEMÓRIA PRINCIPAL

MEMÓRIA CACHE (Com blocos de 8 palavras)

Recebe e armazena

 Passo 5: A cache recebe a cópia e armazena.



# IMD0121

# Exemplo

### MEMÓRIA PRINCIPAL

MEMÓRIA CACHE (Com blocos de 8 palavras)

Processador

Conteúdo do endereço 47

 Passo 6: A cache entrega ao processador o conteúdo do endereço 47 que se encontra dentro do bloco 5.

# Questões Básicas na Hierarquia de Memória

- l. Posicionamento do bloco.
  Onde o bloco deve ser colocado na memória de nível mais alto?
- II. Substituição de bloco.
  Quais blocos serão trocados em um miss?
- III. Estratégia de gravação.
  O que acontece em uma escrita?

# Questões Básicas na Hierarquia de Memória

- l. Posicionamento do bloco.
  Onde o bloco deve ser colocado na memória de nível mais alto?
- II. Substituição de bloco.
  Quais blocos serão trocados em um miss?
- III. Estratégia de gravação.
  O que acontece em uma escrita?

- Mapeamento direto (directed-mapped)
  - Cada bloco pode ser colocado em uma única posição na cache
  - Vantagem: hardware mais simples
    - Para determinar se houve cache hit basta consultar UMA linha da cache.
  - Desvantagem: potencial desperdício de espaço
    - Pode existir o caso em que exista espaço livre na cache, porém são espaços que não podem ser ocupados pelo bloco vindo da memória (regra de mapeamento)

### Mapeamento direto

Regra de mapeamento:

# do bloco % # de linhas da cache (12 % 8) = 4



Block no.





- Totalmente associativa (fully associative)
  - Cada bloco pode ser colocado em qualquer posição na cache
  - Vantagem: Nunca há desperdício de espaço
    - Enquanto houver espaço disponível na cache, o bloco vindo da memória pode ser alocado.
  - Desvantagem: hardware mais complexo
    - Para saber se houve cache hit é preciso comparar TODAS as linhas da cache.
    - Utilizada somente em memórias muito pequenas.

Totalmente Associativa

Mapeamento Totalmente Associativo Regra de mapeamento:

A próxima linha disponível

Line no. 0 1 2 3 4 5 6 7

Cache

Block no.

Memória



- Associativa por conjunto (n-way setassociative)
  - Cada bloco pode ser colocado em um conjunto restrito de posições na cache.
  - Solução de compromisso entre as duas anteriores.
    - Se o conjunto for do tamanho da própria cache
      - Completamente Associativo
    - Se o conjunto for de tamanho 1
      - Direto
  - "way" (ou vias) identifica quantos linhas por conjunto existem.

Associativa por Conjunto:

Regra de mapeamento:

# do bloco % # de conjuntos (12 % 4) = Set 0



Block no.

Memória



- Em processadores Intel core i7:
  - Cache de dados 32kB L1: associativas de conjunto 8 vias (8-way).
  - Cache de dados 256kB L2: associativas de conjunto 8 vias.
  - Cache 8MB L3 off-core: associativas de conjunto 16 vias.
- O número de vias aumenta o número de locais na cache onde o conteúdo de cada endereço de memória pode ser colocado.
- Assim, faz mais sentido ter mais locais para instruções, onde saltos e desvios abrem maior intervalo de endereçamento.

- Uma falha de cache (ou miss) ocorre quando o processador requisita dados que não estão presentes na memória cache.
- Nesse caso, o processador congela seu funcionamento (stall), até que a memória cache busque no nível inferior o dado requisitado.
  - Existem algumas alternativas à parada do pipeline.
     Uma delas é a mudança de contexto para a execução de uma thread diferente como vimos em aulas passadas (multithreading)

- Mapeamento direto: somente o bloco não encontrado é substituído, simplificando o hardware.
- Demais mapeamentos:
  - Aleatória:
     o bloco a substituir é escolhido aleatoriamente.
  - Menos recentemente usado (LRU): substitui-se o bloco que não é usado há mais tempo.
  - Menos frequentemente usado (LFU): substitui-se o bloco que foi menos utilizado.
  - Primeiro a entrar, primeiro a sair (FIFO): substitui-se o bloco mais antigo (ainda que tenha sido recentemente usado).

- Como são Implementados?
  - Aleatória:

Através de um gerador de números aleatórios (depende da máquina) o bloco a ser removido é escolhido.

- Baixa custo de implementação
- Menos recentemente usado (LRU):

Uma referencia temporal é associada a cada bloco quando este chega na cache ou é acessado, esta referencia é atualizada (incrementada). O bloco a ser retirado é aquele com menor referencia temporal

- Alto custo de implementação: um registrador de referencia temporal para cada bloco.
- De tempos em tempos precisa ser redimensionado

- Como são Implementados?
  - Menos frequentemente usado (LFU): Faz uso de um contador de uso (registrador). Sempre que o bloco é acessado (i.e. lido ou escrito) o contador é incrementado. A linha a ser retirada é a de menor contador.
    - Alto custo de implementação: um contador por linha
    - Também precisa de redimensionamento devido à saturação do contador
  - Primeiro a entrar, primeiro a sair (FIFO):
    - Utiliza-se uma referencia de ordem dentro da cache. Cada linha trazida para um bloco da cache recebe uma referencia de quando chegou na cache. A linha a ser retirada é a de menor valor. Ao ser retirada as referencias de todas as outras linhas mudam.
    - Custo moderado de implementação e manutenção: um registrador para cada linha, porém tem resolução (numero de bits), pequena.

# III - Estratégia de gravação

- Dois modos de escrita de dados:
  - Write-through: a informação é escrita tanto para o bloco da cache quanto para a memória de nível mais baixo.
  - Write-back: a informação é escrita somente para o bloco da cache. Este bloco só escrito na memória de nível inferior quando for trocado.

# III - Estratégia de gravação

Write-back Write-through **Processador Processador** atualizado atualizado ao mesmo tempo na reposição de bloco Cache de Cache de dados dados **Memória** Memória

# III - Estratégia de gravação

### Write-back

- Servidores, por consumir menos largura de banda de memória
- Sistemas embarcados, por poupar energia ao utilizar menos recursos de hardware para escrita de dados

### Write-Through

 Dispositivos com duplo processamento, onde ambos compartilham uma memória comum.



### Bibliografia

PATTERSON, D.A. & HENNESSY, J. L.
Organização e Projeto de Computadores A Interface Hardware/Software. 3ª ed.
Campus, 2005. CAPÍTULO 7

STALLINGS, William. Arquitetura e organização de computadores. 8. ed. São Paulo: Pearson, 2010. Capítulo 4

# Próxima aula

Memória Virtual!