# TP:11 Mini-projet avec l'architecture y86(seq)

ARCHITECTURE DES ORDINATEURS

Gabriel MARIE–BRISSON
Clément DELMAS
INF402A52
13 avril 2022

# **Exercice 1 :** De la place dans les opcodes y86

Question 1: Dans « Instruction set » nous avons modifié:



Le code hexadécimale :



Le code compile bien, mais les instructions rmmovl et mrmovl ne sont plus fonctionnelles.

Question 2: Dans « HCL », exemple de modification:



Notre but était de laisser uniquement des RMMOVL. Les deux instructions ont le même icode, mais un ifun différent. Ainsi à tous les endroits on a pu :

- -soit factorisé si elles étaient présentes deux fois
- -soit les différencier via le ifun si elles étaient présentes une seule fois

Comme vous pouvez le constater dans notre fichier EXO\_1, le programme Y86 ce comporte comme voulu. Les valeurs hexadécimale changent au bon endroit. Avec le programme du premier rendu Y86, nous avons comparé les valeurs obtenues entre le simulateur originale et modifié. Elles sont identiques .

# **Exercice 2:** Factorisation de push/pop/call/ret

Question 1: Nous avons suivi la même logique qu'à l'exercice précédent Dans « Instruction set » nous avons modifié:



Dans « HCL », exemple de modification:

```
## Does fetched instruction require a register numbers byte?
bool need regids =
    icode in { RRMOVL, OPL, IOPL, PUSHL, POPL, IRMOVL, RNMOVL };

## Does fetched instruction require a constant word?
bool need valC =
    icode in { IRMOVL, RMMOVL, JXX, CALL, IOPL };

## Does fetched instruction require a constant word?
bool need valC =
    icode in { IRMOVL, RMMOVL, JXX, CALL, IOPL };

## Albar register should be used as the A source?
int srcA = [
    icode in { RRMOVL, OPL, PUSHL } || (icode == RMMOVL) && (ifun == 0) : rA
    icode in { RRMOVL, OPL, PUSHL } || (icode == RMMOVL) && (ifun == 0) : rA
    icode in { RRMOVL, OPL, PUSHL } || (icode == RMMOVL) && (ifun == 0) : rA
    icode in { RRMOVL, IRMOVL, IRMOV
```

## Code de test n°1:

Nous avons testé les modifications avec deux codes différents. Celui étant le plus simple, il est plus facile de regarder l'état de la pile. Par la suite nous avons testé avec le second rendu en Y86. Les valeurs obtenues sont les mêmes que sans les modifications.

#### Question 2 bonus:

Dans « Instruction set » nous avons modifié:



Pour facilité les modifications dans le HCL, nous avons choisies cette implémentation.

Dans « HCL », exemple de modification:



Nous avons passé les mêmes programmes, on a retrouvé les bons résultats.

# **Exercice 3 :** Ajout de l'instruction loop

Question 1: Nous avons rajouté l'instruction loop, choisie le premier icode disponible puis mit le ifun a 0 pour garder la logique précédente.



### Question 2:

Dans « HCL », exemple de modification:

#### Ensemble des modifications

```
## Does fetched instruction require a constant word?
bool need_valC =
   icode in { IRMOVL, RMMOVL, JXX, IOPL ,LOOP} || ((icode == CALL) && (ifun == 0));
```

```
## What register should be used as the B source?
int srcB = [
   icode in { OPL, IOPL, RMMOVL} : rB;
   icode in { CALL } : RESP;
   (icode == LOOP) : RECX;
   1 : RNONE; # Don't need register for reading
];
```

```
## Select input A to ALU
int aluA = [
    icode in { RRMOVL, OPL } : valA;
    icode in { IRMOVL, RMMOVL, IOPL } : valC;
    ((icode == CALL) && (ifun == 0)) || ((icode == CALL) && (ifun == 2)) : -4;
    ((icode == CALL) && (ifun == 1)) || ((icode == CALL) && (ifun == 3)) : 4;
    icode in { LOOP } : -1;
    # Other instructions don't need ALU
];
```

```
## Select input B to ALU
int aluB = [
   icode in { RMMOVL, OPL, IOPL, CALL, LOOP } : valB;
   icode in { RRMOVL, IRMOVL } : 0;
   # Other instructions don't need ALU
];
```

## Ensemble des modifications

```
## What register should be used as the E destination?
int dstE = [
   icode in { RRMOVL, IRMOVL, OPL, IOPL } : rB;
   icode in { CALL }: RESP;
   (icode == LOOP) : RECX;
   1 : RNONE; # Don't need register for writing
];
```

```
## Compute address of next instruction to be fetched
int new_pc = [
    # Call: Use immediate value
    (icode == CALL && ifun == 0) : valC;
    # Taken branch: Use immediate value
    icode == JXX && Bch : valC;
    # Completion of RET instruction: Use value retrieved from stack
    (icode == CALL && ifun == 1) : valM;
    ((icode == LOOP) && (valE > 0)) : valC;
    # Default: Use incremented PC
    1 : valP;
];
```

### Etape de l'exécution du programme de test de loop





# Exercice 4 : Ajout des instructions loope/loopne

#### Question 1:

Dans « Instruction set » nous avons modifié:



Nous avons mis le premier icode disponible. Le 3 correspond à l'icode de je. Le 4 correspond à l'icode de jne. Ceci permet au HCL de différencier les instructions.

#### Question 2:

On ajoute LOOP dans is\_bch pour que bch soit a un des qu'il y a une loop et il faut donc que dans new\_pc on vérifie l'état de Bch.

#### Question 3:

On a crée deux programme pour illustrer le fonctionnement de loopne. Le premier s'arrête parce que l'élément 0 à été trouver dans le tableau t (avant que %ecx vaille 0) et le second s'arrête car %ecx est décrémenter à 0 avant de trouver l'élément 0 dans le tableau t.

## Programme n°1:



## Programme n°2:

