Universidade de Brasília

Organização e Arquitetura de Computadores

Professor: Ricado Jacobi

Aluno: Gabriel Martins de Miranda

Matrícula: 13/0111350

## Projeto de uma ULA em VHDL

código ULA

Entidade: ulaMIPS

Arquiteturas: ulaMIPS\_if\_then\_else - implementação da ULA utilizando if-then-else em processo.

ulaMIPS\_concorrente – implementação da ULA com with-select (concorrente).

ulaMIPS\_case – implementação da ULA usando case em processo.

 $Configurações:\ conf\_ulaMIPS\_if\_then\_else$ 

conf\_ulaMIPS\_concorrente

conf\_ulaMIPS\_case

- código de teste

Entidade: ulaMIPS\_tb

Arquitetura: ulaMIPS\_tb\_arch

Labels: U1 – instancia teste para a configuração conf\_ulaMIPS\_if\_then\_else.

U2 – instancia teste para a configuração conf\_ulaMIPS\_concorrente.

U3 – instancia teste para a configuração conf\_ulaMIPS\_case.

## 1. Dados da Análise e Síntese

| Flow Status                        | Successful - Mon Nov 16 15:34:02 2015      |
|------------------------------------|--------------------------------------------|
| Quartus II 64-Bit Version          | 13.0.0 Build 156 04/24/2013 SJ Web Edition |
| Revision Name                      | ula                                        |
| Top-level Entity Name              | ulaMIPS                                    |
| Family                             | Cyclone II                                 |
| Device                             | EP2C70F896C6                               |
| Timing Models                      | Final                                      |
| Total logic elements               | 389                                        |
| Total combinational functions      | 389                                        |
| Dedicated logic registers          | 0                                          |
| Total registers                    | 0                                          |
| Total pins                         | 101                                        |
| Total virtual pins                 | 0                                          |
| Total memory bits                  | 0                                          |
| Embedded Multiplier 9-bit elements | 0                                          |
| Total PLLs                         | 0                                          |

Fig1. Resultado da análise e síntese.

## 2. Dados da simulação no ModelSim



Fig2. Formas de onda da simulação no ModelSim.



Fig3. Opcode 000 - soma A = B



Fig4. Opcode 001 – subtração A = B



Fig5. Opcode 000 - soma A > B



Fig6. Opcode 001 – subtração A > B

Fig7. Opcode 000 - soma A < B

Fig8. Opcode 001 – subtração A < B

Fig9. Opcode 000 - soma neg + pos = neg

Fig10. Opcode 001 – subtração neg – pos = pos

Fig11. Opcode 010 – and

Fig12. Opcode 011 – or



Fig13. Opcode 100 – not



Fig14. Opcode 101 – xor



Fig15. Opcode 110 – bypass



Fig16. Opcode 111 – slt

Todas as arquiteturas apresentaram as mesmas formas de onda.