# Compito del Corso di Architettura degli Elaboratori 1

Anno Accademico 2004/2005

Appello del 22 Marzo 2005 - Soluzione esercizi pratici

## Istruzioni

- Scrivere Nome, Cognome e Matricola su ogni foglio.
- Scrivere la risposta nello spazio bianco al di sotto della domanda; Non è possibile allegare fogli aggiuntivi, quindi cercate di essere chiari e non prolissi.
- In caso di errori indicate chiaramente quale parte della risposta deve essere considerata; annullate le parti non pertinenti.
- Assicurarsi che non manchi alcun foglio al momento della consegna.

# Esercizi pratici

#### es9

Sia data la seguente sequenza di istruzioni assembler, dove i dati immediati sono espressi in esadecimale ed il registro R0 contiene il valore 0:

```
! load byte da mem[100+[R0]]
LB
     R3, 100(R0)
ADD
     R2, R0, R0
                    ! R2 = R0 + R0
     R1, 108(R2)
                    ! load byte da mem[108+[R2]]
LB
ADDI R1, R1, 4
                    ! R1 = R1 + 4
ADDI R2, R2, 3
                    ! R2 = R2 + 3
     R1, 108(R2)
                    ! store byte in mem[108+[R2]]
SB
     R4, R3, R2
SUB
                    ! R4 = R3 - R2
                    ! PC = PC - 6 se [R4] > 0
BGTZ R4, -6
                    ! cioe' salta alla istruzione LB
                                                        R1, 108(R2)
```

Si assuma la presenza di due cache, una dati ed una istruzioni. La cache dati, in particolare, è di ampiezza 8B, con dimensione di blocco 4B, inizialmente vuota, ed associazione diretta (con politica di rimpiazzo LRU e politica di scrittura write-through). Si assuma che la memeoria abbia il contenuto esadecimale mostrato di seguito (si esprimano gli indirizzi su 12 bit):

| Indirizzo | byte | byte | byte | byte |
|-----------|------|------|------|------|
| 100       | 09   | 00   | 07   | 02   |
| 104       | 00   | 00   | 00   | 00   |
| 108       | AE   | 13   | A1   | 23   |
| 10C       | A1   | 42   | 90   | 75   |
| 110       | В9   | 16   | 00   | 00   |
| 114       | OA   | 07   | 03   | 71   |

Si mostri come sia il contenuto della cache dati che il contenuto della memoria cambia a causa della esecuzione del codice assembler.

## Soluzione

Poiché un blocco è costituito da 4B, e la cache è di 8B si avranno 8/4 = 2 linee. Quindi i 12 bit di indirizzo saranno suddivisi nel seguente modo: i 2 bit meno significativi individueranno il byte all'interno del blocco, il terzo bit da destra individuerà la linea (0 o 1), ed i restanti bit costituiranno il tag. Mostriamo di seguito l'evoluzione del contenuto dei registri, dei riferimenti a memoria, della cache dati (solo quando cambia) e della memoria (solo quando cambia).

| codi | ce es | eguito   |     |     | [R3] |     |                           |                                                                                                  | dati                                                                                  | modifica memoria             |
|------|-------|----------|-----|-----|------|-----|---------------------------|--------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------|------------------------------|
|      |       |          | hex | hex | hex  | hex | memoria<br>hex<br>binario | <pre>[ linea 0 ] t: tag r: rif.</pre>                                                            | [ linea 1]<br>t: tag<br>r: rif.                                                       | <pre>mem[ind.] = cont.</pre> |
| LB   | R3.   | 100(R0)  | ?   | ?   | 9    | ?   | 100                       | [09 00 07 02]                                                                                    |                                                                                       |                              |
|      | ,     | 200 ()   | ·   |     | ·    |     | 000100000000              |                                                                                                  |                                                                                       |                              |
| ADD  | R2,   | RO, RO   | ?   | 0   | 9    | ?   |                           |                                                                                                  |                                                                                       |                              |
| LB   | R1,   | 108(R2)  | AE  | 0   | 9    | ?   | 108<br>000100001000       | [AE 13 A1 23]<br>t:000100001<br>r:miss                                                           |                                                                                       |                              |
| ADDI | R1,   | R1, 4    | B2  | 0   | 9    | ?   |                           |                                                                                                  |                                                                                       |                              |
| ADDI | R2,   | R2, 3    | B2  | 3   | 9    | ?   |                           |                                                                                                  |                                                                                       |                              |
| SB   |       | 108 (R2) | B2  | 3   | 9    | ?   | 10B<br>000100001011       | [AE   13   A1   23]<br>t:000100001<br>r:hit<br>[AE   13   A1   B2]<br>t:000100001<br>r:write-th. |                                                                                       | mem[10B] = [R1]<br>= B2      |
| SUB  | R4,   | R3, R2   | B2  | 3   | 9    | 6   |                           |                                                                                                  |                                                                                       |                              |
| BGTZ | R4,   | -6       | B2  | 3   | 9    | 6   |                           |                                                                                                  |                                                                                       |                              |
| LB   | R1,   | 108(R2)  | В2  | 3   | 9    | 6   | 10B<br>000100001011       | [AE 13 A1 B2]<br>t:000100001<br>r:hit                                                            |                                                                                       |                              |
| ADDI | R1,   | R1, 4    | В6  | 3   | 9    | 6   |                           |                                                                                                  |                                                                                       |                              |
| ADDI | R2,   | R2, 3    | В6  | 6   | 9    | 6   |                           |                                                                                                  |                                                                                       |                              |
| SB   |       | 108(R2)  | В6  | 6   | 9    | 6   | 10E<br>000100001110       | [AE   13   A1   B2]<br>t:000100001<br>r:<br>[AE   13   A1   B2]<br>t:000100001<br>r:             | [A1 42 90 00]<br>t:000100001<br>r:miss<br>[A1 42 B6 00]<br>t:000100001<br>r:write-th. | mem[10E] = [R1]<br>= B6      |
| SUB  | R4,   | R3, R2   | В6  | 6   | 9    | 3   |                           |                                                                                                  |                                                                                       |                              |
| BGTZ | R4,   | -6       | В6  | 6   | 9    | 3   |                           |                                                                                                  |                                                                                       |                              |
| LB   |       | 108(R2)  | В6  | 6   | 9    | 3   | 10E<br>000100001110       | [AE 13 A1 B2]<br>t:000100001<br>r:                                                               | [A1 42 B6 00]<br>t:000100001<br>r:hit                                                 |                              |
| ADDI | R1,   | R1, 4    | BA  | 6   | 9    | 3   |                           |                                                                                                  |                                                                                       |                              |
| ADDI | R2,   | R2, 3    | BA  | 9   | 9    | 3   |                           |                                                                                                  |                                                                                       |                              |
| SB   |       | 108 (R2) | ВА  | 9   | 9    | 3   | 111<br>000100010001       | [B9 16 00 00]<br>t:000100010<br>r:miss<br>[B9 BA 00 00]<br>t:000100010<br>r:write-th.            | [A1 42 B6 00]<br>t:000100001<br>r:<br>[A1 42 B6 00]<br>t:000100001<br>r:              | mem[111] = [R1]<br>= BA      |
| SUB  | R4,   | R3, R2   | BA  | 9   | 9    | 0   |                           |                                                                                                  |                                                                                       |                              |
| BGTZ | R4,   | -6       | BA  | 9   | 9    | 0   |                           |                                                                                                  |                                                                                       |                              |

#### es10

Si consideri il codice assembler dell'esercizio precedente (es9) e la pipeline MIPS a 5 stadi vista a lezione, con possibilità di data-forwarding e scrittura e successiva lettura dei registri in uno stesso ciclo di clock. Si assuma che ogni operazione di memoria impieghi un solo ciclo di clock e che i salti condizionali siano predetti come "taken" (presi). Si mostri il diagramma degli stadi della pipeline per l'esecuzione del codice fino alla prima occorrenza (inclusa) della istruzione BGTZ R4, -6.

Dire inoltre quanti cicli occorrono per completare l'esecuzione del codice.

### Soluzione

Si determina stallo nelle seguenti coppie di istruzioni:

LB R1, 108(R2) ADDI R1, R1, 4

dove la ADDI deve aspettare la fase MEM della LB (con forward di MEM/WB.LMD in ingresso alla ALU) prima di poter procedere, e

SUB R4, R3, R2 BGTZ R4, -6

dove la BGTZ deve aspettare la scrittura del registro R4 prima di poter procedere.

|                |    |    |    |    | CI     | CLI |    | CLO | C K |    |    |     |      |     | commenti                |
|----------------|----|----|----|----|--------|-----|----|-----|-----|----|----|-----|------|-----|-------------------------|
| istruzione     | 1  | 2  | 3  | 4  | 5      | 6   | 7  | 8   | 9   | 10 | 11 | 12  | 13   | 14  |                         |
|                | 1  |    |    |    |        |     |    |     |     |    |    |     | <br> |     |                         |
| LB R3, 100(R0) | IF | ID | EX | ME | WE     | -   |    | 1   |     | 1  | 1  | 1 1 | J    | 1   |                         |
| ADD R2, R0, R0 |    | IF | ID | EX | ME     | WB  |    | 1   |     |    | 1  | 1 1 | 1    | 1   | fw out-ALU -> in-ALU    |
| LB R1, 108(R2) |    |    | IF | II | EX     | ME  | WB | 1   |     | 1  |    |     |      | - 1 | fw MEM/WB.LMD -> in-ALU |
| ADDI R1, R1, 4 |    |    |    | IF | '   ID | ID  | EX | ME  | WB  | 1  |    |     |      | -   | stallo                  |
| ADDI R2, R2, 3 |    |    |    | 1  | IF     | IF  | ID | EX  | ME  | WB |    |     |      | - 1 | fw out-ALU -> in-ALU    |
| SB R1, 108(R2) |    |    |    |    |        |     | IF | ID  | EX  | ME | WB |     |      | -   |                         |
| SUB R4, R3, R2 |    |    |    |    |        |     |    | IF  | ID  | EX | ME | WB  |      | 1   |                         |
| BGTZ R4, -6    |    | 1  |    | 1  |        |     |    |     | IF  | ID | ID | ID  | EX   | ME  | stallo                  |

Il fetch della istruzione dopo il primo salto (predetto correttamente come preso) avviene effettivamente al ciclo 12 (anche se inizia al ciclo 10), mentre per il secondo salto avviene al ciclo 21 e poi al ciclo 32 si completa l'ultima istruzione di salto (non preso) con la fase MEM.