# Compito del Corso di Architettura degli Elaboratori 1

Anno Accademico 2004/2005

Appello del 22 Marzo 2005 - Soluzione esercizi pratici

## Istruzioni

- Scrivere Nome, Cognome e Matricola su ogni foglio.
- Scrivere la risposta nello spazio bianco al di sotto della domanda; Non è possibile allegare fogli aggiuntivi, quindi cercate di essere chiari e non prolissi.
- In caso di errori indicate chiaramente quale parte della risposta deve essere considerata; annullate le parti non pertinenti.
- Assicurarsi che non manchi alcun foglio al momento della consegna.

## Esercizi pratici

#### es9

Sia data la seguente sequenza di istruzioni assembler, dove i dati immediati sono espressi in esadecimale ed il registro R0 contiene il valore 0:

```
! load byte da mem[100+[R0]]
LB
     R3, 100(R0)
ADD
    R2, R0, R0
                    ! R2 = R0 + R0
     R1, 108(R2)
                    ! load byte da mem[108+[R2]]
LB
ADDI R2, R2, 2
                    ! R2 = R2 + 2
SUB
     R4, R3, R2
                    ! R4 = R3 - R2
ADDI R1, R1, 3
                    ! R1 = R1 + 3
     R1, 108(R2)
                    ! store byte in mem[108+[R2]]
SB
                    ! PC = PC - 6 se [R4] > 0
BGTZ R4, -6
                    ! cioe' salta alla istruzione LB
                                                        R1, 108(R2)
```

Si assuma la presenza di due cache, una dati ed una istruzioni. La cache dati, in particolare, è di ampiezza 16B, con dimensione di blocco 4B, inizialmente vuota, ed associazione 2-way (con politica di rimpiazzo LRU e politica di scrittura write-through). Si assuma che la memeoria abbia il contenuto esadecimale mostrato di seguito (si esprimano gli indirizzi su 12 bit):

| Indirizzo | byte | byte | byte | byte |
|-----------|------|------|------|------|
| 100       | 08   | 00   | 07   | 02   |
| 104       | 00   | 00   | 00   | 00   |
| 108       | AE   | 13   | A1   | 23   |
| 10C       | A1   | 42   | 90   | 75   |
| 110       | В9   | 16   | 00   | 00   |
| 114       | OA   | 07   | 03   | 71   |

Si mostri come sia il contenuto della cache dati che il contenuto della memoria cambia a causa della esecuzione del codice assembler.

#### Soluzione

Poiché un blocco è costituito da 4B, e la cache è di 16B si avranno 16/4 = 4 linee. Essendo l'associatività a due linee (2-way), ci saranno due insiemi (insieme 0 e insieme 1) ognuno di 2 linee. Quindi i 12 bit di indirizzo saranno suddivisi nel seguente modo: i 2 bit meno significativi individueranno il byte all'interno del blocco, il terzo bit da destra individuerà l'insieme (0 o 1), ed i restanti bit costituiranno il tag. Mostriamo di seguito l'evoluzione del contenuto dei registri, dei riferimenti a memoria, della cache dati (solo quando cambia) e della memoria (solo quando cambia). Per la cache dati, nel caso in cui tutte e due le linee di un insieme (set) siano libere, si sceglie la linea con indirizzo minore per la allocazione (scelta arbitraria: si poteva usare un criterio diverso).

| codice | eseguito               |          |     | [R3]<br>hex |        | ind. rif.<br>memoria<br>hex<br>binario | cache set 0 [ linea 0 ] t: tag r: rif. [ linea 1 ] t: tag r: rif.                 | dati set 1 [ linea 2 ] t: tag r: rif. [ linea 3 ] t: tag r: rif. | <pre>modifica memoria mem[ind.] = cont. mem[ind.] = cont.</pre> |
|--------|------------------------|----------|-----|-------------|--------|----------------------------------------|-----------------------------------------------------------------------------------|------------------------------------------------------------------|-----------------------------------------------------------------|
| LB R   | 3, 100(R0)             | ?        | ?   | 8           | ?      | 100<br>000100000000                    | [08 00 07 02]<br>t:000100000<br>r:miss<br>[ ]<br>t:                               |                                                                  |                                                                 |
| ADD R  | 2, R0, R0              | ?        | 0   | 8           | ?      |                                        | 1.                                                                                |                                                                  |                                                                 |
|        | 1, 108(R2)             | AE       | 0   | 8           | ?      | 108<br>000100001000                    | [08 00 07 02]<br>t:000100000<br>r:<br>[AE 13 A1 23]<br>t:000100001<br>r: miss     |                                                                  |                                                                 |
| ADDI R | 2, R2, 2               | ΑE       | 2   | 8           | ?      |                                        |                                                                                   |                                                                  |                                                                 |
|        | 4, R3, R2              | ΑE       | 2   | 8           | 6      |                                        |                                                                                   |                                                                  |                                                                 |
|        | 1, R1, 3<br>1, 108(R2) | B1<br>B1 | 2 2 | 8           | 6      | 10A<br>000100001010                    | [08 00 07 02]<br>t:000100000<br>r:<br>[AE 13 A1 23]<br>t:000100001<br>r: hit      |                                                                  |                                                                 |
| BGTZ R | A 6                    | B1       | 2   | 0           | 6      |                                        | [08 00 07 02]<br>t:000100000<br>r:<br>[AE 13 B1 23]<br>t:000100001<br>r:write-th. |                                                                  | mem[10A] = [R1]<br>= B1                                         |
|        | 1, 108(R2)             | B1       | 2   | 8           | 6      | 10A<br>000100001010                    | [08 00 07 02]<br>t:000100000<br>r:<br>[AE 13 B1 23]<br>t:000100001<br>r: hit      |                                                                  |                                                                 |
| ADDI R | 2, R2, 2               | B1       | 4   | 8           | 6      |                                        |                                                                                   |                                                                  |                                                                 |
|        | 4, R3, R2              | B1       | 4   | 8           | 4      |                                        |                                                                                   |                                                                  |                                                                 |
|        | 1, R1, 3<br>1, 108(R2) | B4<br>B4 | 4   | 8           | 4<br>4 | 10C<br>000100001100                    | [08 00 07 02]<br>t:000100000<br>r:                                                | [A1 42 90 75]<br>t:000100001<br>r:miss                           |                                                                 |

### Matricola:

|                                                    |                      |                   |                     | [AE 13 B1 23]<br>t:000100001<br>r:                                           | [ ]<br>t:<br>r:                                                |                         |
|----------------------------------------------------|----------------------|-------------------|---------------------|------------------------------------------------------------------------------|----------------------------------------------------------------|-------------------------|
| BGTZ R4, -6                                        | B4 4                 | 8 4               |                     | [08 00 07 02]<br>t:000100000<br>r:<br>[AE 13 B1 23]<br>t:000100001<br>r:     | [B4 42 90 75]<br>t:000100001<br>r:write-th.<br>[ ]<br>t:<br>r: | mem[10C] = [R1]<br>= B4 |
| LB R1, 108(R2)                                     | B4 4                 | 8 4<br>8 4        | 10C<br>000100001100 | [08 00 07 02]<br>t:000100000<br>r:<br>[AE 13 B1 23]<br>t:000100001<br>r:     | [B4 42 90 75]<br>t:000100001<br>r:hit<br>[ ]<br>t:             |                         |
| ADDI R2, R2, 2<br>SUB R4, R3, R2<br>ADDI R1, R1, 3 | B4 6<br>B4 6<br>B7 6 | 8 4<br>8 2<br>8 2 |                     |                                                                              |                                                                |                         |
| SB R1, 108(R2)                                     | B7 6                 | 8 2               | 10E<br>000100001110 | [08 00 07 02]<br>t:000100000<br>r:<br>[AE 13 B1 23]<br>t:000100001           | [B4 42 90 75]<br>t:000100001<br>r:hit<br>[ ]<br>t:             |                         |
| DOT 7 D 4 . C                                      | P7 . C               | 0 0               |                     | [08 00 07 02]<br>t:000100000<br>r:<br>[AE 13 B1 23]<br>t:000100001<br>r:     | [B4 42 B7 75]<br>t:000100001<br>r:write-th.<br>[ ]<br>t:<br>r: | mem[10E] = [R1]<br>= B7 |
| BGTZ R4, -6<br>LB R1, 108(R2)                      | B7 6<br>B7 6         | 8 2 8 2           | 10E<br>000100001110 | [08 00 07 02]<br>t:000100000<br>r:<br>[AE 13 B1 23]<br>t:000100001<br>r:     | [B4 42 B7 75]<br>t:000100001<br>r:hit<br>[ ]<br>t:             |                         |
| ADDI R2, R2, 2<br>SUB R4, R3, R2                   | B7 8<br>B7 8         | 8 2<br>8 0        |                     |                                                                              |                                                                |                         |
| ADDI R1, R1, 3<br>SB R1, 108(R2)                   | BA 8<br>BA 8         | 8 0<br>8 0        | 110<br>000100010000 | [B9 16 00 00]<br>t:000100010<br>r:miss (LRU)<br>[AE 13 B1 23]<br>t:000100001 | [B4 42 B7 75]<br>t:000100001<br>r:<br>[ ]<br>t:                |                         |
|                                                    |                      |                   |                     | [BA 16 00 00] t:000100010 r:write-th. [AE 13 B1 23] t:000100001 r:           | [B4 42 B7 75]<br>t:000100001<br>r:<br>[ ]<br>t:<br>r:          | mem[110] = [R1]<br>= BA |
| BGTZ R4, -6                                        | BA 8                 | 8 0               |                     |                                                                              |                                                                |                         |

#### es10

Si consideri il codice assembler dell'esercizio precedente (es9) e la pipeline MIPS a 5 stadi vista a lezione, senza possibilità di data-forwarding, ma possibilità di scrittura e successiva lettura dei registri in uno stesso ciclo di clock. Si assuma che ogni operazione di memoria impieghi un solo ciclo di clock e che i salti condizionali siano predetti come "taken" (presi). Si mostri il diagramma degli stadi della pipeline per l'esecuzione del codice fino alla prima occorrenza (inclusa) della istruzione BGTZ R4, -6.

Dire inoltre quanti cicli occorrono per completare l'esecuzione del codice.

#### Soluzione

Non essendoci possibilità di data-forwarding, tutte le dipendenze da dati che non si riducono a scrittura e successiva lettura di un registro provocano stallo, come descritto di seguito

|      |      |         |   |    |      |    |    |    |   |    |   |    |     |    | С    | I  | С   | LI |      | 1  | C : | L O | С            | K  |   |    |      |    |   |    |      |    |   |    |      |    |   |
|------|------|---------|---|----|------|----|----|----|---|----|---|----|-----|----|------|----|-----|----|------|----|-----|-----|--------------|----|---|----|------|----|---|----|------|----|---|----|------|----|---|
| istr | uzio | ne      | ī | 1  | <br> | 2  | 1  | 3  | 1 | 4  | 1 | 5  |     | 6  | ī    | 7  | ī   | 8  | <br> | 9  | 1   | 10  | - <u>-</u> - | 11 | 1 | 12 | <br> | 13 | 1 | 14 | <br> | 15 | Ī | 16 | 1    | 17 | I |
|      |      |         | 1 |    | <br> |    |    |    | 1 |    | 1 |    |     |    | <br> |    |     |    | <br> |    | 1   |     | 1            |    | 1 |    | 1    |    | 1 |    | 1    |    |   |    | <br> |    | 1 |
| LB   | R3,  | 100(R0) | 1 | IF | 1    | ID | -  | ΕX |   | ΜE | 1 | WB | -   |    | - [  |    | - [ |    | 1    |    | - [ |     |              |    | 1 |    | 1    |    | 1 |    | 1    |    |   |    |      |    | Ī |
| ADD  | R2,  | RO, RO  | 1 |    | 1    | IF | 1  | ID |   | ΕX | 1 | ME | - 1 | WB | -    |    | 1   |    | 1    |    | 1   |     |              |    | 1 |    | 1    |    |   |    |      |    | 1 |    |      |    | 1 |
| LB   | R1,  | 108(R2) | 1 |    | -1   |    | -1 | IF |   | ID | 1 | ID | - [ | ID | - [  | ΕX | -1  | ME | -1   | WB | - [ |     |              |    | 1 |    | 1    |    | 1 |    | l    |    | 1 |    | 1    |    | 1 |
| ADDI | R2,  | R2, 2   | 1 |    | -1   |    | -1 |    |   | IF | 1 | IF | - [ | ΙF | - [  | ID | -1  | ΕX | -1   | ΜE | - [ | WB  |              |    | 1 |    | 1    |    | 1 |    | l    |    | 1 |    | 1    |    | 1 |
| SUB  | R4,  | R3, R2  | 1 |    | -1   |    | -  |    |   |    | 1 |    | - [ |    | - [  | ΙF | - [ | ID | -1   | ID |     | ID  |              | ΕX | 1 | ME | 1    | WB |   |    |      |    | 1 |    |      |    | 1 |
| ADDI | R1,  | R1, 3   | 1 |    | -1   |    | -  |    |   |    | 1 |    | - [ |    | - [  |    | - [ | IF | -1   | IF |     | IF  |              | ID | 1 | ΕX | 1    | ME |   | WB |      |    | 1 |    |      |    | 1 |
| SB   | R1,  | 108(R2) | 1 |    | -1   |    | -  |    |   |    | 1 |    | - [ |    | - [  |    | - [ |    | -1   |    |     |     |              | IF | 1 | ID | 1    | ID |   | ID |      | ΕX | 1 | ME |      | WB | 1 |
| BGTZ | R4,  | -6      | 1 |    |      |    | 1  |    | 1 |    | 1 |    | 1   |    | 1    |    | 1   |    | 1    |    |     |     | 1            |    | 1 | IF | 1    | IF |   | IF |      | ID | 1 | ΕX | 1    | ME | 1 |

Il fetch della istruzione dopo il primo salto (predetto correttamente come preso) avviene al ciclo 11, mentre per il secondo salto avviene al ciclo 19, e per il terzo salto avviene al ciclo 27, ed infine al ciclo 37 si completa l'ultima istruzione di salto (non preso) con la fase MEM.