# Compito del Corso di Architettura degli Elaboratori 1

Anno Accademico 2004/2005

Appello del 22 Marzo 2005 - Soluzione esercizi pratici

## Istruzioni

- Scrivere Nome, Cognome e Matricola su ogni foglio.
- Scrivere la risposta nello spazio bianco al di sotto della domanda; Non è possibile allegare fogli aggiuntivi, quindi cercate di essere chiari e non prolissi.
- In caso di errori indicate chiaramente quale parte della risposta deve essere considerata; annullate le parti non pertinenti.
- Assicurarsi che non manchi alcun foglio al momento della consegna.

## Esercizi pratici

#### es9

Sia data la seguente sequenza di istruzioni assembler, dove i dati immediati sono espressi in esadecimale ed il registro R0 contiene il valore 0:

```
! load byte da mem[100+[R0]]
LB
     R3, 100(R0)
ADD
    R2, R0, R0
                    ! R2 = R0 + R0
     R1, 108(R2)
                    ! load byte da mem[108+[R2]]
LB
                    ! R2 = R2 + 5
ADDI R2, R2, 5
SUB
     R4, R3, R2
                    ! R4 = R3 - R2
ADDI R1, R1, 3
                    ! R1 = R1 + 3
     R1, 108(R2)
                    ! store byte in mem[108+[R2]]
SB
                    ! PC = PC - 6 se [R4] > 0
BGTZ R4, -6
                    ! cioe' salta alla istruzione LB
                                                        R1, 108(R2)
```

Si assuma la presenza di due cache, una dati ed una istruzioni. La cache dati, in particolare, è di ampiezza 8B, con dimensione di blocco 4B, inizialmente vuota, ed associazione diretta (con politica di rimpiazzo LRU e politica di scrittura write-through). Si assuma che la memeoria abbia il contenuto esadecimale mostrato di seguito (si esprimano gli indirizzi su 12 bit):

| Indirizzo | byte | byte | byte | byte |
|-----------|------|------|------|------|
| 100       | OF   | 00   | 07   | 02   |
| 104       | 00   | 00   | 00   | 00   |
| 108       | AE   | 13   | A1   | 23   |
| 10C       | A1   | 42   | 90   | 75   |
| 110       | В9   | 16   | 00   | 00   |
| 114       | OA   | 07   | 03   | 71   |

Si mostri come sia il contenuto della cache dati che il contenuto della memoria cambia a causa della esecuzione del codice assembler.

### Soluzione

Poiché un blocco è costituito da 4B, e la cache è di 8B si avranno 8/4 = 2 linee. Quindi i 12 bit di indirizzo saranno suddivisi nel seguente modo: i 2 bit meno significativi individueranno il byte all'interno del blocco, il terzo bit da destra individuerà la linea (0 o 1), ed i restanti bit costituiranno il tag. Mostriamo di seguito l'evoluzione del contenuto dei registri, dei riferimenti a memoria, della cache dati (solo quando cambia) e della memoria (solo quando cambia).

| codice eseguito | [R1] [R: | 2] [R3] | [R4]   | ind. rif.           | cache                                                                    | dati                                                                                  | modifica memoria        |
|-----------------|----------|---------|--------|---------------------|--------------------------------------------------------------------------|---------------------------------------------------------------------------------------|-------------------------|
|                 | hex h    | ex hex  | hex    | memoria             |                                                                          | [ linea 1]                                                                            | mem[ind.] = cont.       |
|                 |          |         |        | hex                 | t: tag                                                                   | t: tag                                                                                |                         |
|                 |          |         |        | binario             | r: rif.                                                                  | r: rif.                                                                               |                         |
| LB R3, 100(R0)  | ? ?      | F       | ?      | 100<br>000100000000 |                                                                          |                                                                                       |                         |
|                 |          | _       | _      |                     | r:miss                                                                   |                                                                                       |                         |
| ADD R2, R0, R0  | ? 0      | F<br>F  | ?<br>? | 400                 | F471401441007                                                            |                                                                                       |                         |
| LB R1, 108(R2)  | AE O     | г       |        | 108<br>000100001000 | [AE 13 A1 23]<br>t:000100001<br>r:miss                                   |                                                                                       |                         |
| ADDI R2, R2, 5  | AE 5     | F       | ?      |                     |                                                                          |                                                                                       |                         |
| SUB R4, R3, R2  | AE 5     | F       | A      |                     |                                                                          |                                                                                       |                         |
| ADDI R1, R1, 3  | B1 5     |         | A      |                     |                                                                          |                                                                                       |                         |
| SB R1, 108(R2)  | B1 5     | F       | A      | 10D<br>000100001101 | [AE 13 A1 23]<br>t:000100001<br>r:<br>[AE 13 A1 23]<br>t:000100001<br>r: | [A1 42 90 75]<br>t:000100001<br>r:miss<br>[A1 B1 90 75]<br>t:000100001<br>r:write-th. | mem[10D] = [R1]<br>= B1 |
| BGTZ R4, -6     | B1 5     | F       | A      |                     |                                                                          |                                                                                       |                         |
| LB R1, 108(R2)  | B1 5     | F       | A      | 10D<br>000100001101 | [AE 13 A1 23]<br>t:000100001<br>r:                                       | [A1 B1 90 75]<br>t:000100001<br>r:hit                                                 |                         |
| ADDI R2, R2, 5  | B1 A     | F       | A      |                     |                                                                          |                                                                                       |                         |
| SUB R4, R3, R2  | B1 A     | F       | 5      |                     |                                                                          |                                                                                       |                         |
| ADDI R1, R1, 3  | B4 A     | F       | 5      |                     |                                                                          |                                                                                       |                         |
| SB R1, 108(R2)  | B4 A     | F       | 5      | 112<br>000100010010 | [B9 16 00 00]<br>t:000100010<br>r:miss<br>[B9 16 B4 00]<br>t:000100010   | [A1 B1 90 75]<br>t:000100001<br>r:<br>[A1 B1 90 75]<br>t:000100001                    | mem[112] = [R1]<br>= B4 |
|                 |          |         |        |                     | r:write-th.                                                              | r:                                                                                    |                         |
| BGTZ R4, -6     | B4 A     | F       | 5      |                     |                                                                          |                                                                                       |                         |
| LB R1, 108(R2)  | B4 A     | F       | 5      | 112<br>000100010010 | [B9 16 B4 00]<br>t:000100010<br>r:hit                                    | [A1 B1 90 75]<br>t:000100001<br>r:                                                    |                         |
| ADDI R2, R2, 5  | B4 F     | F       | 5      |                     |                                                                          |                                                                                       |                         |
| SUB R4, R3, R2  | B4 F     | F       | 0      |                     |                                                                          |                                                                                       |                         |
| ADDI R1, R1, 3  | B7 F     | F       | 0      |                     |                                                                          |                                                                                       |                         |
| SB R1, 108(R2)  | B7 F     | F       | 0      | 117<br>000100010111 | [B9 16 B4 00]<br>t:000100010<br>r:<br>[B9 16 B4 00]<br>t:000100010       | [OA 07 03 71]<br>t:000100010<br>r:miss<br>[OA 07 03 B7]<br>t:000100010                | mem[117] = [R1]<br>= B7 |
| 2000 24         |          | _       | _      |                     | r:                                                                       | r:write-th.                                                                           |                         |
| BGTZ R4, -6     | B7 F     | F       | 0      |                     |                                                                          |                                                                                       |                         |

#### es10

Si consideri il codice assembler dell'esercizio precedente (es9) e la pipeline MIPS a 5 stadi vista a lezione, con possibilità di data-forwarding e scrittura e successiva lettura dei registri in uno stesso ciclo di clock. Si assuma che ogni operazione di memoria impieghi un solo ciclo di clock e che i salti condizionali siano predetti come "taken" (presi). Si mostri il diagramma degli stadi della pipeline per l'esecuzione del codice fino alla prima occorrenza (inclusa) della istruzione BGTZ R4, -6.

Dire inoltre quanti cicli occorrono per completare l'esecuzione del codice.

#### Soluzione

Non si crea alcuna situazione che richieda stallo, tranne che nella esecuzione delle seguenti istruzioni

```
ADDI R1, R1, 3
SB R1, 108(R2)
```

dove la store non può procedere fintanto che il registro R1 non è stato aggiornato. Il dataforwarding dovrebbe prelevare il risultato in uscita dalla ALU per la ADDI e sovrascrivere il registro EX/MEM.B. Questa possibilità non è stata prevista nella architettura vista a lezione.

|                                                                                     | CICLI CLOCK                                           | commenti                    |
|-------------------------------------------------------------------------------------|-------------------------------------------------------|-----------------------------|
| istruzione                                                                          | 1   2   3   4   5   6   7   8   9   10   11   12   13 |                             |
| LB R3, 100(R0)<br>ADD R2, R0, R0<br>LB R1, 108(R2)                                  |                                                       | fw out-ALU -> in-ALU        |
| ADDI R2, R2, 5<br>SUB R4, R3, R2<br>ADDI R1, R1, 3<br>SB R1, 108(R2)<br>BGTZ R4, -6 |                                                       | fw out-ALU -> in-ALU stallo |

Il fetch della istruzione dopo il primo salto (predetto correttamente come preso) avviene al ciclo 11, mentre per il secondo salto avviene al ciclo 19 e poi al ciclo 29 si completa l'ultima istruzione di salto (non preso) con la fase MEM.