yuv4mpeg.c: In function ‘y4m_copy_xtag_list’: yuv4mpeg.c:188:5: warning: ‘strncpy’ specified bound 32 equals destination size [-Wstringop-truncation] 188 | strncpy(dest->tags[i], src->tags[i], Y4M_MAX_XTAG_SIZE); | ^~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~ yuv4mpeg.c: In function ‘y4m_xtag_addlist’: yuv4mpeg.c:261:5: warning: ‘strncpy’ specified bound 32 equals destination size [-Wstringop-truncation] 261 | strncpy(dest->tags[i], src->tags[i], Y4M_MAX_XTAG_SIZE); | ^~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~ new_arm.S: Messages de l'assembleur: new_arm.S:51: Erreur: pseudo-op inconnu: « .syntax » new_arm.S:52: Erreur: architecture inconnue « armv7a » new_arm.S:53: Erreur: pseudo-op inconnu: « .fpu » new_arm.S:1484: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r3,r0,r1 » new_arm.S:1484: Erreur: l'opérande 1 doit être a SIMD vector register — « bic ip,r1,#(64-1) » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « tst r3,#3 » new_arm.S:1484: Erreur: mnémonique inconnue « pld » — « pld [ip] » new_arm.S:1484: Erreur: mnémonique inconnue « push » — « push {r0} » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#256 » new_arm.S:1484: Erreur: l'opérande 1 doit être an SVE predicate register — « bics r3,r2,#15 » new_arm.S:1484: Erreur: mnémonique inconnue « pld » — « pld [ip,#64] » new_arm.S:1484: Erreur: mnémonique inconnue « push » — « push {r4,r5,r6} » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r5,ip,#((3-(64/32)*2+3)*64) » new_arm.S:1484: Erreur: mnémonique inconnue « rsb » — « rsb r4,r3,#256 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « subs r5,r5,r1 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer or stack pointer register — « and ip,r3,#(64-1) » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,r3 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub ip,r5,ip » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add pc,pc,r4 » new_arm.S:1484: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1484: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1484: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1484: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1484: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1484: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1484: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1484: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1484: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1484: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1484: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1484: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1484: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1484: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1484: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1484: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1484: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1484: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1484: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1484: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1484: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1484: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1484: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1484: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1484: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1484: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1484: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1484: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1484: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1484: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1484: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1484: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1484: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « tst r2,#15 » new_arm.S:1484: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1484: Erreur: l'opérande 1 doit être an SVE predicate register — « cmpne r2,#8 » new_arm.S:1484: Erreur: mnémonique inconnue « tsteq » — « tsteq r2,#15 » new_arm.S:1484: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1484: Erreur: mnémonique inconnue « pop » — « pop {r4,r5,r6} » new_arm.S:1484: Erreur: mnémonique inconnue « ldrcs » — « ldrcs r3,[r1],#4 » new_arm.S:1484: Erreur: mnémonique inconnue « ldrcs » — « ldrcs ip,[r1],#4 » new_arm.S:1484: Erreur: mnémonique inconnue « strcs » — « strcs r3,[r0],#4 » new_arm.S:1484: Erreur: mnémonique inconnue « strcs » — « strcs ip,[r0],#4 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « tst r2,#4 » new_arm.S:1484: Erreur: mnémonique inconnue « ldrne » — « ldrne ip,[r1],#4 » new_arm.S:1484: Erreur: mnémonique inconnue « strne » — « strne ip,[r0],#4 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « tst r2,#3 » new_arm.S:1484: Erreur: mnémonique inconnue « popeq » — « popeq {r0} » new_arm.S:1484: Erreur: mnémonique inconnue « bxeq » — « bxeq lr » new_arm.S:1484: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r2,r2,lsl#31 » new_arm.S:1484: Erreur: mnémonique inconnue « ldrhcs » — « ldrhcs r3,[r1],#2 » new_arm.S:1484: Erreur: mnémonique inconnue « strhcs » — « strhcs r3,[r0],#2 » new_arm.S:1484: Erreur: mnémonique inconnue « ldrbne » — « ldrbne r3,[r1],#1 » new_arm.S:1484: Erreur: mnémonique inconnue « strbne » — « strbne r3,[r0],#1 » new_arm.S:1484: Erreur: mnémonique inconnue « pop » — « pop {r0} » new_arm.S:1484: Erreur: mnémonique inconnue « bx » — « bx lr » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#8 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « tst r0,#3 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « mov r3,#64 » new_arm.S:1484: Erreur: mnémonique inconnue « tstne » — « tstne r1,#3 » new_arm.S:1484: Erreur: mnémonique inconnue « movne » — « movne r3,#32 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,r3 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « tst r2,#4 » new_arm.S:1484: Erreur: mnémonique inconnue « ldrne » — « ldrne r3,[r1],#4 » new_arm.S:1484: Erreur: mnémonique inconnue « subne » — « subne r2,r2,#4 » new_arm.S:1484: Erreur: mnémonique inconnue « strne » — « strne r3,[r0],#4 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#8 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#16 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « ldr ip,[r1],#4 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « str r3,[r0],#4 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub r2,r2,#8 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « str ip,[r0],#4 » new_arm.S:1484: Erreur: mnémonique inconnue « push » — « push {r4} » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#64 » new_arm.S:1484: Erreur: mnémonique inconnue « push » — « push {r5-r11} » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « mov r4,ip » new_arm.S:1484: Erreur: mnémonique inconnue « pld » — « pld [ip,#64] » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r5,r1,#(3*64) » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#(3*64) » new_arm.S:1484: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r3,r5,#(64-1) » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r4,r4,#(2*64) » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub ip,r3,r1 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « adds r4,r4,#64 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1484: Erreur: mnémonique inconnue « pld » — « pld [r4,#(-64)] » new_arm.S:1484: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1484: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r4-r11} » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#64 » new_arm.S:1484: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r4-r11} » new_arm.S:1484: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r4-r11} » new_arm.S:1484: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r4-r11} » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmn r2,#(3*64) » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « adds r2,r2,#((3+1)*64) » new_arm.S:1484: Erreur: mnémonique inconnue « pop » — « pop {r5-r11} » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « ands r3,r2,#60 » new_arm.S:1484: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#0 » new_arm.S:1484: Erreur: mnémonique inconnue « pop » — « pop {r0} » new_arm.S:1484: Erreur: mnémonique inconnue « bx » — « bx lr » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « tst r3,#4 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub r2,r2,r3 » new_arm.S:1484: Erreur: mnémonique inconnue « ldrne » — « ldrne r4,[r1],#4 » new_arm.S:1484: Erreur: mnémonique inconnue « subne » — « subne r3,r3,#4 » new_arm.S:1484: Erreur: mnémonique inconnue « strne » — « strne r4,[r0],#4 » new_arm.S:1484: Erreur: mnémonique inconnue « rsb » — « rsb r3,r3,#64 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add pc,pc,r3 » new_arm.S:1484: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4} » new_arm.S:1484: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4} » new_arm.S:1484: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4} » new_arm.S:1484: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4} » new_arm.S:1484: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4} » new_arm.S:1484: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4} » new_arm.S:1484: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4} » new_arm.S:1484: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4} » new_arm.S:1484: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4} » new_arm.S:1484: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4} » new_arm.S:1484: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4} » new_arm.S:1484: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4} » new_arm.S:1484: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4} » new_arm.S:1484: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4} » new_arm.S:1484: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4} » new_arm.S:1484: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4} » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « ands r3,r0,#3 » new_arm.S:1484: Erreur: mnémonique inconnue « push » — « push {r4} » new_arm.S:1484: Erreur: mnémonique inconnue « andeq » — « andeq r3,r1,#3 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r3,#2 » new_arm.S:1484: Erreur: mnémonique inconnue « ldrhle » — « ldrhle r4,[r1],#2 » new_arm.S:1484: Erreur: mnémonique inconnue « suble » — « suble r2,r2,#2 » new_arm.S:1484: Erreur: mnémonique inconnue « strhle » — « strhle r4,[r0],#2 » new_arm.S:1484: Erreur: mnémonique inconnue « ldrbne » — « ldrbne r4,[r1],#1 » new_arm.S:1484: Erreur: mnémonique inconnue « subne » — « subne r2,r2,#1 » new_arm.S:1484: Erreur: mnémonique inconnue « strbne » — « strbne r4,[r0],#1 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « ands r3,r1,#3 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#64 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#64 » new_arm.S:1484: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r1,r1,#3 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r3,#2 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#32 » new_arm.S:1484: Erreur: mnémonique inconnue « push » — « push {r5} » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1484: Erreur: mnémonique inconnue « pld » — « pld [ip,#64] » new_arm.S:1484: Erreur: mnémonique inconnue « push » — « push {r6-r11} » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « mov r11,r3 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « mov r4,ip » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r5,r1,#(3*64) » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#(3*64) » new_arm.S:1484: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r3,r5,#31 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r4,r4,#(2*64) » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub ip,r3,r1 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « adds r4,r4,#64 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1484: Erreur: mnémonique inconnue « pld » — « pld [r4,#(-64)] » new_arm.S:1484: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1484: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r4-r7} » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « mov r3,r11,lsr#8 » new_arm.S:1484: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r8-r11} » new_arm.S:1484: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r3,r3,r4,lsl#(32-8) » new_arm.S:1484: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r4,lsr#8 » new_arm.S:1484: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r5,lsl#(32-8) » new_arm.S:1484: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r5,r5,lsr#8 » new_arm.S:1484: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r5,r5,r6,lsl#(32-8) » new_arm.S:1484: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r6,r6,lsr#8 » new_arm.S:1484: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r6,r6,r7,lsl#(32-8) » new_arm.S:1484: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r7,r7,lsr#8 » new_arm.S:1484: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r7,r7,r8,lsl#(32-8) » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « mov r8,r8,lsr#8 » new_arm.S:1484: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r8,r8,r9,lsl#(32-8) » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « mov r9,r9,lsr#8 » new_arm.S:1484: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r9,r9,r10,lsl#(32-8) » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « mov r10,r10,lsr#8 » new_arm.S:1484: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r10,r10,r11,lsl#(32-8) » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1484: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3-r10} » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmn r2,#(3*64) » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « adds r2,r2,#(3*64+32) » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « mov r3,r11 » new_arm.S:1484: Erreur: mnémonique inconnue « pop » — « pop {r6-r11} » new_arm.S:1484: Erreur: l'opérande 1 doit être an SVE predicate register — « bics r5,r2,#3 » new_arm.S:1484: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r3,lsr#8 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « subs r5,r5,#4 » new_arm.S:1484: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r3,lsl#(32-8) » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « str r4,[r0],#4 » new_arm.S:1484: Erreur: mnémonique inconnue « pop » — « pop {r5} » new_arm.S:1484: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « subs r1,r1,#((32-8)/8) » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#32 » new_arm.S:1484: Erreur: mnémonique inconnue « push » — « push {r5} » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1484: Erreur: mnémonique inconnue « pld » — « pld [ip,#64] » new_arm.S:1484: Erreur: mnémonique inconnue « push » — « push {r6-r11} » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « mov r11,r3 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « mov r4,ip » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r5,r1,#(3*64) » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#(3*64) » new_arm.S:1484: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r3,r5,#31 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r4,r4,#(2*64) » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub ip,r3,r1 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « adds r4,r4,#64 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1484: Erreur: mnémonique inconnue « pld » — « pld [r4,#(-64)] » new_arm.S:1484: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1484: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r4-r7} » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « mov r3,r11,lsr#16 » new_arm.S:1484: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r8-r11} » new_arm.S:1484: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r3,r3,r4,lsl#(32-16) » new_arm.S:1484: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r4,lsr#16 » new_arm.S:1484: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r5,lsl#(32-16) » new_arm.S:1484: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r5,r5,lsr#16 » new_arm.S:1484: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r5,r5,r6,lsl#(32-16) » new_arm.S:1484: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r6,r6,lsr#16 » new_arm.S:1484: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r6,r6,r7,lsl#(32-16) » new_arm.S:1484: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r7,r7,lsr#16 » new_arm.S:1484: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r7,r7,r8,lsl#(32-16) » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « mov r8,r8,lsr#16 » new_arm.S:1484: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r8,r8,r9,lsl#(32-16) » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « mov r9,r9,lsr#16 » new_arm.S:1484: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r9,r9,r10,lsl#(32-16) » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « mov r10,r10,lsr#16 » new_arm.S:1484: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r10,r10,r11,lsl#(32-16) » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1484: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3-r10} » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmn r2,#(3*64) » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « adds r2,r2,#(3*64+32) » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « mov r3,r11 » new_arm.S:1484: Erreur: mnémonique inconnue « pop » — « pop {r6-r11} » new_arm.S:1484: Erreur: l'opérande 1 doit être an SVE predicate register — « bics r5,r2,#3 » new_arm.S:1484: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r3,lsr#16 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « subs r5,r5,#4 » new_arm.S:1484: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r3,lsl#(32-16) » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « str r4,[r0],#4 » new_arm.S:1484: Erreur: mnémonique inconnue « pop » — « pop {r5} » new_arm.S:1484: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « subs r1,r1,#((32-16)/8) » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#32 » new_arm.S:1484: Erreur: mnémonique inconnue « push » — « push {r5} » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1484: Erreur: mnémonique inconnue « pld » — « pld [ip,#64] » new_arm.S:1484: Erreur: mnémonique inconnue « push » — « push {r6-r11} » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « mov r11,r3 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « mov r4,ip » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r5,r1,#(3*64) » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#(3*64) » new_arm.S:1484: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r3,r5,#31 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r4,r4,#(2*64) » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub ip,r3,r1 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « adds r4,r4,#64 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1484: Erreur: mnémonique inconnue « pld » — « pld [r4,#(-64)] » new_arm.S:1484: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1484: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r4-r7} » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « mov r3,r11,lsr#24 » new_arm.S:1484: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r8-r11} » new_arm.S:1484: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r3,r3,r4,lsl#(32-24) » new_arm.S:1484: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r4,lsr#24 » new_arm.S:1484: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r5,lsl#(32-24) » new_arm.S:1484: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r5,r5,lsr#24 » new_arm.S:1484: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r5,r5,r6,lsl#(32-24) » new_arm.S:1484: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r6,r6,lsr#24 » new_arm.S:1484: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r6,r6,r7,lsl#(32-24) » new_arm.S:1484: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r7,r7,lsr#24 » new_arm.S:1484: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r7,r7,r8,lsl#(32-24) » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « mov r8,r8,lsr#24 » new_arm.S:1484: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r8,r8,r9,lsl#(32-24) » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « mov r9,r9,lsr#24 » new_arm.S:1484: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r9,r9,r10,lsl#(32-24) » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « mov r10,r10,lsr#24 » new_arm.S:1484: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r10,r10,r11,lsl#(32-24) » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1484: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3-r10} » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmn r2,#(3*64) » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « adds r2,r2,#(3*64+32) » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « mov r3,r11 » new_arm.S:1484: Erreur: mnémonique inconnue « pop » — « pop {r6-r11} » new_arm.S:1484: Erreur: l'opérande 1 doit être an SVE predicate register — « bics r5,r2,#3 » new_arm.S:1484: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r3,lsr#24 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « subs r5,r5,#4 » new_arm.S:1484: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r3,lsl#(32-24) » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « str r4,[r0],#4 » new_arm.S:1484: Erreur: mnémonique inconnue « pop » — « pop {r5} » new_arm.S:1484: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1484: Erreur: l'opérande 1 doit être an integer register — « subs r1,r1,#((32-24)/8) » new_arm.S:1488: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r3,r0,r1 » new_arm.S:1488: Erreur: l'opérande 1 doit être a SIMD vector register — « bic ip,r1,#(64-1) » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « tst r3,#3 » new_arm.S:1488: Erreur: mnémonique inconnue « pld » — « pld [ip] » new_arm.S:1488: Erreur: mnémonique inconnue « push » — « push {r0} » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#256 » new_arm.S:1488: Erreur: l'opérande 1 doit être an SVE predicate register — « bics r3,r2,#15 » new_arm.S:1488: Erreur: mnémonique inconnue « pld » — « pld [ip,#64] » new_arm.S:1488: Erreur: mnémonique inconnue « push » — « push {r4,r5,r6} » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r5,ip,#((3-(64/32)*2+3)*64) » new_arm.S:1488: Erreur: mnémonique inconnue « rsb » — « rsb r4,r3,#256 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « subs r5,r5,r1 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer or stack pointer register — « and ip,r3,#(64-1) » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,r3 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub ip,r5,ip » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add pc,pc,r4 » new_arm.S:1488: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1488: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1488: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1488: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1488: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1488: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1488: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1488: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1488: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1488: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1488: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1488: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1488: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1488: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1488: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1488: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1488: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1488: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1488: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1488: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1488: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1488: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1488: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1488: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1488: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1488: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1488: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1488: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1488: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1488: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1488: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1488: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1488: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « tst r2,#15 » new_arm.S:1488: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1488: Erreur: l'opérande 1 doit être an SVE predicate register — « cmpne r2,#8 » new_arm.S:1488: Erreur: mnémonique inconnue « tsteq » — « tsteq r2,#15 » new_arm.S:1488: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1488: Erreur: mnémonique inconnue « pop » — « pop {r4,r5,r6} » new_arm.S:1488: Erreur: mnémonique inconnue « ldrcs » — « ldrcs r3,[r1],#4 » new_arm.S:1488: Erreur: mnémonique inconnue « ldrcs » — « ldrcs ip,[r1],#4 » new_arm.S:1488: Erreur: mnémonique inconnue « strcs » — « strcs r3,[r0],#4 » new_arm.S:1488: Erreur: mnémonique inconnue « strcs » — « strcs ip,[r0],#4 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « tst r2,#4 » new_arm.S:1488: Erreur: mnémonique inconnue « ldrne » — « ldrne ip,[r1],#4 » new_arm.S:1488: Erreur: mnémonique inconnue « strne » — « strne ip,[r0],#4 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « tst r2,#3 » new_arm.S:1488: Erreur: mnémonique inconnue « popeq » — « popeq {r0} » new_arm.S:1488: Erreur: mnémonique inconnue « bxeq » — « bxeq lr » new_arm.S:1488: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r2,r2,lsl#31 » new_arm.S:1488: Erreur: mnémonique inconnue « ldrhcs » — « ldrhcs r3,[r1],#2 » new_arm.S:1488: Erreur: mnémonique inconnue « strhcs » — « strhcs r3,[r0],#2 » new_arm.S:1488: Erreur: mnémonique inconnue « ldrbne » — « ldrbne r3,[r1],#1 » new_arm.S:1488: Erreur: mnémonique inconnue « strbne » — « strbne r3,[r0],#1 » new_arm.S:1488: Erreur: mnémonique inconnue « pop » — « pop {r0} » new_arm.S:1488: Erreur: mnémonique inconnue « bx » — « bx lr » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#8 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « tst r0,#3 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « mov r3,#64 » new_arm.S:1488: Erreur: mnémonique inconnue « tstne » — « tstne r1,#3 » new_arm.S:1488: Erreur: mnémonique inconnue « movne » — « movne r3,#32 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,r3 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « tst r2,#4 » new_arm.S:1488: Erreur: mnémonique inconnue « ldrne » — « ldrne r3,[r1],#4 » new_arm.S:1488: Erreur: mnémonique inconnue « subne » — « subne r2,r2,#4 » new_arm.S:1488: Erreur: mnémonique inconnue « strne » — « strne r3,[r0],#4 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#8 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#16 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « ldr ip,[r1],#4 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « str r3,[r0],#4 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub r2,r2,#8 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « str ip,[r0],#4 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « ands r3,r0,#(32-1) » new_arm.S:1488: Erreur: mnémonique inconnue « push » — « push {r4} » new_arm.S:1488: Erreur: mnémonique inconnue « rsb » — « rsb r3,r3,#32 » new_arm.S:1488: Erreur: mnémonique inconnue « push » — « push {lr} » new_arm.S:1488: Erreur: mnémonique inconnue « pop » — « pop {lr} » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#64 » new_arm.S:1488: Erreur: mnémonique inconnue « push » — « push {r5-r11} » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « mov r4,ip » new_arm.S:1488: Erreur: mnémonique inconnue « pld » — « pld [ip,#64] » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r5,r1,#(3*64) » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#(3*64) » new_arm.S:1488: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r3,r5,#(64-1) » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r4,r4,#(2*64) » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub ip,r3,r1 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « adds r4,r4,#64 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1488: Erreur: mnémonique inconnue « pld » — « pld [r4,#(-64)] » new_arm.S:1488: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1488: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r4-r11} » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#64 » new_arm.S:1488: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r4-r11} » new_arm.S:1488: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r4-r11} » new_arm.S:1488: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r4-r11} » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmn r2,#(3*64) » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « adds r2,r2,#((3+1)*64) » new_arm.S:1488: Erreur: mnémonique inconnue « pop » — « pop {r5-r11} » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « ands r3,r2,#60 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « mov ip,lr » new_arm.S:1488: Erreur: mnémonique inconnue « blne » — « blne 20f » new_arm.S:1488: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#0 » new_arm.S:1488: Erreur: mnémonique inconnue « pop » — « pop {r0} » new_arm.S:1488: Erreur: mnémonique inconnue « bx » — « bx lr » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « tst r3,#4 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub r2,r2,r3 » new_arm.S:1488: Erreur: mnémonique inconnue « ldrne » — « ldrne r4,[r1],#4 » new_arm.S:1488: Erreur: mnémonique inconnue « subne » — « subne r3,r3,#4 » new_arm.S:1488: Erreur: mnémonique inconnue « strne » — « strne r4,[r0],#4 » new_arm.S:1488: Erreur: mnémonique inconnue « rsb » — « rsb r3,r3,#64 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add pc,pc,r3 » new_arm.S:1488: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4} » new_arm.S:1488: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4} » new_arm.S:1488: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4} » new_arm.S:1488: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4} » new_arm.S:1488: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4} » new_arm.S:1488: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4} » new_arm.S:1488: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4} » new_arm.S:1488: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4} » new_arm.S:1488: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4} » new_arm.S:1488: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4} » new_arm.S:1488: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4} » new_arm.S:1488: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4} » new_arm.S:1488: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4} » new_arm.S:1488: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4} » new_arm.S:1488: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4} » new_arm.S:1488: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4} » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « mov pc,lr » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « ands r3,r0,#3 » new_arm.S:1488: Erreur: mnémonique inconnue « push » — « push {r4} » new_arm.S:1488: Erreur: mnémonique inconnue « andeq » — « andeq r3,r1,#3 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r3,#2 » new_arm.S:1488: Erreur: mnémonique inconnue « ldrhle » — « ldrhle r4,[r1],#2 » new_arm.S:1488: Erreur: mnémonique inconnue « suble » — « suble r2,r2,#2 » new_arm.S:1488: Erreur: mnémonique inconnue « strhle » — « strhle r4,[r0],#2 » new_arm.S:1488: Erreur: mnémonique inconnue « ldrbne » — « ldrbne r4,[r1],#1 » new_arm.S:1488: Erreur: mnémonique inconnue « subne » — « subne r2,r2,#1 » new_arm.S:1488: Erreur: mnémonique inconnue « strbne » — « strbne r4,[r0],#1 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « ands r3,r1,#3 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « ands r3,r0,#(32-1) » new_arm.S:1488: Erreur: mnémonique inconnue « rsb » — « rsb r3,r3,#32 » new_arm.S:1488: Erreur: mnémonique inconnue « push » — « push {lr} » new_arm.S:1488: Erreur: mnémonique inconnue « pop » — « pop {lr} » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#64 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#64 » new_arm.S:1488: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r1,r1,#3 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r3,#2 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#(32+32-4) » new_arm.S:1488: Erreur: mnémonique inconnue « push » — « push {r5} » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « ands r5,r0,#(32-1) » new_arm.S:1488: Erreur: mnémonique inconnue « rsb » — « rsb r5,r5,#32 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub r2,r2,r5 » new_arm.S:1488: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r3,lsr#8 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « subs r5,r5,#4 » new_arm.S:1488: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r3,lsl#(32-8) » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « str r4,[r0],#4 » new_arm.S:1488: Erreur: mnémonique inconnue « pld » — « pld [ip,#64] » new_arm.S:1488: Erreur: mnémonique inconnue « push » — « push {r6-r11} » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « mov r11,r3 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « mov r4,ip » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r5,r1,#(3*64) » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#(3*64) » new_arm.S:1488: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r3,r5,#31 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r4,r4,#(2*64) » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub ip,r3,r1 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « adds r4,r4,#64 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1488: Erreur: mnémonique inconnue « pld » — « pld [r4,#(-64)] » new_arm.S:1488: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1488: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r4-r7} » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « mov r3,r11,lsr#8 » new_arm.S:1488: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r8-r11} » new_arm.S:1488: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r3,r3,r4,lsl#(32-8) » new_arm.S:1488: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r4,lsr#8 » new_arm.S:1488: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r5,lsl#(32-8) » new_arm.S:1488: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r5,r5,lsr#8 » new_arm.S:1488: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r5,r5,r6,lsl#(32-8) » new_arm.S:1488: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r6,r6,lsr#8 » new_arm.S:1488: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r6,r6,r7,lsl#(32-8) » new_arm.S:1488: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r7,r7,lsr#8 » new_arm.S:1488: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r7,r7,r8,lsl#(32-8) » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « mov r8,r8,lsr#8 » new_arm.S:1488: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r8,r8,r9,lsl#(32-8) » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « mov r9,r9,lsr#8 » new_arm.S:1488: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r9,r9,r10,lsl#(32-8) » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « mov r10,r10,lsr#8 » new_arm.S:1488: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r10,r10,r11,lsl#(32-8) » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1488: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3-r10} » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmn r2,#(3*64) » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « adds r2,r2,#(3*64+32) » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « mov r3,r11 » new_arm.S:1488: Erreur: mnémonique inconnue « pop » — « pop {r6-r11} » new_arm.S:1488: Erreur: l'opérande 1 doit être an SVE predicate register — « bics r5,r2,#3 » new_arm.S:1488: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r3,lsr#8 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « subs r5,r5,#4 » new_arm.S:1488: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r3,lsl#(32-8) » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « str r4,[r0],#4 » new_arm.S:1488: Erreur: mnémonique inconnue « pop » — « pop {r5} » new_arm.S:1488: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « subs r1,r1,#((32-8)/8) » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#(32+32-4) » new_arm.S:1488: Erreur: mnémonique inconnue « push » — « push {r5} » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « ands r5,r0,#(32-1) » new_arm.S:1488: Erreur: mnémonique inconnue « rsb » — « rsb r5,r5,#32 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub r2,r2,r5 » new_arm.S:1488: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r3,lsr#16 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « subs r5,r5,#4 » new_arm.S:1488: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r3,lsl#(32-16) » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « str r4,[r0],#4 » new_arm.S:1488: Erreur: mnémonique inconnue « pld » — « pld [ip,#64] » new_arm.S:1488: Erreur: mnémonique inconnue « push » — « push {r6-r11} » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « mov r11,r3 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « mov r4,ip » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r5,r1,#(3*64) » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#(3*64) » new_arm.S:1488: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r3,r5,#31 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r4,r4,#(2*64) » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub ip,r3,r1 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « adds r4,r4,#64 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1488: Erreur: mnémonique inconnue « pld » — « pld [r4,#(-64)] » new_arm.S:1488: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1488: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r4-r7} » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « mov r3,r11,lsr#16 » new_arm.S:1488: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r8-r11} » new_arm.S:1488: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r3,r3,r4,lsl#(32-16) » new_arm.S:1488: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r4,lsr#16 » new_arm.S:1488: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r5,lsl#(32-16) » new_arm.S:1488: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r5,r5,lsr#16 » new_arm.S:1488: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r5,r5,r6,lsl#(32-16) » new_arm.S:1488: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r6,r6,lsr#16 » new_arm.S:1488: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r6,r6,r7,lsl#(32-16) » new_arm.S:1488: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r7,r7,lsr#16 » new_arm.S:1488: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r7,r7,r8,lsl#(32-16) » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « mov r8,r8,lsr#16 » new_arm.S:1488: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r8,r8,r9,lsl#(32-16) » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « mov r9,r9,lsr#16 » new_arm.S:1488: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r9,r9,r10,lsl#(32-16) » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « mov r10,r10,lsr#16 » new_arm.S:1488: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r10,r10,r11,lsl#(32-16) » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1488: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3-r10} » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmn r2,#(3*64) » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « adds r2,r2,#(3*64+32) » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « mov r3,r11 » new_arm.S:1488: Erreur: mnémonique inconnue « pop » — « pop {r6-r11} » new_arm.S:1488: Erreur: l'opérande 1 doit être an SVE predicate register — « bics r5,r2,#3 » new_arm.S:1488: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r3,lsr#16 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « subs r5,r5,#4 » new_arm.S:1488: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r3,lsl#(32-16) » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « str r4,[r0],#4 » new_arm.S:1488: Erreur: mnémonique inconnue « pop » — « pop {r5} » new_arm.S:1488: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « subs r1,r1,#((32-16)/8) » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#(32+32-4) » new_arm.S:1488: Erreur: mnémonique inconnue « push » — « push {r5} » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « ands r5,r0,#(32-1) » new_arm.S:1488: Erreur: mnémonique inconnue « rsb » — « rsb r5,r5,#32 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub r2,r2,r5 » new_arm.S:1488: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r3,lsr#24 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « subs r5,r5,#4 » new_arm.S:1488: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r3,lsl#(32-24) » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « str r4,[r0],#4 » new_arm.S:1488: Erreur: mnémonique inconnue « pld » — « pld [ip,#64] » new_arm.S:1488: Erreur: mnémonique inconnue « push » — « push {r6-r11} » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « mov r11,r3 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « mov r4,ip » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r5,r1,#(3*64) » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#(3*64) » new_arm.S:1488: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r3,r5,#31 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r4,r4,#(2*64) » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub ip,r3,r1 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « adds r4,r4,#64 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1488: Erreur: mnémonique inconnue « pld » — « pld [r4,#(-64)] » new_arm.S:1488: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1488: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r4-r7} » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « mov r3,r11,lsr#24 » new_arm.S:1488: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r8-r11} » new_arm.S:1488: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r3,r3,r4,lsl#(32-24) » new_arm.S:1488: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r4,lsr#24 » new_arm.S:1488: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r5,lsl#(32-24) » new_arm.S:1488: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r5,r5,lsr#24 » new_arm.S:1488: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r5,r5,r6,lsl#(32-24) » new_arm.S:1488: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r6,r6,lsr#24 » new_arm.S:1488: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r6,r6,r7,lsl#(32-24) » new_arm.S:1488: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r7,r7,lsr#24 » new_arm.S:1488: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r7,r7,r8,lsl#(32-24) » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « mov r8,r8,lsr#24 » new_arm.S:1488: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r8,r8,r9,lsl#(32-24) » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « mov r9,r9,lsr#24 » new_arm.S:1488: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r9,r9,r10,lsl#(32-24) » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « mov r10,r10,lsr#24 » new_arm.S:1488: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r10,r10,r11,lsl#(32-24) » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1488: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3-r10} » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmn r2,#(3*64) » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « adds r2,r2,#(3*64+32) » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « mov r3,r11 » new_arm.S:1488: Erreur: mnémonique inconnue « pop » — « pop {r6-r11} » new_arm.S:1488: Erreur: l'opérande 1 doit être an SVE predicate register — « bics r5,r2,#3 » new_arm.S:1488: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r3,lsr#24 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « subs r5,r5,#4 » new_arm.S:1488: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r3,lsl#(32-24) » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « str r4,[r0],#4 » new_arm.S:1488: Erreur: mnémonique inconnue « pop » — « pop {r5} » new_arm.S:1488: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1488: Erreur: l'opérande 1 doit être an integer register — « subs r1,r1,#((32-24)/8) » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#3 » new_arm.S:1492: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r3,r0,r1 » new_arm.S:1492: Erreur: mnémonique inconnue « push » — « push {r0} » new_arm.S:1492: Erreur: l'opérande 1 doit être a SIMD vector register — « bic ip,r1,#(64-1) » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « tst r3,#3 » new_arm.S:1492: Erreur: mnémonique inconnue « pld » — « pld [ip] » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#256 » new_arm.S:1492: Erreur: l'opérande 1 doit être an SVE predicate register — « bics r3,r2,#15 » new_arm.S:1492: Erreur: mnémonique inconnue « pld » — « pld [ip,#64] » new_arm.S:1492: Erreur: mnémonique inconnue « push » — « push {r4,r5,r6} » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r5,ip,#((3-(64/32)*2+3)*64) » new_arm.S:1492: Erreur: mnémonique inconnue « rsb » — « rsb r4,r3,#256 » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « subs r5,r5,r1 » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer or stack pointer register — « and ip,r3,#(64-1) » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,r3 » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub ip,r5,ip » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add pc,pc,r4 » new_arm.S:1492: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1492: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1492: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1492: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1492: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1492: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1492: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1492: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1492: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1492: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1492: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1492: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1492: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1492: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1492: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1492: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1492: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1492: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1492: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1492: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1492: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1492: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1492: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1492: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1492: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1492: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1492: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1492: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1492: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1492: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1492: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1492: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1492: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « tst r2,#15 » new_arm.S:1492: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1492: Erreur: l'opérande 1 doit être an SVE predicate register — « cmpne r2,#8 » new_arm.S:1492: Erreur: mnémonique inconnue « tsteq » — « tsteq r2,#15 » new_arm.S:1492: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1492: Erreur: mnémonique inconnue « pop » — « pop {r4,r5,r6} » new_arm.S:1492: Erreur: mnémonique inconnue « ldrcs » — « ldrcs r3,[r1],#4 » new_arm.S:1492: Erreur: mnémonique inconnue « ldrcs » — « ldrcs ip,[r1],#4 » new_arm.S:1492: Erreur: mnémonique inconnue « strcs » — « strcs r3,[r0],#4 » new_arm.S:1492: Erreur: mnémonique inconnue « strcs » — « strcs ip,[r0],#4 » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « tst r2,#4 » new_arm.S:1492: Erreur: mnémonique inconnue « ldrne » — « ldrne ip,[r1],#4 » new_arm.S:1492: Erreur: mnémonique inconnue « strne » — « strne ip,[r0],#4 » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « tst r2,#3 » new_arm.S:1492: Erreur: mnémonique inconnue « popeq » — « popeq {r0} » new_arm.S:1492: Erreur: mnémonique inconnue « bxeq » — « bxeq lr » new_arm.S:1492: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r2,r2,lsl#31 » new_arm.S:1492: Erreur: mnémonique inconnue « ldrhcs » — « ldrhcs r3,[r1],#2 » new_arm.S:1492: Erreur: mnémonique inconnue « strhcs » — « strhcs r3,[r0],#2 » new_arm.S:1492: Erreur: mnémonique inconnue « ldrbne » — « ldrbne r3,[r1],#1 » new_arm.S:1492: Erreur: mnémonique inconnue « strbne » — « strbne r3,[r0],#1 » new_arm.S:1492: Erreur: mnémonique inconnue « pop » — « pop {r0} » new_arm.S:1492: Erreur: mnémonique inconnue « bx » — « bx lr » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#8 » new_arm.S:1492: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r2,r2,lsl#31 » new_arm.S:1492: Erreur: mnémonique inconnue « ldrbcs » — « ldrbcs r3,[r1],#1 » new_arm.S:1492: Erreur: mnémonique inconnue « ldrbcs » — « ldrbcs ip,[r1],#1 » new_arm.S:1492: Erreur: mnémonique inconnue « strbcs » — « strbcs r3,[r0],#1 » new_arm.S:1492: Erreur: mnémonique inconnue « strbcs » — « strbcs ip,[r0],#1 » new_arm.S:1492: Erreur: mnémonique inconnue « ldrbne » — « ldrbne r3,[r1],#1 » new_arm.S:1492: Erreur: mnémonique inconnue « strbne » — « strbne r3,[r0],#1 » new_arm.S:1492: Erreur: mnémonique inconnue « pop » — « pop {r0} » new_arm.S:1492: Erreur: mnémonique inconnue « bx » — « bx lr » new_arm.S:1492: Erreur: mnémonique inconnue « push » — « push {r4} » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#64 » new_arm.S:1492: Erreur: mnémonique inconnue « push » — « push {r5-r11} » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « mov r4,ip » new_arm.S:1492: Erreur: mnémonique inconnue « pld » — « pld [ip,#64] » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r5,r1,#(3*64) » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#(3*64) » new_arm.S:1492: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r3,r5,#(64-1) » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r4,r4,#(2*64) » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub ip,r3,r1 » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « adds r4,r4,#64 » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1492: Erreur: mnémonique inconnue « pld » — « pld [r4,#(-64)] » new_arm.S:1492: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1492: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r4-r11} » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#64 » new_arm.S:1492: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r4-r11} » new_arm.S:1492: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r4-r11} » new_arm.S:1492: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r4-r11} » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmn r2,#(3*64) » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « adds r2,r2,#((3+1)*64) » new_arm.S:1492: Erreur: mnémonique inconnue « pop » — « pop {r5-r11} » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « ands r3,r2,#60 » new_arm.S:1492: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#0 » new_arm.S:1492: Erreur: mnémonique inconnue « pop » — « pop {r0} » new_arm.S:1492: Erreur: mnémonique inconnue « bx » — « bx lr » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « tst r3,#4 » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub r2,r2,r3 » new_arm.S:1492: Erreur: mnémonique inconnue « ldrne » — « ldrne r4,[r1],#4 » new_arm.S:1492: Erreur: mnémonique inconnue « subne » — « subne r3,r3,#4 » new_arm.S:1492: Erreur: mnémonique inconnue « strne » — « strne r4,[r0],#4 » new_arm.S:1492: Erreur: mnémonique inconnue « rsb » — « rsb r3,r3,#64 » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add pc,pc,r3 » new_arm.S:1492: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4} » new_arm.S:1492: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4} » new_arm.S:1492: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4} » new_arm.S:1492: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4} » new_arm.S:1492: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4} » new_arm.S:1492: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4} » new_arm.S:1492: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4} » new_arm.S:1492: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4} » new_arm.S:1492: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4} » new_arm.S:1492: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4} » new_arm.S:1492: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4} » new_arm.S:1492: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4} » new_arm.S:1492: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4} » new_arm.S:1492: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4} » new_arm.S:1492: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4} » new_arm.S:1492: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4} » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « ands r3,r0,#3 » new_arm.S:1492: Erreur: mnémonique inconnue « push » — « push {r4} » new_arm.S:1492: Erreur: mnémonique inconnue « andeq » — « andeq r3,r1,#3 » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r3,#2 » new_arm.S:1492: Erreur: mnémonique inconnue « ldrble » — « ldrble r4,[r1],#1 » new_arm.S:1492: Erreur: mnémonique inconnue « ldrble » — « ldrble r3,[r1],#1 » new_arm.S:1492: Erreur: mnémonique inconnue « suble » — « suble r2,r2,#2 » new_arm.S:1492: Erreur: mnémonique inconnue « strble » — « strble r4,[r0],#1 » new_arm.S:1492: Erreur: mnémonique inconnue « strble » — « strble r3,[r0],#1 » new_arm.S:1492: Erreur: mnémonique inconnue « ldrbne » — « ldrbne r4,[r1],#1 » new_arm.S:1492: Erreur: mnémonique inconnue « subne » — « subne r2,r2,#1 » new_arm.S:1492: Erreur: mnémonique inconnue « strbne » — « strbne r4,[r0],#1 » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « ands r3,r1,#3 » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#64 » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#64 » new_arm.S:1492: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r1,r1,#3 » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r3,#2 » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#32 » new_arm.S:1492: Erreur: mnémonique inconnue « push » — « push {r5} » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1492: Erreur: mnémonique inconnue « pld » — « pld [ip,#64] » new_arm.S:1492: Erreur: mnémonique inconnue « push » — « push {r6-r11} » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « mov r11,r3 » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « mov r4,ip » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r5,r1,#(3*64) » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#(3*64) » new_arm.S:1492: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r3,r5,#31 » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r4,r4,#(2*64) » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub ip,r3,r1 » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « adds r4,r4,#64 » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1492: Erreur: mnémonique inconnue « pld » — « pld [r4,#(-64)] » new_arm.S:1492: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1492: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r4-r7} » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « mov r3,r11,lsr#8 » new_arm.S:1492: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r8-r11} » new_arm.S:1492: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r3,r3,r4,lsl#(32-8) » new_arm.S:1492: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r4,lsr#8 » new_arm.S:1492: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r5,lsl#(32-8) » new_arm.S:1492: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r5,r5,lsr#8 » new_arm.S:1492: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r5,r5,r6,lsl#(32-8) » new_arm.S:1492: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r6,r6,lsr#8 » new_arm.S:1492: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r6,r6,r7,lsl#(32-8) » new_arm.S:1492: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r7,r7,lsr#8 » new_arm.S:1492: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r7,r7,r8,lsl#(32-8) » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « mov r8,r8,lsr#8 » new_arm.S:1492: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r8,r8,r9,lsl#(32-8) » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « mov r9,r9,lsr#8 » new_arm.S:1492: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r9,r9,r10,lsl#(32-8) » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « mov r10,r10,lsr#8 » new_arm.S:1492: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r10,r10,r11,lsl#(32-8) » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1492: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3-r10} » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmn r2,#(3*64) » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « adds r2,r2,#(3*64+32) » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « mov r3,r11 » new_arm.S:1492: Erreur: mnémonique inconnue « pop » — « pop {r6-r11} » new_arm.S:1492: Erreur: l'opérande 1 doit être an SVE predicate register — « bics r5,r2,#3 » new_arm.S:1492: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r3,lsr#8 » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « subs r5,r5,#4 » new_arm.S:1492: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r3,lsl#(32-8) » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « str r4,[r0],#4 » new_arm.S:1492: Erreur: mnémonique inconnue « pop » — « pop {r5} » new_arm.S:1492: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « subs r1,r1,#((32-8)/8) » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#32 » new_arm.S:1492: Erreur: mnémonique inconnue « push » — « push {r5} » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1492: Erreur: mnémonique inconnue « pld » — « pld [ip,#64] » new_arm.S:1492: Erreur: mnémonique inconnue « push » — « push {r6-r11} » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « mov r11,r3 » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « mov r4,ip » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r5,r1,#(3*64) » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#(3*64) » new_arm.S:1492: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r3,r5,#31 » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r4,r4,#(2*64) » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub ip,r3,r1 » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « adds r4,r4,#64 » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1492: Erreur: mnémonique inconnue « pld » — « pld [r4,#(-64)] » new_arm.S:1492: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1492: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r4-r7} » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « mov r3,r11,lsr#16 » new_arm.S:1492: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r8-r11} » new_arm.S:1492: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r3,r3,r4,lsl#(32-16) » new_arm.S:1492: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r4,lsr#16 » new_arm.S:1492: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r5,lsl#(32-16) » new_arm.S:1492: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r5,r5,lsr#16 » new_arm.S:1492: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r5,r5,r6,lsl#(32-16) » new_arm.S:1492: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r6,r6,lsr#16 » new_arm.S:1492: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r6,r6,r7,lsl#(32-16) » new_arm.S:1492: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r7,r7,lsr#16 » new_arm.S:1492: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r7,r7,r8,lsl#(32-16) » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « mov r8,r8,lsr#16 » new_arm.S:1492: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r8,r8,r9,lsl#(32-16) » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « mov r9,r9,lsr#16 » new_arm.S:1492: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r9,r9,r10,lsl#(32-16) » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « mov r10,r10,lsr#16 » new_arm.S:1492: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r10,r10,r11,lsl#(32-16) » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1492: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3-r10} » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmn r2,#(3*64) » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « adds r2,r2,#(3*64+32) » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « mov r3,r11 » new_arm.S:1492: Erreur: mnémonique inconnue « pop » — « pop {r6-r11} » new_arm.S:1492: Erreur: l'opérande 1 doit être an SVE predicate register — « bics r5,r2,#3 » new_arm.S:1492: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r3,lsr#16 » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « subs r5,r5,#4 » new_arm.S:1492: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r3,lsl#(32-16) » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « str r4,[r0],#4 » new_arm.S:1492: Erreur: mnémonique inconnue « pop » — « pop {r5} » new_arm.S:1492: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « subs r1,r1,#((32-16)/8) » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#32 » new_arm.S:1492: Erreur: mnémonique inconnue « push » — « push {r5} » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1492: Erreur: mnémonique inconnue « pld » — « pld [ip,#64] » new_arm.S:1492: Erreur: mnémonique inconnue « push » — « push {r6-r11} » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « mov r11,r3 » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « mov r4,ip » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r5,r1,#(3*64) » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#(3*64) » new_arm.S:1492: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r3,r5,#31 » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r4,r4,#(2*64) » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub ip,r3,r1 » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « adds r4,r4,#64 » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1492: Erreur: mnémonique inconnue « pld » — « pld [r4,#(-64)] » new_arm.S:1492: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1492: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r4-r7} » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « mov r3,r11,lsr#24 » new_arm.S:1492: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r8-r11} » new_arm.S:1492: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r3,r3,r4,lsl#(32-24) » new_arm.S:1492: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r4,lsr#24 » new_arm.S:1492: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r5,lsl#(32-24) » new_arm.S:1492: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r5,r5,lsr#24 » new_arm.S:1492: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r5,r5,r6,lsl#(32-24) » new_arm.S:1492: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r6,r6,lsr#24 » new_arm.S:1492: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r6,r6,r7,lsl#(32-24) » new_arm.S:1492: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r7,r7,lsr#24 » new_arm.S:1492: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r7,r7,r8,lsl#(32-24) » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « mov r8,r8,lsr#24 » new_arm.S:1492: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r8,r8,r9,lsl#(32-24) » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « mov r9,r9,lsr#24 » new_arm.S:1492: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r9,r9,r10,lsl#(32-24) » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « mov r10,r10,lsr#24 » new_arm.S:1492: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r10,r10,r11,lsl#(32-24) » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1492: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3-r10} » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmn r2,#(3*64) » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « adds r2,r2,#(3*64+32) » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « mov r3,r11 » new_arm.S:1492: Erreur: mnémonique inconnue « pop » — « pop {r6-r11} » new_arm.S:1492: Erreur: l'opérande 1 doit être an SVE predicate register — « bics r5,r2,#3 » new_arm.S:1492: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r3,lsr#24 » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « subs r5,r5,#4 » new_arm.S:1492: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r3,lsl#(32-24) » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « str r4,[r0],#4 » new_arm.S:1492: Erreur: mnémonique inconnue « pop » — « pop {r5} » new_arm.S:1492: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1492: Erreur: l'opérande 1 doit être an integer register — « subs r1,r1,#((32-24)/8) » new_arm.S:1496: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r3,r0,r1 » new_arm.S:1496: Erreur: l'opérande 1 doit être a SIMD vector register — « bic ip,r1,#(32-1) » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « tst r3,#3 » new_arm.S:1496: Erreur: mnémonique inconnue « pld » — « pld [ip] » new_arm.S:1496: Erreur: mnémonique inconnue « push » — « push {r0} » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#256 » new_arm.S:1496: Erreur: l'opérande 1 doit être an SVE predicate register — « bics r3,r2,#15 » new_arm.S:1496: Erreur: mnémonique inconnue « pld » — « pld [ip,#32] » new_arm.S:1496: Erreur: mnémonique inconnue « push » — « push {r4,r5,r6} » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#(2*32-32/2) » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r5,ip,#((6-(32/32)*2+3)*32) » new_arm.S:1496: Erreur: mnémonique inconnue « rsb » — « rsb r4,r3,#256 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « subs r5,r5,r1 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer or stack pointer register — « and ip,r3,#(32-1) » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,r3 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub ip,r5,ip » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add pc,pc,r4 » new_arm.S:1496: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1496: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1496: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1496: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1496: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1496: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1496: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1496: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1496: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1496: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1496: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1496: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1496: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1496: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1496: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1496: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1496: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1496: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1496: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1496: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1496: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1496: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1496: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1496: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1496: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1496: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1496: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1496: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1496: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1496: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1496: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1496: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « tst r2,#15 » new_arm.S:1496: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1496: Erreur: l'opérande 1 doit être an SVE predicate register — « cmpne r2,#8 » new_arm.S:1496: Erreur: mnémonique inconnue « tsteq » — « tsteq r2,#15 » new_arm.S:1496: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1496: Erreur: mnémonique inconnue « pop » — « pop {r4,r5,r6} » new_arm.S:1496: Erreur: mnémonique inconnue « ldrcs » — « ldrcs r3,[r1],#4 » new_arm.S:1496: Erreur: mnémonique inconnue « ldrcs » — « ldrcs ip,[r1],#4 » new_arm.S:1496: Erreur: mnémonique inconnue « strcs » — « strcs r3,[r0],#4 » new_arm.S:1496: Erreur: mnémonique inconnue « strcs » — « strcs ip,[r0],#4 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « tst r2,#4 » new_arm.S:1496: Erreur: mnémonique inconnue « ldrne » — « ldrne ip,[r1],#4 » new_arm.S:1496: Erreur: mnémonique inconnue « strne » — « strne ip,[r0],#4 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « tst r2,#3 » new_arm.S:1496: Erreur: mnémonique inconnue « popeq » — « popeq {r0} » new_arm.S:1496: Erreur: mnémonique inconnue « bxeq » — « bxeq lr » new_arm.S:1496: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r2,r2,lsl#31 » new_arm.S:1496: Erreur: mnémonique inconnue « ldrhcs » — « ldrhcs r3,[r1],#2 » new_arm.S:1496: Erreur: mnémonique inconnue « strhcs » — « strhcs r3,[r0],#2 » new_arm.S:1496: Erreur: mnémonique inconnue « ldrbne » — « ldrbne r3,[r1],#1 » new_arm.S:1496: Erreur: mnémonique inconnue « strbne » — « strbne r3,[r0],#1 » new_arm.S:1496: Erreur: mnémonique inconnue « pop » — « pop {r0} » new_arm.S:1496: Erreur: mnémonique inconnue « bx » — « bx lr » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#8 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « tst r0,#3 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « mov r3,#64 » new_arm.S:1496: Erreur: mnémonique inconnue « tstne » — « tstne r1,#3 » new_arm.S:1496: Erreur: mnémonique inconnue « movne » — « movne r3,#32 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,r3 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « tst r2,#4 » new_arm.S:1496: Erreur: mnémonique inconnue « ldrne » — « ldrne r3,[r1],#4 » new_arm.S:1496: Erreur: mnémonique inconnue « subne » — « subne r2,r2,#4 » new_arm.S:1496: Erreur: mnémonique inconnue « strne » — « strne r3,[r0],#4 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#8 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#16 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « ldr ip,[r1],#4 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « str r3,[r0],#4 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub r2,r2,#8 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « str ip,[r0],#4 » new_arm.S:1496: Erreur: mnémonique inconnue « push » — « push {r4} » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1496: Erreur: mnémonique inconnue « push » — « push {r5-r11} » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « mov r4,ip » new_arm.S:1496: Erreur: mnémonique inconnue « pld » — « pld [ip,#32] » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r5,r1,#(6*32) » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#(6*32) » new_arm.S:1496: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r3,r5,#(32-1) » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r4,r4,#(2*32) » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub ip,r3,r1 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « adds r4,r4,#32 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1496: Erreur: mnémonique inconnue « pld » — « pld [r4,#(-32)] » new_arm.S:1496: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1496: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r4-r7} » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1496: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r8-r11} » new_arm.S:1496: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r4-r7} » new_arm.S:1496: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r8-r11} » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmn r2,#(6*32) » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « adds r2,r2,#((6+1)*32) » new_arm.S:1496: Erreur: mnémonique inconnue « pop » — « pop {r5-r11} » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « ands r3,r2,#60 » new_arm.S:1496: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#0 » new_arm.S:1496: Erreur: mnémonique inconnue « pop » — « pop {r0} » new_arm.S:1496: Erreur: mnémonique inconnue « bx » — « bx lr » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « tst r3,#4 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub r2,r2,r3 » new_arm.S:1496: Erreur: mnémonique inconnue « ldrne » — « ldrne r4,[r1],#4 » new_arm.S:1496: Erreur: mnémonique inconnue « subne » — « subne r3,r3,#4 » new_arm.S:1496: Erreur: mnémonique inconnue « strne » — « strne r4,[r0],#4 » new_arm.S:1496: Erreur: mnémonique inconnue « rsb » — « rsb r3,r3,#32 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add pc,pc,r3 » new_arm.S:1496: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4} » new_arm.S:1496: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4} » new_arm.S:1496: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4} » new_arm.S:1496: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4} » new_arm.S:1496: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4} » new_arm.S:1496: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4} » new_arm.S:1496: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4} » new_arm.S:1496: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4} » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « ands r3,r0,#3 » new_arm.S:1496: Erreur: mnémonique inconnue « push » — « push {r4} » new_arm.S:1496: Erreur: mnémonique inconnue « andeq » — « andeq r3,r1,#3 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r3,#2 » new_arm.S:1496: Erreur: mnémonique inconnue « ldrhle » — « ldrhle r4,[r1],#2 » new_arm.S:1496: Erreur: mnémonique inconnue « suble » — « suble r2,r2,#2 » new_arm.S:1496: Erreur: mnémonique inconnue « strhle » — « strhle r4,[r0],#2 » new_arm.S:1496: Erreur: mnémonique inconnue « ldrbne » — « ldrbne r4,[r1],#1 » new_arm.S:1496: Erreur: mnémonique inconnue « subne » — « subne r2,r2,#1 » new_arm.S:1496: Erreur: mnémonique inconnue « strbne » — « strbne r4,[r0],#1 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « ands r3,r1,#3 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#32 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1496: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r1,r1,#3 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r3,#2 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#32 » new_arm.S:1496: Erreur: mnémonique inconnue « push » — « push {r5} » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1496: Erreur: mnémonique inconnue « pld » — « pld [ip,#32] » new_arm.S:1496: Erreur: mnémonique inconnue « push » — « push {r6-r11} » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « mov r11,r3 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « mov r4,ip » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r5,r1,#(6*32) » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#(6*32) » new_arm.S:1496: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r3,r5,#31 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r4,r4,#(2*32) » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub ip,r3,r1 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « adds r4,r4,#32 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1496: Erreur: mnémonique inconnue « pld » — « pld [r4,#(-32)] » new_arm.S:1496: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1496: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r4-r7} » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « mov r3,r11,lsr#8 » new_arm.S:1496: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r8-r11} » new_arm.S:1496: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r3,r3,r4,lsl#(32-8) » new_arm.S:1496: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r4,lsr#8 » new_arm.S:1496: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r5,lsl#(32-8) » new_arm.S:1496: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r5,r5,lsr#8 » new_arm.S:1496: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r5,r5,r6,lsl#(32-8) » new_arm.S:1496: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r6,r6,lsr#8 » new_arm.S:1496: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r6,r6,r7,lsl#(32-8) » new_arm.S:1496: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r7,r7,lsr#8 » new_arm.S:1496: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r7,r7,r8,lsl#(32-8) » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « mov r8,r8,lsr#8 » new_arm.S:1496: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r8,r8,r9,lsl#(32-8) » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « mov r9,r9,lsr#8 » new_arm.S:1496: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r9,r9,r10,lsl#(32-8) » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « mov r10,r10,lsr#8 » new_arm.S:1496: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r10,r10,r11,lsl#(32-8) » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1496: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3-r10} » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmn r2,#(6*32) » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « adds r2,r2,#(6*32+32) » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « mov r3,r11 » new_arm.S:1496: Erreur: mnémonique inconnue « pop » — « pop {r6-r11} » new_arm.S:1496: Erreur: l'opérande 1 doit être an SVE predicate register — « bics r5,r2,#3 » new_arm.S:1496: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r3,lsr#8 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « subs r5,r5,#4 » new_arm.S:1496: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r3,lsl#(32-8) » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « str r4,[r0],#4 » new_arm.S:1496: Erreur: mnémonique inconnue « pop » — « pop {r5} » new_arm.S:1496: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « subs r1,r1,#((32-8)/8) » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#32 » new_arm.S:1496: Erreur: mnémonique inconnue « push » — « push {r5} » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1496: Erreur: mnémonique inconnue « pld » — « pld [ip,#32] » new_arm.S:1496: Erreur: mnémonique inconnue « push » — « push {r6-r11} » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « mov r11,r3 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « mov r4,ip » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r5,r1,#(6*32) » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#(6*32) » new_arm.S:1496: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r3,r5,#31 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r4,r4,#(2*32) » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub ip,r3,r1 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « adds r4,r4,#32 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1496: Erreur: mnémonique inconnue « pld » — « pld [r4,#(-32)] » new_arm.S:1496: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1496: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r4-r7} » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « mov r3,r11,lsr#16 » new_arm.S:1496: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r8-r11} » new_arm.S:1496: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r3,r3,r4,lsl#(32-16) » new_arm.S:1496: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r4,lsr#16 » new_arm.S:1496: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r5,lsl#(32-16) » new_arm.S:1496: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r5,r5,lsr#16 » new_arm.S:1496: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r5,r5,r6,lsl#(32-16) » new_arm.S:1496: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r6,r6,lsr#16 » new_arm.S:1496: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r6,r6,r7,lsl#(32-16) » new_arm.S:1496: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r7,r7,lsr#16 » new_arm.S:1496: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r7,r7,r8,lsl#(32-16) » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « mov r8,r8,lsr#16 » new_arm.S:1496: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r8,r8,r9,lsl#(32-16) » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « mov r9,r9,lsr#16 » new_arm.S:1496: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r9,r9,r10,lsl#(32-16) » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « mov r10,r10,lsr#16 » new_arm.S:1496: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r10,r10,r11,lsl#(32-16) » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1496: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3-r10} » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmn r2,#(6*32) » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « adds r2,r2,#(6*32+32) » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « mov r3,r11 » new_arm.S:1496: Erreur: mnémonique inconnue « pop » — « pop {r6-r11} » new_arm.S:1496: Erreur: l'opérande 1 doit être an SVE predicate register — « bics r5,r2,#3 » new_arm.S:1496: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r3,lsr#16 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « subs r5,r5,#4 » new_arm.S:1496: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r3,lsl#(32-16) » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « str r4,[r0],#4 » new_arm.S:1496: Erreur: mnémonique inconnue « pop » — « pop {r5} » new_arm.S:1496: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « subs r1,r1,#((32-16)/8) » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#32 » new_arm.S:1496: Erreur: mnémonique inconnue « push » — « push {r5} » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1496: Erreur: mnémonique inconnue « pld » — « pld [ip,#32] » new_arm.S:1496: Erreur: mnémonique inconnue « push » — « push {r6-r11} » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « mov r11,r3 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « mov r4,ip » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r5,r1,#(6*32) » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#(6*32) » new_arm.S:1496: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r3,r5,#31 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r4,r4,#(2*32) » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub ip,r3,r1 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « adds r4,r4,#32 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1496: Erreur: mnémonique inconnue « pld » — « pld [r4,#(-32)] » new_arm.S:1496: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1496: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r4-r7} » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « mov r3,r11,lsr#24 » new_arm.S:1496: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r8-r11} » new_arm.S:1496: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r3,r3,r4,lsl#(32-24) » new_arm.S:1496: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r4,lsr#24 » new_arm.S:1496: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r5,lsl#(32-24) » new_arm.S:1496: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r5,r5,lsr#24 » new_arm.S:1496: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r5,r5,r6,lsl#(32-24) » new_arm.S:1496: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r6,r6,lsr#24 » new_arm.S:1496: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r6,r6,r7,lsl#(32-24) » new_arm.S:1496: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r7,r7,lsr#24 » new_arm.S:1496: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r7,r7,r8,lsl#(32-24) » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « mov r8,r8,lsr#24 » new_arm.S:1496: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r8,r8,r9,lsl#(32-24) » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « mov r9,r9,lsr#24 » new_arm.S:1496: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r9,r9,r10,lsl#(32-24) » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « mov r10,r10,lsr#24 » new_arm.S:1496: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r10,r10,r11,lsl#(32-24) » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1496: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3-r10} » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmn r2,#(6*32) » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « adds r2,r2,#(6*32+32) » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « mov r3,r11 » new_arm.S:1496: Erreur: mnémonique inconnue « pop » — « pop {r6-r11} » new_arm.S:1496: Erreur: l'opérande 1 doit être an SVE predicate register — « bics r5,r2,#3 » new_arm.S:1496: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r3,lsr#24 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « subs r5,r5,#4 » new_arm.S:1496: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r3,lsl#(32-24) » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « str r4,[r0],#4 » new_arm.S:1496: Erreur: mnémonique inconnue « pop » — « pop {r5} » new_arm.S:1496: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1496: Erreur: l'opérande 1 doit être an integer register — « subs r1,r1,#((32-24)/8) » new_arm.S:1500: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r3,r0,r1 » new_arm.S:1500: Erreur: l'opérande 1 doit être a SIMD vector register — « bic ip,r1,#(32-1) » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « tst r3,#3 » new_arm.S:1500: Erreur: mnémonique inconnue « pld » — « pld [ip] » new_arm.S:1500: Erreur: mnémonique inconnue « push » — « push {r0} » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#256 » new_arm.S:1500: Erreur: l'opérande 1 doit être an SVE predicate register — « bics r3,r2,#15 » new_arm.S:1500: Erreur: mnémonique inconnue « pld » — « pld [ip,#32] » new_arm.S:1500: Erreur: mnémonique inconnue « push » — « push {r4,r5,r6} » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#(2*32-32/2) » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r5,ip,#((6-(32/32)*2+3)*32) » new_arm.S:1500: Erreur: mnémonique inconnue « rsb » — « rsb r4,r3,#256 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « subs r5,r5,r1 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « and ip,r3,#(32-1) » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,r3 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub ip,r5,ip » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add pc,pc,r4 » new_arm.S:1500: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1500: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1500: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1500: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1500: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1500: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1500: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1500: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1500: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1500: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1500: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1500: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1500: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1500: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1500: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1500: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1500: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1500: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1500: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1500: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1500: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1500: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1500: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1500: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1500: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1500: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1500: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1500: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1500: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1500: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1500: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1500: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « tst r2,#15 » new_arm.S:1500: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1500: Erreur: l'opérande 1 doit être an SVE predicate register — « cmpne r2,#8 » new_arm.S:1500: Erreur: mnémonique inconnue « tsteq » — « tsteq r2,#15 » new_arm.S:1500: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1500: Erreur: mnémonique inconnue « pop » — « pop {r4,r5,r6} » new_arm.S:1500: Erreur: mnémonique inconnue « ldrcs » — « ldrcs r3,[r1],#4 » new_arm.S:1500: Erreur: mnémonique inconnue « ldrcs » — « ldrcs ip,[r1],#4 » new_arm.S:1500: Erreur: mnémonique inconnue « strcs » — « strcs r3,[r0],#4 » new_arm.S:1500: Erreur: mnémonique inconnue « strcs » — « strcs ip,[r0],#4 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « tst r2,#4 » new_arm.S:1500: Erreur: mnémonique inconnue « ldrne » — « ldrne ip,[r1],#4 » new_arm.S:1500: Erreur: mnémonique inconnue « strne » — « strne ip,[r0],#4 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « tst r2,#3 » new_arm.S:1500: Erreur: mnémonique inconnue « popeq » — « popeq {r0} » new_arm.S:1500: Erreur: mnémonique inconnue « bxeq » — « bxeq lr » new_arm.S:1500: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r2,r2,lsl#31 » new_arm.S:1500: Erreur: mnémonique inconnue « ldrhcs » — « ldrhcs r3,[r1],#2 » new_arm.S:1500: Erreur: mnémonique inconnue « strhcs » — « strhcs r3,[r0],#2 » new_arm.S:1500: Erreur: mnémonique inconnue « ldrbne » — « ldrbne r3,[r1],#1 » new_arm.S:1500: Erreur: mnémonique inconnue « strbne » — « strbne r3,[r0],#1 » new_arm.S:1500: Erreur: mnémonique inconnue « pop » — « pop {r0} » new_arm.S:1500: Erreur: mnémonique inconnue « bx » — « bx lr » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#8 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « tst r0,#3 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « mov r3,#64 » new_arm.S:1500: Erreur: mnémonique inconnue « tstne » — « tstne r1,#3 » new_arm.S:1500: Erreur: mnémonique inconnue « movne » — « movne r3,#32 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,r3 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « tst r2,#4 » new_arm.S:1500: Erreur: mnémonique inconnue « ldrne » — « ldrne r3,[r1],#4 » new_arm.S:1500: Erreur: mnémonique inconnue « subne » — « subne r2,r2,#4 » new_arm.S:1500: Erreur: mnémonique inconnue « strne » — « strne r3,[r0],#4 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#8 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#16 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « ldr ip,[r1],#4 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « str r3,[r0],#4 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub r2,r2,#8 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « str ip,[r0],#4 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « ands r3,r0,#(32-1) » new_arm.S:1500: Erreur: mnémonique inconnue « push » — « push {r4} » new_arm.S:1500: Erreur: mnémonique inconnue « rsb » — « rsb r3,r3,#32 » new_arm.S:1500: Erreur: mnémonique inconnue « push » — « push {lr} » new_arm.S:1500: Erreur: mnémonique inconnue « pop » — « pop {lr} » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1500: Erreur: mnémonique inconnue « push » — « push {r5-r11} » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « mov r4,ip » new_arm.S:1500: Erreur: mnémonique inconnue « pld » — « pld [ip,#32] » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r5,r1,#(6*32) » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#(6*32) » new_arm.S:1500: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r3,r5,#(32-1) » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r4,r4,#(2*32) » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub ip,r3,r1 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « adds r4,r4,#32 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1500: Erreur: mnémonique inconnue « pld » — « pld [r4,#(-32)] » new_arm.S:1500: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1500: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r4-r7} » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1500: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r8-r11} » new_arm.S:1500: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r4-r7} » new_arm.S:1500: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r8-r11} » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmn r2,#(6*32) » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « adds r2,r2,#((6+1)*32) » new_arm.S:1500: Erreur: mnémonique inconnue « pop » — « pop {r5-r11} » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « ands r3,r2,#60 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « mov ip,lr » new_arm.S:1500: Erreur: mnémonique inconnue « blne » — « blne 20f » new_arm.S:1500: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#0 » new_arm.S:1500: Erreur: mnémonique inconnue « pop » — « pop {r0} » new_arm.S:1500: Erreur: mnémonique inconnue « bx » — « bx lr » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « tst r3,#4 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub r2,r2,r3 » new_arm.S:1500: Erreur: mnémonique inconnue « ldrne » — « ldrne r4,[r1],#4 » new_arm.S:1500: Erreur: mnémonique inconnue « subne » — « subne r3,r3,#4 » new_arm.S:1500: Erreur: mnémonique inconnue « strne » — « strne r4,[r0],#4 » new_arm.S:1500: Erreur: mnémonique inconnue « rsb » — « rsb r3,r3,#32 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add pc,pc,r3 » new_arm.S:1500: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4} » new_arm.S:1500: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4} » new_arm.S:1500: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4} » new_arm.S:1500: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4} » new_arm.S:1500: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4} » new_arm.S:1500: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4} » new_arm.S:1500: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4} » new_arm.S:1500: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4} » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « mov pc,lr » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « ands r3,r0,#3 » new_arm.S:1500: Erreur: mnémonique inconnue « push » — « push {r4} » new_arm.S:1500: Erreur: mnémonique inconnue « andeq » — « andeq r3,r1,#3 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r3,#2 » new_arm.S:1500: Erreur: mnémonique inconnue « ldrhle » — « ldrhle r4,[r1],#2 » new_arm.S:1500: Erreur: mnémonique inconnue « suble » — « suble r2,r2,#2 » new_arm.S:1500: Erreur: mnémonique inconnue « strhle » — « strhle r4,[r0],#2 » new_arm.S:1500: Erreur: mnémonique inconnue « ldrbne » — « ldrbne r4,[r1],#1 » new_arm.S:1500: Erreur: mnémonique inconnue « subne » — « subne r2,r2,#1 » new_arm.S:1500: Erreur: mnémonique inconnue « strbne » — « strbne r4,[r0],#1 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « ands r3,r1,#3 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « ands r3,r0,#(32-1) » new_arm.S:1500: Erreur: mnémonique inconnue « rsb » — « rsb r3,r3,#32 » new_arm.S:1500: Erreur: mnémonique inconnue « push » — « push {lr} » new_arm.S:1500: Erreur: mnémonique inconnue « pop » — « pop {lr} » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#32 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1500: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r1,r1,#3 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r3,#2 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#(32+32-4) » new_arm.S:1500: Erreur: mnémonique inconnue « push » — « push {r5} » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « ands r5,r0,#(32-1) » new_arm.S:1500: Erreur: mnémonique inconnue « rsb » — « rsb r5,r5,#32 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub r2,r2,r5 » new_arm.S:1500: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r3,lsr#8 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « subs r5,r5,#4 » new_arm.S:1500: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r3,lsl#(32-8) » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « str r4,[r0],#4 » new_arm.S:1500: Erreur: mnémonique inconnue « pld » — « pld [ip,#32] » new_arm.S:1500: Erreur: mnémonique inconnue « push » — « push {r6-r11} » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « mov r11,r3 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « mov r4,ip » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r5,r1,#(6*32) » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#(6*32) » new_arm.S:1500: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r3,r5,#31 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r4,r4,#(2*32) » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub ip,r3,r1 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « adds r4,r4,#32 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1500: Erreur: mnémonique inconnue « pld » — « pld [r4,#(-32)] » new_arm.S:1500: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1500: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r4-r7} » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « mov r3,r11,lsr#8 » new_arm.S:1500: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r8-r11} » new_arm.S:1500: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r3,r3,r4,lsl#(32-8) » new_arm.S:1500: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r4,lsr#8 » new_arm.S:1500: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r5,lsl#(32-8) » new_arm.S:1500: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r5,r5,lsr#8 » new_arm.S:1500: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r5,r5,r6,lsl#(32-8) » new_arm.S:1500: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r6,r6,lsr#8 » new_arm.S:1500: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r6,r6,r7,lsl#(32-8) » new_arm.S:1500: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r7,r7,lsr#8 » new_arm.S:1500: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r7,r7,r8,lsl#(32-8) » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « mov r8,r8,lsr#8 » new_arm.S:1500: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r8,r8,r9,lsl#(32-8) » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « mov r9,r9,lsr#8 » new_arm.S:1500: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r9,r9,r10,lsl#(32-8) » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « mov r10,r10,lsr#8 » new_arm.S:1500: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r10,r10,r11,lsl#(32-8) » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1500: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3-r10} » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmn r2,#(6*32) » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « adds r2,r2,#(6*32+32) » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « mov r3,r11 » new_arm.S:1500: Erreur: mnémonique inconnue « pop » — « pop {r6-r11} » new_arm.S:1500: Erreur: l'opérande 1 doit être an SVE predicate register — « bics r5,r2,#3 » new_arm.S:1500: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r3,lsr#8 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « subs r5,r5,#4 » new_arm.S:1500: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r3,lsl#(32-8) » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « str r4,[r0],#4 » new_arm.S:1500: Erreur: mnémonique inconnue « pop » — « pop {r5} » new_arm.S:1500: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « subs r1,r1,#((32-8)/8) » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#(32+32-4) » new_arm.S:1500: Erreur: mnémonique inconnue « push » — « push {r5} » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « ands r5,r0,#(32-1) » new_arm.S:1500: Erreur: mnémonique inconnue « rsb » — « rsb r5,r5,#32 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub r2,r2,r5 » new_arm.S:1500: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r3,lsr#16 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « subs r5,r5,#4 » new_arm.S:1500: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r3,lsl#(32-16) » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « str r4,[r0],#4 » new_arm.S:1500: Erreur: mnémonique inconnue « pld » — « pld [ip,#32] » new_arm.S:1500: Erreur: mnémonique inconnue « push » — « push {r6-r11} » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « mov r11,r3 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « mov r4,ip » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r5,r1,#(6*32) » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#(6*32) » new_arm.S:1500: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r3,r5,#31 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r4,r4,#(2*32) » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub ip,r3,r1 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « adds r4,r4,#32 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1500: Erreur: mnémonique inconnue « pld » — « pld [r4,#(-32)] » new_arm.S:1500: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1500: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r4-r7} » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « mov r3,r11,lsr#16 » new_arm.S:1500: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r8-r11} » new_arm.S:1500: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r3,r3,r4,lsl#(32-16) » new_arm.S:1500: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r4,lsr#16 » new_arm.S:1500: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r5,lsl#(32-16) » new_arm.S:1500: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r5,r5,lsr#16 » new_arm.S:1500: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r5,r5,r6,lsl#(32-16) » new_arm.S:1500: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r6,r6,lsr#16 » new_arm.S:1500: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r6,r6,r7,lsl#(32-16) » new_arm.S:1500: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r7,r7,lsr#16 » new_arm.S:1500: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r7,r7,r8,lsl#(32-16) » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « mov r8,r8,lsr#16 » new_arm.S:1500: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r8,r8,r9,lsl#(32-16) » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « mov r9,r9,lsr#16 » new_arm.S:1500: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r9,r9,r10,lsl#(32-16) » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « mov r10,r10,lsr#16 » new_arm.S:1500: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r10,r10,r11,lsl#(32-16) » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1500: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3-r10} » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmn r2,#(6*32) » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « adds r2,r2,#(6*32+32) » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « mov r3,r11 » new_arm.S:1500: Erreur: mnémonique inconnue « pop » — « pop {r6-r11} » new_arm.S:1500: Erreur: l'opérande 1 doit être an SVE predicate register — « bics r5,r2,#3 » new_arm.S:1500: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r3,lsr#16 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « subs r5,r5,#4 » new_arm.S:1500: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r3,lsl#(32-16) » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « str r4,[r0],#4 » new_arm.S:1500: Erreur: mnémonique inconnue « pop » — « pop {r5} » new_arm.S:1500: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « subs r1,r1,#((32-16)/8) » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#(32+32-4) » new_arm.S:1500: Erreur: mnémonique inconnue « push » — « push {r5} » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « ands r5,r0,#(32-1) » new_arm.S:1500: Erreur: mnémonique inconnue « rsb » — « rsb r5,r5,#32 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub r2,r2,r5 » new_arm.S:1500: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r3,lsr#24 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « subs r5,r5,#4 » new_arm.S:1500: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r3,lsl#(32-24) » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « str r4,[r0],#4 » new_arm.S:1500: Erreur: mnémonique inconnue « pld » — « pld [ip,#32] » new_arm.S:1500: Erreur: mnémonique inconnue « push » — « push {r6-r11} » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « mov r11,r3 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « mov r4,ip » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r5,r1,#(6*32) » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#(6*32) » new_arm.S:1500: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r3,r5,#31 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r4,r4,#(2*32) » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub ip,r3,r1 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « adds r4,r4,#32 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1500: Erreur: mnémonique inconnue « pld » — « pld [r4,#(-32)] » new_arm.S:1500: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1500: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r4-r7} » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « mov r3,r11,lsr#24 » new_arm.S:1500: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r8-r11} » new_arm.S:1500: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r3,r3,r4,lsl#(32-24) » new_arm.S:1500: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r4,lsr#24 » new_arm.S:1500: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r5,lsl#(32-24) » new_arm.S:1500: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r5,r5,lsr#24 » new_arm.S:1500: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r5,r5,r6,lsl#(32-24) » new_arm.S:1500: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r6,r6,lsr#24 » new_arm.S:1500: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r6,r6,r7,lsl#(32-24) » new_arm.S:1500: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r7,r7,lsr#24 » new_arm.S:1500: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r7,r7,r8,lsl#(32-24) » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « mov r8,r8,lsr#24 » new_arm.S:1500: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r8,r8,r9,lsl#(32-24) » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « mov r9,r9,lsr#24 » new_arm.S:1500: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r9,r9,r10,lsl#(32-24) » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « mov r10,r10,lsr#24 » new_arm.S:1500: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r10,r10,r11,lsl#(32-24) » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1500: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3-r10} » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmn r2,#(6*32) » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « adds r2,r2,#(6*32+32) » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « mov r3,r11 » new_arm.S:1500: Erreur: mnémonique inconnue « pop » — « pop {r6-r11} » new_arm.S:1500: Erreur: l'opérande 1 doit être an SVE predicate register — « bics r5,r2,#3 » new_arm.S:1500: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r3,lsr#24 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « subs r5,r5,#4 » new_arm.S:1500: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r3,lsl#(32-24) » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « str r4,[r0],#4 » new_arm.S:1500: Erreur: mnémonique inconnue « pop » — « pop {r5} » new_arm.S:1500: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1500: Erreur: l'opérande 1 doit être an integer register — « subs r1,r1,#((32-24)/8) » new_arm.S:1504: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r3,r0,r1 » new_arm.S:1504: Erreur: l'opérande 1 doit être a SIMD vector register — « bic ip,r1,#(32-1) » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « tst r3,#3 » new_arm.S:1504: Erreur: mnémonique inconnue « pld » — « pld [ip] » new_arm.S:1504: Erreur: mnémonique inconnue « push » — « push {r0} » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#256 » new_arm.S:1504: Erreur: l'opérande 1 doit être an SVE predicate register — « bics r3,r2,#15 » new_arm.S:1504: Erreur: mnémonique inconnue « pld » — « pld [ip,#32] » new_arm.S:1504: Erreur: mnémonique inconnue « push » — « push {r4,r5,r6} » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#(2*32-32/2) » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r5,ip,#((3-(32/32)*2+3)*32) » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#(3*32-32/2) » new_arm.S:1504: Erreur: mnémonique inconnue « pld » — « pld [ip,#(2*32)] » new_arm.S:1504: Erreur: mnémonique inconnue « pld » — « pld [ip,#(3*32)] » new_arm.S:1504: Erreur: mnémonique inconnue « rsb » — « rsb r4,r3,#256 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « subs r5,r5,r1 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer or stack pointer register — « and ip,r3,#(32-1) » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,r3 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub ip,r5,ip » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add pc,pc,r4 » new_arm.S:1504: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1504: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1504: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1504: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1504: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1504: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1504: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1504: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1504: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1504: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1504: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1504: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1504: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1504: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1504: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1504: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1504: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1504: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1504: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1504: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1504: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1504: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1504: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1504: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1504: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1504: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1504: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1504: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1504: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1504: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1504: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1504: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1504: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1504: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1504: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « tst r2,#15 » new_arm.S:1504: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1504: Erreur: l'opérande 1 doit être an SVE predicate register — « cmpne r2,#8 » new_arm.S:1504: Erreur: mnémonique inconnue « tsteq » — « tsteq r2,#15 » new_arm.S:1504: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1504: Erreur: mnémonique inconnue « pop » — « pop {r4,r5,r6} » new_arm.S:1504: Erreur: mnémonique inconnue « ldrcs » — « ldrcs r3,[r1],#4 » new_arm.S:1504: Erreur: mnémonique inconnue « ldrcs » — « ldrcs ip,[r1],#4 » new_arm.S:1504: Erreur: mnémonique inconnue « strcs » — « strcs r3,[r0],#4 » new_arm.S:1504: Erreur: mnémonique inconnue « strcs » — « strcs ip,[r0],#4 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « tst r2,#4 » new_arm.S:1504: Erreur: mnémonique inconnue « ldrne » — « ldrne ip,[r1],#4 » new_arm.S:1504: Erreur: mnémonique inconnue « strne » — « strne ip,[r0],#4 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « tst r2,#3 » new_arm.S:1504: Erreur: mnémonique inconnue « popeq » — « popeq {r0} » new_arm.S:1504: Erreur: mnémonique inconnue « bxeq » — « bxeq lr » new_arm.S:1504: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r2,r2,lsl#31 » new_arm.S:1504: Erreur: mnémonique inconnue « ldrhcs » — « ldrhcs r3,[r1],#2 » new_arm.S:1504: Erreur: mnémonique inconnue « strhcs » — « strhcs r3,[r0],#2 » new_arm.S:1504: Erreur: mnémonique inconnue « ldrbne » — « ldrbne r3,[r1],#1 » new_arm.S:1504: Erreur: mnémonique inconnue « strbne » — « strbne r3,[r0],#1 » new_arm.S:1504: Erreur: mnémonique inconnue « pop » — « pop {r0} » new_arm.S:1504: Erreur: mnémonique inconnue « bx » — « bx lr » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#8 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « tst r0,#3 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « mov r3,#64 » new_arm.S:1504: Erreur: mnémonique inconnue « tstne » — « tstne r1,#3 » new_arm.S:1504: Erreur: mnémonique inconnue « movne » — « movne r3,#32 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,r3 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « tst r2,#4 » new_arm.S:1504: Erreur: mnémonique inconnue « ldrne » — « ldrne r3,[r1],#4 » new_arm.S:1504: Erreur: mnémonique inconnue « subne » — « subne r2,r2,#4 » new_arm.S:1504: Erreur: mnémonique inconnue « strne » — « strne r3,[r0],#4 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#8 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#16 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « ldr ip,[r1],#4 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « str r3,[r0],#4 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub r2,r2,#8 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « str ip,[r0],#4 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « tst r0,#4 » new_arm.S:1504: Erreur: mnémonique inconnue « push » — « push {r4} » new_arm.S:1504: Erreur: mnémonique inconnue « ldrne » — « ldrne r3,[r1],#4 » new_arm.S:1504: Erreur: mnémonique inconnue « subne » — « subne r2,r2,#4 » new_arm.S:1504: Erreur: mnémonique inconnue « strne » — « strne r3,[r0],#4 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1504: Erreur: mnémonique inconnue « push » — « push {r5-r11} » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « mov r4,ip » new_arm.S:1504: Erreur: mnémonique inconnue « pld » — « pld [ip,#32] » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r5,r1,#(3*32) » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#(3*32) » new_arm.S:1504: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r3,r5,#(32-1) » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r4,r4,#(2*32) » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub ip,r3,r1 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « adds r4,r4,#32 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1504: Erreur: mnémonique inconnue « pld » — « pld [r4,#(-32)] » new_arm.S:1504: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1504: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r4-r7} » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1504: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r8-r11} » new_arm.S:1504: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r4-r7} » new_arm.S:1504: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r8-r11} » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmn r2,#(3*32) » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « adds r2,r2,#((3+1)*32) » new_arm.S:1504: Erreur: mnémonique inconnue « pop » — « pop {r5-r11} » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « ands r3,r2,#60 » new_arm.S:1504: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#0 » new_arm.S:1504: Erreur: mnémonique inconnue « pop » — « pop {r0} » new_arm.S:1504: Erreur: mnémonique inconnue « bx » — « bx lr » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « tst r3,#4 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub r2,r2,r3 » new_arm.S:1504: Erreur: mnémonique inconnue « ldrne » — « ldrne r4,[r1],#4 » new_arm.S:1504: Erreur: mnémonique inconnue « subne » — « subne r3,r3,#4 » new_arm.S:1504: Erreur: mnémonique inconnue « strne » — « strne r4,[r0],#4 » new_arm.S:1504: Erreur: mnémonique inconnue « rsb » — « rsb r3,r3,#32 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add pc,pc,r3 » new_arm.S:1504: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4} » new_arm.S:1504: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4} » new_arm.S:1504: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4} » new_arm.S:1504: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4} » new_arm.S:1504: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4} » new_arm.S:1504: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4} » new_arm.S:1504: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4} » new_arm.S:1504: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4} » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « ands r3,r0,#3 » new_arm.S:1504: Erreur: mnémonique inconnue « push » — « push {r4} » new_arm.S:1504: Erreur: mnémonique inconnue « andeq » — « andeq r3,r1,#3 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r3,#2 » new_arm.S:1504: Erreur: mnémonique inconnue « ldrhle » — « ldrhle r4,[r1],#2 » new_arm.S:1504: Erreur: mnémonique inconnue « suble » — « suble r2,r2,#2 » new_arm.S:1504: Erreur: mnémonique inconnue « strhle » — « strhle r4,[r0],#2 » new_arm.S:1504: Erreur: mnémonique inconnue « ldrbne » — « ldrbne r4,[r1],#1 » new_arm.S:1504: Erreur: mnémonique inconnue « subne » — « subne r2,r2,#1 » new_arm.S:1504: Erreur: mnémonique inconnue « strbne » — « strbne r4,[r0],#1 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « ands r3,r1,#3 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « tst r0,#4 » new_arm.S:1504: Erreur: mnémonique inconnue « ldrne » — « ldrne r3,[r1],#4 » new_arm.S:1504: Erreur: mnémonique inconnue « subne » — « subne r2,r2,#4 » new_arm.S:1504: Erreur: mnémonique inconnue « strne » — « strne r3,[r0],#4 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#32 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1504: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r1,r1,#3 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r3,#2 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#(32+8-4) » new_arm.S:1504: Erreur: mnémonique inconnue « push » — « push {r5} » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « tst r0,#4 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « mov r4,r3,lsr#8 » new_arm.S:1504: Erreur: mnémonique inconnue « ldrne » — « ldrne r3,[r1],#4 » new_arm.S:1504: Erreur: mnémonique inconnue « subne » — « subne r2,r2,#4 » new_arm.S:1504: Erreur: mnémonique inconnue « orrne » — « orrne r4,r4,r3,lsl#(32-8) » new_arm.S:1504: Erreur: mnémonique inconnue « strne » — « strne r4,[r0],#4 » new_arm.S:1504: Erreur: mnémonique inconnue « pld » — « pld [ip,#32] » new_arm.S:1504: Erreur: mnémonique inconnue « push » — « push {r6-r11} » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « mov r11,r3 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « mov r4,ip » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r5,r1,#(3*32) » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#(3*32) » new_arm.S:1504: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r3,r5,#31 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r4,r4,#(2*32) » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub ip,r3,r1 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « adds r4,r4,#32 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1504: Erreur: mnémonique inconnue « pld » — « pld [r4,#(-32)] » new_arm.S:1504: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1504: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r4-r7} » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « mov r3,r11,lsr#8 » new_arm.S:1504: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r8-r11} » new_arm.S:1504: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r3,r3,r4,lsl#(32-8) » new_arm.S:1504: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r4,lsr#8 » new_arm.S:1504: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r5,lsl#(32-8) » new_arm.S:1504: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r5,r5,lsr#8 » new_arm.S:1504: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r5,r5,r6,lsl#(32-8) » new_arm.S:1504: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r6,r6,lsr#8 » new_arm.S:1504: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r6,r6,r7,lsl#(32-8) » new_arm.S:1504: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r7,r7,lsr#8 » new_arm.S:1504: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r7,r7,r8,lsl#(32-8) » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « mov r8,r8,lsr#8 » new_arm.S:1504: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r8,r8,r9,lsl#(32-8) » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « mov r9,r9,lsr#8 » new_arm.S:1504: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r9,r9,r10,lsl#(32-8) » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « mov r10,r10,lsr#8 » new_arm.S:1504: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r10,r10,r11,lsl#(32-8) » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1504: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3-r10} » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmn r2,#(3*32) » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « adds r2,r2,#(3*32+32) » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « mov r3,r11 » new_arm.S:1504: Erreur: mnémonique inconnue « pop » — « pop {r6-r11} » new_arm.S:1504: Erreur: l'opérande 1 doit être an SVE predicate register — « bics r5,r2,#3 » new_arm.S:1504: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r3,lsr#8 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « subs r5,r5,#4 » new_arm.S:1504: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r3,lsl#(32-8) » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « str r4,[r0],#4 » new_arm.S:1504: Erreur: mnémonique inconnue « pop » — « pop {r5} » new_arm.S:1504: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « subs r1,r1,#((32-8)/8) » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#(32+8-4) » new_arm.S:1504: Erreur: mnémonique inconnue « push » — « push {r5} » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « tst r0,#4 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « mov r4,r3,lsr#16 » new_arm.S:1504: Erreur: mnémonique inconnue « ldrne » — « ldrne r3,[r1],#4 » new_arm.S:1504: Erreur: mnémonique inconnue « subne » — « subne r2,r2,#4 » new_arm.S:1504: Erreur: mnémonique inconnue « orrne » — « orrne r4,r4,r3,lsl#(32-16) » new_arm.S:1504: Erreur: mnémonique inconnue « strne » — « strne r4,[r0],#4 » new_arm.S:1504: Erreur: mnémonique inconnue « pld » — « pld [ip,#32] » new_arm.S:1504: Erreur: mnémonique inconnue « push » — « push {r6-r11} » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « mov r11,r3 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « mov r4,ip » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r5,r1,#(3*32) » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#(3*32) » new_arm.S:1504: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r3,r5,#31 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r4,r4,#(2*32) » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub ip,r3,r1 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « adds r4,r4,#32 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1504: Erreur: mnémonique inconnue « pld » — « pld [r4,#(-32)] » new_arm.S:1504: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1504: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r4-r7} » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « mov r3,r11,lsr#16 » new_arm.S:1504: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r8-r11} » new_arm.S:1504: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r3,r3,r4,lsl#(32-16) » new_arm.S:1504: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r4,lsr#16 » new_arm.S:1504: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r5,lsl#(32-16) » new_arm.S:1504: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r5,r5,lsr#16 » new_arm.S:1504: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r5,r5,r6,lsl#(32-16) » new_arm.S:1504: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r6,r6,lsr#16 » new_arm.S:1504: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r6,r6,r7,lsl#(32-16) » new_arm.S:1504: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r7,r7,lsr#16 » new_arm.S:1504: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r7,r7,r8,lsl#(32-16) » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « mov r8,r8,lsr#16 » new_arm.S:1504: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r8,r8,r9,lsl#(32-16) » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « mov r9,r9,lsr#16 » new_arm.S:1504: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r9,r9,r10,lsl#(32-16) » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « mov r10,r10,lsr#16 » new_arm.S:1504: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r10,r10,r11,lsl#(32-16) » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1504: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3-r10} » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmn r2,#(3*32) » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « adds r2,r2,#(3*32+32) » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « mov r3,r11 » new_arm.S:1504: Erreur: mnémonique inconnue « pop » — « pop {r6-r11} » new_arm.S:1504: Erreur: l'opérande 1 doit être an SVE predicate register — « bics r5,r2,#3 » new_arm.S:1504: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r3,lsr#16 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « subs r5,r5,#4 » new_arm.S:1504: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r3,lsl#(32-16) » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « str r4,[r0],#4 » new_arm.S:1504: Erreur: mnémonique inconnue « pop » — « pop {r5} » new_arm.S:1504: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « subs r1,r1,#((32-16)/8) » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#(32+8-4) » new_arm.S:1504: Erreur: mnémonique inconnue « push » — « push {r5} » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « tst r0,#4 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « mov r4,r3,lsr#24 » new_arm.S:1504: Erreur: mnémonique inconnue « ldrne » — « ldrne r3,[r1],#4 » new_arm.S:1504: Erreur: mnémonique inconnue « subne » — « subne r2,r2,#4 » new_arm.S:1504: Erreur: mnémonique inconnue « orrne » — « orrne r4,r4,r3,lsl#(32-24) » new_arm.S:1504: Erreur: mnémonique inconnue « strne » — « strne r4,[r0],#4 » new_arm.S:1504: Erreur: mnémonique inconnue « pld » — « pld [ip,#32] » new_arm.S:1504: Erreur: mnémonique inconnue « push » — « push {r6-r11} » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « mov r11,r3 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « mov r4,ip » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r5,r1,#(3*32) » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#(3*32) » new_arm.S:1504: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r3,r5,#31 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r4,r4,#(2*32) » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub ip,r3,r1 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « adds r4,r4,#32 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1504: Erreur: mnémonique inconnue « pld » — « pld [r4,#(-32)] » new_arm.S:1504: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1504: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r4-r7} » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « mov r3,r11,lsr#24 » new_arm.S:1504: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r8-r11} » new_arm.S:1504: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r3,r3,r4,lsl#(32-24) » new_arm.S:1504: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r4,lsr#24 » new_arm.S:1504: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r5,lsl#(32-24) » new_arm.S:1504: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r5,r5,lsr#24 » new_arm.S:1504: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r5,r5,r6,lsl#(32-24) » new_arm.S:1504: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r6,r6,lsr#24 » new_arm.S:1504: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r6,r6,r7,lsl#(32-24) » new_arm.S:1504: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r7,r7,lsr#24 » new_arm.S:1504: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r7,r7,r8,lsl#(32-24) » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « mov r8,r8,lsr#24 » new_arm.S:1504: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r8,r8,r9,lsl#(32-24) » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « mov r9,r9,lsr#24 » new_arm.S:1504: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r9,r9,r10,lsl#(32-24) » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « mov r10,r10,lsr#24 » new_arm.S:1504: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r10,r10,r11,lsl#(32-24) » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1504: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3-r10} » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmn r2,#(3*32) » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « adds r2,r2,#(3*32+32) » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « mov r3,r11 » new_arm.S:1504: Erreur: mnémonique inconnue « pop » — « pop {r6-r11} » new_arm.S:1504: Erreur: l'opérande 1 doit être an SVE predicate register — « bics r5,r2,#3 » new_arm.S:1504: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r3,lsr#24 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « subs r5,r5,#4 » new_arm.S:1504: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r3,lsl#(32-24) » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « str r4,[r0],#4 » new_arm.S:1504: Erreur: mnémonique inconnue « pop » — « pop {r5} » new_arm.S:1504: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1504: Erreur: l'opérande 1 doit être an integer register — « subs r1,r1,#((32-24)/8) » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#3 » new_arm.S:1508: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r3,r0,r1 » new_arm.S:1508: Erreur: mnémonique inconnue « push » — « push {r0} » new_arm.S:1508: Erreur: l'opérande 1 doit être a SIMD vector register — « bic ip,r1,#(32-1) » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « tst r3,#3 » new_arm.S:1508: Erreur: mnémonique inconnue « pld » — « pld [ip] » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#256 » new_arm.S:1508: Erreur: l'opérande 1 doit être an SVE predicate register — « bics r3,r2,#15 » new_arm.S:1508: Erreur: mnémonique inconnue « pld » — « pld [ip,#32] » new_arm.S:1508: Erreur: mnémonique inconnue « push » — « push {r4,r5,r6} » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#(2*32-32/2) » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r5,ip,#((3-(32/32)*2+3)*32) » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#(3*32-32/2) » new_arm.S:1508: Erreur: mnémonique inconnue « pld » — « pld [ip,#(2*32)] » new_arm.S:1508: Erreur: mnémonique inconnue « pld » — « pld [ip,#(3*32)] » new_arm.S:1508: Erreur: mnémonique inconnue « rsb » — « rsb r4,r3,#256 » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « subs r5,r5,r1 » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer or stack pointer register — « and ip,r3,#(32-1) » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,r3 » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub ip,r5,ip » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add pc,pc,r4 » new_arm.S:1508: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1508: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1508: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1508: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1508: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1508: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1508: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1508: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1508: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1508: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1508: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1508: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1508: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1508: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1508: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1508: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1508: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1508: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1508: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1508: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1508: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1508: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1508: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1508: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1508: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1508: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1508: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1508: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1508: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1508: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1508: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1508: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1508: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1508: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1508: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « tst r2,#15 » new_arm.S:1508: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4,r5,r6} » new_arm.S:1508: Erreur: l'opérande 1 doit être an SVE predicate register — « cmpne r2,#8 » new_arm.S:1508: Erreur: mnémonique inconnue « tsteq » — « tsteq r2,#15 » new_arm.S:1508: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4,r5,r6} » new_arm.S:1508: Erreur: mnémonique inconnue « pop » — « pop {r4,r5,r6} » new_arm.S:1508: Erreur: mnémonique inconnue « ldrcs » — « ldrcs r3,[r1],#4 » new_arm.S:1508: Erreur: mnémonique inconnue « ldrcs » — « ldrcs ip,[r1],#4 » new_arm.S:1508: Erreur: mnémonique inconnue « strcs » — « strcs r3,[r0],#4 » new_arm.S:1508: Erreur: mnémonique inconnue « strcs » — « strcs ip,[r0],#4 » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « tst r2,#4 » new_arm.S:1508: Erreur: mnémonique inconnue « ldrne » — « ldrne ip,[r1],#4 » new_arm.S:1508: Erreur: mnémonique inconnue « strne » — « strne ip,[r0],#4 » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « tst r2,#3 » new_arm.S:1508: Erreur: mnémonique inconnue « popeq » — « popeq {r0} » new_arm.S:1508: Erreur: mnémonique inconnue « bxeq » — « bxeq lr » new_arm.S:1508: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r2,r2,lsl#31 » new_arm.S:1508: Erreur: mnémonique inconnue « ldrhcs » — « ldrhcs r3,[r1],#2 » new_arm.S:1508: Erreur: mnémonique inconnue « strhcs » — « strhcs r3,[r0],#2 » new_arm.S:1508: Erreur: mnémonique inconnue « ldrbne » — « ldrbne r3,[r1],#1 » new_arm.S:1508: Erreur: mnémonique inconnue « strbne » — « strbne r3,[r0],#1 » new_arm.S:1508: Erreur: mnémonique inconnue « pop » — « pop {r0} » new_arm.S:1508: Erreur: mnémonique inconnue « bx » — « bx lr » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#8 » new_arm.S:1508: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r2,r2,lsl#31 » new_arm.S:1508: Erreur: mnémonique inconnue « ldrbcs » — « ldrbcs r3,[r1],#1 » new_arm.S:1508: Erreur: mnémonique inconnue « ldrbcs » — « ldrbcs ip,[r1],#1 » new_arm.S:1508: Erreur: mnémonique inconnue « strbcs » — « strbcs r3,[r0],#1 » new_arm.S:1508: Erreur: mnémonique inconnue « strbcs » — « strbcs ip,[r0],#1 » new_arm.S:1508: Erreur: mnémonique inconnue « ldrbne » — « ldrbne r3,[r1],#1 » new_arm.S:1508: Erreur: mnémonique inconnue « strbne » — « strbne r3,[r0],#1 » new_arm.S:1508: Erreur: mnémonique inconnue « pop » — « pop {r0} » new_arm.S:1508: Erreur: mnémonique inconnue « bx » — « bx lr » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « tst r0,#4 » new_arm.S:1508: Erreur: mnémonique inconnue « push » — « push {r4} » new_arm.S:1508: Erreur: mnémonique inconnue « ldrne » — « ldrne r3,[r1],#4 » new_arm.S:1508: Erreur: mnémonique inconnue « subne » — « subne r2,r2,#4 » new_arm.S:1508: Erreur: mnémonique inconnue « strne » — « strne r3,[r0],#4 » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1508: Erreur: mnémonique inconnue « push » — « push {r5-r11} » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « mov r4,ip » new_arm.S:1508: Erreur: mnémonique inconnue « pld » — « pld [ip,#32] » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r5,r1,#(3*32) » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#(3*32) » new_arm.S:1508: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r3,r5,#(32-1) » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r4,r4,#(2*32) » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub ip,r3,r1 » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « adds r4,r4,#32 » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1508: Erreur: mnémonique inconnue « pld » — « pld [r4,#(-32)] » new_arm.S:1508: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1508: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r4-r7} » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1508: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r8-r11} » new_arm.S:1508: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r4-r7} » new_arm.S:1508: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r8-r11} » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmn r2,#(3*32) » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « adds r2,r2,#((3+1)*32) » new_arm.S:1508: Erreur: mnémonique inconnue « pop » — « pop {r5-r11} » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « ands r3,r2,#60 » new_arm.S:1508: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#0 » new_arm.S:1508: Erreur: mnémonique inconnue « pop » — « pop {r0} » new_arm.S:1508: Erreur: mnémonique inconnue « bx » — « bx lr » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « tst r3,#4 » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub r2,r2,r3 » new_arm.S:1508: Erreur: mnémonique inconnue « ldrne » — « ldrne r4,[r1],#4 » new_arm.S:1508: Erreur: mnémonique inconnue « subne » — « subne r3,r3,#4 » new_arm.S:1508: Erreur: mnémonique inconnue « strne » — « strne r4,[r0],#4 » new_arm.S:1508: Erreur: mnémonique inconnue « rsb » — « rsb r3,r3,#32 » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add pc,pc,r3 » new_arm.S:1508: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4} » new_arm.S:1508: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4} » new_arm.S:1508: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4} » new_arm.S:1508: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4} » new_arm.S:1508: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4} » new_arm.S:1508: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4} » new_arm.S:1508: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r3,r4} » new_arm.S:1508: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3,r4} » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « ands r3,r0,#3 » new_arm.S:1508: Erreur: mnémonique inconnue « push » — « push {r4} » new_arm.S:1508: Erreur: mnémonique inconnue « andeq » — « andeq r3,r1,#3 » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r3,#2 » new_arm.S:1508: Erreur: mnémonique inconnue « ldrble » — « ldrble r4,[r1],#1 » new_arm.S:1508: Erreur: mnémonique inconnue « ldrble » — « ldrble r3,[r1],#1 » new_arm.S:1508: Erreur: mnémonique inconnue « suble » — « suble r2,r2,#2 » new_arm.S:1508: Erreur: mnémonique inconnue « strble » — « strble r4,[r0],#1 » new_arm.S:1508: Erreur: mnémonique inconnue « strble » — « strble r3,[r0],#1 » new_arm.S:1508: Erreur: mnémonique inconnue « ldrbne » — « ldrbne r4,[r1],#1 » new_arm.S:1508: Erreur: mnémonique inconnue « subne » — « subne r2,r2,#1 » new_arm.S:1508: Erreur: mnémonique inconnue « strbne » — « strbne r4,[r0],#1 » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « ands r3,r1,#3 » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#(8-4) » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « tst r0,#4 » new_arm.S:1508: Erreur: mnémonique inconnue « ldrne » — « ldrne r3,[r1],#4 » new_arm.S:1508: Erreur: mnémonique inconnue « subne » — « subne r2,r2,#4 » new_arm.S:1508: Erreur: mnémonique inconnue « strne » — « strne r3,[r0],#4 » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#32 » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1508: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r1,r1,#3 » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r3,#2 » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#(32+8-4) » new_arm.S:1508: Erreur: mnémonique inconnue « push » — « push {r5} » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « tst r0,#4 » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « mov r4,r3,lsr#8 » new_arm.S:1508: Erreur: mnémonique inconnue « ldrne » — « ldrne r3,[r1],#4 » new_arm.S:1508: Erreur: mnémonique inconnue « subne » — « subne r2,r2,#4 » new_arm.S:1508: Erreur: mnémonique inconnue « orrne » — « orrne r4,r4,r3,lsl#(32-8) » new_arm.S:1508: Erreur: mnémonique inconnue « strne » — « strne r4,[r0],#4 » new_arm.S:1508: Erreur: mnémonique inconnue « pld » — « pld [ip,#32] » new_arm.S:1508: Erreur: mnémonique inconnue « push » — « push {r6-r11} » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « mov r11,r3 » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « mov r4,ip » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r5,r1,#(3*32) » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#(3*32) » new_arm.S:1508: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r3,r5,#31 » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r4,r4,#(2*32) » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub ip,r3,r1 » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « adds r4,r4,#32 » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1508: Erreur: mnémonique inconnue « pld » — « pld [r4,#(-32)] » new_arm.S:1508: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1508: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r4-r7} » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « mov r3,r11,lsr#8 » new_arm.S:1508: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r8-r11} » new_arm.S:1508: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r3,r3,r4,lsl#(32-8) » new_arm.S:1508: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r4,lsr#8 » new_arm.S:1508: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r5,lsl#(32-8) » new_arm.S:1508: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r5,r5,lsr#8 » new_arm.S:1508: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r5,r5,r6,lsl#(32-8) » new_arm.S:1508: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r6,r6,lsr#8 » new_arm.S:1508: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r6,r6,r7,lsl#(32-8) » new_arm.S:1508: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r7,r7,lsr#8 » new_arm.S:1508: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r7,r7,r8,lsl#(32-8) » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « mov r8,r8,lsr#8 » new_arm.S:1508: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r8,r8,r9,lsl#(32-8) » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « mov r9,r9,lsr#8 » new_arm.S:1508: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r9,r9,r10,lsl#(32-8) » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « mov r10,r10,lsr#8 » new_arm.S:1508: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r10,r10,r11,lsl#(32-8) » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1508: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3-r10} » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmn r2,#(3*32) » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « adds r2,r2,#(3*32+32) » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « mov r3,r11 » new_arm.S:1508: Erreur: mnémonique inconnue « pop » — « pop {r6-r11} » new_arm.S:1508: Erreur: l'opérande 1 doit être an SVE predicate register — « bics r5,r2,#3 » new_arm.S:1508: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r3,lsr#8 » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « subs r5,r5,#4 » new_arm.S:1508: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r3,lsl#(32-8) » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « str r4,[r0],#4 » new_arm.S:1508: Erreur: mnémonique inconnue « pop » — « pop {r5} » new_arm.S:1508: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « subs r1,r1,#((32-8)/8) » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#(32+8-4) » new_arm.S:1508: Erreur: mnémonique inconnue « push » — « push {r5} » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « tst r0,#4 » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « mov r4,r3,lsr#16 » new_arm.S:1508: Erreur: mnémonique inconnue « ldrne » — « ldrne r3,[r1],#4 » new_arm.S:1508: Erreur: mnémonique inconnue « subne » — « subne r2,r2,#4 » new_arm.S:1508: Erreur: mnémonique inconnue « orrne » — « orrne r4,r4,r3,lsl#(32-16) » new_arm.S:1508: Erreur: mnémonique inconnue « strne » — « strne r4,[r0],#4 » new_arm.S:1508: Erreur: mnémonique inconnue « pld » — « pld [ip,#32] » new_arm.S:1508: Erreur: mnémonique inconnue « push » — « push {r6-r11} » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « mov r11,r3 » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « mov r4,ip » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r5,r1,#(3*32) » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#(3*32) » new_arm.S:1508: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r3,r5,#31 » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r4,r4,#(2*32) » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub ip,r3,r1 » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « adds r4,r4,#32 » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1508: Erreur: mnémonique inconnue « pld » — « pld [r4,#(-32)] » new_arm.S:1508: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1508: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r4-r7} » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « mov r3,r11,lsr#16 » new_arm.S:1508: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r8-r11} » new_arm.S:1508: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r3,r3,r4,lsl#(32-16) » new_arm.S:1508: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r4,lsr#16 » new_arm.S:1508: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r5,lsl#(32-16) » new_arm.S:1508: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r5,r5,lsr#16 » new_arm.S:1508: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r5,r5,r6,lsl#(32-16) » new_arm.S:1508: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r6,r6,lsr#16 » new_arm.S:1508: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r6,r6,r7,lsl#(32-16) » new_arm.S:1508: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r7,r7,lsr#16 » new_arm.S:1508: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r7,r7,r8,lsl#(32-16) » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « mov r8,r8,lsr#16 » new_arm.S:1508: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r8,r8,r9,lsl#(32-16) » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « mov r9,r9,lsr#16 » new_arm.S:1508: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r9,r9,r10,lsl#(32-16) » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « mov r10,r10,lsr#16 » new_arm.S:1508: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r10,r10,r11,lsl#(32-16) » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1508: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3-r10} » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmn r2,#(3*32) » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « adds r2,r2,#(3*32+32) » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « mov r3,r11 » new_arm.S:1508: Erreur: mnémonique inconnue « pop » — « pop {r6-r11} » new_arm.S:1508: Erreur: l'opérande 1 doit être an SVE predicate register — « bics r5,r2,#3 » new_arm.S:1508: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r3,lsr#16 » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « subs r5,r5,#4 » new_arm.S:1508: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r3,lsl#(32-16) » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « str r4,[r0],#4 » new_arm.S:1508: Erreur: mnémonique inconnue « pop » — « pop {r5} » new_arm.S:1508: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « subs r1,r1,#((32-16)/8) » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#(32+8-4) » new_arm.S:1508: Erreur: mnémonique inconnue « push » — « push {r5} » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « tst r0,#4 » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « mov r4,r3,lsr#24 » new_arm.S:1508: Erreur: mnémonique inconnue « ldrne » — « ldrne r3,[r1],#4 » new_arm.S:1508: Erreur: mnémonique inconnue « subne » — « subne r2,r2,#4 » new_arm.S:1508: Erreur: mnémonique inconnue « orrne » — « orrne r4,r4,r3,lsl#(32-24) » new_arm.S:1508: Erreur: mnémonique inconnue « strne » — « strne r4,[r0],#4 » new_arm.S:1508: Erreur: mnémonique inconnue « pld » — « pld [ip,#32] » new_arm.S:1508: Erreur: mnémonique inconnue « push » — « push {r6-r11} » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « mov r11,r3 » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « mov r4,ip » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r5,r1,#(3*32) » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#(3*32) » new_arm.S:1508: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r3,r5,#31 » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r4,r4,#(2*32) » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub ip,r3,r1 » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « adds r4,r4,#32 » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1508: Erreur: mnémonique inconnue « pld » — « pld [r4,#(-32)] » new_arm.S:1508: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1508: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r4-r7} » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « mov r3,r11,lsr#24 » new_arm.S:1508: Erreur: mnémonique inconnue « ldmia » — « ldmia r1!,{r8-r11} » new_arm.S:1508: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r3,r3,r4,lsl#(32-24) » new_arm.S:1508: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r4,lsr#24 » new_arm.S:1508: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r5,lsl#(32-24) » new_arm.S:1508: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r5,r5,lsr#24 » new_arm.S:1508: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r5,r5,r6,lsl#(32-24) » new_arm.S:1508: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r6,r6,lsr#24 » new_arm.S:1508: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r6,r6,r7,lsl#(32-24) » new_arm.S:1508: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r7,r7,lsr#24 » new_arm.S:1508: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r7,r7,r8,lsl#(32-24) » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « mov r8,r8,lsr#24 » new_arm.S:1508: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r8,r8,r9,lsl#(32-24) » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « mov r9,r9,lsr#24 » new_arm.S:1508: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r9,r9,r10,lsl#(32-24) » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « mov r10,r10,lsr#24 » new_arm.S:1508: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r10,r10,r11,lsl#(32-24) » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1508: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r3-r10} » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmn r2,#(3*32) » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « adds r2,r2,#(3*32+32) » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « mov r3,r11 » new_arm.S:1508: Erreur: mnémonique inconnue « pop » — « pop {r6-r11} » new_arm.S:1508: Erreur: l'opérande 1 doit être an SVE predicate register — « bics r5,r2,#3 » new_arm.S:1508: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r4,r3,lsr#24 » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « subs r5,r5,#4 » new_arm.S:1508: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r4,r4,r3,lsl#(32-24) » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « str r4,[r0],#4 » new_arm.S:1508: Erreur: mnémonique inconnue « pop » — « pop {r5} » new_arm.S:1508: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1508: Erreur: l'opérande 1 doit être an integer register — « subs r1,r1,#((32-24)/8) » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#3 » new_arm.S:1512: Erreur: mnémonique inconnue « push » — « push {r0} » new_arm.S:1512: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r3,r0,r1 » new_arm.S:1512: Erreur: l'opérande 1 doit être a SIMD vector register — « bic ip,r1,#(64-1) » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer register — « tst r3,#3 » new_arm.S:1512: Erreur: mnémonique inconnue « pld » — « pld [ip] » new_arm.S:1512: Erreur: mnémonique inconnue « push » — « push {r4} » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#256 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#64 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer register — « ands r4,r0,#31 » new_arm.S:1512: Erreur: mnémonique inconnue « rsb » — « rsb r3,r4,#32 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer register — « lsl r4,r4,#1 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub r2,r2,r3 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add pc,pc,r4 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer register — « str r3,[r0],#4 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer register — « ldr r4,[r1],#4 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer register — « str r4,[r0],#4 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer register — « str r3,[r0],#4 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer register — « ldr r4,[r1],#4 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer register — « str r4,[r0],#4 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer register — « str r3,[r0],#4 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer register — « ldr r4,[r1],#4 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer register — « str r4,[r0],#4 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer register — « str r3,[r0],#4 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer register — « ldr r4,[r1],#4 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer register — « str r4,[r0],#4 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#0 » new_arm.S:1512: Erreur: mnémonique inconnue « addlt » — « addlt r2,r2,64 » new_arm.S:1512: Erreur: mnémonique inconnue « pld » — « pld [ip,#64] » new_arm.S:1512: Erreur: mnémonique inconnue « push » — « push {r5} » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer register — « mov r4,ip » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r5,r1,#(3*64) » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#(3*64) » new_arm.S:1512: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r3,r5,#(64-1) » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r4,r4,#(2*64) » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub ip,r3,r1 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer register — « adds r4,r4,#64 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1512: Erreur: mnémonique inconnue « pld » — « pld [r4,#(-64)] » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub ip,ip,#64 » new_arm.S:1512: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d0-d3},[r1]! » new_arm.S:1512: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d4-d7},[r1]! » new_arm.S:1512: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1512: Erreur: mnémonique inconnue « vst1.64 » — « vst1.64 {d0-d3},[r0]! » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#64 » new_arm.S:1512: Erreur: mnémonique inconnue « vst1.64 » — « vst1.64 {d4-d7},[r0]! » new_arm.S:1512: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d0-d3},[r1]! » new_arm.S:1512: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d4-d7},[r1]! » new_arm.S:1512: Erreur: mnémonique inconnue « vst1.64 » — « vst1.64 {d0-d3},[r0]! » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#64 » new_arm.S:1512: Erreur: mnémonique inconnue « vst1.64 » — « vst1.64 {d4-d7},[r0]! » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmn r2,#(3*64) » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer register — « adds r2,r2,#((3+1)*64) » new_arm.S:1512: Erreur: mnémonique inconnue « pop » — « pop {r5} » new_arm.S:1512: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r2,r2,lsl#31 » new_arm.S:1512: Erreur: mnémonique inconnue « ldrhcs » — « ldrhcs r3,[r1],#2 » new_arm.S:1512: Erreur: mnémonique inconnue « strhcs » — « strhcs r3,[r0],#2 » new_arm.S:1512: Erreur: mnémonique inconnue « ldrbne » — « ldrbne r3,[r1],#1 » new_arm.S:1512: Erreur: mnémonique inconnue « strbne » — « strbne r3,[r0] » new_arm.S:1512: Erreur: mnémonique inconnue « pop » — « pop {r0} » new_arm.S:1512: Erreur: mnémonique inconnue « bx » — « bx lr » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#64 » new_arm.S:1512: Erreur: mnémonique inconnue « push » — « push {r4} » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer register — « ands r3,r0,#3 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r3,#2 » new_arm.S:1512: Erreur: mnémonique inconnue « ldrbne » — « ldrbne r4,[r1],#1 » new_arm.S:1512: Erreur: mnémonique inconnue « subne » — « subne r2,r2,#1 » new_arm.S:1512: Erreur: mnémonique inconnue « strbne » — « strbne r4,[r0],#1 » new_arm.S:1512: Erreur: mnémonique inconnue « ldrhle » — « ldrhle r4,[r1],#2 » new_arm.S:1512: Erreur: mnémonique inconnue « suble » — « suble r2,r2,#2 » new_arm.S:1512: Erreur: mnémonique inconnue « strhle » — « strhle r4,[r0],#2 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer register — « tst r1,#3 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#64 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#64 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer register — « ands r4,r0,#31 » new_arm.S:1512: Erreur: mnémonique inconnue « rsb » — « rsb r4,r4,#32 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer register — « tst r4,#4 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub r2,r2,r4 » new_arm.S:1512: Erreur: mnémonique inconnue « ldrne » — « ldrne r3,[r1:8],#4 » new_arm.S:1512: Erreur: mnémonique inconnue « strne » — « strne r3,[r0:32],#4 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer register — « tst r4,#8 » new_arm.S:1512: Erreur: mnémonique inconnue « vld1.8 » — « vld1.8 {d0},[r1]! » new_arm.S:1512: Erreur: mnémonique inconnue « vst1.64 » — « vst1.64 {d0},[r0]! » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,#16 » new_arm.S:1512: Erreur: mnémonique inconnue « vld1.8 » — « vld1.8 {d2,d3},[r1]! » new_arm.S:1512: Erreur: mnémonique inconnue « vst1.64 » — « vst1.64 {d2,d3},[r0]! » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#0 » new_arm.S:1512: Erreur: mnémonique inconnue « addlt » — « addlt r2,r2,#64 » new_arm.S:1512: Erreur: mnémonique inconnue « pld » — « pld [ip,#64] » new_arm.S:1512: Erreur: mnémonique inconnue « push » — « push {r5} » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer register — « mov r4,ip » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r5,r1,#(3*64) » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#(3*64) » new_arm.S:1512: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r3,r5,#(64-1) » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r4,r4,#(2*64) » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub ip,r3,r1 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer register — « adds r4,r4,#64 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1512: Erreur: mnémonique inconnue « pld » — « pld [r4,#(-64)] » new_arm.S:1512: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1512: Erreur: mnémonique inconnue « vld1.8 » — « vld1.8 {d0-d3},[r1]! » new_arm.S:1512: Erreur: mnémonique inconnue « vld1.8 » — « vld1.8 {d4-d7},[r1]! » new_arm.S:1512: Erreur: mnémonique inconnue « vst1.64 » — « vst1.64 {d0-d3},[r0]! » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#64 » new_arm.S:1512: Erreur: mnémonique inconnue « vst1.64 » — « vst1.64 {d4-d7},[r0]! » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmn r2,#(3*64) » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer register — « adds r2,r2,#((3+1)*64) » new_arm.S:1512: Erreur: mnémonique inconnue « pop » — « pop {r5} » new_arm.S:1512: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r3,r2,#7 » new_arm.S:1512: Erreur: mnémonique inconnue « rsb » — « rsb r4,r3,#64 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer register — « tst r2,#7 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add pc,pc,r4 » new_arm.S:1512: Erreur: mnémonique inconnue « vld1.8 » — « vld1.8 {d0},[r1]! » new_arm.S:1512: Erreur: mnémonique inconnue « vst1.8 » — « vst1.8 {d0},[r0]! » new_arm.S:1512: Erreur: mnémonique inconnue « vld1.8 » — « vld1.8 {d1},[r1]! » new_arm.S:1512: Erreur: mnémonique inconnue « vst1.8 » — « vst1.8 {d1},[r0]! » new_arm.S:1512: Erreur: mnémonique inconnue « vld1.8 » — « vld1.8 {d0},[r1]! » new_arm.S:1512: Erreur: mnémonique inconnue « vst1.8 » — « vst1.8 {d0},[r0]! » new_arm.S:1512: Erreur: mnémonique inconnue « vld1.8 » — « vld1.8 {d1},[r1]! » new_arm.S:1512: Erreur: mnémonique inconnue « vst1.8 » — « vst1.8 {d1},[r0]! » new_arm.S:1512: Erreur: mnémonique inconnue « vld1.8 » — « vld1.8 {d0},[r1]! » new_arm.S:1512: Erreur: mnémonique inconnue « vst1.8 » — « vst1.8 {d0},[r0]! » new_arm.S:1512: Erreur: mnémonique inconnue « vld1.8 » — « vld1.8 {d1},[r1]! » new_arm.S:1512: Erreur: mnémonique inconnue « vst1.8 » — « vst1.8 {d1},[r0]! » new_arm.S:1512: Erreur: mnémonique inconnue « vld1.8 » — « vld1.8 {d0},[r1]! » new_arm.S:1512: Erreur: mnémonique inconnue « vst1.8 » — « vst1.8 {d0},[r0]! » new_arm.S:1512: Erreur: mnémonique inconnue « vld1.8 » — « vld1.8 {d1},[r1]! » new_arm.S:1512: Erreur: mnémonique inconnue « vst1.8 » — « vst1.8 {d1},[r0]! » new_arm.S:1512: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer register — « tst r2,#4 » new_arm.S:1512: Erreur: mnémonique inconnue « ldrne » — « ldrne r3,[r1:8],#4 » new_arm.S:1512: Erreur: mnémonique inconnue « strne » — « strne r3,[r0],#4 » new_arm.S:1512: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r3,r2,#7 » new_arm.S:1512: Erreur: mnémonique inconnue « rsb » — « rsb r4,r3,#64 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer register — « tst r2,#7 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add pc,pc,r4 » new_arm.S:1512: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d0},[r1]! » new_arm.S:1512: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d0},[r0]! » new_arm.S:1512: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d1},[r1]! » new_arm.S:1512: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d1},[r0]! » new_arm.S:1512: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d0},[r1]! » new_arm.S:1512: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d0},[r0]! » new_arm.S:1512: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d1},[r1]! » new_arm.S:1512: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d1},[r0]! » new_arm.S:1512: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d0},[r1]! » new_arm.S:1512: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d0},[r0]! » new_arm.S:1512: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d1},[r1]! » new_arm.S:1512: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d1},[r0]! » new_arm.S:1512: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d0},[r1]! » new_arm.S:1512: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d0},[r0]! » new_arm.S:1512: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d1},[r1]! » new_arm.S:1512: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d1},[r0]! » new_arm.S:1512: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer register — « tst r2,#4 » new_arm.S:1512: Erreur: mnémonique inconnue « ldrne » — « ldrne r3,[r1],#4 » new_arm.S:1512: Erreur: mnémonique inconnue « strne » — « strne r3,[r0],#4 » new_arm.S:1512: Erreur: l'opérande 1 doit être an SVE predicate register — « bics r3,r2,#31 » new_arm.S:1512: Erreur: mnémonique inconnue « pld » — « pld [ip,#32] » new_arm.S:1512: Erreur: mnémonique inconnue « pld » — « pld [ip,#64] » new_arm.S:1512: Erreur: mnémonique inconnue « pld » — « pld [ip,#96] » new_arm.S:1512: Erreur: mnémonique inconnue « rsb » — « rsb r4,r3,#256 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer register — « ands r2,r2,#31 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer register — « lsr r4,r4,#2 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add ip,ip,#128 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r4,r4,r4,lsr#1 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub ip,ip,r1 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add pc,pc,r4 » new_arm.S:1512: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1512: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d0-d3},[r1]! » new_arm.S:1512: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d0-d3},[r0]! » new_arm.S:1512: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1512: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d4-d7},[r1]! » new_arm.S:1512: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d4-d7},[r0]! » new_arm.S:1512: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1512: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d0-d3},[r1]! » new_arm.S:1512: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d0-d3},[r0]! » new_arm.S:1512: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1512: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d4-d7},[r1]! » new_arm.S:1512: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d4-d7},[r0]! » new_arm.S:1512: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1512: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d0-d3},[r1]! » new_arm.S:1512: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d0-d3},[r0]! » new_arm.S:1512: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d4-d7},[r1]! » new_arm.S:1512: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d4-d7},[r0]! » new_arm.S:1512: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d0-d3},[r1]! » new_arm.S:1512: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d0-d3},[r0]! » new_arm.S:1512: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d4-d7},[r1]! » new_arm.S:1512: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d4-d7},[r0]! » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#16 » new_arm.S:1512: Erreur: mnémonique inconnue « ldmiage » — « ldmiage r1!,{r3,r4} » new_arm.S:1512: Erreur: mnémonique inconnue « stmiage » — « stmiage r0!,{r3,r4} » new_arm.S:1512: Erreur: mnémonique inconnue « ldmiage » — « ldmiage r1!,{r3,r4} » new_arm.S:1512: Erreur: mnémonique inconnue « stmiage » — « stmiage r0!,{r3,r4} » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer register — « tst r2,#8 » new_arm.S:1512: Erreur: mnémonique inconnue « ldmiane » — « ldmiane r1!,{r3,r4} » new_arm.S:1512: Erreur: mnémonique inconnue « stmiane » — « stmiane r0!,{r3,r4} » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer register — « tst r2,#4 » new_arm.S:1512: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1512: Erreur: mnémonique inconnue « ldrne » — « ldrne r3,[r1],#4 » new_arm.S:1512: Erreur: mnémonique inconnue « strne » — « strne r3,[r0:32],#4 » new_arm.S:1512: Erreur: l'opérande 1 doit être an integer or stack pointer register — « and r2,r2,#3 » new_arm.S:1512: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1512: Erreur: mnémonique inconnue « pop » — « pop {r0} » new_arm.S:1512: Erreur: mnémonique inconnue « bx » — « bx lr » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#3 » new_arm.S:1516: Erreur: mnémonique inconnue « push » — « push {r0} » new_arm.S:1516: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r3,r0,r1 » new_arm.S:1516: Erreur: l'opérande 1 doit être a SIMD vector register — « bic ip,r1,#(32-1) » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer register — « tst r3,#3 » new_arm.S:1516: Erreur: mnémonique inconnue « pld » — « pld [ip] » new_arm.S:1516: Erreur: mnémonique inconnue « push » — « push {r4} » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#256 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer register — « ands r4,r0,#31 » new_arm.S:1516: Erreur: mnémonique inconnue « rsb » — « rsb r3,r4,#32 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer register — « lsl r4,r4,#1 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub r2,r2,r3 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add pc,pc,r4 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer register — « str r3,[r0],#4 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer register — « ldr r4,[r1],#4 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer register — « str r4,[r0],#4 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer register — « str r3,[r0],#4 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer register — « ldr r4,[r1],#4 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer register — « str r4,[r0],#4 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer register — « str r3,[r0],#4 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer register — « ldr r4,[r1],#4 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer register — « str r4,[r0],#4 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer register — « str r3,[r0],#4 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer register — « ldr r4,[r1],#4 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer register — « str r4,[r0],#4 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#0 » new_arm.S:1516: Erreur: mnémonique inconnue « addlt » — « addlt r2,r2,32 » new_arm.S:1516: Erreur: mnémonique inconnue « pld » — « pld [ip,#32] » new_arm.S:1516: Erreur: mnémonique inconnue « push » — « push {r5} » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer register — « mov r4,ip » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r5,r1,#(6*32) » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#(6*32) » new_arm.S:1516: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r3,r5,#(32-1) » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r4,r4,#(2*32) » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub ip,r3,r1 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer register — « adds r4,r4,#32 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1516: Erreur: mnémonique inconnue « pld » — « pld [r4,#(-32)] » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub ip,ip,#32 » new_arm.S:1516: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d0-d3},[r1]! » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1516: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1516: Erreur: mnémonique inconnue « vst1.64 » — « vst1.64 {d0-d3},[r0]! » new_arm.S:1516: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d0-d3},[r1]! » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1516: Erreur: mnémonique inconnue « vst1.64 » — « vst1.64 {d0-d3},[r0]! » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmn r2,#(6*32) » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer register — « adds r2,r2,#((6+1)*32) » new_arm.S:1516: Erreur: mnémonique inconnue « pop » — « pop {r5} » new_arm.S:1516: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r2,r2,lsl#31 » new_arm.S:1516: Erreur: mnémonique inconnue « ldrhcs » — « ldrhcs r3,[r1],#2 » new_arm.S:1516: Erreur: mnémonique inconnue « strhcs » — « strhcs r3,[r0],#2 » new_arm.S:1516: Erreur: mnémonique inconnue « ldrbne » — « ldrbne r3,[r1],#1 » new_arm.S:1516: Erreur: mnémonique inconnue « strbne » — « strbne r3,[r0] » new_arm.S:1516: Erreur: mnémonique inconnue « pop » — « pop {r0} » new_arm.S:1516: Erreur: mnémonique inconnue « bx » — « bx lr » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#64 » new_arm.S:1516: Erreur: mnémonique inconnue « push » — « push {r4} » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer register — « ands r3,r0,#3 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r3,#2 » new_arm.S:1516: Erreur: mnémonique inconnue « ldrbne » — « ldrbne r4,[r1],#1 » new_arm.S:1516: Erreur: mnémonique inconnue « subne » — « subne r2,r2,#1 » new_arm.S:1516: Erreur: mnémonique inconnue « strbne » — « strbne r4,[r0],#1 » new_arm.S:1516: Erreur: mnémonique inconnue « ldrhle » — « ldrhle r4,[r1],#2 » new_arm.S:1516: Erreur: mnémonique inconnue « suble » — « suble r2,r2,#2 » new_arm.S:1516: Erreur: mnémonique inconnue « strhle » — « strhle r4,[r0],#2 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer register — « tst r1,#3 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#64 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer register — « ands r4,r0,#31 » new_arm.S:1516: Erreur: mnémonique inconnue « rsb » — « rsb r4,r4,#32 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer register — « tst r4,#4 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub r2,r2,r4 » new_arm.S:1516: Erreur: mnémonique inconnue « ldrne » — « ldrne r3,[r1:8],#4 » new_arm.S:1516: Erreur: mnémonique inconnue « strne » — « strne r3,[r0:32],#4 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer register — « tst r4,#8 » new_arm.S:1516: Erreur: mnémonique inconnue « vld1.8 » — « vld1.8 {d0},[r1]! » new_arm.S:1516: Erreur: mnémonique inconnue « vst1.64 » — « vst1.64 {d0},[r0]! » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,#16 » new_arm.S:1516: Erreur: mnémonique inconnue « vld1.8 » — « vld1.8 {d2,d3},[r1]! » new_arm.S:1516: Erreur: mnémonique inconnue « vst1.64 » — « vst1.64 {d2,d3},[r0]! » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#0 » new_arm.S:1516: Erreur: mnémonique inconnue « addlt » — « addlt r2,r2,#32 » new_arm.S:1516: Erreur: mnémonique inconnue « pld » — « pld [ip,#32] » new_arm.S:1516: Erreur: mnémonique inconnue « push » — « push {r5} » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer register — « mov r4,ip » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r5,r1,#(6*32) » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#(6*32) » new_arm.S:1516: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r3,r5,#(32-1) » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r4,r4,#(2*32) » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub ip,r3,r1 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer register — « adds r4,r4,#32 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,r3 » new_arm.S:1516: Erreur: mnémonique inconnue « pld » — « pld [r4,#(-32)] » new_arm.S:1516: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1516: Erreur: mnémonique inconnue « vld1.8 » — « vld1.8 {d0-d3},[r1]! » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1516: Erreur: mnémonique inconnue « vst1.64 » — « vst1.64 {d0-d3},[r0]! » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmn r2,#(6*32) » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer register — « adds r2,r2,#((6+1)*32) » new_arm.S:1516: Erreur: mnémonique inconnue « pop » — « pop {r5} » new_arm.S:1516: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r3,r2,#7 » new_arm.S:1516: Erreur: mnémonique inconnue « rsb » — « rsb r4,r3,#64 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer register — « tst r2,#7 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add pc,pc,r4 » new_arm.S:1516: Erreur: mnémonique inconnue « vld1.8 » — « vld1.8 {d0},[r1]! » new_arm.S:1516: Erreur: mnémonique inconnue « vst1.8 » — « vst1.8 {d0},[r0]! » new_arm.S:1516: Erreur: mnémonique inconnue « vld1.8 » — « vld1.8 {d1},[r1]! » new_arm.S:1516: Erreur: mnémonique inconnue « vst1.8 » — « vst1.8 {d1},[r0]! » new_arm.S:1516: Erreur: mnémonique inconnue « vld1.8 » — « vld1.8 {d0},[r1]! » new_arm.S:1516: Erreur: mnémonique inconnue « vst1.8 » — « vst1.8 {d0},[r0]! » new_arm.S:1516: Erreur: mnémonique inconnue « vld1.8 » — « vld1.8 {d1},[r1]! » new_arm.S:1516: Erreur: mnémonique inconnue « vst1.8 » — « vst1.8 {d1},[r0]! » new_arm.S:1516: Erreur: mnémonique inconnue « vld1.8 » — « vld1.8 {d0},[r1]! » new_arm.S:1516: Erreur: mnémonique inconnue « vst1.8 » — « vst1.8 {d0},[r0]! » new_arm.S:1516: Erreur: mnémonique inconnue « vld1.8 » — « vld1.8 {d1},[r1]! » new_arm.S:1516: Erreur: mnémonique inconnue « vst1.8 » — « vst1.8 {d1},[r0]! » new_arm.S:1516: Erreur: mnémonique inconnue « vld1.8 » — « vld1.8 {d0},[r1]! » new_arm.S:1516: Erreur: mnémonique inconnue « vst1.8 » — « vst1.8 {d0},[r0]! » new_arm.S:1516: Erreur: mnémonique inconnue « vld1.8 » — « vld1.8 {d1},[r1]! » new_arm.S:1516: Erreur: mnémonique inconnue « vst1.8 » — « vst1.8 {d1},[r0]! » new_arm.S:1516: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer register — « tst r2,#4 » new_arm.S:1516: Erreur: mnémonique inconnue « ldrne » — « ldrne r3,[r1:8],#4 » new_arm.S:1516: Erreur: mnémonique inconnue « strne » — « strne r3,[r0],#4 » new_arm.S:1516: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r3,r2,#7 » new_arm.S:1516: Erreur: mnémonique inconnue « rsb » — « rsb r4,r3,#64 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer register — « tst r2,#7 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add pc,pc,r4 » new_arm.S:1516: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d0},[r1]! » new_arm.S:1516: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d0},[r0]! » new_arm.S:1516: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d1},[r1]! » new_arm.S:1516: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d1},[r0]! » new_arm.S:1516: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d0},[r1]! » new_arm.S:1516: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d0},[r0]! » new_arm.S:1516: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d1},[r1]! » new_arm.S:1516: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d1},[r0]! » new_arm.S:1516: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d0},[r1]! » new_arm.S:1516: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d0},[r0]! » new_arm.S:1516: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d1},[r1]! » new_arm.S:1516: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d1},[r0]! » new_arm.S:1516: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d0},[r1]! » new_arm.S:1516: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d0},[r0]! » new_arm.S:1516: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d1},[r1]! » new_arm.S:1516: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d1},[r0]! » new_arm.S:1516: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer register — « tst r2,#4 » new_arm.S:1516: Erreur: mnémonique inconnue « ldrne » — « ldrne r3,[r1],#4 » new_arm.S:1516: Erreur: mnémonique inconnue « strne » — « strne r3,[r0],#4 » new_arm.S:1516: Erreur: l'opérande 1 doit être an SVE predicate register — « bics r3,r2,#31 » new_arm.S:1516: Erreur: mnémonique inconnue « pld » — « pld [ip,#32] » new_arm.S:1516: Erreur: mnémonique inconnue « pld » — « pld [ip,#64] » new_arm.S:1516: Erreur: mnémonique inconnue « pld » — « pld [ip,#96] » new_arm.S:1516: Erreur: mnémonique inconnue « rsb » — « rsb r4,r3,#256 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer register — « ands r2,r2,#31 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer register — « lsr r4,r4,#2 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add ip,ip,#128 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r4,r4,r4,lsr#1 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub ip,ip,r1 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add pc,pc,r4 » new_arm.S:1516: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1516: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d0-d3},[r1]! » new_arm.S:1516: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d0-d3},[r0]! » new_arm.S:1516: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1516: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d4-d7},[r1]! » new_arm.S:1516: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d4-d7},[r0]! » new_arm.S:1516: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1516: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d0-d3},[r1]! » new_arm.S:1516: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d0-d3},[r0]! » new_arm.S:1516: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1516: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d4-d7},[r1]! » new_arm.S:1516: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d4-d7},[r0]! » new_arm.S:1516: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1516: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d0-d3},[r1]! » new_arm.S:1516: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d0-d3},[r0]! » new_arm.S:1516: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d4-d7},[r1]! » new_arm.S:1516: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d4-d7},[r0]! » new_arm.S:1516: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d0-d3},[r1]! » new_arm.S:1516: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d0-d3},[r0]! » new_arm.S:1516: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d4-d7},[r1]! » new_arm.S:1516: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d4-d7},[r0]! » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#16 » new_arm.S:1516: Erreur: mnémonique inconnue « ldmiage » — « ldmiage r1!,{r3,r4} » new_arm.S:1516: Erreur: mnémonique inconnue « stmiage » — « stmiage r0!,{r3,r4} » new_arm.S:1516: Erreur: mnémonique inconnue « ldmiage » — « ldmiage r1!,{r3,r4} » new_arm.S:1516: Erreur: mnémonique inconnue « stmiage » — « stmiage r0!,{r3,r4} » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer register — « tst r2,#8 » new_arm.S:1516: Erreur: mnémonique inconnue « ldmiane » — « ldmiane r1!,{r3,r4} » new_arm.S:1516: Erreur: mnémonique inconnue « stmiane » — « stmiane r0!,{r3,r4} » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer register — « tst r2,#4 » new_arm.S:1516: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1516: Erreur: mnémonique inconnue « ldrne » — « ldrne r3,[r1],#4 » new_arm.S:1516: Erreur: mnémonique inconnue « strne » — « strne r3,[r0:32],#4 » new_arm.S:1516: Erreur: l'opérande 1 doit être an integer or stack pointer register — « and r2,r2,#3 » new_arm.S:1516: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1516: Erreur: mnémonique inconnue « pop » — « pop {r0} » new_arm.S:1516: Erreur: mnémonique inconnue « bx » — « bx lr » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#3 » new_arm.S:1520: Erreur: mnémonique inconnue « push » — « push {r0} » new_arm.S:1520: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r3,r0,r1 » new_arm.S:1520: Erreur: l'opérande 1 doit être a SIMD vector register — « bic ip,r1,#(32-1) » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer register — « tst r3,#3 » new_arm.S:1520: Erreur: mnémonique inconnue « pld » — « pld [ip] » new_arm.S:1520: Erreur: mnémonique inconnue « push » — « push {r4} » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#256 » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer register — « ands r4,r0,#31 » new_arm.S:1520: Erreur: mnémonique inconnue « rsb » — « rsb r3,r4,#32 » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer register — « lsl r4,r4,#1 » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub r2,r2,r3 » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add pc,pc,r4 » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer register — « str r3,[r0],#4 » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer register — « ldr r4,[r1],#4 » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer register — « str r4,[r0],#4 » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer register — « str r3,[r0],#4 » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer register — « ldr r4,[r1],#4 » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer register — « str r4,[r0],#4 » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer register — « str r3,[r0],#4 » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer register — « ldr r4,[r1],#4 » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer register — « str r4,[r0],#4 » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer register — « ldr r3,[r1],#4 » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer register — « str r3,[r0],#4 » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer register — « ldr r4,[r1],#4 » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer register — « str r4,[r0],#4 » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#0 » new_arm.S:1520: Erreur: mnémonique inconnue « addlt » — « addlt r2,r2,32 » new_arm.S:1520: Erreur: mnémonique inconnue « pld » — « pld [ip,#32] » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub ip,ip,#32 » new_arm.S:1520: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d0-d3},[r1]! » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1520: Erreur: mnémonique inconnue « vst1.64 » — « vst1.64 {d0-d3},[r0]! » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer register — « adds r2,r2,#((0+1)*32) » new_arm.S:1520: Erreur: l'opérande 1 doit être an SVE predicate register — « movs r2,r2,lsl#31 » new_arm.S:1520: Erreur: mnémonique inconnue « ldrhcs » — « ldrhcs r3,[r1],#2 » new_arm.S:1520: Erreur: mnémonique inconnue « strhcs » — « strhcs r3,[r0],#2 » new_arm.S:1520: Erreur: mnémonique inconnue « ldrbne » — « ldrbne r3,[r1],#1 » new_arm.S:1520: Erreur: mnémonique inconnue « strbne » — « strbne r3,[r0] » new_arm.S:1520: Erreur: mnémonique inconnue « pop » — « pop {r0} » new_arm.S:1520: Erreur: mnémonique inconnue « bx » — « bx lr » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#64 » new_arm.S:1520: Erreur: mnémonique inconnue « push » — « push {r4} » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer register — « ands r3,r0,#3 » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r3,#2 » new_arm.S:1520: Erreur: mnémonique inconnue « ldrbne » — « ldrbne r4,[r1],#1 » new_arm.S:1520: Erreur: mnémonique inconnue « subne » — « subne r2,r2,#1 » new_arm.S:1520: Erreur: mnémonique inconnue « strbne » — « strbne r4,[r0],#1 » new_arm.S:1520: Erreur: mnémonique inconnue « ldrhle » — « ldrhle r4,[r1],#2 » new_arm.S:1520: Erreur: mnémonique inconnue « suble » — « suble r2,r2,#2 » new_arm.S:1520: Erreur: mnémonique inconnue « strhle » — « strhle r4,[r0],#2 » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer register — « tst r1,#3 » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#64 » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer register — « ands r4,r0,#31 » new_arm.S:1520: Erreur: mnémonique inconnue « rsb » — « rsb r4,r4,#32 » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer register — « tst r4,#4 » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub r2,r2,r4 » new_arm.S:1520: Erreur: mnémonique inconnue « ldrne » — « ldrne r3,[r1:8],#4 » new_arm.S:1520: Erreur: mnémonique inconnue « strne » — « strne r3,[r0:32],#4 » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer register — « tst r4,#8 » new_arm.S:1520: Erreur: mnémonique inconnue « vld1.8 » — « vld1.8 {d0},[r1]! » new_arm.S:1520: Erreur: mnémonique inconnue « vst1.64 » — « vst1.64 {d0},[r0]! » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,#16 » new_arm.S:1520: Erreur: mnémonique inconnue « vld1.8 » — « vld1.8 {d2,d3},[r1]! » new_arm.S:1520: Erreur: mnémonique inconnue « vst1.64 » — « vst1.64 {d2,d3},[r0]! » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#0 » new_arm.S:1520: Erreur: mnémonique inconnue « addlt » — « addlt r2,r2,#32 » new_arm.S:1520: Erreur: mnémonique inconnue « pld » — « pld [ip,#32] » new_arm.S:1520: Erreur: mnémonique inconnue « vld1.8 » — « vld1.8 {d0-d3},[r1]! » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#32 » new_arm.S:1520: Erreur: mnémonique inconnue « vst1.64 » — « vst1.64 {d0-d3},[r0]! » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer register — « adds r2,r2,#((0+1)*32) » new_arm.S:1520: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r3,r2,#7 » new_arm.S:1520: Erreur: mnémonique inconnue « rsb » — « rsb r4,r3,#64 » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer register — « tst r2,#7 » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add pc,pc,r4 » new_arm.S:1520: Erreur: mnémonique inconnue « vld1.8 » — « vld1.8 {d0},[r1]! » new_arm.S:1520: Erreur: mnémonique inconnue « vst1.8 » — « vst1.8 {d0},[r0]! » new_arm.S:1520: Erreur: mnémonique inconnue « vld1.8 » — « vld1.8 {d1},[r1]! » new_arm.S:1520: Erreur: mnémonique inconnue « vst1.8 » — « vst1.8 {d1},[r0]! » new_arm.S:1520: Erreur: mnémonique inconnue « vld1.8 » — « vld1.8 {d0},[r1]! » new_arm.S:1520: Erreur: mnémonique inconnue « vst1.8 » — « vst1.8 {d0},[r0]! » new_arm.S:1520: Erreur: mnémonique inconnue « vld1.8 » — « vld1.8 {d1},[r1]! » new_arm.S:1520: Erreur: mnémonique inconnue « vst1.8 » — « vst1.8 {d1},[r0]! » new_arm.S:1520: Erreur: mnémonique inconnue « vld1.8 » — « vld1.8 {d0},[r1]! » new_arm.S:1520: Erreur: mnémonique inconnue « vst1.8 » — « vst1.8 {d0},[r0]! » new_arm.S:1520: Erreur: mnémonique inconnue « vld1.8 » — « vld1.8 {d1},[r1]! » new_arm.S:1520: Erreur: mnémonique inconnue « vst1.8 » — « vst1.8 {d1},[r0]! » new_arm.S:1520: Erreur: mnémonique inconnue « vld1.8 » — « vld1.8 {d0},[r1]! » new_arm.S:1520: Erreur: mnémonique inconnue « vst1.8 » — « vst1.8 {d0},[r0]! » new_arm.S:1520: Erreur: mnémonique inconnue « vld1.8 » — « vld1.8 {d1},[r1]! » new_arm.S:1520: Erreur: mnémonique inconnue « vst1.8 » — « vst1.8 {d1},[r0]! » new_arm.S:1520: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer register — « tst r2,#4 » new_arm.S:1520: Erreur: mnémonique inconnue « ldrne » — « ldrne r3,[r1:8],#4 » new_arm.S:1520: Erreur: mnémonique inconnue « strne » — « strne r3,[r0],#4 » new_arm.S:1520: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r3,r2,#7 » new_arm.S:1520: Erreur: mnémonique inconnue « rsb » — « rsb r4,r3,#64 » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer register — « tst r2,#7 » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add pc,pc,r4 » new_arm.S:1520: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d0},[r1]! » new_arm.S:1520: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d0},[r0]! » new_arm.S:1520: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d1},[r1]! » new_arm.S:1520: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d1},[r0]! » new_arm.S:1520: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d0},[r1]! » new_arm.S:1520: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d0},[r0]! » new_arm.S:1520: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d1},[r1]! » new_arm.S:1520: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d1},[r0]! » new_arm.S:1520: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d0},[r1]! » new_arm.S:1520: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d0},[r0]! » new_arm.S:1520: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d1},[r1]! » new_arm.S:1520: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d1},[r0]! » new_arm.S:1520: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d0},[r1]! » new_arm.S:1520: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d0},[r0]! » new_arm.S:1520: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d1},[r1]! » new_arm.S:1520: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d1},[r0]! » new_arm.S:1520: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer register — « tst r2,#4 » new_arm.S:1520: Erreur: mnémonique inconnue « ldrne » — « ldrne r3,[r1],#4 » new_arm.S:1520: Erreur: mnémonique inconnue « strne » — « strne r3,[r0],#4 » new_arm.S:1520: Erreur: l'opérande 1 doit être an SVE predicate register — « bics r3,r2,#31 » new_arm.S:1520: Erreur: mnémonique inconnue « pld » — « pld [ip,#32] » new_arm.S:1520: Erreur: mnémonique inconnue « pld » — « pld [ip,#64] » new_arm.S:1520: Erreur: mnémonique inconnue « pld » — « pld [ip,#96] » new_arm.S:1520: Erreur: mnémonique inconnue « rsb » — « rsb r4,r3,#256 » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer register — « ands r2,r2,#31 » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer register — « lsr r4,r4,#2 » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add ip,ip,#128 » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r4,r4,r4,lsr#1 » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub ip,ip,r1 » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add pc,pc,r4 » new_arm.S:1520: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1520: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d0-d3},[r1]! » new_arm.S:1520: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d0-d3},[r0]! » new_arm.S:1520: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1520: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d4-d7},[r1]! » new_arm.S:1520: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d4-d7},[r0]! » new_arm.S:1520: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1520: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d0-d3},[r1]! » new_arm.S:1520: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d0-d3},[r0]! » new_arm.S:1520: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1520: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d4-d7},[r1]! » new_arm.S:1520: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d4-d7},[r0]! » new_arm.S:1520: Erreur: mnémonique inconnue « pld » — « pld [r1,ip] » new_arm.S:1520: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d0-d3},[r1]! » new_arm.S:1520: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d0-d3},[r0]! » new_arm.S:1520: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d4-d7},[r1]! » new_arm.S:1520: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d4-d7},[r0]! » new_arm.S:1520: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d0-d3},[r1]! » new_arm.S:1520: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d0-d3},[r0]! » new_arm.S:1520: Erreur: mnémonique inconnue « vld1.32 » — « vld1.32 {d4-d7},[r1]! » new_arm.S:1520: Erreur: mnémonique inconnue « vst1.32 » — « vst1.32 {d4-d7},[r0]! » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#16 » new_arm.S:1520: Erreur: mnémonique inconnue « ldmiage » — « ldmiage r1!,{r3,r4} » new_arm.S:1520: Erreur: mnémonique inconnue « stmiage » — « stmiage r0!,{r3,r4} » new_arm.S:1520: Erreur: mnémonique inconnue « ldmiage » — « ldmiage r1!,{r3,r4} » new_arm.S:1520: Erreur: mnémonique inconnue « stmiage » — « stmiage r0!,{r3,r4} » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer register — « tst r2,#8 » new_arm.S:1520: Erreur: mnémonique inconnue « ldmiane » — « ldmiane r1!,{r3,r4} » new_arm.S:1520: Erreur: mnémonique inconnue « stmiane » — « stmiane r0!,{r3,r4} » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer register — « tst r2,#4 » new_arm.S:1520: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1520: Erreur: mnémonique inconnue « ldrne » — « ldrne r3,[r1],#4 » new_arm.S:1520: Erreur: mnémonique inconnue « strne » — « strne r3,[r0:32],#4 » new_arm.S:1520: Erreur: l'opérande 1 doit être an integer or stack pointer register — « and r2,r2,#3 » new_arm.S:1520: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1520: Erreur: mnémonique inconnue « pop » — « pop {r0} » new_arm.S:1520: Erreur: mnémonique inconnue « bx » — « bx lr » new_arm.S:1843: Erreur: l'opérande 1 doit être an integer register — « ands r3,r0,#3 » new_arm.S:1843: Erreur: l'opérande 1 doit être an integer register — « mov ip,r0 » new_arm.S:1843: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r1,r1,r1,lsl#8 » new_arm.S:1843: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#8 » new_arm.S:1843: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r1,r1,r1,lsl#16 » new_arm.S:1843: Erreur: l'opérande 1 doit être an integer register — « mov r3,r1 » new_arm.S:1843: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#64 » new_arm.S:1843: Erreur: mnémonique inconnue « push » — « push {r4} » new_arm.S:1843: Erreur: l'opérande 1 doit être an integer register — « mov r4,r1 » new_arm.S:1843: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#64 » new_arm.S:1843: Erreur: mnémonique inconnue « push » — « push {r5} » new_arm.S:1843: Erreur: l'opérande 1 doit être an integer register — « mov r5,r1 » new_arm.S:1843: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r1,r3,r4,r5} » new_arm.S:1843: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#64 » new_arm.S:1843: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r1,r3,r4,r5} » new_arm.S:1843: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r1,r3,r4,r5} » new_arm.S:1843: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r1,r3,r4,r5} » new_arm.S:1843: Erreur: l'opérande 1 doit être an integer register — « adds r2,r2,#64 » new_arm.S:1843: Erreur: mnémonique inconnue « pop » — « pop {r5} » new_arm.S:1843: Erreur: mnémonique inconnue « teq » — « teq r2,#0 » new_arm.S:1843: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r4,r2,#7 » new_arm.S:1843: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,r4 » new_arm.S:1843: Erreur: mnémonique inconnue « rsb » — « rsb r4,r4,#64 » new_arm.S:1843: Erreur: l'opérande 1 doit être an integer register — « lsr r4,r4,#1 » new_arm.S:1843: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add pc,pc,r4 » new_arm.S:1843: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r1,r3} » new_arm.S:1843: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r1,r3} » new_arm.S:1843: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r1,r3} » new_arm.S:1843: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r1,r3} » new_arm.S:1843: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r1,r3} » new_arm.S:1843: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r1,r3} » new_arm.S:1843: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r1,r3} » new_arm.S:1843: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r1,r3} » new_arm.S:1843: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1843: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#4 » new_arm.S:1843: Erreur: mnémonique inconnue « strge » — « strge r1,[r0],#4 » new_arm.S:1843: Erreur: l'opérande 1 doit être an integer register — « ands r2,r2,#3 » new_arm.S:1843: Erreur: mnémonique inconnue « moveq » — « moveq r0,ip » new_arm.S:1843: Erreur: mnémonique inconnue « bxeq » — « bxeq lr » new_arm.S:1843: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#2 » new_arm.S:1843: Erreur: mnémonique inconnue « strhge » — « strhge r1,[r0],#2 » new_arm.S:1843: Erreur: mnémonique inconnue « strbne » — « strbne r1,[r0] » new_arm.S:1843: Erreur: l'opérande 1 doit être an integer register — « mov r0,ip » new_arm.S:1843: Erreur: mnémonique inconnue « bx » — « bx lr » new_arm.S:1843: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#4 » new_arm.S:1843: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r3,#2 » new_arm.S:1843: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub r2,r2,#4 » new_arm.S:1843: Erreur: mnémonique inconnue « strble » — « strble r1,[r0] » new_arm.S:1843: Erreur: mnémonique inconnue « strble » — « strble r1,[r0,#1] » new_arm.S:1843: Erreur: mnémonique inconnue « addle » — « addle r0,r0,#2 » new_arm.S:1843: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r2,r2,r3 » new_arm.S:1843: Erreur: mnémonique inconnue « strbne » — « strbne r1,[r0],#1 » new_arm.S:1843: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#2 » new_arm.S:1843: Erreur: mnémonique inconnue « strbge » — « strbge r1,[r0] » new_arm.S:1843: Erreur: mnémonique inconnue « strbge » — « strbge r1,[r0,#1] » new_arm.S:1843: Erreur: mnémonique inconnue « addge » — « addge r0,r0,#2 » new_arm.S:1843: Erreur: l'opérande 1 doit être an integer register — « tst r2,#1 » new_arm.S:1843: Erreur: mnémonique inconnue « strbne » — « strbne r1,[r0] » new_arm.S:1843: Erreur: l'opérande 1 doit être an integer register — « mov r0,ip » new_arm.S:1843: Erreur: mnémonique inconnue « bx » — « bx lr » new_arm.S:1843: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1843: Erreur: l'opérande 1 doit être an integer register — « mov r0,ip » new_arm.S:1843: Erreur: mnémonique inconnue « bx » — « bx lr » new_arm.S:1843: Erreur: l'opérande 1 doit être an integer register — « tst r0,#4 » new_arm.S:1843: Erreur: mnémonique inconnue « strne » — « strne r1,[r0],#4 » new_arm.S:1843: Erreur: mnémonique inconnue « subne » — « subne r2,r2,#4 » new_arm.S:1843: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#8 » new_arm.S:1847: Erreur: l'opérande 1 doit être an integer register — « ands r3,r0,#3 » new_arm.S:1847: Erreur: l'opérande 1 doit être an integer register — « mov ip,r0 » new_arm.S:1847: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r1,r1,r1,lsl#8 » new_arm.S:1847: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#8 » new_arm.S:1847: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r1,r1,r1,lsl#16 » new_arm.S:1847: Erreur: l'opérande 1 doit être an integer register — « mov r3,r1 » new_arm.S:1847: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#64 » new_arm.S:1847: Erreur: mnémonique inconnue « push » — « push {r4} » new_arm.S:1847: Erreur: l'opérande 1 doit être an integer register — « ands r4,r0,#(8-1) » new_arm.S:1847: Erreur: mnémonique inconnue « rsb » — « rsb r4,r4,#8 » new_arm.S:1847: Erreur: mnémonique inconnue « subne » — « subne r2,r2,r4 » new_arm.S:1847: Erreur: mnémonique inconnue « strne » — « strne r1,[r0],#4 » new_arm.S:1847: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#64 » new_arm.S:1847: Erreur: l'opérande 1 doit être an integer register — « mov r4,r1 » new_arm.S:1847: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#64 » new_arm.S:1847: Erreur: mnémonique inconnue « push » — « push {r5} » new_arm.S:1847: Erreur: l'opérande 1 doit être an integer register — « mov r5,r1 » new_arm.S:1847: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r1,r3,r4,r5} » new_arm.S:1847: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#64 » new_arm.S:1847: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r1,r3,r4,r5} » new_arm.S:1847: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r1,r3,r4,r5} » new_arm.S:1847: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r1,r3,r4,r5} » new_arm.S:1847: Erreur: l'opérande 1 doit être an integer register — « adds r2,r2,#64 » new_arm.S:1847: Erreur: mnémonique inconnue « pop » — « pop {r5} » new_arm.S:1847: Erreur: mnémonique inconnue « teq » — « teq r2,#0 » new_arm.S:1847: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r4,r2,#7 » new_arm.S:1847: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,r4 » new_arm.S:1847: Erreur: mnémonique inconnue « rsb » — « rsb r4,r4,#64 » new_arm.S:1847: Erreur: l'opérande 1 doit être an integer register — « lsr r4,r4,#1 » new_arm.S:1847: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add pc,pc,r4 » new_arm.S:1847: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r1,r3} » new_arm.S:1847: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r1,r3} » new_arm.S:1847: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r1,r3} » new_arm.S:1847: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r1,r3} » new_arm.S:1847: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r1,r3} » new_arm.S:1847: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r1,r3} » new_arm.S:1847: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r1,r3} » new_arm.S:1847: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r1,r3} » new_arm.S:1847: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1847: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#4 » new_arm.S:1847: Erreur: mnémonique inconnue « strge » — « strge r1,[r0],#4 » new_arm.S:1847: Erreur: l'opérande 1 doit être an integer register — « ands r2,r2,#3 » new_arm.S:1847: Erreur: mnémonique inconnue « moveq » — « moveq r0,ip » new_arm.S:1847: Erreur: mnémonique inconnue « bxeq » — « bxeq lr » new_arm.S:1847: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#2 » new_arm.S:1847: Erreur: mnémonique inconnue « strhge » — « strhge r1,[r0],#2 » new_arm.S:1847: Erreur: mnémonique inconnue « strbne » — « strbne r1,[r0] » new_arm.S:1847: Erreur: l'opérande 1 doit être an integer register — « mov r0,ip » new_arm.S:1847: Erreur: mnémonique inconnue « bx » — « bx lr » new_arm.S:1847: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#4 » new_arm.S:1847: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r3,#2 » new_arm.S:1847: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub r2,r2,#4 » new_arm.S:1847: Erreur: mnémonique inconnue « strble » — « strble r1,[r0] » new_arm.S:1847: Erreur: mnémonique inconnue « strble » — « strble r1,[r0,#1] » new_arm.S:1847: Erreur: mnémonique inconnue « addle » — « addle r0,r0,#2 » new_arm.S:1847: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r2,r2,r3 » new_arm.S:1847: Erreur: mnémonique inconnue « strbne » — « strbne r1,[r0],#1 » new_arm.S:1847: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#2 » new_arm.S:1847: Erreur: mnémonique inconnue « strbge » — « strbge r1,[r0] » new_arm.S:1847: Erreur: mnémonique inconnue « strbge » — « strbge r1,[r0,#1] » new_arm.S:1847: Erreur: mnémonique inconnue « addge » — « addge r0,r0,#2 » new_arm.S:1847: Erreur: l'opérande 1 doit être an integer register — « tst r2,#1 » new_arm.S:1847: Erreur: mnémonique inconnue « strbne » — « strbne r1,[r0] » new_arm.S:1847: Erreur: l'opérande 1 doit être an integer register — « mov r0,ip » new_arm.S:1847: Erreur: mnémonique inconnue « bx » — « bx lr » new_arm.S:1847: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1847: Erreur: l'opérande 1 doit être an integer register — « mov r0,ip » new_arm.S:1847: Erreur: mnémonique inconnue « bx » — « bx lr » new_arm.S:1847: Erreur: l'opérande 1 doit être an integer register — « tst r0,#4 » new_arm.S:1847: Erreur: mnémonique inconnue « strne » — « strne r1,[r0],#4 » new_arm.S:1847: Erreur: mnémonique inconnue « subne » — « subne r2,r2,#4 » new_arm.S:1847: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#8 » new_arm.S:1851: Erreur: l'opérande 1 doit être an integer register — « ands r3,r0,#3 » new_arm.S:1851: Erreur: l'opérande 1 doit être an integer register — « mov ip,r0 » new_arm.S:1851: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r1,r1,r1,lsl#8 » new_arm.S:1851: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#8 » new_arm.S:1851: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r1,r1,r1,lsl#16 » new_arm.S:1851: Erreur: l'opérande 1 doit être an integer register — « mov r3,r1 » new_arm.S:1851: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#64 » new_arm.S:1851: Erreur: mnémonique inconnue « push » — « push {r4} » new_arm.S:1851: Erreur: l'opérande 1 doit être an integer register — « ands r4,r0,#(32-1) » new_arm.S:1851: Erreur: mnémonique inconnue « rsb » — « rsb r4,r4,#32 » new_arm.S:1851: Erreur: l'opérande 1 doit être an integer register — « tst r4,#4 » new_arm.S:1851: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub r2,r2,r4 » new_arm.S:1851: Erreur: mnémonique inconnue « strne » — « strne r1,[r0],#4 » new_arm.S:1851: Erreur: l'opérande 1 doit être an integer register — « tst r4,#8 » new_arm.S:1851: Erreur: mnémonique inconnue « stmiane » — « stmiane r0!,{r1,r3} » new_arm.S:1851: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r4,#16 » new_arm.S:1851: Erreur: mnémonique inconnue « stmiage » — « stmiage r0!,{r1,r3} » new_arm.S:1851: Erreur: mnémonique inconnue « stmiage » — « stmiage r0!,{r1,r3} » new_arm.S:1851: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#64 » new_arm.S:1851: Erreur: l'opérande 1 doit être an integer register — « mov r4,r1 » new_arm.S:1851: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#64 » new_arm.S:1851: Erreur: mnémonique inconnue « push » — « push {r5} » new_arm.S:1851: Erreur: l'opérande 1 doit être an integer register — « mov r5,r1 » new_arm.S:1851: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r1,r3,r4,r5} » new_arm.S:1851: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#64 » new_arm.S:1851: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r1,r3,r4,r5} » new_arm.S:1851: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r1,r3,r4,r5} » new_arm.S:1851: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r1,r3,r4,r5} » new_arm.S:1851: Erreur: l'opérande 1 doit être an integer register — « adds r2,r2,#64 » new_arm.S:1851: Erreur: mnémonique inconnue « pop » — « pop {r5} » new_arm.S:1851: Erreur: mnémonique inconnue « teq » — « teq r2,#0 » new_arm.S:1851: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r4,r2,#7 » new_arm.S:1851: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,r4 » new_arm.S:1851: Erreur: mnémonique inconnue « rsb » — « rsb r4,r4,#64 » new_arm.S:1851: Erreur: l'opérande 1 doit être an integer register — « lsr r4,r4,#1 » new_arm.S:1851: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add pc,pc,r4 » new_arm.S:1851: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r1,r3} » new_arm.S:1851: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r1,r3} » new_arm.S:1851: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r1,r3} » new_arm.S:1851: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r1,r3} » new_arm.S:1851: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r1,r3} » new_arm.S:1851: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r1,r3} » new_arm.S:1851: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r1,r3} » new_arm.S:1851: Erreur: mnémonique inconnue « stmia » — « stmia r0!,{r1,r3} » new_arm.S:1851: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1851: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#4 » new_arm.S:1851: Erreur: mnémonique inconnue « strge » — « strge r1,[r0],#4 » new_arm.S:1851: Erreur: l'opérande 1 doit être an integer register — « ands r2,r2,#3 » new_arm.S:1851: Erreur: mnémonique inconnue « moveq » — « moveq r0,ip » new_arm.S:1851: Erreur: mnémonique inconnue « bxeq » — « bxeq lr » new_arm.S:1851: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#2 » new_arm.S:1851: Erreur: mnémonique inconnue « strhge » — « strhge r1,[r0],#2 » new_arm.S:1851: Erreur: mnémonique inconnue « strbne » — « strbne r1,[r0] » new_arm.S:1851: Erreur: l'opérande 1 doit être an integer register — « mov r0,ip » new_arm.S:1851: Erreur: mnémonique inconnue « bx » — « bx lr » new_arm.S:1851: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#4 » new_arm.S:1851: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r3,#2 » new_arm.S:1851: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub r2,r2,#4 » new_arm.S:1851: Erreur: mnémonique inconnue « strble » — « strble r1,[r0] » new_arm.S:1851: Erreur: mnémonique inconnue « strble » — « strble r1,[r0,#1] » new_arm.S:1851: Erreur: mnémonique inconnue « addle » — « addle r0,r0,#2 » new_arm.S:1851: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r2,r2,r3 » new_arm.S:1851: Erreur: mnémonique inconnue « strbne » — « strbne r1,[r0],#1 » new_arm.S:1851: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#2 » new_arm.S:1851: Erreur: mnémonique inconnue « strbge » — « strbge r1,[r0] » new_arm.S:1851: Erreur: mnémonique inconnue « strbge » — « strbge r1,[r0,#1] » new_arm.S:1851: Erreur: mnémonique inconnue « addge » — « addge r0,r0,#2 » new_arm.S:1851: Erreur: l'opérande 1 doit être an integer register — « tst r2,#1 » new_arm.S:1851: Erreur: mnémonique inconnue « strbne » — « strbne r1,[r0] » new_arm.S:1851: Erreur: l'opérande 1 doit être an integer register — « mov r0,ip » new_arm.S:1851: Erreur: mnémonique inconnue « bx » — « bx lr » new_arm.S:1851: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1851: Erreur: l'opérande 1 doit être an integer register — « mov r0,ip » new_arm.S:1851: Erreur: mnémonique inconnue « bx » — « bx lr » new_arm.S:1851: Erreur: l'opérande 1 doit être an integer register — « tst r0,#4 » new_arm.S:1851: Erreur: mnémonique inconnue « strne » — « strne r1,[r0],#4 » new_arm.S:1851: Erreur: mnémonique inconnue « subne » — « subne r2,r2,#4 » new_arm.S:1851: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#8 » new_arm.S:1855: Erreur: pseudo-op inconnu: « .fpu » new_arm.S:1855: Erreur: l'opérande 1 doit être an integer register — « ands r3,r0,#3 » new_arm.S:1855: Erreur: l'opérande 1 doit être an integer register — « mov ip,r0 » new_arm.S:1855: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r1,r1,r1,lsl#8 » new_arm.S:1855: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#16 » new_arm.S:1855: Erreur: l'opérande 1 doit être a SIMD vector register — « orr r1,r1,r1,lsl#16 » new_arm.S:1855: Erreur: mnémonique inconnue « vmov » — « vmov d0,r1,r1 » new_arm.S:1855: Erreur: mnémonique inconnue « vmov » — « vmov d1,r1,r1 » new_arm.S:1855: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#64 » new_arm.S:1855: Erreur: mnémonique inconnue « push » — « push {r4} » new_arm.S:1855: Erreur: l'opérande 1 doit être an integer register — « ands r4,r0,#(32-1) » new_arm.S:1855: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r3,r4,#7 » new_arm.S:1855: Erreur: mnémonique inconnue « rsb » — « rsb r4,r4,#32 » new_arm.S:1855: Erreur: l'opérande 1 doit être an integer register — « tst r4,#4 » new_arm.S:1855: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub r2,r2,r4 » new_arm.S:1855: Erreur: mnémonique inconnue « strne » — « strne r1,[r0],#4 » new_arm.S:1855: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r4,r3,#7 » new_arm.S:1855: Erreur: l'opérande 1 doit être an integer register — « lsr r4,r4,#1 » new_arm.S:1855: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add pc,pc,r4 » new_arm.S:1855: Erreur: mnémonique inconnue « vst1.64 » — « vst1.64 {d0},[r0]! » new_arm.S:1855: Erreur: mnémonique inconnue « vst1.64 » — « vst1.64 {d0},[r0]! » new_arm.S:1855: Erreur: mnémonique inconnue « vst1.64 » — « vst1.64 {d0},[r0]! » new_arm.S:1855: Erreur: mnémonique inconnue « vst1.64 » — « vst1.64 {d0},[r0]! » new_arm.S:1855: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#64 » new_arm.S:1855: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#64 » new_arm.S:1855: Erreur: mnémonique inconnue « vmov » — « vmov q1,q0 » new_arm.S:1855: Erreur: mnémonique inconnue « vst1.64 » — « vst1.64 {d0-d3},[r0]! » new_arm.S:1855: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,#64 » new_arm.S:1855: Erreur: mnémonique inconnue « vst1.64 » — « vst1.64 {d0-d3},[r0]! » new_arm.S:1855: Erreur: l'opérande 1 doit être an integer register — « adds r2,r2,#64 » new_arm.S:1855: Erreur: mnémonique inconnue « teq » — « teq r2,#0 » new_arm.S:1855: Erreur: l'opérande 1 doit être a SIMD vector register — « bic r4,r2,#15 » new_arm.S:1855: Erreur: l'opérande 1 doit être an integer register — « subs r2,r2,r4 » new_arm.S:1855: Erreur: mnémonique inconnue « rsb » — « rsb r4,r4,#64 » new_arm.S:1855: Erreur: l'opérande 1 doit être an integer register — « lsr r4,r4,#2 » new_arm.S:1855: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add pc,pc,r4 » new_arm.S:1855: Erreur: mnémonique inconnue « vst1.64 » — « vst1.64 {d0,d1},[r0]! » new_arm.S:1855: Erreur: mnémonique inconnue « vst1.64 » — « vst1.64 {d0,d1},[r0]! » new_arm.S:1855: Erreur: mnémonique inconnue « vst1.64 » — « vst1.64 {d0,d1},[r0]! » new_arm.S:1855: Erreur: mnémonique inconnue « vst1.64 » — « vst1.64 {d0,d1},[r0]! » new_arm.S:1855: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#8 » new_arm.S:1855: Erreur: mnémonique inconnue « strge » — « strge r1,[r0],#4 » new_arm.S:1855: Erreur: mnémonique inconnue « strge » — « strge r1,[r0],#4 » new_arm.S:1855: Erreur: mnémonique inconnue « subge » — « subge r2,r2,#8 » new_arm.S:1855: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1855: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#4 » new_arm.S:1855: Erreur: mnémonique inconnue « strge » — « strge r1,[r0],#4 » new_arm.S:1855: Erreur: l'opérande 1 doit être an integer register — « ands r2,r2,#3 » new_arm.S:1855: Erreur: mnémonique inconnue « moveq » — « moveq r0,ip » new_arm.S:1855: Erreur: mnémonique inconnue « bxeq » — « bxeq lr » new_arm.S:1855: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#2 » new_arm.S:1855: Erreur: mnémonique inconnue « strhge » — « strhge r1,[r0],#2 » new_arm.S:1855: Erreur: mnémonique inconnue « strbne » — « strbne r1,[r0] » new_arm.S:1855: Erreur: l'opérande 1 doit être an integer register — « mov r0,ip » new_arm.S:1855: Erreur: mnémonique inconnue « bx » — « bx lr » new_arm.S:1855: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#8 » new_arm.S:1855: Erreur: mnémonique inconnue « strge » — « strge r1,[r0] » new_arm.S:1855: Erreur: mnémonique inconnue « strge » — « strge r1,[r0,#4] » new_arm.S:1855: Erreur: mnémonique inconnue « addge » — « addge r0,r0,#8 » new_arm.S:1855: Erreur: mnémonique inconnue « subge » — « subge r2,r2,#8 » new_arm.S:1855: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#4 » new_arm.S:1855: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r3,#2 » new_arm.S:1855: Erreur: l'opérande 1 doit être an integer or stack pointer register — « sub r2,r2,#4 » new_arm.S:1855: Erreur: mnémonique inconnue « strble » — « strble r1,[r0] » new_arm.S:1855: Erreur: mnémonique inconnue « strble » — « strble r1,[r0,#1] » new_arm.S:1855: Erreur: mnémonique inconnue « addle » — « addle r0,r0,#2 » new_arm.S:1855: Erreur: l'opérande 1 doit être an integer or stack pointer register — « add r2,r2,r3 » new_arm.S:1855: Erreur: mnémonique inconnue « strbne » — « strbne r1,[r0],#1 » new_arm.S:1855: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#2 » new_arm.S:1855: Erreur: mnémonique inconnue « strbge » — « strbge r1,[r0] » new_arm.S:1855: Erreur: mnémonique inconnue « strbge » — « strbge r1,[r0,#1] » new_arm.S:1855: Erreur: mnémonique inconnue « addge » — « addge r0,r0,#2 » new_arm.S:1855: Erreur: l'opérande 1 doit être an integer register — « tst r2,#1 » new_arm.S:1855: Erreur: mnémonique inconnue « strbne » — « strbne r1,[r0] » new_arm.S:1855: Erreur: l'opérande 1 doit être an integer register — « mov r0,ip » new_arm.S:1855: Erreur: mnémonique inconnue « bx » — « bx lr » new_arm.S:1855: Erreur: mnémonique inconnue « pop » — « pop {r4} » new_arm.S:1855: Erreur: l'opérande 1 doit être an integer register — « mov r0,ip » new_arm.S:1855: Erreur: mnémonique inconnue « bx » — « bx lr » new_arm.S:1855: Erreur: l'opérande 1 doit être an integer register — « tst r0,#4 » new_arm.S:1855: Erreur: mnémonique inconnue « strne » — « strne r1,[r0],#4 » new_arm.S:1855: Erreur: mnémonique inconnue « subne » — « subne r2,r2,#4 » new_arm.S:1855: Erreur: l'opérande 1 doit être an integer or stack pointer register — « cmp r2,#16 » new_arm.S:1855: Erreur: mnémonique inconnue « poplt » — « poplt {r4} » new_arm.S:1488: Erreur: symbole non défini ip utilisé comme valeur immédiate new_arm.S:1500: Erreur: symbole non défini ip utilisé comme valeur immédiate make[3]: *** [Makefile:446 : new_arm.lo] Erreur 1 make[2]: *** [Makefile:405 : all-recursive] Erreur 1 make[1]: *** [Makefile:539 : all-recursive] Erreur 1 make: *** [Makefile:448 : all] Erreur 2