

## Architettura degli Elaboratori e Laboratorio

Matteo Manzali

Università degli Studi di Ferrara

Anno Accademico 2016 - 2017

## Componenti visti

 Nelle scorse lezioni abbiamo visto come sono realizzati i seguenti componenti:







#### **Shifter**

- Componente che implementa l'operazione di "shift" verso destra (o sinistra).
- E' composto da una catena di Mux.
- In figura è mostrato un circuito che implementa lo shift a sinistra su 8 bit:
  - 3 livelli (3 bit di controllo)
- Esempio:
  - input → (00110001)<sub>due</sub>
  - control → (010)<sub>due</sub>
  - output → (11000100)<sub>due</sub>





### **Shifter**

- Nel data path ci servirà un circuito per moltiplicare per 4 gli indirizzi (es. calcolo dell'istruzione successiva).
- Possiamo utilizzare uno shifter a sinistra di 2:
  - 32 bit di input e output  $\rightarrow$  5 bit di controllo (2<sup>5</sup> = 32).
  - bit di controllo hardcoded: (00010)<sub>due</sub>







#### Bit extender

- Un circuito con N bit in ingresso e M bit in uscita (dove N < M).</li>
- Il circuito interpreta i bit in ingresso come rappresentazione binaria di un numero con segno e ne estende i bit:
  - se il numero è positivo i bit aggiunti saranno 0
  - se il numero è negativo i bit aggiunti saranno 1





## Il processore MIPS

- Vedremo un'implementazione semplificata del processore MIPS.
- Copre un sottoinsieme limitato di istruzioni rappresentative dell'ISA:
  - aritmetiche/logiche: add, sub, and, or, slt
  - accesso alla memoria: lw, sw
  - trasferimento di controllo: beq, j
- Ad ogni ciclo di clock viene eseguita una istruzione completa.
- Assumiamo che la memoria che tiene le istruzioni (read-only) e la memoria che tiene i dati (read/write) siano separate.

  ≡
- Possiamo leggere e scrivere nello stesso ciclo di clock.



## Cosa fa un processore

- Per ogni istruzione:

  - legge dei registri (in base a quanto specificato dall'istruzione)
- A seconda dell'istruzione:
  - usa la ALU per calcolare uno tra i seguenti valori:
    - un risultato aritmetico/logico
    - un indirizzo di memoria (registro + offset)
    - l'indirizzo di un branch target
  - accede alla memoria per load/store
  - aggiorna il PC con PC + 4 o con un indirizzo target



### Lettura istruzione

- Per eseguire un'istruzione è necessario prima leggerla dalla memoria.
- PC è un registro dedicato che contiene l'indirizzo dell'istruzione attualmente in esecuzione.
- Escludendo casi di branch o jump, tipicamente la prossima istruzione da eseguire è quella successiva alla corrente.
- Ogni istruzione è rappresentata da un blocco di 32 bit (4 bye).
- L'istruzione successiva a quella corrente si troverà quindi all'indirizzo PC + 4.



#### Lettura istruzione

• Circuito per l'incremento del PC (ad ogni ciclo di clock viene aggiunto 4 all'indirizzo corrente):





## Istruzioni di tipo R



- L'istruzione viene letta dalla memoria (es. add \$s0, \$t0, \$t1).
- Vengono selezionati i due registri in lettura (rs e rt) e il registro in scrittura (rd).
- Vengono generati segnali di controllo dell'ALU.
- Vengono letti i valori dei registri sorgenti e dati in input alla ALU.
- L'ALU esegue l'operazione.
- Il valore in output dalla ALU viene scritto nel registro destinazione.



## Istruzioni di tipo R



- I segnali di controllo (in blu) verranno affrontati successivamente.
- Sfruttiamo il fatto che il Register File permette di leggere e scrivere nello stesso ciclo di clock (write after read):
  - possiamo collegare l'output dell'ALU come input del "Write Data"



#### Istruzioni load

| ор    | ГЅ    | rt    | costante/indirizzo |
|-------|-------|-------|--------------------|
| 6 bit | 5 bit | 5 bit | 16 bit             |

- L'istruzione viene letta dalla memoria (es. lw \$t0, 0(\$a0)).
- Il valore contenuto nel registro rs viene mandato come primo operando all'ALU.
- L'offset viene esteso a 32 bit con segno ed inviato all'ALU come secondo operando.
- Vengono generati segnali di controllo dell'ALU.
- L'ALU esegue l'operazione, calcolando l'indirizzo a cui accedere.
- Il dato è letto dalla memoria e scritto nel registro rt.



#### Istruzioni store



| ор    | ГЅ    | rt    | costante/indirizzo |  |  |  |
|-------|-------|-------|--------------------|--|--|--|
| 6 bit | 5 bit | 5 bit | 16 bit             |  |  |  |

- L'istruzione viene letta dalla memoria (es. sw \$t0, 0(\$a0)).
- Il valore contenuto nel registro rs viene mandato come primo operando all'ALU.
- L'offset viene esteso a 32 bit con segno ed inviato all'ALU come secondo operando.
- Vengono generati segnali di controllo dell'ALU.
- L'ALU esegue l'operazione, calcolando l'indirizzo a cui accedere.
- Il dato contenuto nel registro rt è scritto nella memoria principale all'indirizzo selezionato.



#### Istruzioni load/store

Componenti necessari (il Register File e la ALU li abbiamo già):





#### Istruzioni load/store



Mettiamo tutto assieme (escludendo il PC):

0: usa output dell'ALU (istruzione R) 1: usa dati letti da memoria (load)









# Istruzioni di branch (beq)

| ор    | rs rt |       | costante/indirizzo |  |  |  |
|-------|-------|-------|--------------------|--|--|--|
| 6 bit | 5 bit | 5 bit | 16 bit             |  |  |  |

- L'istruzione viene letta dalla memoria.
- · L'offset viene shiftato a sinistra di 2 bit e esteso a 32 bit con segno.
- L'indirizzo risultante viene sommato con PC + 4 (adder aggiuntivo).
- I due registri in lettura (rs e rt) vengono passati alla ALU come operandi.
- La ALU calcola la differenza tra i due operandi.
- Viene interpretato il segnale "zero" della ALU per capire se il salto deve o meno avvenire.



# Istruzioni di branch (beq)

Componenti necessari: L'indirizzo a cui saltare viene sempre calcolato PC+4 from instruction datapath Branch Circuito che fa lo shift Add Sum target a sinistra di 2 bit Shift left 2 Read **ALU** operation register 1 Instruction Read data 1 Read register 2 To branch ALU Zero control logic Registers Write register Read data 2 Write data RegWrite Si controlla se il segnale "zero" è alto o basso (con beq se è alto si salta) 32 16 Signextend





## Datapath completo





### Unità di controllo



- Il datapath che abbiamo costruito ha 7 segnali di controllo:
  - RegWrite, ALUSrc, PCSrc, MemWrite, MemtoReg, MemRead → 1 bit
  - ALU Operation → 4 bit
- L'unità di controllo del processore ha il compito di generare (direttamente o indirettamente) quei segnali.
- Segue una logica combinatoria:
  - l'input è dato dall'istruzione (i 6 bit del campo op)
  - in output genera i segnali di controllo
- E' composta da due parti: una di controllo generico ed una specifica per l'ALU.

#### Controllo della ALU

 L'unità di controllo della ALU deve generare in output i segnali di controllo per la ALU (ALU operation):

| ALU control lines | Function         |
|-------------------|------------------|
| 0000              | AND              |
| 0001              | OR               |
| 0010              | add              |
| 0110              | subtract         |
| 0111              | set on less than |
| 1100              | NOR              |

- Per le istruzioni di tipo R la funzione è data dal codice funct nell'istruzione.
- Per le istruzioni load/store la funzione è sempre add.
- Per la funzione beq la funzione è sempre subtract.



#### Controllo della ALU

- L'input all'unità di controllo della ALU è dato da:
  - due bit che indicano a che categoria appartiene l'istruzione (ALUOp)
  - il codice funct dell'istruzione per le istruzioni R

| Instruction opcode | ALUOp | Instruction operation | Funct field | Desired<br>ALU action | ALU control<br>input |
|--------------------|-------|-----------------------|-------------|-----------------------|----------------------|
| LW                 | 00    | load word             | XXXXXX      | add                   | 0010                 |
| SW                 | 00    | store word            | XXXXXX      | add                   | 0010                 |
| Branch equal       | 01    | branch equal          | XXXXXX      | subtract              | 0110                 |
| R-type             | 10    | add                   | 100000      | add                   | 0010                 |
| R-type             | 10    | subtract              | 100010      | subtract              | 0110                 |
| R-type             | 10    | AND                   | 100100      | AND                   | 0000                 |
| R-type             | 10    | OR                    | 100101      | OR                    | 0001                 |
| R-type             | 10    | set on less than      | 101010      | set on less than      | 0111                 |

I bit ALUOp sono settati dall'unità di controllo principale.



### Controllo della ALU





### Controllo e istruzioni







# Controllo principale





- RegDst: 🤎
  - 0 → il numero del registro su cui scrivere deriva dal campo rt (bits 20:16)
  - 1 → il numero del registro su cui scrivere deriva dal campo rd (bits 15:11)
- RegWrite:
  - 0 → nessun effetto
  - 1 → il registro specificato in "Write register" viene scritto con il valore in "Write data"





#### ALUSrc:

- 0 → il secondo operando dell'ALU deriva dal secondo registro in lettura del Register File
- 1 → il secondo operando dell'ALU è l'offset con segno ed esteso a 32 bit (bits 15:0)

#### MemRead:

- 0 → nessun effetto
- 1 → il dato presente in memoria principale all'indirizzo letto nell'input "Address" viene fornito in output su "Read data"





#### MemWrite:

- 0 → nessun effetto
- 1 → il dato presente nell'input "Write data" viene scritto in memoria principale all'indirizzo letto nell'input "Address"

#### MemtoReg:

- 0 → il valore passato all'input "Write data" è il risultato dell'ALU
- 1 → il valore passato all'input "Write data" è il valore letto dalla memoria principale





- PCSrc: |
  - 0 → il PC diventa PC + 4
  - 1 → il PC diventa il risultato della somma tra PC e l'offset



- Ma PCSrc vale 1 quando:
  - stiamo eseguendo un'operazione di branch
  - il segnale "zero" dell'ALU è alto
- Si può quindi ottenere PCSrc mettendo in AND questi due controlli:
  - l'unità di controllo avrà un segnale "Branch" che indica se si sta eseguendo una operazione di branch



# Controllo principale

 L'input dell'unità di controllo principale è costituito esclusivamente dall'opcode dell'istruzione:

| Instruction | RegDst | ALUSrc | Memto-<br>Reg | Reg-<br>Write | Mem-<br>Read | Mem-<br>Write | Branch | ALUOp1 | ALUOp0 |
|-------------|--------|--------|---------------|---------------|--------------|---------------|--------|--------|--------|
| R-format    | 1      | 0      | 0             | 1             | 0            | 0             | 0      | 1      | 0      |
| 1w          | 0      | 1      | 1             | 1             | 1            | 0             | 0      | 0      | 0      |
| SW          | Х      | 1      | Х             | 0             | 0            | 1             | 0      | 0      | 0      |
| beq         | Х      | 0      | Х             | 0             | 0            | 0             | 1      | 0      | 1      |

X significa "don't care" (non importa, non significativo)



## Datapath con controllo



# Istruzioni di tipo R





Matteo Manzali - Università degli Studi di Ferrara

### Load





Matteo Manzali - Università degli Studi di Ferrara

### Store







Matteo Manzali - Università degli Studi di Ferrara

## Branch-on-equal



## Jump incondizionato



Formato J:

| ор    | indirizzo |
|-------|-----------|
| 6 bit | 26 bit    |

- L'op del jump è (000010)<sub>due</sub>.
- II PC viene aggiornato con una concatenazione di:
  - 4 bit più significativi presi dal PC
  - 26 bit di indirizzo
  - 2 bit meno significativi sono sempre 0





# Come implementare addi?





# Implementazione di addi

- E' una istruzione di tipo I (come load e store).
- Il suo comportamento è molto simile alla load:
  - si somma il valore di un registro con una costante
- Il risultato della ALU non deve essere interpretato come un indirizzo in memoria:
  - MemtoReg → 0 (nella load è 1)
  - MemRead → 0 (nella load è 1)
- Basta modificare il comportamento della logica di controllo per farle "riconoscere" anche l'opcode di addi (001000)<sub>due</sub>



# Come implementare jal?





Matteo Manzali - Università degli Studi di Ferrara

### Implementazione di jal

- E' una istruzione di tipo J (come jump).
- A differenza di jump deve scrive il valore PC + 4 nel registro \$ra (31).
- Devo collegare l'output dell'adder di PC + 4 a "Write data" del Register File:
  - aggiungo un input al Mux di "MemtoReg" (il controllo passa da 1 a 2 bit)
- Devo poter scrivere il valore 31 nell'input "Write register":
  - aggiungo un input al Mux di "RegDst" (il controllo passa da 1 a 2 bit)
- La logica di controllo deve essere in grado di riconoscere l'opcode di jal (000011)<sub>due</sub>

Matteo Manzali - Università degli Studi di Ferrara

# Come implementare jr?





Matteo Manzali - Università degli Studi di Ferrara

# Implementazione di jr

E' una istruzione di tipo R.

| ор     | ГЅ    | rt    | rd    | shamt | funct  |
|--------|-------|-------|-------|-------|--------|
| 6 bit  | 5 bit | 5 bit | 5 bit | 5 bit | 6 bit  |
| 000000 | SSSSS | 00000 | 00000 | 00000 | 001000 |

- Viene codificata passando il numero del registro specificato in rs (tipicamente \$ra, ovvero 31) all'input "Read register 1" del Register File.
- rt, rd e shamt non sono utilizzati.
- Il valore letto dal Register File è l'indirizzo a cui saltare, quindi viene scritto nel PC (nuovo collegamento al Mux del PC).
- Necessari collegamenti e controlli aggiuntivi.



#### Le eccezioni

- Fino ad ora abbiamo visto l'esecuzione di istruzioni nell'area "utente" della memoria (indirizzo < 0x8000000).
- Sappiamo che possono esserci errori durante l'esecuzione del programma (accesso ad un'area di memoria non consentita, divisione per zero, etc.).
- In caso di errore l'elaboratore smette di eseguire il programma e salta ad un'area del kernel dedicata:
  - l'indirizzo 0x80000000 contiene la prima istruzione di un programma del kernel chiamato "exception handler"
  - in caso di errore il PC deve essere aggiornato con quell'indirizzo (nuovo collegamento al Mux del PC)
- Necessari collegamenti e controlli aggiuntivi.



#### E le altre istruzioni?



- Il datapath visto ora permette solo l'esecuzione di un sottoinsieme di istruzioni MIPS:
  - scopo "didattico" (come nel libro di testo)
  - approccio utilizzato anche per altri argomenti
- Per permettere l'esecuzione di altre istruzioni è necessario aggiungere componenti hardware e complicare la logica di controllo (come visto per addi).
- Nelle slides successive vedremo una possibile implementazione del calcolo di prodotto e divisione:
  - non andremo in dettaglio come negli argomenti precedenti



#### **Prodotto**

 Il prodotto può essere implementato attraverso una serie di somme e shift (come visto nelle scorse lezioni):

```
1110 x // moltiplicando

0110 = // moltiplicatore

0000 +

1110 +

1110 +

0000 = // prodotto
```

- Ogni risultato parziale o è zero o è il moltiplicando spostato progressivamente a sinistra.
- La moltiplicazione si riduce ad una serie di somme e spostamenti a sinistra.

Matteo Manzali - Università degli Studi di Ferrara

#### **Prodotto**

 Possibile implementazione in hardware del prodotto senza segno (istruzione MULT):





#### **Prodotto**





Matteo Manzali - Università degli Studi di Ferrara

#### Divisione

- Il circuito visto nelle slides precedenti per il prodotto può essere utilizzato anche per implementare la divisione attraverso una serie di differenze:
  - modifiche nella ALU
  - modifiche nella logica di controllo



# Ricapitolando

- Un datapath contiene i componenti e i collegamenti necessari ad implementare un ISA (Instruction Set Architecture).
- L'implementazione vista è:
  - a singolo ciclo di clock (1 ciclo → 1 istruzione)
  - a memorie separate (istruzioni e dati)
  - con un ISA ridotto rispetto al MIPS classico
  - a 32 bit
- La logica di controllo dice al datapath che cosa fare:
  - si basa su una logica combinatoria
  - riceve in input l'istruzione binaria (la parte significativa)



#### **MARS**

- Aprite MARS:
- Scrivete qualche istruzione, ad esempio:

```
1  ori $t0, $zero, 5
2  ori $t1, $zero, 7
3  add $t2, $t1, $t0
```

- Salvate
- Andate su Tools → MIPS X-Ray
- Assemblate
- Cliccate su "Connect to MIPS"
- Eseguite



#### Performance

- Come si definisce il concetto di "performance"?
- Tempo di esecuzione di un programma:
  - wall-clock time → tiene conto anche di I/O e delle attese dovute alla condivisione delle risorse con altri programmi
  - CPU time → tiene conto solo del tempo in cui il programma usa la CPU
- Throughput:
  - numero di task/transazioni eseguiti per unità di tempo
- Altro...



#### **CPU time**

CPU time = #instructions • CPI • Clock cycle

- #instructions: numero di istruzioni nel programma
- CPI: numero medio di cicli di clock per istruzione
- Clock cycle: durata di un ciclo di clock



#### Istruzioni

- Non siamo interessati alla quantità "statica" di istruzioni, ovvero alle linee di codice del programma.
- Quello che dobbiamo considerare è la quantità dinamica di istruzioni, ovvero quante istruzioni vengono realmente eseguite durante l'esecuzione del programma.
- Il codice seguente contiene 3 linee, ma il numero di istruzioni eseguite sarà 2001:

```
li $a0, 1000
Ostrich: sub $a0, $a0, 1
bne $a0, $0, Ostrich
```



#### **CPI**

- Il numero medio di cicli di clock per istruzione (CPI) dipende sia dal processore che dal programma:
  - un programma con molte istruzioni floating point può avere un CPI più alto di un programma che utilizza solo interi
  - un processore può eseguire lo stesso programma molto più velocemente rispetto ad un altro processore meno performante.
- Nel datapath descritto nelle slides precedenti abbiamo assunto che una istruzione venga eseguita in un ciclo di clock, quindi il CPI è 1.
- In generale:
  - CPI > 1 a causa di stalli sulla memoria o istruzioni lente
  - CPI < 1 su macchine che eseguono più istruzioni nello stesso ciclo di clock

#### Ciclo di clock

- Un ciclo di clock è l'unità di tempo minima richiesta dalla CPU per fare qualcosa:
  - il tempo del ciclo di clock (o periodo) è la lunghezza del ciclo
  - la frequenza di clock è il reciproco del periodo
- Argomento già introdotto nelle precedenti lezioni.
- Generalmente una frequenza più alta porta a maggiori prestazioni.



#### Performance

- Per migliorare le performances si può migliorare ogni singolo fattore.
- Il miglioramento di un fattore può portare al peggioramento degli altri.



# Singolo ciclo di clock

- Possibili operazioni previste dal datapath:
  - una nuova istruzione viene letta dalla memoria
  - l'unità di controllo configura i segnali
  - vengono letti i registri dal Register File
  - viene generato l'output della ALU
  - viene effettuata la scrittura o lettura nella memoria principale
  - viene calcolato l'indirizzo di branch
  - viene scritto un valore nel Register File
  - viene aggiornato il PC
  - ...?



### Singolo ciclo di clock

- Ogni istruzione dell'ISA prevede una combinazione di una parte delle operazioni appena descritte.
- In un ciclo di clock deve poter essere eseguita una istruzione:
  - il ciclo di clock deve essere abbastanza lungo da poter eseguire l'istruzione più lenta dell'ISA.
- Ma una volta decisa la lunghezza del ciclo di clock, ogni istruzione durerà esattamente quel tempo (anche se potrebbe essere completata in meno tempo).



### **Esempio: lw**

Esempio del tempo di esecuzione di una lw: <sup>□</sup>

reading the instruction memory reading the base register \$sp computing memory address \$sp-4 reading the data memory storing data back to \$t0





### Esempio: add

Esempio del tempo di esecuzione di una add:

reading the instruction memory reading registers \$11 and \$12 computing \$11 + \$12 storing the result into \$50





# Esempio: performance

- Consideriamo 8 ns come tempo di esecuzione dell'istruzione più lenta (lw), allora il ciclo di clock dovrà durare 8 ns.
- Anche la add impiegherà 8 ns (anche se potenzialmente potrebbe impiegarne sono 6 ns).
- Poniamo sempre come esempio:
  - istruzioni sw → 7 ns
  - istruzioni beh → 5 ns
- E poniamo che in tabella siano mostrate le frequenze di esecuzione delle diverse istruzioni.

| Instruction | Frequency |  |
|-------------|-----------|--|
| Arithmetic  | 48%       |  |
| Loads       | 22%       |  |
| Stores      | 11%       |  |
| Branches    | 19%       |  |



### Esempio: performance

- Con un datapath a singolo ciclo ogni istruzione richiederebbe comunque 8 ns.
- Se potessimo eseguire le istruzioni alla massima velocità possibile, avremmo che il tempo medio di esecuzione di un'istruzione sarebbe:

$$(48\% \cdot 6 \text{ ns}) + (22\% \cdot 8 \text{ ns}) + (11\% \cdot 7 \text{ ns}) + (19\% \cdot 5 \text{ ns}) = 6.36 \text{ ns}$$

- Il datapath a singolo ciclo di clock è 8 / 6.36 = 1.26 volte più lento!
- Questa è una stima molto ottimistica: l'accesso alla memoria principale (RAM) è dell'ordine di 100 ns.
- L'istruzione più lenta prevede due accessi in memoria, potenzialmente quindi richiederebbe 200 ns (le cache mitigano il problema).

# Esempio: performance

- I moderni calcolatori non usano il datapath a singolo ciclo di clock per motivi di inefficienza.
- Nelle prossime lezioni vedremo come questa problematica può essere superata:
  - introduzione del concetto di pipeline

