## 1总体设计

#### 1.1 流水线

本 CPU 采用 3 级流水结构, 3 个阶段分辨是取指译码, 运算访存, 回写。在同一时刻, 最多有 3 条指令在流水线上执行。CPU 的流水线部分由以下 5 个部分组成

pc\_reg 生成 next 取指地址并且输出当前取指地址,收到跳转情况与流水线暂停的控制 id 译码。根据指令,判断指令的类型,决定是否要读寄存器,是否要 读/写内存,生成执行阶段所要的参数。并检测 syscall、自陷异常

id ex 译码阶段和运算阶段之间的流水线寄存器。

ex 执行。根据译码完成给出信息进行执行其中 mem (访存模块), div (除法模块), 都归属执行阶段的多指令操作

mem\_wb 译码阶段和运算阶段之间的流水线寄存器。并进行精准异常检测

#### 1.2 流水线冲突的处理

数据冲突 由于流线采用单发、顺序发射顺序回写所有流水线只会出现 RAW (read after write) 冲突,此冲突只会产生在译码读取 regfile 时,采用旁路相关性检测模块(OITF)解决,本质就是 fifo 存储正在流水线执行指令回写目的寄存器索引号,通过模块内对比给出冲突指示。此方法针对 hi/lo、LLbit 和 cp0 三种寄存器都使用类似方式解决数据冲突

控制冲突 控制冲突主要包括跳转指令和异常跳转, 主要使用改变 PC 和流水线冲刷解决

### 1.3 流水线暂停

流水线暂停主要由两种情况产生,第一执行多周期指令,例如除法、访存中 load 指令;第二种情况就是数据冲突;两种情况都暂停流水线取指译码阶段,后面阶段正常执行。以达到流水线等待多周期指令完成和回写完成后的冲突撤销继续取指,多周期指令需要外部模块ctrl 进行控制

### 1.4 流水冲刷

流水线冲刷主要由两种情况产生,第一种情况,跳转/分支指令,但是 MIPS32 指令集采用的是指令槽的模式,又由于流水线采用三级流水所以不用冲刷指令只需要冲刷取指 PC。第二种情况,异常跳转,由于需要精准异常,所以异常判断在回写阶段之前统一进行异常判断。所以流水线执行阶段之前都需要冲刷。所以即需要冲刷取指 PC 又需要冲刷译码指令。异常的流水线冲刷也需要 ctrl 模块进行跳转的地址生成。

#### 1.5 外设

由于只是验证流水线,除了 ram 和 rom 外没有其他外设,并且两块存储空间为独立空间,

## 2 模块设计

整个工程分两大模块,第一存储外设 ram、rom,第二就是内核模块 内核模块主要分为几大类

第一流水线类, 1.1 已经有详细的介绍了

第二类寄存器类, regfile 通用 32 个寄存器模块, reghilo 高低位寄存器模块、regLLbit 链接状态位寄存器、cp0 协处理器。以上几个寄存器都是 MIPS32 指令集需要的寄存器

第三类数据冲突类, oitf 通用 32 寄存器冲突模块、oitfhi\oitflo 高低位寄存器冲突模块、oitfLLbit 链接状态位冲突模块、oitfcp0 协处理器冲突模块.以上几个模块都是伴随寄存器的旁路相关性检测模块。

第四类控制类, ctrl 主要职责是多周期指令暂停控制和异常跳转控制功能

# 3 指令实现

空指令: pref、sync、nop

逻辑指令: ori、andi、xori、lui、and、or、xor、nor

移位指令: sll、srl、sra、sllv、srlv、srav

移动指令: movn、movz、mfhi、mflo、mthi、mtlo

算术指令:add、addu、sub、subu、slt、sltu、addi、addiu、slti、sltiu、clz、clo、mul、mult、

multu、madd、maddu、msub、msubu、div、divu

跳转/分支指令: jr、jalr、j、jal、beq、bgtz、blez、bne、bltz、bltzal、bgez、bgezal

访存指令: lb、lbu、lh、lhu、lw、lwl、lwr、ll、sb、sh、sw、swl、swr、sc

协处理器指令: mtc0、mfc0

异常指令: syscall、自陷指令、eret