

# RS5 - Periférico e tratamento de interrupção



Fernando Gehm Moraes <u>-fernando.moraes@pucrs.br</u>
Willian AnaldoNunes <u>-willian.nunes@edu.pucrs.br</u>
Angelo Dal Zotto <u>-angelo.dalzotto@edu.pucrs.br</u>



## ORGANIZAÇÃO

## O que veremos sobre "periférico e tratamento de interrupção":

1. Hardware: RS5 + PLIC + memória + periférico.

#### 2. Software:

- Tratamento de interrupção
- "driver"
- Aplicação

## 3. Validação;

4. Exercício.

## O - Tratamento de Interrupções

Baseado em proposta da SiFive - Dois tipos de controladores de interrupção:

- Controlador Local de Interrupção do Núcleo (CLIC)
  - Gerencia interrupções de múltiplos threads de hardware no mesmo núcleo
- Controlador de Interrupção em Nível de Plataforma (PLIC)
  - Gerencia interrupções globais ou externas geradas por dispositivos periféricos
  - Permite atribuir prioridades configuráveis para cada interrupção

#### Suporte a interrupções no RS5

- Interrupções de timer
  - Através de um Relógio de Tempo Real (RTC)
- Interrupções externas
  - Gerenciadas pelo PLIC

O PLIC é configurável e oferece interface para Registradores Mapeados em Memória (MMR)

## Visão Geral do Top

## 1 - Hardware: top + periférico

#### TOP:

- implementado no testbench.sv (para síntese ver a pasta proto, que possui uma UART e BRAM)
- 4 módulos: RS5, memória, PLIC, RTC (antes de colocarmos o periférico)
- · Lógica de conexão entre os módulos



## Top - passo-a-passo para inclusão do periférico(1/5)

- (1) Arquivo RS5/sim/testbench.sv → é no nosso top
- (2) Sinais a serem inseridos no testbench.sv (área indicada pelo comentário TB SIGNALS)
  - enable\_periph, enable\_periph\_r: sinais que habilitam o processador a ler um dado (\_r, de registrado, pois a CPU pode estar tratando outra interrupção)
  - data\_periph: dado gerado pelo periférico

Estes sinas se aplicam a outros periféricos (o método é geral)

## Top - passo-a-passo para inclusão do periférico(2/5)

- (2) Sinais a serem inseridos no testbench.sv (abaixo da área indicada pelo comentário PLIC)
  - irq\_periph, iack\_periph: sinais de interrupção (observar o uso do i\_cnt → este será o periférico 1)
    - Caso a variável iack\_periph esteja declarada para uso do PLIC, somente adicione irq\_periph.

## logic [i\_cnt:1] iack\_periph, irq\_periph;

irq\_periph é o sinal de interrupção que sai do periférico, estedeve ser enviado ao PLIC, que é responsável por tratar interrupções.

Portanto, na importação do **PLIC**, deve-se alterara conexão irq\_i('0), para que receba irq\_periph.

```
257
      // PLIC
258
259
260
261
          /* Bits depending on connected peripherals */
262
263
          logic [i cnt:1] iack periph, irq periph;
264
265
          plic #(
266
               .i cnt(i cnt)
267
            plic1 (
268
              .clk
                        (clk).
269
              .reset n (reset n),
270
                        (enable plic),
              .en i
271
              .we i
                        (mem write enable),
272
              .addr i (mem address[23:0]),
273
              .data i (mem data write),
274
              .data o (data plic),
275
                       (irg periph),
276
              .iack i (interrupt ack),
277
              .iack o (iack periph),
278
              .irq o (mei)
279
```

## Top - passo-a-passo para inclusão do periférico (3/5)

```
always comb begin
    if (mem operation enable) begin
         if (mem_address[31:28] <</pre>
4'h2) begin
                  enable ram = 1'b1;
                  demais enable em 0:
         end
         else if (mem address[31:28] <</pre>
         4'h3) begin
                  enable rtc = 1'b1;
                  demais enable em 0; ▲
         end
         else if (mem address[31:28] <</pre>
         4'h8) begin
                  enable plic = 1'b1;
                  demais enable em 0;
         end
         else if (mem address[31:28] <</pre>
         4'h9) begin
                  enable tb = 1'b1;
                  demais enable em 0;
         end
         else begin
                  enable periph = 1'b1;
```

- (2) Decodificação do endereço de leitura da CPU(na área indicada pelo comentário Control)
  - Permite que a CPU receba dados da memória, rtc, plic e periféricos (4 bits mais significativos do endereço usados no controle do mux)

(256MB para RAM)

enable\_periph = 1'b0;

Adicione uma instância de "else if", para enable\_tb, e utilize "else begin", para enable periph



## Top - passo-a-passo para inclusão do periférico (4/5)

```
always_ff @(posedge clk) begin
                                   // registra os enable — dado
é recebido no ciclo seguinte
         enable tb r <= enable tb;</pre>
         enable rtc r <= enable rtc;</pre>
        enable plic r <= enable plic;</pre>
         enable periph r <= enable periph;</pre>
end
always comb begin
         if (enable tb r) begin
             mem data read = data_tb;
         end
         else if (enable_rtc_r) begin
             mem data read = data rtc[31:0];
         end
         else if (enable plic r) begin
             mem data read = data plic;
         end
         else if (enable periph r) begin
             mem data read = data periph;
         end
         else begin
             mem data read = data ram;
    end
```

#### (3) Envio dos dados para a CPU



(na área indicada por comentário como Control -> 2º e 3º Always\_comb)

## Top - passo-a-passo para inclusão do periférico (5/5)

- (4) Instanciar o periférico adicionar código (abaixo dos sinais criados para código PERIPH)
  - Barramento de endereços (12 bits)
  - Recepção de dados: barramento de dados da memória (mem data write) e write enable
  - Envio de dados : quando enable periph ativo o dado é colocado em data periph
  - Controle de interrupção (periférico 1)

## Material de Referência

## Baixar de:



## (1) Instanciar o periférico (periph.sc)

#### Interface externa

```
module periph (
        input logic
                                    clk,
        input logic
        reset_n,
        input logic
                                    en_i,
        input logic [11:0]
        addr i,
        input logic
                                    we_i,
        input logic [31:0]
        data i,
        output logic [31:0]
        data_o,
        output logic
                                    irq,
        input logic
                                    iack
);
```

## Detalhamento do periférico (1/5)

#### **Exemplo prático**

- CPU conectada a um controlador AXI
- Periféricos conectados ao AXI e ao mundo externo



## **Detalhamento do periférico** (2/5)

#### (2) Interrupção enviada ao PLIC

Controlado por uma máquina de estados



- Software ativa o start para iniciar o processamento
- Periférico executa o processamento no estado S\_Sum (em periféricos reais aqui haverão muitos estados)
- Ao final do processamento o periférico ativa a interrupção (S\_Int)
- O PLIC responde com IACK para o periférico voltar ao estado S\_IDLE

## **Detalhamento do periférico (3/5)**

#### (3) Dados lidos pelo processador

- Decodificação da parte alta ([31:28]≥ 9) dos endereços é realizada no top
- O periférico tem 12 bits como espaço de endereçamento
- Endereços devem corresponder ao software

```
always ff @(posedge clk or negedge reset n) begin
        if (!reset n) begin
                data o <= '0;
        end
        else if (en i && we i == 0) begin
                unique case (addr i[11:0])
                        12'h000: data o <= opA;
                        12'h100: data o <= opB;
                        12'h200: data o <= result;
                                                             //
na prática só lerá result
                        12'h300: data o <= {31'b0,start};
                        default: data o <= '0;</pre>
                endcase
        end
end
```



Quantos opA, opB e result o periférico pode usar?

## **Detalhamento do periférico** (4/5)

#### (4) Dados escritos pelo processador

- Decodificação da parte alta ([31:28]≥ 9) dos endereços é realizada no top
- O periférico tem 12 bits como espaço de endereçamento
- Endereços devem corresponder ao software

```
always ff @(posedge clk or negedge reset n) begin
           if (!reset n) begin
                       opA <= '0;
                       opB <= '0;
                       start <= '0:
            end
           else begin
                       if (en_i && we_i != '0) begin
                                 unique case (addr i[11:0])
                                    12'h000: opA <= data_i;
                                    12'h100: opB <= data i;
                                    12'h300: start <= data i[0];
                                    default: ;
                                 endcase
                       end
           end
end
```



Aqui não tem result: porque?

## **Detalhamento do periférico (5/5)**

### (5) Tarefa executada pelo periférico

• Soma (só para demonstração de funcionalidade)

## Software para periférico e lo pelo Makefile interrupção

Usaremos C + newlib → crt0.S da newlib, arquivo chamado pelo Makefile

```
peripheral-test
|-- include
| `-- periph.h
|-- Makefile
`-- src
|-- intr.S
|-- main.c
|-- periph.c
`-- trap.c
```



#### intr.S

•software em assembly que faz a interface com o hardware

config\_intr: configura o processador para realizar o tratamento da interrupção trap\_handler: chamado na interrupção, e por sua vez chama o irq\_dispatcher

## Registradores

# David Patterson Andrew Waterman

pág. 107 em diante

#### Oito CSRs tratam exceção no modo de máquina:

- 1) mstatus, Machine Status, permissão global de interrupção
- 2) mip, Machine Interruption Pending, lista as interrupções atualmente pendentes
- 3) mie, Machine Interrupt Enable, define as interrupções o processador pode tomar e quais deve ignorar
- 4) mcause, Machine Exception Cause, indica qual exceção ocorreu
- 5) mtvec, Machine Trap Vector, endereço para qual o processador salta quando ocorre uma exceção
- 6) mtval, Machine Trap Value, informações adicionais sobre exceção
- 7) mepc, Machine Exception PC, aponta para a instrução onde a exceção ocorreu
- 8) mscratch, Machine Scratch, armazenamento temporário para tratadores de traps (pode substituir o sp)

## RS5/app/peripheral-test/intr.S



config\_intr: configura o processador para realizar o tratamento da interrupção trap handler: chamado na interrupção, e por sua vez chama o irq\_dispatcher

#### config\_intr:

```
# Configura o tratador de interrupções
la t0, trap_handler
                              # Grava o endereço do rótulo trap handler
csrw mtvec, t0
                                       # no registrador mtvec
                                       # Habilita Interrupções no PLIC
li t0, PLIC BASE
li t1, -1
sw t1, 0(t0)
li t2, 0x800
                              # habilita Interrupções Externas Seta os
bits 11 (MEIE)
csrs mie, t2
                              # do registrador mie
li t1, 0x08
                               # # Habilita Interrupções Global Seta o
bit 3 (MIE) # pag 108
csrs mstatus, t1
                               # do registrador mstatus
```



## RS5/app/peripheral-test/intr.S

mret



main.c

perif.h e perif.c

Hardware

trap.c

config\_intr: configura o processador para realizar o tratamento da interrupção

trap\_handler: chamado na interrupção, e por sua vez chama o irq\_dispatcher

```
trap handler:
    addi sp, sp, -64
    sw ra, 60(sp)
    sw t6, 0(sp)
                           // salva registradores na pilha (contexto)
    csrr a0, mcause
    bgez a0,
                           // except_handler não implementado neste exemplo
    except_handler
                           // verifica a causa da interrupção
    andi a0, a0, 0x3F
                           // chama dispatcher tendo em a0 o valor do mcause
    ial
                           // recupera context
    irq_dispatcher
    lw t6, 0(sp)
                           // retornar para o mepc (PC+4 de onde a interrupção foi atendida)
     lw ra, 60(sp)
```

### RS5/app/peripheral-test/trap.c: implementa o irq\_dispatcher



```
#define PLIC IRQ ID (*((volatile unsigned in)
                                                         Código de Exceção
                                                                       Descrição
                                                         mcause[XLEN-2:0]
#define PLIC ACK (*((volatile unsigned int*)
                                                                       Interrupção de software de supervisor
#define MEI 11
                                                                       Interrupção de software da máquina
#define PERIPH 1
                                                                       Interrupção de temporizador de supervisor
                                                                       Interrupção do temporizador da máquina
                                                                       Interrupção externa do supervisor
void irq_mei_dispatcher()
                                                                       Interrupção externa da máquina
                                                                          p.106
          switch(PLIC IRQ ID){
                      case PERIPH:
                                periph handler();
                                PLIC ACK = PERIPH; // envia iack -
fim da interrupção
                                 break;
                     default:
                                 break;
}}
void irq dispatcher(int cause)
                     switch(cause){
                                 case MEI:
                                           irq_mei_dispatcher();
                                            break;
                                default:
                                              // codigo para excessão
                                            break;
```



- 1: interrupção: trap handler
- 2: irq\_dispatcher
- 3: irq\_mei\_dispatcher
- 4: periph\_handler (próxima camada)

#### RS5/app/peripheral-test/include/periph.h

- Mapa de memória
- Protótipo das funções que comunicam-se com o periférico (driver)

```
#define OPA (*((volatile unsigned int*)0x90000000))
#define OPB (*((volatile unsigned int*)0x90000100))
#define RESULT (*((volatile unsigned int*)0x90000200))
#define START (*((volatile unsigned int*)0x90000300))

void periph_handler();
bool get_periph_ready();
void clear_periph_ready();
void set_operand_a(int val);
void set_operand_b(int val);
void periph_start();
void periph_stop();
int get_periph_data();
int read_periph_result();
API do
periférico
```

# perif.h e

```
perif.h e perif.c

intr.S trap.c

Hardware
```

```
always comb begin
    if (mem_operation_enable) begin
        if (mem_address[31:28] < 4'h2) begin
                 enable_ram = 1'b1;
                 demais enable em 0;
        else if (mem_address[31:28] < 4'h3) begin
                 enable_rtc = 1'b0;
                 demais enable em 0;
        else if (mem_address[31:28] < 4'h8) begin
                 enable_plic = 1'b1;
                 demais enable em 0;
        else if (mem_address[31:28] < 4'h9) begin
                 enable_tb = 1'b1;
                 demais enable em 0;
        else begin
                 enable_periph = 1'b1;
                 demais enable em 0;
                 demais enable em 0;
```

#### RS5/app/peripheral-test/periph.c

- Recepção de dados quando a interrupção é ativada periph\_handler
- Funções de semáforo
- Leitura e escrita de registradores mapeados em memória

```
// Semaphore variables
uint32_t periph_data;
bool periph_ready = false;

void periph_handler(){
    periph_data = RESULT; // resultado
    periph_stop(); // Baixar o start
    periph_ready = true; // Ativa semáforo
}
```

## periph.h e periph.c



1: interrupção: trap handler

2: irq\_dispatcher

3: irq\_mei\_dispatcher

4: periph\_handler

#### RS5/app/peripheral-test/periph.c

## periph.h e periph.c

- Recepção de dados quando a interrupção é ativada periph\_handler
- Funções de semáforo
  - o software (main.c) após enviar dados ao periférico, ficará aguardando que a interrupção seja tratada.
- Leitura e escrita de registradores mapeados em memória



1: interrupção: trap handler

2: irq\_dispatcher

3: irq\_mei\_dispatcher

4: periph\_handler

#### RS5/app/peripheral-test/periph.c

- Recepção de dados quando a interrupção é ativada periph\_handler
- Funções de semáforo
- Leitura e escrita de registradores mapeados em memória

```
void set_operand_a(int val){
    OPA = val; }

void set_operand_b(int val){
    OPB = val; }

void periph_start(){
    START = 1; }

void periph_stop(){
    START = 0; }

int get_periph_data(){
    return periph_data; }
```

## periph.h e periph.c



1: interrupção: trap handler

2: irq\_dispatcher

3: irq\_mei\_dispatcher

4: periph\_handler

```
#include <stdio.h>
#include "../include/periph.h"
void extern config_intr(void);
int main()
          int periph_data = 0;
          int a, b = 0;
          config_intr(); // Habilitar interrupção
          for (int i = 0; i < 10; i++)
                    a = i*3;
                    b = i*5:
                    set_operand_a(a);
                    set_operand_b(b);
                                                 //Limpa o semáforo (false)
                    clear_periph_ready();
                    periph_start();
                                                  // Start no periférico
                    while(!get_periph_ready()); //Aguarda o semáforo ser verdadeiro (true)
                    periph_data = get_periph_data(); //Acessa o dado lido pela interrupção
                    printf("a = %d , b = %d, Result: %d\n", a, b, periph_data);
          return 0;
```

## main.c



## Validação

Após organizar os arquivos e pastas obtidos de <a href="https://fgmoraes.github.io/perif">https://fgmoraes.github.io/perif</a> RS5.zip, nos locais corretos.

## (1) Compile a aplicação do periférico para obter o bin:

cd app/peripheral-test/

#### make clean

Cleaning up

#### make

Compiling src/trap.c...

Compiling src/periph.c...

Compiling src/main.c...

Compiling ../common/newlib.c...

Assemblying src/intr.S...

Assemblying ../common/crt0.S...

Linking peripheral-test.elf...

/soft64/util/.....with RWX permissions

**Generating peripheral-test.bin...** 

Generating peripheral-test.lst...



- (2) Completar o test bench conforme slides 5-8
  - Lembre-se de referenciar o sinal BIN FILE(slide aula1)

```
-- RUN -----
a = 0, b = 0, Result: 0
                               (3) Simulação inicial com verilator
a = 3, b = 5, Result: 8
a = 6, b = 10, Result: 16
a = 9, b = 15, Result: 24
a = 12, b = 20, Result: 32
a = 15, b = 25, Result: 40
                                10 iterações de soma de (i*3)+(i*5)
a = 18, b = 30, Result: 48
a = 21, b = 35, Result: 56
a = 24, b = 40, Result: 64
a = 27 , b = 45, Result: 72
         474470 END OF SIMULATION
- testbench.sv:325: Verilog $finish
- Simulation Report: Verilator 5.024 2024-04-05
- Verilator: $finish at 474us; walltime 0.047 s; speed 0.000 s/s
- Verilator: cpu 0.000 s on 1 threads; alloced 217 MB
-- DONE -----
```

Simular no Questa e inserir os sinais do periférico na forma de onda, como abaixo:



Evento 1: escreve o primeiro operando

set\_operand\_a(a)

 $\rightarrow$  o en\_i e we\_i sobem

→ o valor de data\_i é armazenado em opA

|                      | 1'h1      |                   |          |
|----------------------|-----------|-------------------|----------|
| <pre># reset_n</pre> | 1'h1      |                   |          |
| ∳ en_i               | 1'h0      |                   |          |
| <b>■</b>             | 12'h000   | 000               | 0dc 0    |
|                      | 1'h0      |                   |          |
| <b>■</b>             | 32'h00000 | 00000000 00000003 | 00000000 |
| <b>■</b> ◆ opA       | 32'h00000 | 00000000          | 00000003 |

## **Evento 2: escreve o segundo operando:**



#### set\_operand\_b(b)

- $\rightarrow$  o en\_i e we\_i sobem
- → o valor de *data\_i* armazenado em opB

### Evento 3: inicia o periférico, sobe start, calcula o resultado, e sobe o pedido de int



## Eventos 4 e 5: CPU lê o resultado e faz com que o start vá a zero(periph\_stop();)



Observem o tempo para processar a interrupção:

Uma das causas é a necessidade do trap\_handler salvar o contexto.

#### periph\_handler

- → periph\_data = RESULT;
- → periph\_stop();
- → periph\_ready = true; // semáforo

### Evento 6: Recepção do ack



Observar o tempo entre os eventos do sinal.

- > start (+-48us)
  - > Software consome tempo!
  - Verilator: \$finish at 474us;

Confere com o Verilator! (10 iterações)



## **Exercício**

Periférico com um maior número de endereços mapeados em memória (usando offsets)

No lugar de enviarmos: set\_operand\_a(a);

Iremos trabalhar com: set\_operand\_a(a, offset);

O produto escalar (*dot product*) é uma operação matemática que relaciona dois vetores. Seu resultado é um número escalar, calculado pela soma do produto dos elementos correspondentes dos vetores.

#### Fórmula Geral:

Seja u = (u1, u2, u3) e v = (v1, v2, v3), então:

$$u \cdot v = u1 \times v1 + u2 \times v2 + u3 \times v3$$

- $\rightarrow$  Vetores: u = (1, 2, 3), v = (4, 5, 6)  $\rightarrow$  u · v = 1×4 + 2×5 + 3×6 = 4 + 10 + 18 = 32
- $\rightarrow$  Vetores:  $u = (0, 1, 2), v = (2, 0, 1) \rightarrow u \cdot v = 0 \times 2 + 1 \times 0 + 2 \times 1 = 0 + 0 + 2 = 2$
- ➤ Vetores:  $u = (-1, 0, 3), v = (3, -2, 1) \rightarrow u \cdot v = -1 \times 3 + 0 \times (-2) + 3 \times 1 = -3 + 0 + 3 = 0$
- $\rightarrow$  Vetores:  $u = (2, 2, 2), v = (1, 1, 1) <math>\rightarrow u \cdot v = 2 \times 1 + 2 \times 1 + 2 \times 1 = 2 + 2 + 2 = 6$
- ➤ Vetores: u = (1, -1, 0), v = (0, 3, -2)  $\rightarrow u \cdot v = 1 \times 0 + (-1) \times 3 + 0 \times (-2) = 0 3 + 0 = -3$

## **Produto Escalar (Dot Product)**

Operação de Convolução (CNN)



## Software(1/4)

main.c

perif.h e perif.c

#### Criar uma nova aplicação a partir da aplicação peripheral-test:

- cd app
- cp -r peripheral-test/ perif2

```
intr.S
                                                                                            trap.c
                               opA e opB tem faixa de endereçamento de 255
perif2
                                                                                       Hardware
                               posições (OK).
 -- include
                               Alterar os ponteiros OPA e os protótipos das funções de escrita:
      `-- periph.h
                                #define OPA(offset) (*(volatile uint32 t *)(0\times900000000 + offset*4))
                                #define OPB(offset) (*(volatile uint32 t *)(0x90000100 + offset*4))
     Makefile
                                void set_operand_a(int val, int offset);
     src
                                void set_operand_b(int val, int offset);
       -- intr.S → não requer alteração - funções de interface com o processador
        -- main.c
        -- periph.c
        -- trap. c → não requer alteração - funções de configuração do processador
```



**Perif.c:** deve agora tratar offsets dos operandos na escrita (lembrar que não implementamos a leitura)

```
perif2
|-- include
| `-- periph.h
|-- Makefile
`-- src
|-- intr.S
|-- main.c
|-- periph.c→modificar
`-- trap.c
```

## Software<sub>(3/4</sub>

Main.c: deve escrever os valores no periférico e ler o valor do dot product.

int main()

```
perif2
|-- include
| `-- periph.h
|-- Makefile
`-- src
|-- intr.S
|-- main.c
|-- periph.c
`-- trap.c
```

```
int periph data = 0;
                                                                                                   int N = 6;
                                                                                                   int u[][3] = \{\{1,2,3\},\{0,1,2\},\{-1,0,3\},\{2,2,2\},\{1,-1,0\},\{-1,0,3\},\{2,2,2\},\{1,-1,0\},\{-1,0,3\},\{2,2,2\},\{1,-1,0\},\{-1,0,3\},\{2,2,2\},\{1,-1,0\},\{-1,0,3\},\{2,2,2\},\{1,-1,0\},\{-1,0,3\},\{2,2,2\},\{1,-1,0\},\{-1,0,3\},\{2,2,2\},\{1,-1,0\},\{-1,0,3\},\{2,2,2\},\{1,-1,0\},\{-1,0,3\},\{2,2,2\},\{1,-1,0\},\{-1,0,3\},\{2,2,2\},\{1,-1,0\},\{-1,0,3\},\{2,2,2\},\{1,-1,0\},\{-1,0,3\},\{2,2,2\},\{1,-1,0\},\{-1,0,3\},\{2,2,2\},\{1,-1,0\},\{-1,0,3\},\{2,2,2\},\{1,-1,0\},\{-1,0,3\},\{2,2,2\},\{1,-1,0\},\{-1,0,3\},\{2,2,2\},\{1,-1,0\},\{-1,0,3\},\{2,2,2\},\{1,-1,0\},\{-1,0,3\},\{2,2,2\},\{1,-1,0\},\{-1,0,3\},\{-1,0,3\},\{-1,0,2\},\{-1,0,3\},\{-1,0,2\},\{-1,0,3\},\{-1,0,2\},\{-1,0,3\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2\},\{-1,0,2
 150,75,200}};
                                                                                                   int v[][3] = \{\{4,5,6\}, \{2,0,1\}, \{3,-2,1\}, \{1,1,1\}, \{0,3,-2\}, \{100,4\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,1,1\}, \{1,
75}};
                                                                                                   config_intr(); // Habilitar interrupção RS5
                                                                                                   for (int i = 0; i < N; i++)
                                                                                                                                                                                                     for(int j=0; j<3; j++){
                                                                                                                                                                                                                                                                                                        printf("(%3d %3d) ", u[i][j], v[i][j] );
                                                                                                                                                                                                                                                                                                        set_operand_a(u[i][j], j); // j é o indice d
                                                                                                                                                                                                                                                                                                        set_operand_b(v[i][j], j);
                                                                                                   clear periph ready(); // Limpa o semáforo (false)
                                                                                                   periph start();
                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          // Start no periférico
```

## Testar compilação:



```
perif2
|-- include
| `-- periph.h
|-- Makefile
`-- src
|-- intr.S
|-- main.c
|-- periph.c
`-- trap.c
```

#### make

Compiling src/trap.c...

Compiling src/periph.c...

Compiling src/main.c...

Compiling ../common/newlib.c...

Assemblying src/intr.S...

Assemblying ../common/crt0.S...

Linking perif2.elf...

/soft64/util/.....has a LOAD segment with RWX permissions

Generating perif2.bin...

Generating perif2.lst...

## Hardware(1/2)

1. Criar um novo periférico a partir do fornecido (pasta RTL):

```
cp periph.sv periph2.sv
```

2. Mudar o nome do módulo de periph para periph2

```
module periph2 (
```

#### No Testbench:

```
localparam string BIN_FILE = "../app/perif2/perif2.bin";
periph2 periph( // alteração a instanciação para usar o novo periférico
```

#### No perif2.sv:

- Usar vetores para opA e opB: logic [31:0] opA [0:2];
   logic [31:0] opB [0:2];
- Ler os valores de opA e opB de acordo com o offset. **Exemplo:** 12'h004: opA[1] <= data i;
- Implementar o dot product em result

## Hardware<sub>(2/2</sub>

## Testando o hardware com a aplicação:

-- RUN ----

```
( 1 4) ( 2 5) ( 3 6) Dot Product 0: 32
( 0 2) ( 1 0) ( 2 1) Dot Product 1: 2
(-1 3) ( 0 -2) ( 3 1) Dot Product 2: 0
( 2 1) ( 2 1) ( 2 1) Dot Product 3: 6
( 1 0) ( -1 3) ( 0 -2) Dot Product 4: -3
(-150 100) ( 75 -50) (200 -75) Dot Product 5: -33750

# 675470 END OF SIMULATION
- testbench.sv:326: Verilog $finish
- S i m u l a t i o n R e p o r t: Verilator 5.024 2024-04-05
- Verilator: $finish at 675us;
```





set\_operand\_a(u[i][j], j);

→ escritas (último dot product)

## Simulação do







## Fim tutorial 3 RS5

Fernando Gehm Moraes - <a href="mailto:fernando.moraes@pucrs.br">fernando.moraes@pucrs.br</a>
Willian Analdo Nunes - <a href="mailto:willian.nunes@edu.pucrs.br">willian.nunes@edu.pucrs.br</a>
Angelo Dal Zotto - <a href="mailto:angelo.dalzotto@edu.pucrs.br">angelo.dalzotto@edu.pucrs.br</a>