#### République Algérienne Démocratique et Populaire Ministère de l'Enseignement Supérieur et de la Recherche Scientifique



#### UNIVERSITE DES SCIENCES ET DE LA TECHNOLOGIE

#### **HOUARI BOUMEDIENE**

Faculté d'Electronique et d'Informatique

Département Télécommunications

## Polycopie de cours d'électronique numérique (Circuits Combinatoires et séquentiels)

A l'usage des étudiants de 2<sup>éme</sup> année licence : Electronique, Télécommunications, Automatique et Electrotechnique

Réalisé par :

Dr Fatma zohra CHELALI

Enseignante à l'USTHB, Faculté d'électronique et d'informatique

#### **Préambule**

Ce manuscrit résulte de notes de cours d'Electronique numérique (Logique combinatoire et séquentielle) dont la partie combinatoire a déjà été présentée aux étudiants 2éme année de Licence Electronique de 2012 à 2015.

Les difficultés d'un enseignement moderne et efficace dans ce domaine sont multiples ; l'enseignant doit considérer comme essentielle une étude théorique approfondie des circuits logiques. Par ailleurs, on doit admettre que le futur étudiant en Master sera très vite confronté à des circuits de commande d'automatisme et d'autre part à des automates programmables et de microprocesseurs.

Le manuscrit est présenté comme suit :

Le chapitre 1 présente les systèmes de numération comme introduction aux représentations des nombres ;

Le chapitre 2 présente les méthodes élémentaires d'étude de fonction logique (Algèbre de Boole, tableau de Karnaugh, logigrammes) ainsi que les circuits de base de nature combinatoire (codeurs, décodeurs, transcodeurs et afficheurs).

Le chapitre 3 décrit brièvement la technologie des circuits intégrés ;

Le chapitre 4 présente les circuits de base de nature séquentielle (bascules, compteurs et registres) ;

Quelques exercices sur les systèmes combinatoires et quelques sujets proposés durant la période 2012-2015 sont donnés à titre d'exercices d'applications.

Ce polycopie étant essentiellement un ouvrage d'enseignement, nous y avons inclus de nombreux exemples de circuits intégrés nécessaires à la compréhension de travaux pratiques. Nous espérons qu'il sera utile pour les étudiants de la deuxième année Licence Electronique, Télécommunications et automatisme.

Je remercie vivement Mr Y. Smara et Mr R. Baba Ali, professeurs à l'USTHB, pour leurs expertise de ce polycopie de cours.

#### Sommaire

| Chapitre 1                                                                   | 6  |
|------------------------------------------------------------------------------|----|
| SYSTEMES DE NUMERATION ET CODAGE                                             | 6  |
| INTRODUCTION                                                                 | 6  |
| 1.1 Les systèmes de numération                                               | 6  |
| 1.1.1 Définition                                                             | 6  |
| 1.1.2 Le système décimal                                                     | 7  |
| 1.1.3 Le système binaire                                                     | 8  |
| 1.1.4 Le système octal                                                       | 8  |
| 1.1.5 Le système hexadécimal                                                 | 9  |
| 1.2 Changement de base                                                       | 9  |
| 1.2.1 Décimal - binaire                                                      | 10 |
| 1.2.2 Décimal – octal                                                        | 11 |
| 1.2.3 Décimal – hexadécimal                                                  | 12 |
| 1.2.4 Conversion Binaire – décimal / octal – décimal / hexadécimal – décimal | 12 |
| 1.3 Autres méthodes de conversion                                            | 12 |
| 1.3.1 Passage octal à binaire et binaire - octal                             | 12 |
| 1.3.2 Passage hexadécimal – binaire et binaire – hexadécimal                 |    |
| 1.4 Codage                                                                   |    |
| 1.4.1Codes numériques                                                        | 13 |
| 1.4.1 Code binaire naturel                                                   |    |
| 1.4.2 Code binaire réfléchi ou Code GRAY                                     | 14 |
| 1.4.2 Codes alphanumériques                                                  | 15 |
| 1.5 Représentation des nombres                                               | 17 |
| 1.5.1 Représentation des nombres en virgule fixe                             |    |
| 1.5.2 Les différentes représentations des nombres dans les ordinateurs       |    |
| 1.6 Arithmétique binaire : (Opérations dans le système binaire)              | 19 |
| 1.6.1 L'addition                                                             |    |
| 1.6.2 Soustraction                                                           | 21 |
| 1.6.3 Quelques remarques                                                     | 22 |
| 1.6.4 Multiplication                                                         | 26 |
| 1.6.5 Division binaire                                                       |    |
| Exercices d'application : Les systèmes de numération                         |    |
|                                                                              |    |
| Chapitre 2 logique combinatoire                                              | 31 |
| Introduction                                                                 |    |
| 2.1 Fonctions logiques                                                       |    |
| 2.1.1 Définition                                                             |    |
| 2.1.2 Opérateur OUI                                                          |    |
| 2.1.3 Opérateur NON, négation : (fonction complément)                        |    |
| 2.1.4 Fonction ET                                                            |    |
| Figure 9. Matérialisation de la fonction ET                                  | 35 |
| 2.1.5 Fonction OU                                                            |    |
| Figure 10. Matérialisation de la fonction OU                                 |    |
| 2.2 Théorème de DEMORGAN                                                     | 38 |

| 2.2.2 Théorème 2                                                 |     |
|------------------------------------------------------------------|-----|
| 3 Autres portes logiques                                         | 40  |
| 2.3.1 Porte logique NON_ET (NAND)                                | 40  |
| 2.3.2 Porte logique NON OU :( NOR)                               | 41  |
| 2.3.3 Porte logique « OU exclusif »                              |     |
| 2.3.4 Porte logique NON OUexclusif: (XNOR)                       |     |
| 2.4 Table de vérité et forme canonique de la fonction logique    |     |
| 2.5 Simplification des fonctions logiques                        |     |
| 2.5.1 Introduction                                               |     |
| 2.5.2 Simplification algébrique                                  |     |
| 2.5.3 Simplification graphique « utilisation du tableau de Karna |     |
| 2.6 Fonctions arithmétiques usuelles et comparateurs             |     |
| 2.6.1 Semi additionneur ou demi- additionneur( semi-adder)       |     |
| 2.6.2 Semi soustracteur (demi soustracteur)                      |     |
| 2.6.3 Comparateur                                                |     |
| 2.6.4 Contrôle de parité                                         |     |
| 2.7 Codage- Décodage – transcodage                               |     |
| 2.7.1 Les codeurs                                                |     |
| 2.7.1.1 Codage décimal en binaire naturel                        |     |
| 2.7.2 Les décodeurs                                              |     |
| 2.7.2.2 Le décodeur binaire                                      |     |
| 2.7.3 Les transcodeurs                                           |     |
| 2.7.4 Les afficheurs                                             |     |
| 2.7.5 Multiplexage / Démultiplexage                              |     |
| 2.7.5.1 Les multiplexeurs                                        |     |
| 2.7.5.2 les démultiplexeurs                                      |     |
| 2.7.5.3 Application des multiplexeurs / démultiplexeurs          |     |
| Exercices d'application                                          |     |
| Synthèse des circuits combinatoires                              |     |
| Codage- décodage- Transcodage                                    |     |
| Synthèse de circuits combinatoires                               |     |
| Symbose ac circuits combinatories                                |     |
| Chapitre 3 Technologie des circuits intégrés                     | 97  |
| Introduction                                                     |     |
| 3.1 Les technologies de circuits intégrés                        |     |
| 3.2 Caractéristiques fondamentales d'une porte logique           |     |
| 3.2.2 Compatibilité                                              |     |
| 3.2.3 Immunité au bruit                                          |     |
| 3.2.4 Temps de propagation                                       |     |
| 3.3 Circuits logiques à sorties 3 états (Tri states)             |     |
| 3.4 Matérialisation de quelques fonctions logiques               |     |
| 5.4 Wateriansation de quelques fonctions logiques                | 104 |
| Chapitre 4 logique séquentielle                                  | 108 |
| Introduction                                                     |     |
| 4.1 Les bascules                                                 |     |
| 4.1.1 Bascule RS :( Reset_set)                                   |     |
| 4.1.2 Bascule JK                                                 |     |
| 4.1.3 Bascule T                                                  |     |
| 4.1.4 Bascule D.                                                 |     |
| Dancare D                                                        | 110 |

| 17  |
|-----|
| 18  |
| 18  |
| 121 |
| 21  |
| 21  |
| 29  |
| 130 |
| 131 |
| 134 |
| 139 |
| 139 |
| 139 |
| 40  |
| 44  |
| 45  |
| 48  |
| 152 |
|     |

#### Chapitre 1

#### SYSTEMES DE NUMERATION ET CODAGE

#### INTRODUCTION

Les machines qui traitent l'information, dont les ordinateurs en particulier, sont constituées de circuits numériques qui ne possèdent que deux états électriques stables ; représentées par les valeurs binaires 0 et 1.

En informatique, les informations traitées ne sont toujours pas numériques, il s'agit souvent d'informations exprimées sous forme de texte : caractères alphanumériques 0,1,....9,a,b,.....z et caractères spéciaux. Pour pouvoir traiter et manipuler ces informations dans la machine, une codification sous forme binaire est nécessaire.

Nous présentons dans ce chapitre les différents codes ainsi que les opérations arithmétiques de base nécessaires. Nous introduisons tout d'abord les systèmes de numération puis le codage des nombres ainsi que les opérations de base dans les ordinateurs.

#### 1.1 Les systèmes de numération

#### 1.1.1 Définition

La définition d'un **système pondéré** repose sur les trois notions de : **base** du système, **de digit** du système et du **poids** du digit selon son rang.

La base d'un système est un nombre entier quelconque soit B.

Les **digits** d'un système sont des caractères tous différents représentant chacun un élément de la base :  $\alpha$  ;  $\beta$  ;  $\gamma$  ;  $\partial$  .

L'écriture d'un nombre consiste à associer plusieurs digits dans un ordre déterminé.

Exemple :  $N = \beta \partial \gamma \alpha$ 

Chaque digit intervient avec un poids différent selon son rang.

Ce poids est de  $B^0$  pour le  $1^{er}$  digit ;  $B^1$  pour le  $2^{\acute{e}me}$  digit ;  $B^2$  pour le  $3^{\acute{e}me}$  digit ; ...... $B^{n-1}$  pour le digit de rang n.

Le nombre N exprimé dans le système de base B vaut :

$$\mathbf{N} = \boldsymbol{\beta} * \mathbf{B}^3 + \boldsymbol{\partial} * \mathbf{B}^2 + \boldsymbol{\gamma} * \mathbf{B}^1 + \boldsymbol{\alpha} * \mathbf{B}^0$$

Dans un système de numération de base b ; tout nombre est représenté par une suite de chiffres allant de 0 à b-1. les chiffres sont appelés des digits , la position de chacun représente une puissance entière (positive ou négative) de la base b ; la place occupée par le digit dans un nombre représente son rang.

Exemple:

$$N_b = a_n b^n + a_{n-1} b^{n-1} + \dots + a_{-n} b^0 + a_{-1} b^{-1} + \dots + a_{-n} b^{-n}$$

on a: b<sup>i</sup> (i=n)......0 (i=-n): sont les puissances successives de la base b.

b=base. A<sub>i</sub>:digit

 $a_{n\text{-}1}b^{n\text{-}1}$  : occupe le rang n-1 dans le nombre  $\ N_b$ 

#### Remarque:

La valeur du chiffre, appelée pondération est multipliée par b chaque fois que le rang augmente d'une unité.

#### Définitions :

- **-Base :** c'est le nombre de symboles distincts à partie desquels on peut réaliser n'importe quelle quantité, ces symboles sont représentés par des chiffres ou des lettres.
- **-Nombre :** représentation d'une information dans un système de numération par l'association de chiffres. Exemple : 2004 : association de chiffres 2.0.4.
  - -Digit : mot anglais désignant un chiffre ou une lettre quelconque soit la base.
  - -Bit : mot anglais désignant un chiffre binaire : représente 1 ou 0 en numération binaire.

#### 1.1.2 Le système décimal

La base du système décimal est 10 ; il y'a 10 digits 0, 1, 2, 3, 4, 5, 6, 7, 8,9 qui sont dans ce cas Des chiffres décimaux habituels.

**Symboles utilisés**: Les dix symboles utilisés sont les chiffres allant de 0 à 9 .Ils sont appelés **DIGITS**. *Exemple*: soit le nombre 213 nous obtenons le tableau suivant :

| Digits      | 2        | 1                 | 3          |
|-------------|----------|-------------------|------------|
| Rangs       | 2        | 1                 | 0          |
| Puissance   | $10^{2}$ | $10^{1}$          | $10^{0}$   |
| Pondération | $2*10^2$ | 1*10 <sup>1</sup> | $3*10^{0}$ |

La somme des pondérations donne :

$$\Sigma$$
 Pondérations =  $2*10^2 + 1*10^1 + 3*10^0 = 200 + 10 + 3 = 213_{(10)}$ 

Généralisons l'écriture des nombres dans le système décimal.

$$N_{(10)} = a_{n-1}.a_{n-2}.a_{n-3}.....a_2.a_1.a_0 a_i \in \{0 \grave{a} 9\}$$

La somme des pondérations redonne le nombre initial.

$$N_{(10)} = a_{n-1}.10^{n-1} + a_{n-2}.10^{n-2} + \dots a_2.10^2 + a_110^1 + a_0.10^0$$

Exemple 1 : le nombre 2003 exprimé en décimal signifie :

$$2003=2*10^3+0*10^2+0*10^1+1*10^0=2000+0+0+3=2003.$$

Puissances 
$$10^3 10^2 10^1 10$$
  
Pondérations  $2000 0 0 3$ 

L'addition des pondérations redonne le nombre initial : 2000+3=2003.

Exemple2 : le nombre 493,75 exprimé en décimal signifie :

493.75=400+90+3+0.7+0.05.

| Digits (U <sub>n</sub> ) | 4        | 9        | 3        | 7         | 5         |
|--------------------------|----------|----------|----------|-----------|-----------|
| Rang (n)                 | 2        | 1        | 0        | -1        | -2        |
| Puissances               | $10^{2}$ | $10^{1}$ | $10^{0}$ | $10^{-1}$ | $10^{-2}$ |
| Pondérations             | 400      | 90       | 3        | 0.7       | 0.05      |

La somme des pondérations donne : 400+90+3+0.7+0.05=493.75

#### 1.1.3 Le système binaire

Dans ce système ; la base B vaut 2 et il y'a 02 digits 0 et 1 qu'on appelle dans ce cas des Bits (binary digit). Ce système de numération est le plus utilisé dans les calculateurs numériques.

**Exemple 1**: soit le nombre binaires 1011(2)

| Bits        | 1       | 0       | 1                | 1         |
|-------------|---------|---------|------------------|-----------|
| Rangs       | 3       | 2       | 1                | 0         |
| Puissance   | $2^3$   | $2^2$   | 21               | $2^{0}$   |
| Pondération | $1*2^3$ | $0*2^2$ | 1*2 <sup>1</sup> | $0*2^{0}$ |

La somme des pondérations donne :

$$\Sigma$$
 Pondérations =  $1*2^3 + 0*2^2 + 1*2^1 + 1*2^0 = 8 + 0 + 2 + 1 = 11_{(10)}$ .

#### Exemple2:

le nombre N1= 1011 exprimé en binaire signifie :

Généralisation:

Par notation on écrit un nombre binaire A.

$$A_{(2)} = a_{n-1}.a_{n-2}.a_{n-3}.....a_2.a_1.a_0 a_i \in \{0 \, \dot{a} \, 1\}$$

La somme des pondérations donne l'équivalent décimal du nombre binaire considéré :

$$A_{(10)} = a_{n-1} \cdot 2^{n-1} + a_{n-2} \cdot 2^{n-2} + \dots \cdot a_2 \cdot 2^2 + a_1 \cdot 2^1 + a_0 \cdot 2^0 \qquad a_i \in \{0 \, \dot{a} \, 1\}$$

#### Exemple 3:

le nombre N2= (111.11) exprimé en binaire signifie :

L'addition des pondérations donne l'équivalent décimal du nombre binaire considéré.

Le nombre N2= 4+2+1+0.5+0.25=7.75

D'où 
$$(N2)_2 = (111.11)_2 = (7.75)_{10}$$
.

#### 1.1.4 Le système octal

Certains calculateurs utilisent ce système de numération dont la base est 8 et il y'a 8 digits : 0,1,2,3,4,5,6,7 .

Exemple : le nombre 547 exprimé en octal signifie :

$$547 = 5*8^2 + 4*8^1 + 7*8^0.$$
  
=  $5*64+4*8+7*1=320+32+7=359$   
d'où  $(547)_8=(359)_{10}$ 

#### 1.1.5 Le système hexadécimal

Dans ce système; la base B vaut 16; et il y'a 16 digits: 0,1,2,3,4,5,6,7,8,9,A,B,C,D,E,F.

Les digits de 0 à 9 sont les chiffres du système décimal et les digits de 10 à 15 sont les 06 premières lettres de l'alphabet.

#### Exemple

Le nombre 3BA2 exprimé en hexadécimal signifie :

| Digits (chiffres) | 3        | В        | Α               | 2        |
|-------------------|----------|----------|-----------------|----------|
| Rang (n)          | 3        | 2        | 1               | 0        |
| Puissances        | $16^{3}$ | $16^{2}$ | 16 <sup>1</sup> | $16^{0}$ |
| Pondérations      | 12288    | 2816     | 160             | 2        |

L'addition des pondérations donne l'équivalent décimal du nombre hexadécimal considéré :

12288+2816+160+2=15266.

D'où :  $(3BA2)_{16} = 15266$ .

#### 1.2 Changement de base

Il y'a trois types de conversion:

Conversion du système décimal en un autre système: cette opération s'appelle le codage.

Conversion d'un système autre que le décimal en un système décimal: cette opération s'appelle **le décodage.** 

Conversion entre deux systèmes non décimaux: cette opération s'appelle le transcodage.



**Figure 1.** Schéma général de passage d'un système à un autre

Le codage d'un nombre décimal est la conversion de celui-ci du système décimal vers un système de base B, tels que  $B \neq 10$ .

#### Méthode :

L'opération de codage est obtenue par la division successive d'un nombre décimal par la base du système B jusqu'au moment où le quotient devient nul.

Le nombre cherché sera obtenu en regroupant tous les restes successifs de droite à gauche.

#### Exemple: Ecrire en base 4 le nombre décimal 103.

Après une division successive du nombre 103 par 4, nous regroupons les restes de la division comme présenté sur la figure. Le dernier reste représente le digit le plus significatif.

$$103_{(10)} = 1213_{(4)}$$



#### 1.2.1 Décimal - binaire

L'équivalent binaire d'un nombre décimal s'obtient en divisant successivement le nombre décimal par 2 jusqu'au moment ou le quotient vaut 1.

Ce dernier quotient et les restes des divisions successives regroupés de bas en haut forment le nombre binaire recherché.

#### **Exemples**

L'équivalent de (33)<sub>10</sub> en binaire est :

Démarche : chercher les multiples des puissances successives de la base 2 que contient ce nombre :

```
33=16*2+1.
```

16=8\*2+0.

8=4\*2+0.

4=2\*2+0.

2=1\*2+0.

1=0\*2+1.

D'où  $(33)_{10} = (100001)_2$ .

\*L'équivalent de 13 en binaire est :

13=6\*2+1.

6=3\*2+0

3=1\*2+1.

1=0\*2+1.

D'où  $(13)_{10} = (1101)_2$ .

#### L'équivalent de (19)<sub>10</sub> en binaire est :



Le dernier reste ainsi que les restes successifs représentent le chiffre binaire correspondant.

#### **19**=(10011)<sub>2</sub>

#### Remarque:

Dans le cas de nombres fractionnaires, on multiplie la partie fractionnaire par 2 :

\*si après la multiplication, un 1 apparaît à gauche de la virgule, on ajoute 1 à la fraction binaire en formation.

#### Exemple:

Cherchons l'équivalent binaire du nombre décimal 0.4375.

| 0.4375*2=0.875                       | 0.0     |
|--------------------------------------|---------|
| 0.875*2=1.750                        | 0.01    |
| 0.750*2=1.5                          | 0.011   |
| 0.5*2=1.0                            | 0.0111  |
| 0.00*2=0.000                         | 0.01110 |
| d'où $(0.4375)_{10} = (0.01110)_2$ . |         |

#### 1.2.2 Décimal – octal

La conversion se fait en divisant le nombre par 8 ; le premier reste sera le chiffre le moins significatif (CLMS) ou LSB (least significant bit).

#### Exemple:

Trouver l'équivalent octal du nombre (456)<sub>10</sub>

Pour passer de la base 10 à une base B quelconque ; on divise le nombre par la base jusqu'à avoir un quotient nul.

Démarche à suivre :

<sup>\*</sup>si après multiplication, c'est un 0 qui apparaît ; on ajoute un 0.

#### 1.2.3 Décimal – hexadécimal

La conversion se fait suivant le même principe que la conversion décimale – octale ; la division sera par 16.

```
Exemple 1: 72=4*16+8. 4=0*16+4. D'où (72)_{10}=(48)_{16}. Exemple 2: 45=2*16+13. 2=0*16+2. (45)_{10}=(2D)_{16} Exemple 3: 16=1*16+0 1=0*16+1. (16)_{10}=(10)_{16}
```

#### 1.2.4 Conversion Binaire – décimal / octal – décimal / hexadécimal – décimal

Il suffit de multiplier chaque bit ou chiffre ou digit par son poids correspondant puis de faire la somme des résultats obtenus.

```
\begin{split} & \underline{Exemple~1:}\\ & (1011)_2 = (?)_{10}\\ & (N)_{10} = 1*2^3 + 0*2^2 + 1*2^1 + 1*2^0.\\ & = 8+2+1=11\\ & (1011)_2 = (11)_{10}.\\ & \underline{Exemple2:}\\ & (234)_8 = (?)_{10}.\\ & (234)_8 = 2*8^2 + 3*8^1 + 4*8^0.\\ & = 128+24+4=156.\\ & (234)_8 = (156)_{10}.\\ & \underline{Exemple~3:}\\ & (3C7)_{16} = (N)_{10}\\ & (N)_{10} = 3*16^2 + 12*16^1 + 7*16^0.\\ & = 769+192+7=967.\\ & (3C7)_{16} = (967)_{10}. \end{split}
```

#### 1.3 Autres méthodes de conversion

#### 1.3.1 Passage octal à binaire et binaire - octal

On peut remarquer que la base du système octal 8 est égale à la puissance 3 eme de la base du système binaire 2

$$8 = 2^3$$

On peut faire correspondre à chaque «digit » d'un chiffre exprimé en octal un ensemble de 3 bits pondérés du mémé nombre exprimé en binaire par exemple :

$$(427)_8 = (100) (010) (111) = (100 010 111)_2$$

La conversion inverse ; binaire →octal, se fait de la mémé façon, en décomposant le nombre binaire par ensemble de 3 bits

$$(11010\ 110)_2 = (011)\ (010)\ (110) = (326)_8$$

#### 1.3.2 Passage hexadécimal – binaire et binaire – hexadécimal

La base du système hexadécimal, 16, est égale à la puissance  $4^{\rm eme}$  de la base du système binaire , on fera correspondre à chaque digit d'un nombre hexadécimal 4 bits du nombre binaire correspondant  $16 = 2^4$ 

#### Exemple:

```
(683)_{16} = (0110) (1011) (0011) = (011010110011)_2
```

La conversion inverse ; binaire – hexadécimal, se fait se décomposant le nombre binaire par ensemble de 4 bits

```
(11010\ 1110\ 1101)_2 = (0001)\ (1010)\ (1110)\ (1101) = (1AED\ )_{16}
```

L'expression hexadécimale d'un nombre binaire est très utilisée pour interprètes des résultats fournis par un « microprocesseur »

#### Application:

Pour convertir un nombre décimal en binaire, il est plus avantageux de convertir ce nombre en octal puis convertir ce nombre en binaire

#### Exemple:

Convertir  $(3947)_{10}$  en base 2:

 $3947 \leftarrow (3947)_{10} = (7553)_8 = (111\ 101\ 101\ 011)_2$ 

#### Exercices:

Convertir (894)<sub>10</sub> en base 8

 $(894)_{10} = (1576)_8$ 

Convertir (101 101 100)<sub>2</sub> en base 10 et en base 16

 $101\ 101\ 100 = (16C)_{16} = 254 + 96 + 12 = 364$ 

Convertir (1F4)<sub>16</sub> en base 2:

0001 1111 0100

donc  $(1F4)_{16} = (1\ 1111\ 0100)_2$ 

Convertir  $(3947)_{10}$  en base 2 :

 $3947 \leftarrow (3947)_{10} = (7553)_8 = (111\ 101\ 101\ 011)_2$ 

#### 1.4 Codage

Toute information en clair est constituée de 3 types de caractères :

- -Des textes ensemble de mots eux mémé constitués de lettres.
- -Des nombres représentés par des chiffres.
- -Des symboles qui peuvent être de nature très diverse (signes de ponctuation ; opérateurs arithmétiques opérateurs logiques ; commandes auxiliaires ....)

On distingue deus catégories de codes :

- -Les codes numériques qui permettent seulement le codage des nombres.
- -Les codes alphanumériques qui permettent le codage d'une information quelconque (ensemble de lettre ; de chiffres et de symboles).

#### 1.4.1Codes numériques

#### 1.4.1 Code binaire naturel

Ce code est utilisé uniquement pour représenter les chiffres décimaux.

L'équivalent binaire d'un nombre décimal s'obtient en divisant successivement le nombre décimal par 2 .

Ce code est encore appelé code 8421.

| N      | 8 | 4 | 2 | 1 |
|--------|---|---|---|---|
| 0      | 0 | 0 | 0 | 0 |
| 1      | 0 | 0 | 0 | 1 |
| 2      | 0 | 0 | 1 | 0 |
| 2 3    | 0 | 0 | 1 | 1 |
| 4      | 0 | 1 | 0 | 0 |
| 4<br>5 | 0 | 1 | 0 | 1 |
| 6      | 0 | 1 | 1 | 0 |
| 7      | 0 | 1 | 1 | 1 |
| 8      | 1 | 0 | 0 | 0 |
| 9      | 1 | 0 | 0 | 1 |

#### 1.4.2 Code binaire réfléchi ou Code GRAY

Ce code ne permet que la représentation des chiffres décimaux à chaque augmentation d'une unité du chiffre décimal. Un seul bit du nombre binaire équivalent change de valeur par rapport au nombre binaire précédent.

| N | Binaire | Gray |   |   |
|---|---------|------|---|---|
| 0 | 0       | 0    | 0 | 0 |
| 1 | 0       | 0    | 0 | 1 |
| 2 | 0       | 0    | 1 | 1 |
| 3 | 0       | 0    | 1 | 0 |
| 4 | 0       | 1    | 1 | 0 |
| 5 | 0       | 1    | 1 | 1 |
| 6 | 0       | 1    | 0 | 1 |
| 7 | 0       | 1    | 0 | 0 |
| 8 | 1       | 1    | 0 | 0 |
| 9 | 1       | 1    | 0 | 1 |

On remarque que dans ce code ; chaque bit a une pondération de :  $\pm (2^{n+1} - 1)$ 

n : étant le range du bit dans le nombre.

Le premier chiffre 1, rencontré en partant de la gauche est affecté du signe+ ; le deuxième chiffre 1 est affecté du signe- ; le 3<sup>eme</sup> du signe + etc. .....

#### Exemple:

Soit le nombre 1011 en binaire réfléchi :

| Chiffres     | 1          | 0     | 1          | 1            |      |
|--------------|------------|-------|------------|--------------|------|
| Rang (n)     | 3          | 2     | 1          | 0            |      |
| Puissances   | $2^3$      | $2^2$ | $2^{1}$    | $2^0$        |      |
| Pondérations | $+(2^4-1)$ |       | $-(2^2-1)$ | $+(2^{1}-1)$ |      |
| Soit         | +15        |       | -3         | +1           | = 13 |

#### \*Méthode de passage binaire gray :

- -Le bit de gauche du mot binaire reste inchangé.
- -Additionner le bit de poids le plus significatif au bit suivant et reporter le résultat sans tenir compte de la retenue.

-Continuer l'addition de chaque bit avec le bit suivant jusqu'au bit du pois le plus faible.

Exemple:

Binaire: 1 0 1 1 0 1 0 Gray: 1 1 1 0 1 1 1

Le tableau suivant donne l'équivalent gray d'un nombre binaire tel que N≤15.

| Décimal | Binaire naturel | Binaire réfléchi |
|---------|-----------------|------------------|
| 0       | 0 0 0 0         | 0 0 0 0          |
| 1       | 0 0 0 1         | 0 0 0 1          |
| 2       | 0 0 1 0         | 0 0 1 1          |
| 3       | 0 0 1 1         | 0 0 1 0          |
| 4       | 0 1 0 0         | 0 1 1 0          |
| 5       | 0 1 0 1         | 0 1 1 1          |
| 6       | 0 1 1 0         | 0 1 0 1          |
| 7       | 0 1 1 1         | 0 1 0 0          |
| 8       | 1 0 0 0         | 1 1 0 0          |
| 9       | 1 0 0 1         | 1 1 0 1          |
| 10      | 1 0 1 0         | 1 1 1 1          |
| 11      | 1 0 1 1         | 1 1 1 0          |
| 12      | 1 1 0 0         | 1 0 1 0          |
| 13      | 1 1 0 1         | 1 0 1 1          |
| 14      | 1 1 1 0         | 1 0 0 1          |
| 15      | 1 1 1 1         | 1 0 0 0          |

#### 1.4.2 Codes alphanumériques

Les codes « alphanumériques » sont des codes destinés à la transmission d'information quelconques, ils ont donc à représenter au moins 36 caractères (10chiffres + 26 lettres).

Comme 36 est compris entre  $2^5$  et  $2^6$ , ils devront comporter au moins 6 bits ( pour permettre la détection des erreurs, avec un bit de parité )

#### 1.4.2.1 Code ISO

C'est une extension à 6 bits du code BCD, ce qui offre 64 combinaisons permettant de représenter les chiffres, les lettres et les signes particuliers.

La structure d'un nombre binaire dans ce code est constituée de deux parties :

Une partie hors texte constituée de deux bits de poids le plus fort.

Une partie numérique constituée des 4 bits restants.



Une partie hors texte

Une partie numérique

|   |   |   |   | _1 | . 2 | _ | 1 2 | <br>1 2 | 1 2 |
|---|---|---|---|----|-----|---|-----|---------|-----|
| 3 | 4 | 5 | 6 | C  | 0   |   | 0 1 | 1 0     | 1 1 |
| 0 | 0 | 0 | 0 |    | •   |   | Ö   | ·       | P   |
| 0 | 0 | 0 | 1 |    |     |   | 1   | A       | Q   |
| 0 | 0 | 1 | 0 |    |     |   | 2   | В       | R   |
| 0 | 0 | 1 | 1 |    |     |   | 3   | С       | S   |
| 0 | 1 | 0 | 0 |    |     |   | 4   | D       | T   |
| 0 | 1 | 0 | 1 |    |     |   | 5   | E       | U   |
| 0 | 1 | 1 | 0 |    |     |   | 6   | F       | V   |
| 0 | 1 | 1 | 1 |    |     |   | 7   | G       | W   |
| 1 | 0 | 0 | 0 |    | (   |   | 8   | H       | X   |
| 1 | 0 | 0 | 1 |    | )   |   | 9   | Ι       | Y   |
| 1 | 0 | 1 | 0 |    | *   |   | :   | J       | Z   |
| 1 | 0 | 1 | 1 |    | +   |   | ,   | K       |     |
| 1 | 1 | 0 | 0 |    | ,   |   | <   | L       |     |
| 1 | 1 | 0 | 1 |    | -   |   | =   | M       |     |
| 1 | 1 | 1 | 0 |    |     |   | >   | N       |     |
| 1 | 1 | 1 | 1 |    | /   |   |     | 0       |     |

#### 1.4.2.2 Code ASCII: (American standard code for information interchange)

Dans ce genre de code on représente les lettres, les chiffres, les signes par des combinaisons binaires. Ce code est constitué de 8 bits (octet) dont un, celui de gauche, est en général un bit de parité. Ce code permet donc de représenter 256 caractères.

| b7b6b5<br>b4b3b2b1 | 000 | 001             | 010    | 011 | 100      | 101 | 110 | 111 |
|--------------------|-----|-----------------|--------|-----|----------|-----|-----|-----|
| 0000               | NUL | DLE             | Espace | 0   | <b>a</b> | P   | ,   | P   |
| 0001               | SOH | DC <sub>1</sub> | !      | 1   | A        | Q   | a   |     |
|                    |     |                 |        |     |          |     |     |     |
| 0010               | STX | DC <sub>2</sub> | "      | 2   | В        | R   | b   |     |
| 0011               | ETX | DC <sub>3</sub> | ¥      | 3   | С        | S   | с   |     |
| 0100               | EOT | DC <sub>4</sub> | \$     | 4   | D        | T   | d   |     |
| 0101               | ENQ | NAK             | %      | 5   | E        | U   | e   |     |
| 0110               | ACK | SYN             | &      | 6   | F        | v   | f   |     |
| 0111               | BEL | ETB             | '      | 7   | G        | W   | g   |     |
| 1000               | BS  | CAN             | (      | 8   | Н        | X   | h   |     |
| 1001               | HT  | EM              | )      | 9   | I        | Y   | i   |     |
| 1010               | LF  | SUB             | *      | :   | J        | Z   | j   |     |
| 1011               | VT  | ESC             | +      | ;   | K        | [   | k   |     |
| 1100               | FF  | FS              | ,      | <   | L        | \   | 1   |     |
| 1101               | CR  | GS              | -      | =   | М        | ]   | m   | }   |
| 1110               | so  | RS              |        | >   | N        | ^   | n   | ≈   |
| 1111               | SI  | US              | /      | ?   | 0        | -   | 0   | DEL |

#### 1.5 Représentation des nombres

#### 1.5.1 Représentation des nombres en virgule fixe

Un nombre de m éléments binaire est partagé en deux parties dont l'une correspond aux valeurs entières et l'autre aux valeurs fractionnaires la position de la virgule fixe est fictive ; fixée par l'utilisateur.



Par convention:

Nombre > 0: S = 0

Nombre < 0: S = 1 S: Bit de signe

PE: partie entière: 5 bits

PF: partie fractionnaire: 2 bits Format du nombre.

Exemple1:

Représenter sur PE = 4 bits : + 7.5 selon le format donné

$$S = 0$$
 0 0111. 100

Exemple 2:

-12.5 1 1100. 11

Exemple 3:

+17.5 impossible selon le format.

#### 1.5.2 Les différentes représentations des nombres dans les ordinateurs

Il y'a 3 représentations possibles pour réaliser les opérations de base (ADD; Soust; DIV; Mult)

- -Représentation en module et signe (MS)
- Représentation en complément à « 1 »  $\rightarrow$  (C1)
- Représentation en complément à « 2 »  $\rightarrow$  (C2)

#### a- Représentation en module et signe

N : nombre  $\rightarrow$  Représente le nombre en signe et valeur absolu  $\pm |N|$ 

#### Exemple:

Représenter le nombre binaire en module et signe.

$$PE = 5 Bits;$$

$$PF = 2 \text{ Bits}$$
 1 01111. 10  $N = -15.50$ 

#### b- Représentation en complément à "1" ou complément restreint C1

Cette représentation concerne les nombres négatifs

$$A = a_{n-1} \quad a_{n-2} \quad \dots \quad a_1 \quad a_0$$

$$(A)_{c1} = \overline{a_{m-1}} \quad \overline{a_{m-2}} \dots \overline{a_1} \quad \overline{a_2}$$

Exemple:

$$A = -17$$

On écrit d'abord le nombre en module et signe

 $A = -17 \rightarrow donner son complément à « 1 »$ 

$$A = (1 \ 10001)_{MS} \rightarrow (1 \ 01110)_{C1}$$

#### Exemple1

Représenter : +12.5 en C1 tel que PE = 4 bits.

La représentation en C1 des nombres positifs c'est leur représentation en module et signe

$$A = +12.5 = (0\ 1100\ ;\ 10)_{MS} = (0\ 1100,10)_{C1}$$

Exemple2

Suivant le format 
$$-S = 1$$
 bit.  
 $-PE = 5$  bits.  
 $-PF = 2$  bits.  
 $A = -31.75$  (1 11111 . 11)<sub>MS</sub>

= 
$$(1 \quad 00000. \quad 00)_{C1}$$
  
Remarque: A + A (C1) =  $11.....1$ ) =  $2^{n}$  - 1

#### b- Représentation des nombres en complément à « 2 »

 $(1 \ 01011.11)_{c2}$ 

Le complément vrai d'un nombre négatif est le complément à « 1 » de ce nombre auquel on ajoute un « 1 » au bit de poids faible.

$$(A)_{c2} = (A)_{c1} + 1.$$
Exemple
Représenter en (C2) le nombre  $A = -11$ 

$$(A)_{MS} = (1 \quad 1011)_{MS} = (1 \quad 0100)_{c1}$$

$$= (1 \quad 0101)_{c2}$$
\*Représenter  $A = -20.25$ 

$$(1 \quad 10100.01)_{MS} = (1 \quad 01011.10)_{c1}$$

-2<sup>éme</sup>methode

On peut représenter le complément à 2 d'un nombre négatif en inversant tous les bits à partir du premier « 1 » représenté le + à droite et qu'il faut conserver :

#### Exemple:

$$A = -20.25$$
  
(1 10100.01)<sub>MS</sub>  
(1 01011.11)<sub>c2</sub>

#### 1.6 Arithmétique binaire : (Opérations dans le système binaire)

#### 1.6.1 L'addition

L'addition des nombres s'effectue de la même façon que l'addition des nombres décimaux en appliquant la table d'addition suivante :

| A | В | \( \sum_{\text{Somme}} \) | C(reten |
|---|---|---------------------------|---------|
|   |   | _                         | ue)     |
| 0 | 0 | 0                         | 0       |
| 0 | 1 | 1                         | 0       |
| 1 | 0 | 1                         | 0       |
| 1 | 1 | 0                         | 1       |

Règle N°5 : 1+1+1=1 et retenue C=1.

#### Exemple 1:

Soit à additionner les deux nombres suivants : A=1100 et B=1010. 1 1 0 0 (12+10=22)

$$\begin{smallmatrix}&&1&0&1&0\\1&0&1&1&0\end{smallmatrix}$$

Exemple 2 : soit à additionner les 02 nombres binaires suivants : A=110 et B=111.

|   | 1 | 1 | 0 |                               |
|---|---|---|---|-------------------------------|
|   | 1 | 1 | 1 | L'opération en décimal 7+6=13 |
| 1 | 1 | 0 | 1 |                               |

Le symbole d'un demi additionneur est le suivant :



Figure 2. Schéma synoptique d'un demi additionneur (Semi adder en anglais)

Le demi additionneur est incapable de réaliser la 5<sup>éme</sup> règle ; pour cela l'additionneur complet a été conçu pour prendre en considération la retenue intermédiaire



**Figure 3.** Schéma synoptique d'un additionneur complet (Full adder en Anglais)

Cin: retenue intermédiaire.

A, B: nombres à additionner.

Cette opération est possible en combinant deux demi-additionneurs comme présenté par la figure suivante . En pratique pour minimiser le nombre de composants, ou de portes dans un circuit intégré, un tel additionneur est réalisé directement.



Figure 4. Réalisation d'un additionneur complet

L'étude complète d'un additionneur complet sera au présenté au chapitre suivant.

#### **1.6.2 Soustraction**

La soustraction s'effectue de la même façon en appliquant la table de soustraction :

|   | Nombre binaire | Nombre    | D(différ | C(ret |
|---|----------------|-----------|----------|-------|
| A |                | binaire B | ence)    | enue) |
|   | 0              | 0         | 0        | 0     |
|   | 0              | 1         | 1        | 1     |
|   | 1              | 0         | 1        | 0     |
|   | 1              | 1         | 0        | 0     |

#### Exemple1:

Soit à calculer la différence A-B tel que :

B = 1100

0 1 0 1 0

En décimal 22-12=10

Le circuit qui peut réaliser de simples soustractions est appelé demi\_ soustracteur (DS).



Figure 5. Schéma synoptique d'un demi soustracteur

# Exemple 2: Calculer la différence A-B tel que: A=100101; B=1010 0 0 0 1 0 1 en décimal 37-10=27 0 0 1 0 1 0 1 = 0 1 1 0 1 1

Cette soustraction a entraîné plusieurs retenues ; on fera appel donc à un soustracteur complet (SC) qui prend en considération les retenues intermédiaires tel que schématisé sur la fig 5.



Figure 6. Symbole d'un soustracteur complet

#### 1.6.3 Quelques remarques

### **A-** Addition et soustraction de nombres binaires non signés soit à additionner le nombre A et le nombre B tel que :

S est la somme (S3 S2 S1 S0)

R est la retenue (R3 R2 R1 R0).



Étudions les conditions aux limites ou les cas de dépassement : Exemple 1 :

| <u>Exemple 2 :</u> |   |   |   |   |                                     |
|--------------------|---|---|---|---|-------------------------------------|
| 12                 | 1 | 1 | 0 | 0 |                                     |
| - 6                | 0 | 1 | 1 | 0 |                                     |
| 6                  | 0 | 1 | 1 | 0 | le résultat en vraie grandeur(r=0). |

#### Exemple 3:

| 12  | 1 1 0 0   |                                       |
|-----|-----------|---------------------------------------|
| + 9 | 1 0 0 1   |                                       |
| =21 | 1 0 1 0 1 | dépassement supérieur : le format est |
|     |           | Insuffisant.                          |

#### Exemple 4:

| 7    |   | 0 | 1 | 1 | 1                                   |
|------|---|---|---|---|-------------------------------------|
| - 10 |   | 1 | 0 | 1 | 0                                   |
| =    | 1 | 1 | 1 | 0 | 1 dépassement inférieur : anomalie. |

#### Remarque

Si après une addition ou une soustraction :

- a- La retenue terminale R=0 : le résultat est en vraie grandeur et dans la limite des n bits.
- b- La retenue terminale R=1:
- un dépassement supérieur pour l'addition : format insuffisant.
- Un dépassement inférieur pour la soustraction : nombre négatif ou anomalie.

#### B- Addition et soustraction de nombres signés en signe magnitude

L'addition ou la soustraction de 02 nombres binaires entiers signés en signe magnitude doit tenir compte des 03 paramètres suivants :

- du signe de chacun des deux nombres.
- Du type d'opération (addition ou soustraction).
- Du classement relatif de leurs valeurs absolues.

#### Exemple1:

En décimal, l'opération suivante doit s'effectuer dans l'ordre suivant :

$$+5 + (-9) = 5 - 9 = -(9-5).$$

En binaire l'opération se traduit : 
$$(00101) + (11001) = (+0101) + (-1001) = -(1001 - 0101) = -4$$

Dans ce cas l'addition se ramène à une soustraction en inversant les opérandes. le signal final dépend de la comparaison des valeurs absolues.

Exemple 
$$2: +6+(-10) = 6-10 = -(10-6) = -(4)$$
.

#### C- Addition et soustraction en complément à 2

L'avantage de la représentation en complément à 2 est que l'on ne s'occupe pas des signes lors des opérations arithmétiques. on additionne ou l'on soustrait les nombres, bit de signe compris . le résultat est obtenu en complément à 2 avec le signe correct.

| +2 0 0 1 0                      | -3 1 1 0 1                         |
|---------------------------------|------------------------------------|
| +3 0 0 1 1                      | + -4 1 1 0 1                       |
| =+5 0 1 0 1                     | =-7 1 0 0 1                        |
| bit signe=0> résultat           | le résultat en c2= (1 111)en       |
| correct                         | MS                                 |
|                                 |                                    |
| -7 1 0 0 1                      | -3 1 1 0 1                         |
| 3 1 1 0 1                       | ++2 0 0 1 0                        |
| =-4 1 1 0 0                     | =-1 1 1 1 1                        |
| le résultat en c2= ( 1 1 0 0)en | le résultat est en c2=(1 001)en MS |
| MS                              |                                    |
|                                 |                                    |

Les cas d'overflow pouvant se présenter sont :

| Cas d'overflow 1            | Cas d'ove | rflow 2           |   |             |             |
|-----------------------------|-----------|-------------------|---|-------------|-------------|
| +5 0 1 0 1                  | +6        | 0                 | 1 | 1           | 0           |
| + +7 0 1 1 1                | 4         | 1                 | 1 | 0           | 0           |
| =+12 1 1 0 0                | =+10      | 1                 | 0 | 1           | 0           |
|                             |           |                   |   |             |             |
|                             |           |                   |   |             |             |
| Cas d'overflow 3            | Cas d'ove | rflow 4           |   |             |             |
| Cas d'overflow 3 -3 1 1 0 1 | Cas d'ove | rflow 4<br>1      | 0 | 1           | 1           |
|                             |           | rflow 4<br>1<br>1 | _ | 1<br>1      | 1 0         |
| -3 1 1 0 1                  | -5        | 1                 | 0 | 1<br>1<br>0 | 1<br>0<br>1 |

On résume les cas de débordement comme suit : tel que :

SA; SB; signe de A et de B.

Op: type d'opération ( 0 pour l'addition et 1 pour la soustraction)

SR : signe du résultat ( 0 pour un nombre positif et 1 pour un nombre négatif)

- 1- SA=0 ; SB=0 ; OP=0(addition). SR=1.
- 2- SA=0 ; SB=1 ; OP=1 (soustraction) SR=1.
- 3- SA=1 ; SB=0 ; OP=1 SR=0.
- 4- SA=1 ; SB=1 ; OP=0 SR=0.

#### D- Addition et soustraction en virgule fixe

L'addition et la soustraction des nombres binaires en virgule fixe (VF) ainsi que les problèmes d'overflow sont exactement les mêmes comme pour des nombres signés en complément à 2.

| + 5.25 | 0 | 1 0 1.0 1 |
|--------|---|-----------|
| + 3.75 | 0 | 0 1 1.1 1 |
| = 9.00 | 1 | 0 0 1.0 0 |

#### E- Addition et soustraction en BCD

Lors d'une addition de 02 nombres binaires codés en BCD ; il faut tenir compte :

- 1- dépassement de capacité de chaque quartet.
- 2- Retenue terminale de chaque quartet.

La correction des erreurs d'addition en BCD est réalisée en ajoutant le nombre 06 (011) en binaire au quartet pour lequel l'un de ces deux cas est détecté ([1] Et [2]).

| Aucune correction                                      | Cas de correction [1]                                            |  |  |  |  |
|--------------------------------------------------------|------------------------------------------------------------------|--|--|--|--|
| 53<br>+42<br>=95<br>0 1 0 0 0 0 1 1<br>1 0 0 1 0 1 0 1 | 39                                                               |  |  |  |  |
| Cas de correction [1]                                  | Cas de correction [2]                                            |  |  |  |  |
| 84                                                     | 49<br>+18<br>0 1 0 0 1 0 0 1<br>0 0 0 1 1 0 0 0<br>0 1 1 0 0 0 0 |  |  |  |  |
| 155 = 1 0 1 0 1 0 1 0 1                                | $\begin{array}{cccccccccccccccccccccccccccccccccccc$             |  |  |  |  |
| Cas de correction [2]                                  | Cas de correction [1]et [2]                                      |  |  |  |  |
| 95                                                     | 58                                                               |  |  |  |  |
| + 0 1 1 0<br>168 = 1 0 1 1 0 1 0 0 0                   | + 0 1 1 0 0 1 1 0<br>=137= 1 0 0 1 1 0 1 1 1                     |  |  |  |  |

#### Principe de la soustraction en BCD

Lors d'une soustraction en BCD; il faut tenir compte du classement relatif de leurs valeurs absolues; le signe final est le signe du plus grand nombre; une correction est nécessaire lorsqu'on détecte une retenue terminale.

La correction consiste à soustraire par le nombre 6 (0110 en binaire) ; si une retenue terminale du dernier quartet apparaît, le résultat est faux parce que le classement des valeurs absolues n'a pas été respecté .

#### Exemple d'illustration:

| Aucune correction                                                | Correction due à la retenue                                                                                                                                                            |
|------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 35 0 0 1 1 0 1 0 1<br>-14 0 0 0 1 0 1 0 0<br>=21 0 0 1 0 0 0 0 1 | $ \begin{array}{cccccccccccccccccccccccccccccccccccc$                                                                                                                                  |
| Correction due à la retenue                                      | Correction due au dépassement                                                                                                                                                          |
| $ \begin{array}{cccccccccccccccccccccccccccccccccccc$            | 39 0 0 1 1 1 0 0 1<br>- 42 0 1 0 0 0 0 1 0<br>= 1 1 1 1 0 1 1 1<br>- 0 1 1 0<br>-03 = 1 0 0 1 0 1 1 1<br>le résultat est incorrect car le classement des valeurs n'a pas été respecté. |

#### 1.6.4 Multiplication

La multiplication repose sur les règles suivantes :

0\*0=0

0\*1=0

1\*0=0

1\*1=1

#### Exemple :

$$(1101) * (11) = (13)_{10} * (3)_{10} = ?$$



Le résultat est bien 39 en décimal

#### 1.6.5 Division binaire

Elle repose sur les règles suivantes :

$$0/0 
1/0 
cas indéter min és 
0/1 = 0 
1/1 = 1$$

#### Exemple:

Effectuer la division suivante 1 0 0 0 1 1



#### Exercices d'application : Les systèmes de numération

#### Partie I : Codage et conversion

#### EXERCICE Nº1 Conversion

#### 1°). Conversion Binaire-Décimale

 $10101010_2$   $101011010110_2$   $10110,10101_2$   $1011011,11011_2$ 

#### 2°). Conversion Décimale-Binaire

 $152_{10}$   $1240_{10}$   $1000,125_{10}$ 

#### 3°). Conversions d'une base à une autre

1234(10) = ? (16) 138,145(10) = ? (2)

754(8) = ? (10)

A9F(16) = ? (10)

234(5) = ? (7)

3FE(16) = ? (4)

312,3(4) = ? (8)

517(8) = ? (16)

11001.01(2) = ? (16)

#### 4 °). Remplir le tableau suivant :

| décimal | Binaire | hexadécimal | BCD |
|---------|---------|-------------|-----|
| 49      |         |             |     |
|         | 1101001 |             |     |
|         |         | 5F          |     |

#### **EXERCICE N°2**

- 1. Donner la représentation en virgule fixe des nombres suivants : (PE=7bits, PF=6bits)  $(72,5)_{10}$ ;  $(16,35)_{10}$ ;  $(45,125)_{10}$
- 2. Représenter en hexadécimal les nombres suivants :

 $(72,5)_8$ ;  $(74,05)_8$ ;  $(22,07)_8$ 

#### Partie II : Arithmétique binaire

#### **EXERCICE N°3**

#### 1°). Opérations en binaire pur :

10110111, 1001 + 10101011, 0110 10010011,1110 + 01111101,1001

11000101,0110 11010101

- 10111001,1111 - 01010110

10100101,1101 10101010 \* 11011,101 \* 1000

 $\frac{10001100 \, / \, 101}{11101011 \, / \, 100}$ 

#### 6°). Opérations en Hexadécimal:

2E + 3F; 3FD+978; 1F2D+ FABC

BA-AB; F7A-DC5.

#### 5°). Opérations en B.C.D. :

Faire les calculs suivants en BCD

(456 + 234) = 3

(145-899)=?

(439-123)=

 $135_{10} + 255_{10} = ?$ 

 $9578_{10} + 9215_{10} = ?$ 

#### 4°). Opérations en nombres signés sur en complément à 2 :

Faites l'addition et la soustraction des nombres signés en complément à 2, vérifier le résultat en base 10.

+2+(+3)

-7- (-3)

-3 + (-4)

-3+(+2)

#### **EXERCICE N°4**

#### Transformation de codes

Représentez en code Gray les nombres décimaux suivants : 35, 36,37. Le code gray est plus stable pourquoi ?

Donnez le complément à 1 et le complément à 2 des nombres décimaux suivnats (+31), (-31),(+45), (-45).

#### **EXERCICE N°5**

1) Représentez le nombre 24810 dans les bases 2, 3, 8, 9 et 16. (Utilisez la technique des divisions successives pour les bases 2, 3 et 16.)

#### 2°). Conversions

Convertir les nombres hexadécimaux suivants :

BEDF; 4321; AA55; A987 En base 2, 4, 8.

#### **EXERCICE N° 6**

- 1)  $1110001_2 = ?_{10}$
- 2)  $100110110_2 = ?_8$
- 3)  $1101100110110_2 = ?_{16}$
- 4)  $100.101_2 = ?_{10}$
- 5)  $1100110.010_2 = ?_8$
- 6)  $1100110110.00101_2 = ?_{16}$
- 7)  $47.75_{10} = ?_2$
- 8)  $145_{10} = ?_8$
- 9)  $287.99_{10} = ?_{16}$
- 10)  $138.32_{10} = ?_2$
- 11)  $783.13_{10} = ?_8$
- 12)  $1443.44_{10} = ?_{16}$
- 13)  $542.756_8 = ?_2$
- 14)  $621_8 = ?_{10}$
- 15)  $743.2_8 = ?_{16}$
- 16)  $671.22_8 = ?_2$
- 17)  $1342.53_8 = ?_{10}$
- 18)  $2045.42_8 = ?_{16}$
- 19)  $AB02.C01_{16} = ?_2$
- 20)  $FF0_{16} = ?_{10}$
- 21)  $D12.1_{16} = ?_8$
- 22)  $A2.B_{16} = ?_2$
- 23)  $93.4_{16} = ?_{10}$
- 24)  $F1B.C_{16} = ?_8$

#### Chapitre 2

#### logique combinatoire

#### Introduction

Les informations traitées par les ordinateurs sont codées sous forme binaire. Un système binaire (signal, circuit, etc...) est un système qui ne peut exister que dans deux états autorisés. Le circuit de la figure suivante est un exemple plus que simpliste de circuit binaire : selon que l'interrupteur S est ouvert ou fermé la tension V0 ne peut être égale qu'à +5 V ou 0 V.



La réalité technique est un peu plus complexe avec des interrupteurs commandés réalisés par des transistors. Diverses notations peuvent être utilisées pour représenter ces deux états :

numérique : 1 et 0 (bit : binary digit) logique : vrai et faux (true et false)

oui et non (yes et no)

physique : ouvert et fermé ON et OFF, haut et bas (HI et LO, H et L, H et B)

La logique combinatoire utilise les lois de l'algèbre de Boole développée au XIXème siècle par Georges Boole; philosophe et mathématicien Anglais (1815 -1864). L'algèbre de Boole permet d'établir des règles pour l'étude des circuits logiques ou des circuits d'automatisme.

Une variable logique ne peut prendre que 02 (deux) valeurs distinctes ( les chiffres de la numération binaire 0 et 1).

Exemple : une lampe L est allumée.

Vrai : L=1 Faux : L=0

Deux types de logiques existent :

\*la logique positive:

État bas (0v) : logique « 0 » État haut(5v) : logique « 1 »

\*la logique négative :

État bas (0v) : logique « 1 ». État haut (5v) : logique « 0 ». Les valeurs 0 et 1 ne sont des symboles représentant un état électrique et qu'elles n'ont aucune signification numérique.

L'algèbre de Boole concerne la logique des systèmes binaires. Une variable booléenne ne peut prendre que deux valeurs possibles 0 ou 1. En électronique les deux états d'une telle variable peuvent être associés à deux niveaux de tension : V(0) et V(1) pour les états 0 et 1 respectivement. On distingue les logiques positive et négative selon que V(1) > V(0) ou V(1) < V(0).

En pratique un niveau est défini par un domaine en tension ou en courant. Par exemple en technologie TTL, un niveau sera dit haut s'il est compris entre +2 V et +5 V et un niveau sera bas s'il est inférieur à +0.8 V. Dans la plage intermédiaire, l'état est indéterminé. Si les transitions sont inévitables, il est indispensable de traverser cette plage intermédiaire le plus rapidement possible. D'autre part, les signaux doivent être stabilisés avant d'être pris en compte par les circuits. Il y a donc des contraintes temporelles, spécifiées par les chronogrammes des feuilles de données (data sheets) fournis par les constructeurs.



Figure 7. Matérialisation de la logique positive et négative

#### 2.1 Fonctions logiques

#### 2.1.1 Définition

Une fonction logique f de plusieurs variables a,b,c est une application qui définit une variable de sortie binaire (prenant ses valeurs sur l'ensemble [0,1]) à partir de variables d'entrée également binaires.



Ainsi, pour une fonction de deux variables a et b ; il y'a 04 combinaisons possibles de valeurs binaires des variables :

(ab=00, ab=01, ab=10, ab=11).

Pour une fonction de 03 variables : il y'a 08 combinaisons possibles.

En général ; pour une fonction de n variables ; il y'a 2<sup>n</sup> combinaisons possibles des valeurs des variables :

F est donc définie par un ensemble de 2<sup>n</sup> « 0 » ou « 1 ».

Exemple : considérons une lampe et un interrupteur disposés en série :



L'état de la lampe (allumée ou éteinte) dépend de l'état de l'interrupteur (fermé ou ouvert).

L'état de la lampe est une fonction logique de l'état de l'interrupteur.

Le même exemple peut être traité en utilisant des diodes à jonction comme l'illustre le schéma suivant :

- Si l'anode est connectée à la borne positive ; la diode est passante et la tension aux bornes de la résistance est mesurable (égale approximativement à Ve)
- Si l'anode est connectée à la borne négative ; la diode est bloquée et la tension au niveau de la résistance est nulle.

La tension de la résistance est donc fonction de la tension d'entrée.



Figure 8. Matérialisation de la fonction égalité

La tension Vs est approximativement égale à Ve si l'interrupteur est connecté à la position 1 (position fermé).

Il existe 04 fonctions logiques élémentaires :

- la fonction égalité.
- la fonction négation (Pas, Non, No, inverse).
- La multiplication logique (ET, And).
- L'addition logique (OU, OR).
- La fonction complément.

On peut réaliser des fonctions combinaisons de ces fonctions élémentaires :

-la fonction OU exclusif.

La fonction NOR ( NON\_OU)

La fonction NAND (NON\_Et)

La fonction NON OU exclusif.

#### 2.1.2 Opérateur OUI

L'opération (ou opérateur) OUI est dite **unaire** (ne s'applique qu'à un seul opérande). Elle affecte à la variable de sortie l'état logique de la variable d'entrée.

Equation : x est la l'entrée, S la sortie : S = x.



1 IEC, International Electrotechnical Commission (CEI en français).

2 IEEE, Institute of Electrical and Electronics Engineers.

**Remarque** : les anglo-américains notent H (*High*) le niveau haut et L (*Low*) le niveau bas.

Table de vérité

| X | S |
|---|---|
| 0 | 0 |
| 1 | 1 |

#### 2.1.3 Opérateur NON, négation : (fonction complément)

L'opération (ou opérateur) NON est la fonction unaire qui affecte à la variable de sortie l'état complémentaire de la variable d'entrée.

**Equation**: x est la l'entrée, S la sortie, S = x.

Cette fonction est appelée fonction NON; inverse ou NOT.



#### a- Notation

NONA = NOTA = 
$$\overline{A}$$

#### b- Table de vérité

| A | $\overline{A}$ |
|---|----------------|
| 0 | 1              |
| 1 | 0              |

#### c- symbole graphique:



#### d- Propriétés

$$A + A = 1$$
$$A * \overline{A} = 0$$

$$A = A$$

#### e- Exemple de circuit intégré



#### 2.1.4 Fonction ET

L'opération ET est le **produit logique**. C'est un opérateur **binaire** qui affecte à la variable de sortie l'état 1 si et seulement si les variables d'entrée sont à 1 simultanément.



Figure 9. Matérialisation de la fonction ET

La lampe est allumée si A et B sont fermés simultanément soit :

L=1 si A=1 et B=1.

On écrira alors L= A.B ou C=A.B.

a- Notation:

A and B =  $A \wedge B = A.B = C$ 

b- table de vérité :

| A | В | C |
|---|---|---|
| 0 | 0 | 0 |
| 0 | 1 | 0 |
| 1 | 0 | 0 |
| 1 | 1 | 1 |

C-symbole logique: porte logique And à deux entrées.

Symbole (norme IEC)

Symbole (norme IEEE)



Cas de plusieurs variables :



Table de vérité

| X | у | S |
|---|---|---|
| 0 | 0 | 0 |
| 0 | 1 | 0 |
| 1 | 0 | 0 |
| 1 | 1 | 1 |

#### d- Exemple de circuit intégré réalisant cette fonction

#### e- Propriétés

La fonction ET « And » est :

-commutative : A.B= B.A.

-Associative :  $A(BC) = (AB) \cdot C$ 

-Distributive : A (B + C) = AB + AC.

-Complémentaire : A. A = 0 - Elément neutre : A. 1 = A.

- Identité : A.A= A

#### 2.1.5 Fonction OU

L'opération OU est la **somme logique**. C'est un opérateur binaire qui affecte à la variable de sortie l'état 1 si et seulement si une variable d'entrée est à 1.

Cette fonction est appelée somme logique ; réunion ou OR (fonction de plusieurs variables binaires).

#### Soit l'exemple suivant :



**Figure 10.** Matérialisation de la fonction OU

La lampe est allumée si on ferme A **OU** si on ferme B ; soit :

L=1 (ou C=1) si A=1 ou B=1.

On écrit alors : L=A.

#### a- Notation

A OU B = A OR B = 
$$A \cup B$$
 = A +B.

#### b- Table de vérité:

| A | В | С |
|---|---|---|
| 0 | 0 | 0 |
| 0 | 1 | 1 |
| 1 | 0 | 1 |
| 1 | 1 | 1 |

Remarque : cette algèbre est différente de l'algèbre des nombres.

#### c-Symbole logique



Cas de plusieurs variables :



# d-Propriétés

La fonction OU est:

-commutative: A + B = B + A

-Associative: A + (B+C) = (A+B) +C -Distributivité : A(B+C)=AB+AC -Complémentaire:  $A + \overline{A} = E = 1$ 

-Elément neutre : A+0=A

- Identité : A+A=A.

# e- Exemple de circuit intégré réalisant le OU



#### 2.2 Théorème de DEMORGAN

De Morgan a exprimé deux théorèmes qui peuvent se résumer sous la forme suivante :

$$\overline{a \cdot b \cdot c \dots = \overline{a} + \overline{b} + \dots}$$

$$\overline{a + b + c + \dots = \overline{a} \cdot \overline{b} \dots}$$

#### 2.2.1 Théorème 1

Le complément d'une somme de variables logiques est égal au produit des compléments de ces variables :

$$\overline{a+b+c+\dots+z} = \overline{a}.*\overline{b}*\dots*\overline{z}$$

Exemple à deux variables :

$$\overline{a+b} = \overline{a} * \overline{b}$$

Vérification:

| a | b | $\bar{a}$ | $\overline{b}$ | (a+b) | $\overline{a+b}$ | $\bar{a}^*\bar{b}$ |
|---|---|-----------|----------------|-------|------------------|--------------------|
| 0 | 0 | 1         | 1              | 0     | 1                | 1                  |
| 0 | 1 | 1         | 0              | 1     | 0                | 0                  |
| 1 | 0 | 0         | 1              | 1     | 0                | 0                  |
| 1 | 1 | 0         | 0              | 1     | 0                | 0                  |

#### 2.2.2 Théorème 2

Le complément d'un produit de variables logiques est égal à la somme des compléments de ces variables.

$$\overline{a*b*c}....*z = \overline{a} + \overline{b} + ....+z$$

exemple:  $\overline{a*b} = \overline{a} + \overline{b}$ 

| a | b | $\bar{a}$ | $\bar{b}$ | (a*b) | $\overline{a*b}$ | $\overline{a} + \overline{b}$ |
|---|---|-----------|-----------|-------|------------------|-------------------------------|
| 0 | 0 | 1         | 1         | 0     | 1                | 1                             |
| 0 | 1 | 1         | 0         | 0     | 1                | 1                             |
| 1 | 0 | 0         | 1         | 0     | 1                | 1                             |
| 1 | 1 | 0         | 0         | 1     | 0                | 0                             |

Le complément d'une expression logique s'obtient en remplaçant :

- chaque variable par son complément.
- Chaque signe + par le signe \* et inversement.

Les théorèmes de De Morgan montrent qu'une fonction ET peut être fabriquée à partir des fonctions OU et NON. De même une fonction OU peut être obtenue à partir des fonctions ET et NON. La figure suivante montre la conversion d'une porte OU en porte ET et réciproquement, utilisant le fait que :

$$\frac{\overline{A} \cdot \overline{B}}{\overline{A} \cdot \overline{B}} = \overline{A} + \overline{B} = A + B$$

$$\overline{A} + \overline{B} = \overline{A} * \overline{B} = A * B$$

De même, à partir des théorèmes de De Morgan nous pouvons montrer qu'une porte ET en logique positive fonctionne comme une porte OU en logique négative et vice versa.



Figure 11. Conversion de portes ET en OU et vice versa

#### 3 Autres portes logiques

Les portes logiques sont des circuits fondamentaux qui traitent les signaux binaires afin de réaliser les différentes fonctions logiques réalisées à partir de semi conducteurs sous forme de circuit intégré (voir chapitre 3)).

# Remarque:

Une porte logique peut comporter plusieurs lignes d'entrée mais n'a qu'une seule ligne de sortie.

A partir de portes logiques élémentaires (OU, ET, NON) on peut constituer d'autres portes tel que :

- 1-NON ET « NAND »
- 2- NON\_OU « NOR »
- 3- OU exclusif ou « XOR »
- 4-NON OUexclusif ou « XNOR ».

#### 2.3.1 Porte logique NON\_ET (NAND)

Cette fonction logique est le résultat de l'association d'un NON et d'un ET. C'est un opérateur binaire qui affecte à la variable de sortie l'état 0 si et seulement si les variables d'entrée sont à 1 simultanément.

Elle résulte de la combinaison des 02 portes « ET » et « NON »

#### a- Notation

$$C = \overline{A * B} = \overline{A} + \overline{B}$$

#### b- Table de vérité

| A | В | $\overline{AB}$ |
|---|---|-----------------|
| 0 | 0 | 1               |
| 0 | 1 | 1               |
| 1 | 0 | 1               |
| 1 | 1 | 0               |

#### c- Symbole



Ou une autre représentation :



#### d- Exemple de circuit intégré

# 2.3.2 Porte logique NON OU :( NOR)

Cette fonction logique est le résultat de l'association d'un NON et d'un OU. C'est un opérateur binaire qui affecte à la variable de sortie l'état 1 si et seulement si les variables d'entrée sont à 0 simultanément.

Elle résulte de la combinaison des 02 portes « OU » et « NON », appelée fonction inverse de « OU ».

#### a- Notation

$$C = \overline{A + B} = \overline{A} * \overline{B}$$

#### b- Table de vérité

| A | В | $\overline{A+B}$ |
|---|---|------------------|
| 0 | 0 | 1                |
| 0 | 1 | 0                |
| 1 | 0 | 0                |
| 1 | 1 | 0                |

#### c- Symbole logique





#### d- Exemple de circuit intégré



## 2.3.3 Porte logique « OU exclusif »

Cette porte est la combinaison des 03 portes élémentaires : ET, OU et NON. Sa sortie est au niveau haut si une et une seule entrée est au niveau haut.

#### a- Notation

$$C = A \oplus B = A\overline{B} + \overline{A}B$$

#### b- Table de vérité

| A | В | C |
|---|---|---|
| 0 | 0 | 0 |
| 0 | 1 | 1 |
| 1 | 0 | 1 |
| 1 | 1 | 0 |

## c-Symbole logique



# c- Exemple de circuit intégré



Nous pouvons formuler de diverses manières la définition précédente :  $C = A \oplus B$  est égal à 1 si et seulement si A = 1 ou B = 1 mais pas simultanément. Ce que nous pouvons écrire :

$$A \oplus B = (A+B)*(A*B)$$

$$A \oplus B = (A * \overline{B}) + (B * \overline{A})$$

Une fonction XOR fournit un comparateur d'inégalité :  $C = A \oplus B$  ne vaut 1 que si A et B sont différents. Si A et B sont égaux à 1 ou si A et B sont égaux à 0 alors Y = 0. Ce qui permet d'écrire :

$$A \oplus B = \overline{(A * B) + (\overline{A} * \overline{B})}$$

La fonction  $Y = \overline{C} = A \oplus \overline{B}$  correspond à un détecteur d'égalité. Nous avons encore la relation suivante qui peut être démontrée en utilisant les théorèmes de De Morgan :

$$C = A \oplus B = (A + B) * (\overline{A} + \overline{B})$$

A ces quatre relations logiques correspondent quatre circuits réalisant la fonction XOR à partir de portes OR et AND.



Figure 12. Réalisation de la fonction XOR à partir de portes OR et AND

Mentionnons également quelques propriétés faciles à vérifier :

$$A \oplus A = 0$$

$$\overline{A} \oplus A = 1$$

$$A \oplus 0 = A$$

$$A \oplus 1 = \overline{A}$$

$$\overline{A} \oplus \overline{B} = A \oplus B$$

$$\overline{A \oplus B} = \overline{A} \oplus B = A \oplus \overline{B}$$

#### Généralisation

L'opérateur XOR se généralise à un ensemble de *n* variables d'entrée par la définition suivante : La sortie vaut 1 si et seulement si le nombre d'entrées à 1 est impair.

#### 2.3.4 Porte logique NON OUexclusif : (XNOR)

C'est la combinaison de deux portes « XOR » et « NON »

C'est une fonction inverse de XOR.

a- Notation

$$C = \overline{A \oplus B} = A \bullet B$$

#### b- Table de vérité :

| A | В | C |
|---|---|---|
| 0 | 0 | 1 |
| 0 | 1 | 0 |
| 1 | 0 | 0 |
| 1 | 1 | 1 |

## **Autres propriétés**

a est une variable logique

$$a + a = 1$$
  $a + 0 = a$   $a + 1 = 1$   $a + a = a$ 

$$a.a = 0$$
  $a.0 = 0$   $a.1 = a$   $a.a = a$ 

$$a.1 = a$$

$$a.a = a$$

# Application

1-Transformer les expressions suivantes en utilisant les théorèmes de DEMORGAN :

a- 
$$\overline{AB+C}$$

b-
$$\left\lceil \overline{aAB + AD} \right\rceil \cdot \left\lceil \overline{B} + \overline{C} \right\rceil$$

donner alors le logigramme correspondant (présentation sous forme de portes logiques) 2-soit le circuit logique suivant



Donner l'expression de la sortie logique O1.

Remarque : le CI 7475 est composé de 03 portes OR à 03 entrées.

#### 2.4 Table de vérité et forme canonique de la fonction logique

La table de vérité est un tableau qui permet d'exprimer les valeurs de la fonction étudiée (0 ou1) pour les différentes valeurs des variables.

Cette table comporte autant de colonnes que le système comporte de variables (A,B,C.....) avec une colonne réservée à la sortie et autant de lignes que le nombre de combinaisons possibles.

- (N)= nombre de lignes = nombre de combinaisons
- (n) =nombre de colonnes =nombre de variables.

Exemple=

Pour une variable a : 2 lignes pour combinaison de a

Pour 3 variables a,b,c: 8 lignes pour les combinaisons.

#### 2.4.1 Forme canonique d'une fonction logique

Soit la table de vérité suivante :

| A | В | C | X(F) | $\overline{X}$ |
|---|---|---|------|----------------|
|   |   |   |      |                |
| 0 | 0 | 0 | 0    | 1              |
| 0 | 0 | 1 | 0    | 1              |
| 0 | 1 | 0 | 0    | 1              |
| 0 | 1 | 1 | 1    | 0              |
| 1 | 0 | 0 | 0    | 1              |
| 1 | 0 | 1 | 1    | 0              |
| 1 | 1 | 0 | 1    | 0              |
| 1 | 1 | 1 | 1    | 0              |

#### 2.4.1.1 Première forme canonique

Elle est donnée par la réunion d'intersection, c'est-à-dire que c'est une somme de produits (SP)

La fonction F est égale à 1 lorsque :

- A=0; B=1; C=1; ou lorsque  $\overline{ABC} = 1$ 

**OU** lorsque

- A=1; B=0; C=1; ou lorsque  $\overrightarrow{ABC} = 1$ 

**OU** lorsque

- A=1; B=1; C=0, ou lorsque  $\overrightarrow{ABC} = 1$ 

**OU** lorsque

- A=1; B=1; C=1 ou lorsque ABC=1.

On obtient finalement 04 termes équivalents binaires des valeurs « 1 » de la fonction qu'on peut donc représenter par l'équation suivante :

$$F = \overline{ABC} + A\overline{BC} + AB\overline{C} + ABC$$

Pour ce type d'expression (somme logique de plusieurs produits logiques) : les portes utilisées sont des portes NAND.

La fonction F devient donc:

$$F = \overline{F} = \overline{\overline{ABC}} * \overline{A\overline{BC}} * \overline{\overline{ABC}} * \overline{\overline{ABC}} * \overline{\overline{ABC}}$$

#### 2.4.1.2 Deuxième forme canonique

Elle est donnée par l'intersection des réunions ; c'est-à-dire un produit de somme.

La fonction X(F) est égale à 1 pour 04 combinaisons :

- A=0; B=0; C=0; c-a-d lorsque: 
$$ABC=1$$

 $\mathbf{OU}$ 

- A=0; B=0; C=1; c-a-d lorsque: 
$$\overline{ABC} = 1$$

OU

- A=0; B=1; C=0; c-a-d lorsque: 
$$\overline{A}B\overline{C} = 1$$

**OU** 

- A=1; B=0; C=0, c-a-d lorsque 
$$A\overline{B}\overline{C} = 1$$

Donc ; on peut écrire que :

$$\overline{F} = \overline{A}\overline{B}\overline{C} + \overline{A}\overline{B}C + \overline{A}B\overline{C} + A\overline{B}\overline{C}$$

par conséquent

$$= F = F = (A + B + C) * (A + B + C) * (A + B + C) * (A + B + C)$$

Les portes logiques utilisées sont des portes NOR

Ce  $2^{\text{\'e}me}$  type d'expression s'appelle la  $2^{\text{\'e}me}$  forme canonique de f .

Remarque : les combinaisons qui ne sont pas définies ; sont dites indifférentes ou interdites présentant une fonction logique incomplète.

#### 2.5 Simplification des fonctions logiques

#### 2.5.1 Introduction

La simplification est la recherche des termes ou variables inutiles pour satisfaire la fonction recherchée (minimisation de la fonction logique).

Exemple:

$$F = ab + ab = a(b + b) = a$$

On a plusieurs possibilités pour simplifier une équation logique :

- simplification algébrique.
- Simplification graphique.

#### 2.5.2 Simplification algébrique

La simplification algébrique ne fait appel à aucune méthode précise mais nécessite une connaissance parfaite des théorèmes fondamentaux de l'algèbre de Boole.

# 2.5.2.1 Utilisation des relations classiques

Exemple1

Z=A+AB=A(1+B)=A: d'où la variable B est inutile.

Exemple2:

$$Z = \overline{A}B\overline{C} + AB\overline{C} = B\overline{C}(A + \overline{A}) = B\overline{C}$$
: A est inutile

Exemple3:

$$Z = \overline{AB + BC} = \overline{AB} * \overline{BC} = (\overline{A} + \overline{B}) * (\overline{B} + \overline{C})$$

$$= \overline{A} \overline{B} + \overline{AC} + \overline{BB} + \overline{BC} = \overline{B}(1 + \overline{C}) + \overline{AC}$$

$$donc \quad Z = \overline{B} + \overline{AC}$$

De la même manière :

$$Z = \overline{AB + BC} = \overline{B(A + C)} = \overline{B} + (\overline{A + C}) = \overline{B} + \overline{A.C}$$

# 2.5.2.2 utilisation de la fonction complément $\overline{Z}$

Soit l'expression suivante :

$$Z = \overline{A} + \overline{A}B$$

$$\overline{Z} = \overline{A} + \overline{A}B = \overline{A} * (\overline{A}B) = \overline{A}(A + \overline{B}) = \overline{A}A + \overline{A}B = \overline{A}B$$

$$\overline{Z} = \overline{A}B = \overline{A}B = A + B$$

#### 2.5.2.3 Addition de termes existants :

On ne change pas la valeur d'une expression booléenne en dédoublant un ou plusieurs de ses termes , cela permet quelques fois des mises en facteur.

Exemple:

$$Z = \overline{A}\overline{B}\overline{C} + \overline{A}\overline{B}C + A\overline{B}\overline{C}$$

$$= \overline{A}\overline{B}\overline{C} + \overline{A}\overline{B}\overline{C} + \overline{A}\overline{B}C + A\overline{B}\overline{C} = \overline{A}\overline{B}[C + \overline{C}] + \overline{B}\overline{C}[A + \overline{A}]$$

$$Z = \overline{A}\overline{B} + \overline{B}\overline{C}$$

# 2.5.2.4 Multiplication par un facteur égal à 1

On ne change pas la valeur d'une expression booléenne en multipliant un ou plusieurs de ses termes par un terme égal à 1 . ce terme peut être la somme complémentaire d'une variable quelconque (

$$X + \overline{X}$$
 )  
Exemple1:

Simplifier 
$$Z = AB + AC + B\overline{C}$$

En multipliant AB par  $(C + \overline{C})$ 

$$Z = AB(C + \overline{C}) + AC + B\overline{C} = ABC + AB\overline{C} + AC + B\overline{C}$$

$$Z = AC(B+1) + B\overline{C}(A+1) = AC + B\overline{C}$$

exemple2:

$$X = (A + B + C + \overline{A}\overline{B}\overline{C})DE$$

on remarque 
$$\overline{A}\overline{B}\overline{C} = \overline{A+B+C}$$

on écrit alors 
$$X = \left[ (A + B + C) + (\overline{A + B + C}) \right] DE$$

$$d'ou \quad X = DE$$

# 2.5.3 Simplification graphique « utilisation du tableau de Karnaugh »

On appelle tableau de Karnaugh une grille comportant un nombre de case égal au nombre de combinaison des variables de la fonction booléenne à étudier ; le tableau est organisé de telle façon qu'une seule variable change entre les cases voisines ; ceci est obtenu en énumérant les vecteurs dans un ordre particulier (code Gray).

Le nombre de cases pour n variables  $= 2^n$ 

Cas d'une seule variable a



Cas de 02 variables A et B

| \ A | 0 | 1 |
|-----|---|---|
| В   |   |   |
| 0   |   |   |
| 1   |   |   |

Cas de 03 variables A, B et C

| AB | 00 | 01 | 11 | 10 |
|----|----|----|----|----|
| C  |    |    |    |    |
| 0  |    |    |    |    |
| 1  |    |    |    |    |

Cas de 04 variables A,B,C et D: 16 combinaisons:

| AB | 00 | 01 | 11 | 10 |
|----|----|----|----|----|
| CD |    |    |    |    |
| 00 |    |    |    |    |
| 01 |    |    |    |    |
| 11 |    |    |    |    |
| 10 |    |    |    |    |

# 2.5.3.1 Simplification des expressions

On groupe les «1» contenues dans les cases adjacentes ; c'est à dire pour lesquelles une seule variable change d'état et on ne retient que les variables qui conservent leur valeur lorsqu'on passe d'une case à l'autre.

Exemple1:

Simplifier l'équation suivante :

$$X = \overline{abc} + abc + a\overline{bc} + \overline{abc} + \overline{abc}$$

Représentant les un de cette fonction dans un tableau à 08 variables :

| ab | 00 | 01 | 11 | 10 |
|----|----|----|----|----|
| c  |    |    |    |    |
| 0  | 1  |    | 1  | 1  |
| 1  |    |    | 1  | 1  |

 $1^{\rm er}$  groupement de quatre un : la variable qui ne change pas d'état est : a  $2^{\rm éme}$  groupement de deux un : les variables qui ne changent pas d'état :  $\overline{b}\,\overline{c}$ 

D'où 
$$X = a + \overline{b}\overline{c}$$

Exemple 2:

Simplifier l'équation suivante :

$$X = abcd + ab + cd + abcd$$

| ab | 00 | 01 | 11 | 10 |
|----|----|----|----|----|
| cd |    |    |    |    |
| 00 | 1  | 1  | 1  | 1  |
| 01 |    |    | 1  |    |
| 11 |    |    | 1  |    |
| 10 |    |    | 1  |    |

 $1^{\text{er}}$  groupement de 04 un : les variables qui ne changent pas leur états est  $\overline{c} \, \overline{d}$   $2^{\text{éme}}$  groupement de quatre un : les variables qui ne changent pas leurs états :ab D'où  $X = ab + \overline{c} \, \overline{d}$ 

#### 2.5.3.2 Inverse d'une expression

Si on représente dans un diagramme de karnaugh la onction X=f(a,b,c,d).

Le diagramme de la fonction inverse  $\overline{X}$  s'obtient en remplaçant les un par des zéro et réciproquement.

## Exemple:

Simplifier la fonction suivante :

$$X = \overrightarrow{abcd} + \overrightarrow{abcd} + \overrightarrow{abcd} + \overrightarrow{abcd}$$

| ab | 00 | 01 | 11 | 10 |
|----|----|----|----|----|
| cd |    |    |    |    |
| 00 | 1  | 0  | 0  | 1  |
| 01 | 0  | 0  | 0  | 0  |
| 11 | 0  | 0  | 0  | 0  |
| 10 | 1  | 0  | 0  | 1  |

La fonction X simplifiée est

$$X = \overline{b}\overline{d}$$

la fonction inverse simplifiée est :

$$\overline{X} = b + d$$

$$X = \overline{b} \overline{d}$$

#### 2.6 Fonctions arithmétiques usuelles et comparateurs

#### 2.6.1 Semi additionneur ou demi- additionneur( semi-adder)

Le problème posé est de concevoir un circuit qui réalise l'addition de 02 nombres binaires à un bit chacun qui génère une somme S et une retenue R.

#### a- Table de vérité



| A | В | $\mathbf{S}$ | R |
|---|---|--------------|---|
| 0 | 0 | 0            | 0 |
| 0 | 1 | 1            | 0 |
| 1 | 0 | 1            | 0 |
| 1 | 1 | 0            | 1 |

D'où

l'équation de S et de R :

$$S = \bar{a}b + a\bar{b} = a \oplus b$$

R=ab

# b- logigramme : (demi additionneur)

Le logigramme de notre demi additionneur est donné comme suit :



Figure 13. Organigramme d'un demi additionneur

# 1- Additionneur complet :( Full adder)

Concevoir un circuit qui réalise l'addition de 02 nombres de n bits chacun :

#### a- Table de vérité

| $\mathbf{A_{i}}$ | $\mathbf{B_{i}}$ | $\mathbf{R_{i-1}}$ | $S_i$ | $\mathbf{R_{i}}$ |
|------------------|------------------|--------------------|-------|------------------|
| 0                | 0                | 0                  | 0     | 0                |
| 0                | 0                | 1                  | 1     | 0                |
| 0                | 1                | 0                  | 1     | 0                |
| 0                | 1                | 1                  | 0     | 1                |
| 1                | 0                | 0                  | 1     | 0                |
| 1                | 0                | 1                  | 0     | 1                |
| 1                | 1                | 0                  | 0     | 1                |
| 1                | 1                | 1                  | 1     | 1                |



#### **Equation logique**

Soit le tableau de karnaugh pour la représentation de la somme S<sub>i</sub> :

| a <sub>i</sub> b <sub>i</sub> | 00 | 01 | 11 | 10 |
|-------------------------------|----|----|----|----|
| $R_{i-1}$                     |    |    |    |    |
| 0                             |    | 1  |    | 1  |
| 1                             | 1  |    | 1  |    |

$$S_{i} = \overline{a_{i}} \overline{b_{i}} R_{i-1} + \overline{a_{i}} b_{i} \overline{R_{i-1}} + a_{i} b_{i} R_{i-1} + a_{i} \overline{b_{i}} \overline{R_{i-1}}$$

$$= R_{i-1} (\overline{a_{i} \oplus b_{i}}) + \overline{R_{i-1}} (a_{i} \oplus b_{i})$$

$$S_{i} = R_{i-1} \oplus (a_{i} \oplus b_{i})$$

Soit le tableau de Karnaugh pour la représentation de la retenue R<sub>i</sub>:

| $a_ib_i$  | 00 | 01 | 11 | 10 |
|-----------|----|----|----|----|
| $R_{i-1}$ |    |    |    |    |
| 0         |    |    | 1  |    |
| 1         |    | 1  | 1  | 1  |

L'équation de la retenus est :

$$R_i = a_i b_i + b_i R_{i-1} + a_i R_{i-1} = a_i b_i + R_{i-1} (a_i + b_i)$$

le circuit logique de l'additionneur complet est donné par la figure 14.



Figure 14. Organigramme d'un additionneur complet

Si on désigne par A et B les nombres binaires à additionner te que :

$$A = a_{n-1} \ a_{n-2} \ \dots \ a_1 \ a_0$$
 
$$B = b_{n-1} \ b_{n-2} \ \dots \ b_1 \ b_0.$$

Le schéma synoptique d'un additionneur complet est le suivant :



Figure 15. Schéma général d'un additionneur complet

#### Addition en parallèle

L'addition de nombres comptant plusieurs bits peut se faire en série (bit après bit) ou en parallèle (tous les bits simultanément). La figure 16 montre l'exemple d'un additionneur 4 bits comptant quatre "Full Adders", montés en parallèle ou en cascade. Chaque additionneur FAi est affecté à l'addition des bits de poids i. L'entrée correspondant au report de retenue pour FA0 est imposée à 0 (en logique positive). La retenue finale C indique un dépassement de capacité si elle est égale à 1. Le temps d'établissement du résultat correspondant au temps de propagation des retenues au travers des diverses cellules. Si  $\delta t$  est le temps réponse d'une cellule, la sortie  $S_0$  et la retenue  $R_0$  sont valables après un retard  $\delta t$ , la sortie  $S_1$  et la retenue  $R_1$  ne sont correctes qu'après un retard  $\delta t$ , et ainsi de suite.



Figure 16. Schéma détaillé d'un additionneur complet à 4 bits

## Addition séquentielle

Dans un additionneur séquentiel chacun des nombres A et B est représenté par un train d'impulsions (figure 17) synchrones par rapport à un signal d'horloge. L'ordre chronologique d'arrivée des impulsions correspond à l'ordre croissant des poids : le bit le moins significatif se présentant le premier. Ces impulsions sont injectées sur les deux lignes d'entrée d'un additionneur. A chaque cycle d'horloge, la retenue provenant des bits de poids inférieurs doit être mémorisée (par exemple, à l'aide d'une bascule D qui sera traitée au chapitre 4).



Figure 17. Schéma détaillé d'un additionneur série

Un additionneur parallèle est plus rapide mais nécessite plus de composants.

#### 2.6.2 Semi soustracteur (demi soustracteur)

La soustraction de nombres à 1 bit chacun est présentée de la même manière qu'un demi additionneur.

#### a- Table de vérité

| $A_0$ | $\mathrm{B}_0$ | D | R |
|-------|----------------|---|---|
| 0     | 0              | 0 | 0 |
| 0     | 1              | 1 | 1 |
| 1     | 0              | 1 | 0 |
| 1     | 1              | 0 | 0 |

Equation:

$$D = a_0 \oplus b_0$$

$$R = a_0 b_0$$

D est la différence et R est la retenue.

La figure 18 montre le logigramme d'un demi additionneur.



Figure 18. Logigramme d'un demi soustracteur

# 2.6.3 Comparateur

On rencontre très souvent la nécessité de comparer deux entiers (A = B, A > B ou A < B). soit la table de vérité correspondante à ces trois fonctions de comparaison de 2 bits. La fonction S (supérieur) doit être égale à 1 si et seulement si A > B, la fonction I (inférieur) si et seulement si A < B et la fonction E (égalité) si et seulement si A = B. Ce qui se résume par le tableau suivant :

| A | В | $S(A \succ B)$ | $I(A \succ B)$ | E(A=B) |
|---|---|----------------|----------------|--------|
| 0 | 0 | 0              | 0              | 1      |
| 0 | 1 | 0              | 1              | 0      |
| 1 | 0 | 1              | 0              | 0      |
| 1 | 1 | 0              | 0              | 1      |

Nous en déduisons les expressions logiques de S, I et E :

$$S = A\overline{B}$$

$$I = \overline{A}B$$

$$E = \overline{A \oplus B} = \overline{A\overline{B} + \overline{A}B} = \overline{S + I}$$

La figure 19 présente le logigramme d'un tel comparateur :



Figure 19. Logigramme d'un comparateur de 02 nombres à 01 bit chacun

 $\mathbf{b_0}$ S  $\mathbf{E}$ I  $\mathbf{b_1}$  $\mathbf{a}_1$  $\mathbf{a}_0$ 

Une généralisation de comparateur de deux nombres à 02 bits peut être réalisée comme suit :

En analysant la table de vérité, nous remarquons clairement que l'équation  $E = \overline{A \oplus B} = \overline{S + I}$  est vérifiée.

# 2.6.4 Contrôle de parité

La parité d'un mot binaire est définie comme la parité de la somme des bits, soit encore :

- parité paire (ou 0) : nombre pair de 1 dans le mot;
- parité impaire (ou 1) : nombre impair de 1 dans le mot.

La fonction OU-exclusif donne la parité d'un sous-ensemble de deux bits. Le contrôle de parité est basé sur la constatation que le mot de n+1 bits formé en adjoignant à un mot de n bits son bit de parité est toujours de parité 0. La figure 20 représente le diagramme logique d'un générateur contrôleur de parité pour 4 bits. Si l'entrée P' est imposée à 0 ce circuit fonctionne comme générateur de parité : la sortie P représente la parité du mot composé par les bits A, B, C et D.



Figure 20. Parité du mot composé par les bits A, B, C et D

Le contrôle de la parité est utilisé, par exemple, pour augmenter la fiabilité d'un système de transmission ou de stockage de données. La figure 21 montre l'utilisation du circuit précédent en générateur de parité du côté de l'émission et contrôleur de parité du côté de la réception. La sortie P2 doit être à 0 pour chaque mot transmis, sinon cela indique un problème de transmission.



Figure 21. Génération de parité en émission et contrôle de parité en réception

Remarquons cependant que la parité ne permet de détecter qu'un nombre impair de bits en erreur dans un mot. Par ailleurs il ne permet pas corriger les erreurs détectées. Pour ce faire il faut utiliser des codes correcteurs d'erreur qui nécessitent plusieurs bits supplémentaires.

#### 2.7 Codage - Décodage - transcodage

Les codeurs /décodeurs sont des circuits qui permettent d'exprimer un nombre décimal en son équivalent binaire et réciproquement.

Les transcodeurs sont des circuits qui réalisent un changement de code (passage du code binaire : code binaire réfléchi ; code binaire - code Ai Ken ......).

#### 2.7.1 Les codeurs

#### 2.7.1.1 Codage décimal en binaire naturel

Le codeur qui est un cas particulier des transcodeurs est un circuit logique qui traduit un nombre écrit en décimal vers son équivalent binaire

#### a- Table de vérité du codeur :

| N | A | В | C | D |
|---|---|---|---|---|
| 0 | 0 | 0 | 0 | 0 |
| 1 | 0 | 0 | 0 | 1 |
| 2 | 0 | 0 | 1 | 0 |
| 3 | 0 | 0 | 1 | 1 |
| 4 | 0 | 1 | 0 | 0 |
| 5 | 0 | 1 | 0 | 1 |
| 6 | 0 | 1 | 1 | 0 |
| 7 | 0 | 1 | 1 | 1 |
| 8 | 1 | 0 | 0 | 0 |
| 9 | 1 | 0 | 0 | 1 |

N est le nombre décimal à coder , (A B C D ) est le code binaire correspondant te que D est le poids faible. Les équations d'un te codeur sont :

D=1+3+5+7+9

C=2+3+6+7

B=4+5+6+7

A=8+9.

 $\overline{D} = 0 + 2 + 4 + 6 + 8$ 

 $\overline{C} = 0 + 1 + 4 + 5 + 8 + 9$ 

 $\overline{B} = 0 + 1 + 2 + 3 + 8 + 9$ 

 $\overline{A} = 0 + 1 + 2 + 3 + 4 + 5 + 6 + 7$ 

Le logigramme du codeur est donné par la figure 22.



Figure 22. Logigramme du codeur binaire d'un nombre décimal

Plusieurs circuits intégrés délivrent le nombre codé en BCD à partir d'un nombre décimal.

Exemple : **le 74LS147** de la série TTL : ce codeur est en même temps un codeur de priorité de « 10 » lignes « entrées » vers 04 lignes sorties.



Le circuit **intégré « 74LS148 »** représente aussi un codeur de priorité comme pour le 74147 mais avec 8 lignes d'entées (du nombre 1 au nombre7) et 03 lignes de sortie (A, B, C) . L'état inactif de toutes les entrées donne le nombre « 0 ».

#### 2.7.2 Les décodeurs

#### 2.7.2.1 Décodeur BCD- décimal

Le décodeur BCD- décimal est un circuit logique qui traduit un nombre binaire vers son équivalent décimal.

|--|

| A | В | C | D | N |
|---|---|---|---|---|
| 0 | 0 | 0 | 0 | 0 |
| 0 | 0 | 0 | 1 | 1 |
| 0 | 0 | 1 | 0 | 2 |
| 0 | 0 | 1 | 1 | 3 |
| 0 | 1 | 0 | 0 | 4 |
| 0 | 1 | 0 | 1 | 5 |
| 0 | 1 | 1 | 0 | 6 |
| 0 | 1 | 1 | 1 | 7 |
| 1 | 0 | 0 | 0 | 8 |
| 1 | 0 | 0 | 1 | 9 |

#### **b-** Equations

$$0 = \overline{A}.\overline{B}.\overline{C}.\overline{D} \quad ; 1 = \overline{A}.\overline{B}.\overline{C}.D \; ; 2 = \overline{A}.\overline{B}.C.\overline{D} \; ; 3 = \overline{A}.\overline{B}.C.D \; ; 4 = \overline{A}.B.\overline{C}.\overline{D}$$
$$5 = \overline{A}.B.\overline{C}.D \; ; 6 = \overline{A}.B.C.\overline{D} \; ; 7 = \overline{A}.B.C.D \; ; 8 = A.\overline{B}.\overline{C}.\overline{D} \; ; 9 = A.\overline{B}.\overline{C}.D$$

Parmi les circuits intégrés qui délivrent le nombre décimal codé en BCD ; on trouve le « 7442 » de la série TTL-74.



les pins (12;13;14;15) correspondent aux entrées (inputs); les pins (1;2;3;4;5;6;7;9;10;11) correspondent aux sorties (output). Le logigramme d'un tel décodeur est donné par la figure suivante:



Figure 23. Logigramme du décodeur BCD- décimal

#### 2.7.2.2 Le décodeur binaire

# Décodeur de lignes ou sélecteur de sorties

Le décodeur de lignes est un circuit à n entrées et  $2^n$  sorties ; il permet de sélectionner une seule sortie parmi les  $2^n$ 



Figure 24. Schéma général du décodeur de lignes

Le rang de la sortie active correspond à la valeur binaire affichée sur les entrées.

Exemple: décodeur 2 vers 4.

Décodeur 3 vers 8

Décodeur 4 vers 16

Problème:

Réaliser un décodeur 3 lignes vers 8. : n=3

 $N=2^3=8$  sorties.

V : entrée de validation (permission de décoder).

On suppose: V=1 : validation

V=0: inhibition (non validation).



Figure 25. Schéma synoptique du décodeur de lignes 3 vers 8

#### a- Table de vérité

| V | A | В | C | <b>S7</b> | <b>S6</b> | <b>S5</b> | <b>S4</b> | <b>S3</b> | S2 | S1 | S0 |  |
|---|---|---|---|-----------|-----------|-----------|-----------|-----------|----|----|----|--|
| 1 | 0 | 0 | 0 | 0         | 0         | 0         | 0         | 0         | 0  | 0  | 1  |  |
| 1 | 0 | 0 | 1 | 0         | 0         | 0         | 0         | 0         | 0  | 1  | 0  |  |
| 1 | 0 | 1 | 0 |           |           |           |           |           | 1  |    |    |  |
| 1 | 0 | 1 | 1 |           |           |           |           | 1         |    |    |    |  |
| 1 | 1 | 0 | 0 |           |           |           | 1         |           |    |    |    |  |
| 1 | 1 | 0 | 1 |           |           | 1         |           |           |    |    |    |  |
| 1 | 1 | 1 | 0 | 0         | 1         | 0         | 0         | 0         | 0  | 0  | 0  |  |
| 1 | 1 | 1 | 1 | 1         | 0         | 0         | 0         | 0         | 0  | 0  | 0  |  |
| 0 | * | * | * | 0         | 0         | 0         | 0         | 0         | 0  | 0  | 0  |  |

## **b- Equations**

Soient les équations d'un tel décodeur de lignes :

$$S_0 = V.\overline{A}.\overline{B}.\overline{C}; \quad S_1 = V.\overline{A}.\overline{B}.C; \quad S_2 = V.\overline{A}.B.\overline{C}; \quad S_3 = V.\overline{A}.B.C$$

$$S_4 = V.A.\overline{B.C}; \quad S_5 = V.A.\overline{B.C}; \quad S_6 = V.AB.\overline{C}; \quad S_7 = V.A.B.C$$

# b- logigramme:



Figure 26. Logigramme du décodeur de lignes 3 vers 8

# 2.7.3 Les transcodeurs

Un transcodeur permet de passer d'un code binaire à un autre code binaire.

Exemple : code Aiken – code BCD :

Le code Aiken est connu sous le nom de code 2421 relatifs au poids de chaque bit.

#### a- Table de vérité

| N | A | В | C | D | X | Y | Z | T |
|---|---|---|---|---|---|---|---|---|
| 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 |
| 1 | 0 | 0 | 0 | 1 | 0 | 0 | 0 | 1 |
| 2 | 0 | 0 | 1 | 0 | 0 | 0 | 1 | 0 |
| 3 | 0 | 0 | 1 | 1 | 0 | 0 | 1 | 1 |
| 4 | 0 | 1 | 0 | 0 | 0 | 1 | 0 | 0 |
| 5 | 0 | 1 | 0 | 1 | 0 | 1 | 0 | 1 |
| 6 | 0 | 1 | 1 | 0 | 0 | 1 | 1 | 0 |
| 7 | 0 | 1 | 1 | 1 | 0 | 1 | 1 | 1 |
| 8 | 1 | 1 | 1 | 0 | 1 | 0 | 0 | 0 |
| 9 | 1 | 1 | 1 | 1 | 1 | 0 | 0 | 1 |

Les combinaisons de 10 à 15 sont prises comme interdites.(=φ)

# **b-** Equations de sorties

**Équation de la sortie X** 

|    | AB | 00 | 01 | 11 | 10 |
|----|----|----|----|----|----|
| CD | )  |    |    |    |    |
| 00 |    | 0  | 0  | φ  | ф  |
| 01 |    | 0  | 0  | φ  | ф  |
| 11 |    | 0  | 0  | 1  | ф  |
| 10 |    | 0  | 0  | 1  | ф  |

X=A

Equation de la sorti Y:

| AB | 00 | 01 | 11 | 10 |
|----|----|----|----|----|
| CD |    |    |    |    |
| 00 | 0  | 1  | ф  | ф  |
| 01 | 0  | 1  | ф  | ф  |
| 11 | 0  | 1  | 0  | ф  |
| 10 | 0  | 1  | 0  | ф  |

$$Y = \overline{A}.B$$

Equation de la sortie Z:

| AB | 00 | 01 | 11 | 10 |
|----|----|----|----|----|
| CD |    |    |    |    |
| 00 | 0  | 0  | ф  | ф  |
| 01 | 0  | 0  | ф  | ф  |
| 11 | 1  | 1  | 0  | ф  |
| 10 | 1  | 1  | 0  | ф  |

$$Z = \overline{A}.C$$

Equation de la sortie T:

| AB | 00 | 01 | 11 | 10 |
|----|----|----|----|----|
| CD |    |    |    |    |
| 00 | 0  | 0  | ф  | ф  |
| 01 | 1  | 1  | ф  | ф  |
| 11 | 1  | 1  | 1  | ф  |
| 10 | 0  | 0  | 0  | ф  |

T=D.

## c- logigramme:



Figure 27. Logigramme du transcodeur

# 2.7.4 Les afficheurs

# 2.7.4.1 Afficheurs à LED

Les afficheurs 7 segments (7 segment display) sont constituées de sept barres de diodes disposées comme suit :



Ils peuvent être de type LED; LCD ou fluorescent.

L'entrée binaire ou BCD dans un afficheur à 07 traits doit être décodée pour pouvoir afficher le nombre décimal convenable.

Le circuit intégré 7447 est un circuit transcodeur BCD / 7 segments ; son schéma symbolique est comme suit :



les entrées BCD se trouvent sur les pins (1;2;6;7); les 07 sorties du décodeur sur les pins (9;10;11;12;13;14;15).

Le circuit complet décodeur afficheur est donné comme suit :



Figure 28. Circuit du décodeur afficheur

On place des résistances (150  $\Omega$  environ) de limitation de courant (intensité de courant de 20mA correspondant au fonctionnement d'une LED).

Il existe 2 types d'afficheurs à 7 segments à LED : Afficheur 7 segments à anode commune, et des anafficheur 7 segments à cathode commune. Les afficheurs à anode commune sont actifs par des niveaux bas, tandis que les afficheurs à cathode commune sont actifs par des niveaux hauts.



# a- Table de vérité d'un afficheur cathode commune

| A | В | С | D | N | a | b | С | d | e | f | g |   |
|---|---|---|---|---|---|---|---|---|---|---|---|---|
| 0 | 0 | 0 | 0 | 0 | 1 | 1 | 1 | 1 | 1 | 1 | 0 |   |
| 0 | 0 | 0 | 1 | 1 | 0 | 1 | 1 | 0 | 0 | 0 | 0 |   |
| 0 | 0 | 1 | 0 | 2 | 1 | 1 | 0 | 1 | 1 | 0 | 1 |   |
| 0 | 0 | 1 | 1 | 3 | 1 | 1 | 1 | 1 | 0 | 0 | 1 |   |
| 0 | 1 | 0 | 0 | 4 | 0 | 1 | 1 | 0 | 0 | 1 | 1 |   |
| 0 | 1 | 0 | 1 | 5 | 1 | 0 | 1 | 1 | 0 | 1 | 1 |   |
| 0 | 1 | 1 | 0 | 6 | 1 | 0 | 1 | 1 | 1 | 1 | 1 |   |
| 0 | 1 | 1 | 1 | 7 | 1 | 1 | 1 | 0 | 0 | 0 | 0 |   |
| 1 | 0 | 0 | 0 | 8 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | _ |
| 1 | 0 | 0 | 1 | 9 | 1 | 1 | 1 | 1 | 0 | 1 | 1 |   |

# b- Diagramme de Karnaugh et équations :

| AB | 00 | 01 | 11 | 10 |
|----|----|----|----|----|
| CD |    |    |    |    |
| 00 | 1  | 0  | Φ  | 1  |
| 01 | 0  | 1  | Φ  | 1  |
| 11 | 1  | 1  | Φ  | Φ  |
| 10 | 1  | 1  | Φ  | Φ  |

D'où 
$$\overline{a} = \overline{A}.\overline{B}.\overline{C}.\overline{D} + \overline{A}.\overline{B}.\overline{C}.D = \overline{A}.\overline{C}.(B.\overline{D} + \overline{B}.D) = \overline{A}.\overline{C}.(B \oplus D)$$

| AB | 00 | 01 | 11 | 10 |
|----|----|----|----|----|
| CD |    |    |    |    |
| 00 | 1  | 1  | Φ  | 1  |
| 01 | 1  | 0  | Φ  | 1  |
| 11 | 1  | 1  | Φ  | Φ  |
| 10 | 1  | 0  | Φ  | Φ  |

D'où 
$$\overline{b} = \overline{A.B.C.D} + \overline{A.B.C.D} = \overline{AB}(C \oplus D)$$

| AB | 00 | 01 | 11 | 10 |
|----|----|----|----|----|
| CD |    |    |    |    |
| 00 | 1  | 1  | Φ  | 1  |
| 01 | 1  | 1  | Φ  | 1  |
| 11 | 1  | 1  | Φ  | Ф  |
| 10 | 0  | 1  | Φ  | Φ  |

D'où 
$$\overline{c} = \overline{A}.\overline{B}.C.\overline{D}$$

| AB | 00 | 01 | 11 | 10 |
|----|----|----|----|----|
| CD |    |    |    |    |
| 00 | 1  | 0  | Φ  | 1  |
| 01 | 0  | 1  | Φ  | 1  |
| 11 | 1  | 0  | Φ  | Φ  |
| 10 | 1  | 1  | Φ  | Φ  |

$$\overline{d} = \overline{A}.B.\overline{C}.\overline{D} + \overline{A}.\overline{B}.\overline{C}.D + \overline{A}.B.CD = \overline{A}.\overline{B}.\overline{C}.D + \overline{A}.B(\overline{C} \oplus \overline{D})$$

| 00 | 01       | 11                       | 10                      |
|----|----------|--------------------------|-------------------------|
|    |          |                          |                         |
| 1  | 0        | Φ                        | 1                       |
| 0  | 0        | Φ                        | 0                       |
| 0  | 0        | Φ                        | Ф                       |
| 1  | 1        | Φ                        | Φ                       |
|    | 00 0 0 1 | 00 01  1 0 0 0 0 0 0 1 1 | 1 0 Ф<br>0 0 Ф<br>0 0 Ф |

D'où 
$$e = C.\overline{D} + \overline{B}.\overline{C}.\overline{D}$$

| AB | 00 | 01 | 11 | 10 |
|----|----|----|----|----|
| CD |    |    |    |    |
| 00 | 1  | 1  | Φ  | 1  |
| 01 | 0  | 1  | Φ  | 1  |
| 11 | 0  | 0  | Φ  | Φ  |
| 10 | 0  | 1  | Ф  | Ф  |

D'où 
$$f = A + \overline{C}.\overline{D} + B\overline{C}.D + B.C.\overline{D} = A + \overline{C}.\overline{D} + B(C \oplus D)$$

| AB | 00 | 01 | 11 | 10 |
|----|----|----|----|----|
| CD |    |    |    |    |
| 00 | 0  | 1  | Φ  | 1  |
| 01 | 0  | 1  | Φ  | 1  |
| 11 | 1  | 0  | Φ  | Φ  |
| 10 | 1  | 1  | Φ  | Φ  |

D'où 
$$g = A + B\overline{C} + C\overline{D} + \overline{B}C$$

Le logigramme d'un tel afficheur est le suivant.



Figure 29. Logigramme du décodeur BCD 7 segments

# 2.7.4.2 Afficheurs à cristaux liquides : ( Liquid Cristal Display) Définitions

Les afficheurs à cristaux liquides sont des modules compacts intelligents et nécessitent peu de composants externes pour un bon fonctionnement. Ils sont relativement bons marchés et s'utilisent avec beaucoup de facilité.

Plusieurs afficheurs sont disponibles sur le marché et ne diffèrent les uns des autres, non seulement par leurs dimensions, (de 1 à 4 lignes de 6 à 80 caractères), mais aussi par leurs caractéristiques techniques et leurs tensions de service. Certains sont dotés d'un rétro éclairage de l'affichage. Cette fonction fait appel à des LED montées derrière l'écran du module, cependant, cet éclairage est gourmand en intensité (250 mA max.).

#### a- Introduction

Cristaux liquides : liquides à l'état mésomorphe ; c'est-à-dire un état intermédiaire entre l'état amorphe et l'état cristallin ; ils sont en particulier utilisés dans des fonctions d'affichage.

#### Propriétés et structures :

L'état mésomorphe fut découvert en 1888. on l'atteint par chauffage ( cristaux liquides thermotropes) ou par dissolution (composés lyotropes). Les molécules des cristaux liquides peuvent se déplacer les unes par rapport aux autres relativement facilement, comme les molécules d'un liquide. Cependant les molécules d'un cristal liquide ont tendance à s'orienter de la même façon, comme dans un cristal solide. le double comportement ( liquide et solide) des cristaux ne s'observe que dans un certain domaine de température et de pression.

A des températures suffisamment élevées ou à de faibles pressions, l'orientation d »es molécules disparaît, provoquant la transformation du cristal liquide en liquide, A des températures suffisamment basses ou à des pressions suffisamment élevées ; les molécules d'un cristal liquide se déplacent difficilement les unes par rapport aux autres : le cristal liquide se solidifie.

Il existe plusieurs types de cristaux liquides dans les substances organiques : les cristaux liquides myéliniques, smectiques (structure en couche ) et nématiques ( liquides biréfringents), chacune de ces phases étant caractérisé par un arrangement différent des molécules dans l'espace.

On peut mettre en évidence les propriétés optiques d'un cristal liquide en lui appliquant un champ magnétique ou électrique qui modifie l'orientation de ses molécules. Par exemple, lorsqu'on applique un faible champ électrique à certains cristaux liquides, on observe un changement de teinte du cristal, qui passe d'une teinte claire à une teinte foncée . le cristal peut également acquérir la propriété de faire tourner le plan de polarisation de la lumière.

#### **Utilisation:**

Les cristaux liquides sont utilisés pour l'affichage , dans les écrans des montres digitales , des calculatrices , des petits téléviseurs , des ordinateurs portables , etc. les écrans à cristaux liquides utilisent souvent moins d'énergie que les écrans classiques , comme ceux qui utilisent des diodes.

Certains cristaux liquides réfléchissent différentes longueurs d'onde de la lumière en fonction de l'orientation de leurs molécules, orientation qui dépend de la température.

Ainsi, ils sont utilisés pour la conception de thermomètres affichant des couleurs différentes selon la température du corps avec lequel le cristal liquide est en contact.

Parmi toutes les technologies d'écrans plats de visualisation, les écrans à cristaux liquides (Liquid Cristal Display) présentent un avantage majeur : ne consomment que peu d'énergie donc commandables par des circuits à transistor CMOS (Complementary Metal Oxide Silicium) basse tension ; de plus leurs excellente qualités électro-optiques, même à forte luminosité ambiante sont un attrait supplémentaire.

ces deux avantages ont conduit de nombreuses équipes à travers le monde à participer aux développement des LCD dés les années 1970 . dans cette première phase de développement (1970 à 1980) , le cristal utilisé est le nématique en hélice ( ou TN : Twisted Nematic) et les propriétés des LCD sont simples : afficheurs pour montres et calculatrices de poches puis pour jeux électroniques à la fin des années 1970. Ces écrans sont directement multiplexés (ou écrans dits passifs).

Dans une deuxième phase à partir des années 1980 , les performances électro- optiques du cristal liquide sont améliorés , un nouveau type du cristal liquide dit STN (Super Twisted Nematic) est mis au point . il permet d'augmenter de façon importante le taux de multiplexage des écrans LCD passifs.





Les afficheurs à cristaux liquides sont des modules compacts intelligents et nécessitent peu de composants externes pour un bon fonctionnement. Ils sont relativement bons marchés et s'utilisent avec beaucoup de facilité.

Un exceptionnel microprocesseur "pilote" de la famille C-MOS diminue considérablement leur consommation (inférieur à 0.1 mW). Ils sont pratiquement les seuls à être utilisés sur les appareils à alimentation par piles.

Plusieurs afficheurs sont disponibles sur le marché et ne diffèrent les uns des autres, non seulement par leurs dimensions, (de 1 à 4 lignes de 6 à 80 caractères), mais aussi par leurs caractéristiques techniques et leurs tension de service. Certains sont dotés d'un rétro éclairage de l'affichage. Cette fonction fait appel à des LED montées derrière l'écran du module, cependant, cet éclairage est gourmand en intensité (250 mA max.).

#### b) Principe de fonctionnement.

#### Schéma fonctionnel



Figure 30. Composants de l'afficheur à cristaux liquides

Comme le montre le schéma fonctionnel, l'affichage comporte d'autres composants que l'afficheur à cristaux liquides (LCD) seul. Un circuit intégré de commande spécialisé, le LCD-controller, est chargé de la gestion du module. Le "contrôleur" remplit une double fonction: d'une part il commande l'affichage et de l'autre se charge de la communication avec l'extérieur.

#### c) Connexions

Les connexions à réaliser sont simples puisque l'afficheur LCD dispose de peu de broches. Il faut, évidement, l'alimenter, le connecter à un bus de donnée (4 ou 8 bits) d'un microprocesseur, et connecter les broches Enable (validation), Read/Write (écriture/lecture) et Register Select (instruction/commande).

#### 2.7.4.3 Principe des cristaux liquides

L'afficheur est constitué de deux lames de verre, distantes de 20 µm environ, sur lesquelles sont dessinées les mantisses formant les caractères. L'espace entre elles est rempli de cristal liquide normalement réfléchissant (pour les modèles réflexifs).

L'application entre les deux faces d'une tension alternative basse fréquence de quelques volts (3 à 5 V) le rend absorbant. Les caractères apparaissent sombres sur fond clair.

N'émettant pas de lumière, un afficheur à cristaux liquides réflexif ne peut être utilisé qu'avec un bon éclairage ambiant. Sa lisibilité augmente avec l'éclairage.

Les modèles transmissifs fonctionnent différemment: normalement opaque au repos, le cristal liquide devient transparent lorsqu'il est excité; pour rendre un tel afficheur lisible, il est nécessaire de l'éclaire par l'arrière.

#### a) Constitution d'une cellule à cristal liquide



A: cristal liquide

B: cales d'épaisseur

C: électrodes transparentes

D: substrat (verre)

E: couche d'orientation (polyimide frotté)

#### b) Constitution d'un afficheur à cristaux liquides



- A: électrodes en ITO
- B: cristal liquide
- C: contacts
- D: couches d'alignements
- E: contre élecctrode
- F: joint organique (cale d'épaisseur)
- G: orifice de remplissage
- H: bouchon



#### 2.7.5 Multiplexage / Démultiplexage

#### 2.7.5.1 Les multiplexeurs

Le multiplexeur permet de sélectionner une variable logique choisie parmi 2n variables logique. C'est pour cette raison qu'il est aussi appelé sélecteur de données. L'aiguillage de l'entrée de données qui nous intéresse sur la sortie est commandé par des entrées de sélection appelées des entrées d'adresse.



Le multiplexage consiste donc à sélectionner une voix parmi plusieurs par laquelle transitent les informations à transmettre. Le circuit sélectionneur de données ou multiplexeur (MUX) est donc analogue à un commutateur unidirectionnel (le transfert n'est possible que des entrées du circuit vers l'unique sortie). L'aiguillage de l'information est assuré par un décodeur d'adresse interne au circuit.



Figure 31. Schéma synoptique d'un multiplexeur à n entrées

#### Exemple:

Soit le circuit **intégré 74LS 151** (multiplexeur à 8 voies)



Les entrées de données du circuit multiplexeur se trouvent sur les pins (1;2;3;4;12;13;14;15), les entrées de sélection aux pins (9;10;11)



Figure 32. Schéma synoptique d'un multiplexeur à 8 entrées

#### a- Table de vérité

| Ent | rées sé | election | Strobe S (validation | n) Sorties |
|-----|---------|----------|----------------------|------------|
| A   | В       | C        |                      | Y          |
| *   | *       | *        | Н                    | L          |
| L   | L       | L        | L                    | $D_0$      |
| L   | L       | Н        | L                    | $D_1$      |
| L   | Н       | L        | L                    | $D_2$      |
| L   | Н       | Н        | L                    | $D_3$      |
| Н   | L       | L        | L                    | $D_4$      |
| Н   | L       | Н        | L                    | $D_5$      |
| Н   | Н       | L        | L                    | $D_6$      |
| Н   | Н       | Н        | L                    | $D_7$      |

### b- Equation

$$\begin{split} Y &= V[\overline{A}.\overline{B}.\overline{C}.D_0 + \overline{A}.\overline{B}.C.D_1 + \overline{A}.B.\overline{C}.D_2 + \overline{A}.B.C.D_3 + A.\overline{B}.\overline{C}.D_4 + \\ A.\overline{B}.C.D_5 + AB.\overline{C}.D_6 + ABC.D_7] \end{split}$$

## c- Logigramme



Figure 33. Logigramme du multiplexeur 8 vers 1

#### Remarque:

Le multiplexeur possède plusieurs applications ; parmi lesquelles :

- a- un multiplexeur peut être utilisé pour transmettre une donnée binaire parallèle sous forme sérielle. ceci est réalisé en branchant un compteur sur les entrées de sélection de voies.
- b- résolution des problèmes de logique combinatoire.

#### **Exemple pratique:**

Extrait de la documentation technique du décodeur 74HC151 (Texas Instrument)





**FUNCTION TABLE** 

|   | II.    | OUT | PUTS   |    |    |
|---|--------|-----|--------|----|----|
| : | SELECT | •   | STROBE | >  | w  |
| С | В      | Α   | G      | '  | 10 |
| Χ | Χ      | Х   | Н      | L  | Н  |
| L | L      | L   | L      | D0 | D0 |
| L | L      | Н   | L      | D1 | D1 |
| L | Н      | L   | L      | D2 | D2 |
| L | Н      | Н   | L      | D3 | D3 |
| Н | L      | L   | L      | D4 | D4 |
| Н | L      | Н   | L      | D5 | D5 |
| н | Н      | L   | L      | D6 | D6 |
| н | Н      | Н   | L      | D7 | D7 |

D0, D1... D7 = the level of the respective D input

#### Description d'un multiplexeur 4 entrées / 1 sortie



| $C_1$ | Co | S              |
|-------|----|----------------|
| 0     | 0  | D <sub>0</sub> |
| 0     | 1  | $D_1$          |
| 1     | 0  | D <sub>2</sub> |
| 1     | 1  | D <sub>3</sub> |

### 2.7.5.2 les démultiplexeurs

Le démultiplexeur est un circuit logique qui comporte une seule entrée information ; n entrées adresse et 2n sorties. L'information présente à l'entrée est dirigée vers une seule sortie, celle déterminée par les lignes de sélection. L'aiguillage de l'information est aussi assuré par un décodeur d'adresse interne au circuit, comme pour le multiplexeur.



Figure 34. Schéma synoptique d'un démultiplexeur 1 vers N sorties

### Exemple

Faire la synthèse d'un démultiplexeur 1 vers 4 (1 entrée vers 04 sorties) : le nombre de lignes d'adresses =2.



Figure 35. Schéma synoptique d'un démultiplexeur 1 vers 4

#### a- Table de vérité

| V | $C_1$ | $C_0$ | Ι | $S_0$ | $S_1$ | $S_2$ | $S_3$ |
|---|-------|-------|---|-------|-------|-------|-------|
| 1 | 0     | 0     |   | 1     |       |       |       |
| 1 | 0     | 1     |   |       | 1     |       |       |
| 1 | 1     | 0     |   |       |       | 1     |       |
| 1 | 1     | 1     |   |       |       |       | 1     |

### **b-** Equations

$$S_0 = \overline{C_0}.\overline{C_1}.I.V$$

$$S_1 = C_0.\overline{C_1}.I.V$$

$$S_2 = \overline{C_0}.C_1.I.V$$

$$S_3 = C_0.C_1.I.V$$

#### c- Logigramme



Figure 36. Logigramme d'un démultiplexeur 1 vers 4

#### 2.7.5.3 Application des multiplexeurs / démultiplexeurs

Si l'on envoie à distance les informations issues d'un grand nombre de sources différentes ; on multiplexe ces informations pour les transmettre en série sur une seule ligne (conversion parallèle – série) ; à l'autre extrémité de la ligne ; il faut démultiplexer ; c'est-à-dire restituer les informations sur les récepteurs homologues des émetteurs ; le démultiplexeur est réalisé à l'aide des décodeurs.



La figure suivante montre le schéma d'un démultiplexeur 1 voie d'entrée, 32 voies de sorties et 5 entrées d'adresses EDCBA : un décodeur 1 parmi 4 aiguille l'information vers l'entrée de l'un des 4 décodeurs 1 parmi 8.

Chacune des 4 combinaisons de ED choisit un de ces décodeurs c'est-à-dire un groupe de 8 sorties, ensuite chacune des 8 combinaisons de CBA choisit l'une de ces huit sorties. Reste à résoudre le problème de la distribution des horloges, ce qui est un problème séquentiel.



#### • Application des multiplexeurs

#### a- Conversion parallèle - série



Figure 37. Conversion parallèle série

La sortie S peut s'écrire :  $S = S_1 \cdot \overline{E} + S_2 \cdot E$ 

On dispose de 32 bits en parallèle et on veut les transmettre en série ; il suffit de placer les 32 bits aux entrées (0,1,.....31) de 02 multiplex à 16 entrées et d'utiliser 5 bits d'adresses A , B, C, D (E et  $\overline{E}$ ) : les poids forts (E et  $\overline{E}$ ) sélectionnent l'un des 02 multiplexeurs ; les poids faibles (DCBA) sélectionnent l'une des 16 adresses du MUX concerné .

Pour obtenir successivement les 32 adresses on utilise un compteur à 5 bits qui donne EDCBA= 0,1,2......31

#### b- Génération de fonctions

Un MUX peut être utilisé pour générer des fonctions logiques.

Avec un multiplexeur à 8 entrées (SN 74151) on a pour le signal de sortie :

$$S = \overline{C}.\overline{B}.\overline{A}.D_0 + \overline{C}.\overline{B}.A.D_1 + \overline{C}.B.\overline{A}.D_2 + \overline{C}.BA.D_3 + \overline{C}\overline{B}.\overline{A}.D_4 + \overline{C}\overline{B}.A.D_5 + \overline{C}B.\overline{A}.D_6 + \overline{C}BA.D_7$$

( on a 8 entrées informations D<sub>0</sub>; D<sub>1</sub>; ......D<sub>7</sub> et 3 entrées adresses CBA)

Pour réaliser la fonction :

$$S = \overline{X}.\overline{Y}.Z + \overline{X}.Y.\overline{Z} + \overline{X}.Y.Z + XY.\overline{Z}$$

il suffit de placer:

X sur l'entrée C

Y sur l'entrée B

Z sur l'entrée A

1 sur les entrées  $D_1$ ;  $D_2$ ;  $D_3$ ;  $D_6$ 

0 sur les entrées D<sub>0</sub> ; D<sub>4</sub> ; D<sub>5</sub> ; D<sub>7</sub>



#### Remarque:

Multiplexer des données (se présentent en parallèle) ; consiste à un instant donné ; à dissocier dans le temps l'envoi de ces données sur un seul conducteur. Le multiplexage vise à économiser les voies des transmissions.

Démultiplexer les données consiste à trier ces données en fonction du temps pour les affecter aux récepteurs qui leurs sont destinées.

# **Exercices d'application Algèbre de Boole et simplification des fonctions logiques**

#### **EXERCICE N°1**

Démontrez les propriétés suivantes

- 1- X(X'+Y)=XY
- 2- (X+Y). (X+Z)=X+YZ
- 3- XY+XY'=X
- 4- (X+Y). (X+Y')=X

#### **EXERCICE N°2**

Appliquer les fonctions logiques suivantes sur les deux nombres X et Y donnés sur 16 bits en base 2 :

X=0111 1101 1111 0011

Y= 1010 1011 1100 1101

- a) ET (AND)
- b) OU (OR)
- c) Ou exclusif
- d) Addition des nombres : X+Y
- e) Soustraction des deux nombres : X-Y

#### **EXERCICE N°3**

Quelles doivent être les valeurs de A et B pour que les sorties des 2 circuits suivants possèdent la même valeur 1 ?



#### **EXERCICE N°4**

1- Réduire les fonctions suivantes:

$$F1 = (A\overline{B} + C).(A + \overline{B})C$$

$$F2 = C + AB + AD(B + C) + CD$$

$$F3 = A\overline{B} + A\overline{C} + \overline{BC}$$

$$F4 = A + ABC + \overline{AC}$$

2. Démontrer :

$$A+AB=A$$

$$A + \overline{A}B = A + B$$

$$AB + A\overline{B} = A$$

$$AC + \overline{ABC} = AC + BC$$

$$AB + AC + \overline{B}C = AB + \overline{B}C$$

$$A\overline{C} + \overline{AB} + BC = A\overline{C} + B$$

3. Simplifier:

$$F = (\overline{\overline{A} + B}) + \overline{\overline{A} + B}) + (\overline{\overline{AB}})(\overline{AB})$$

4. Réaliser les logigrammes des fonctions suivantes

$$F = \overline{A} \, \overline{B} \, \overline{C} + \overline{C} \, D$$
 avec 3 portes NOR à 2 entrées  
 $G = A(B + C)$  avec 3 portes NAND à 2 entrées  
 $H = AB + BC + AC$  avec des portes Nand à 2 entrées

### **EXERCICE N°5**

Simplifier les circuits combinatoires suivants :





### **EXERCICE N°6**

Soit les circuits suivants :





- 1- Donnez les expressions booléennes que représentent ces circuits ?
- 2- Calculez la table de vérité de chacun?

#### **EXERCICE N°7**

- a- Montrez que le circuit logique suivant formé de portes Nand est une représentation graphique du OU-exclusif (XOR).
- b- Remplacer les portes NAND par des portes NOR et montrez que la fonction ainsi obtenue n'est autre que l'inverse du OU-exclusif.



#### Exercice N°8

1. Complétez la table de vérité correspondante au circuit logique suivant :



| C | В | A | S |
|---|---|---|---|
| 0 | 0 | 0 |   |
| 0 | 0 | 1 |   |
| 0 | 1 | 0 |   |
| 0 | 1 | 1 |   |
| 1 | 0 | 0 |   |
| 1 | 0 | 1 |   |
| 1 | 1 | 0 |   |
| 1 | 1 | 1 |   |

- 2. Extraire l'équation de S à partir de la table de vérité.
- 3. Complétez le chronogramme suivant :



## Partie II : Simplification par Karnaugh EXERCICE $N^{\circ}9$

- 1. Soit la fonction  $F = AB\overline{C}D + AC\overline{D} + \overline{AB}C + \overline{AB}\overline{D} + \overline{AB}\overline{C} + A\overline{B}D$
- a- Ecrire l'équation sous forme canonique.
- b- Simplifiez avec une table de Karnaugh.
- 2. Soit le circuit suivant :



- a- Ecrire les équations des sorties.
- b- Réduire les fonctions et dessiner le nouveau schéma.
- 3. Soit le schéma suivant :



- a) Écrire la fonction logique sous forme de somme de produits.
- b) Simplifier la fonction avec une table de Karnaugh sachant que ABCD ne prennent jamais la valeur 1001.
- c) Dessiner le schéma de la fonction S.

#### **EXERCICE N°10**

1. En utilisant les diagrammes de Karnaugh, simplifier les fonctions complètement définies :

$$F1 = abc + abc + abc + abc$$

$$F2 = abc + \overline{a}bc + \overline{a}\overline{b}c + ab\overline{c}$$

$$F3 = \overline{abcd} + \overline{abcd} + \overline{abcd} + \overline{abcd} + \overline{abcd} + \overline{abcd} + \overline{abcd}$$

$$F4 = \overrightarrow{abcd} + \overrightarrow{abcd} +$$

$$F5 = \overline{abcd} + \overline{abcd} + \overline{abcd} + \overline{abcd} + \overline{abcd} + \overline{abcd} + \overline{abcd}$$

#### **EXERCICE N°11**

Soit la fonction suivante, donnée sous forme décimale :

$$f(a,b,c,d) = \sum_{1} (0,1,2,7,8,9,10,15) + \sum_{\phi} (5,6,12)$$

Simplifiez par la méthode de Karnaugh?

Dessinez le logigramme ?

#### **EXERCICE N°12**

Soit la fonction incomplète définie par :

$$F(A, B, C, D) = \sum_{i=1}^{n} (0.3, 6, 7, 8, 10, 12, 13)$$

et

$$\overline{F}(A, B, C, D) = \sum (4,5,9,14,15)$$

- 1) Simplifiez la fonction F en utilisant la méthode de karnaugh?
- 2) Réalisez la fonction F avec des portes Nand à 2 entrées ?

#### **EXERCICE N°13**

Simplifiez à l'aide des tableaux de Karnaugh les expressions suivantes :

$$F(A, B, C, D) = \sum_{1} (2,6,7,8,10) + \sum_{\phi} (0,12,13,15)$$

$$F = \prod (0,2,4,6)$$

$$F = \prod (2,5,6,7)$$

#### **EXERCICE N°14**

Soient

$$F1(A, B, C, D) = (A.\overline{D}).(D+B).(A+\overline{B}+\overline{C})$$

$$F2(A,B,C,D) = (\overline{A} + B).(\overline{A} + \overline{B} + D).(A + B + \overline{C} + \overline{D})$$

- a- donner les deux formes canoniques de F1 et F2, puis  $\overline{F1}$  et  $\overline{F2}$
- b- simplifiez F1 et F2 à l'aide du diagramme de karnaugh?
- c- Donnez les formes simplifiées de  $\overline{F1}$ ,  $\overline{F2}$  et f = F1 + F2?

## Synthèse des circuits combinatoires Codage- décodage- Transcodage

#### EXERCICE N°1

On veut réaliser un circuit combinatoire qui possède deux entrées de commande (C,D) et une sortie S<sub>0</sub>.



Le fonctionnement de ce circuit tel que :

- Si C=D= 1 alors  $s_0 = a_0 + b_0$  (somme logique)
- Si C=D=0 alors  $s_0 = a_0.b_0$  (produit logique)
- Si C=0 et D=1 alors  $s_0 = b_0$
- Si C=1 et D=0 alors  $s_0 = a_0$

Donnez l'équation logique de  $s_0$  ainsi que le schéma logique simplifié d'un tel circuit en n'utilisant que des portes NAND.

#### EXERCICE N°2:

On veut réaliser un circuit logique qui dit si un nombre binaire sur 3 bits est divisible par trois.

- 1. Donner la table de vérité de la fonction « nombre de trois bits divisible par trois ». on rappelle que 0 est divisible par trois.
- 2. Déduire une réalisation de cette fonction en circuit logique utilisant les portes NON, ET et OU.
- 3. Déduire une autre réalisation utilisant un circuit multiplexeur.

#### EXERCICE N°3

On désire réaliser un circuit combinatoire qui permet de connaître les multiples de 4 et 5 des 16 premiers chiffres décimaux de la manière suivante :



- 1. le circuit N°1 transforme les 16 premiers chiffres en leurs équivalents binaire pur.
  - a- Donner la table de vérité de ce circuit.
  - b- En déduire les équations réduites des sorties.

- c- Réaliser les logigrammes en utilisant des portes Nand à deux entrées.
- d- Réaliser les logigrammes en utilisant des ccircuits intégrés de type 7400.
- 2. Le circuit N°2 fournit en sortie une fonction F qui indique si les combinaisons en entrée (a,b,c,d) est un multiple de 4 ou 5.
  - a- Donner la table de vérité de ce circuit.
  - b- En déduire la première forme et la 2éme forme canonique de F.
  - c- Simplifiez F en utilisant les tables de karnaugh.
  - d- Réaliser le logigramme en utilisant des nand à 2 ou 3 entrées.

#### EXERCICE N°4

On définit un code nomé X à partir du code BCD (8-4-2-1) de la manière suivante :

| Nombre  | A | В | C | D | <b>X1</b> | <b>X2</b> | <b>X3</b> | <b>X4</b> |
|---------|---|---|---|---|-----------|-----------|-----------|-----------|
| décimal |   |   |   |   |           |           |           |           |
| 0       | 0 | 0 | 0 | 0 | 1         | 0         | 0         | 0         |
| 1       | 0 | 0 | 0 | 1 | 1         | 0         | 1         | 1         |
| 2       | 0 | 0 | 1 | 0 | 1         | 1         | 0         | 1         |
| 3       | 0 | 0 | 1 | 1 | 1         | 1         | 1         | 0         |
| 4       | 0 | 1 | 0 | 0 | 1         | 1         | 0         | 0         |
| 5       | 0 | 1 | 0 | 1 | 1         | 1         | 1         | 1         |
| 6       | 0 | 1 | 1 | 0 | 1         | 0         | 0         | 1         |
| 7       | 0 | 1 | 1 | 1 | 0         | 0         | 1         | 1         |
| 8       | 1 | 0 | 0 | 0 | 0         | 0         | 0         | 0         |
| 9       | 1 | 0 | 0 | 1 | 0         | 0         | 1         | 0         |

- Donner les équations réduites du transcodeur qui permet de passer du code 8421 au code X (en tenant compte des formes interdites).
- Donner le logigramme de ce circuit.

#### EXERCICE N°5

Le circuit intégré SN74154 reçoit sur ses 4 entrées les signaux ABCD restitue sur ses 16 sorties les signaux :

$$\overline{S_0} = \overline{\overline{A}} \overline{\overline{B}} \overline{\overline{C}} \overline{\overline{D}}; \overline{S_1} = \overline{A} \overline{\overline{B}} \overline{\overline{C}} \overline{\overline{D}}; \dots, \overline{S_{15}} = \overline{ABCD}, \text{ A est le poids faible}$$

- Donner la table de vérité de ce circuit ainsi que le logigramme (les sorties sont actives au niveau bas)
- On veut utiliser ce décodeur pour réaliser les fonctions suivantes :

$$F1 = AB\overline{C}D + ABC\overline{D}$$

$$F2 = \overline{ABCD} + ABCD + A\overline{BCD}$$

$$F3 = \overline{A}BCD$$

$$F4 = \overline{ABCD}$$

$$F5 = A\overline{B}C\overline{D}$$

$$F6 = ABCD$$

#### EXERCICE N°6 le multiplexeur

a- Donnez l'équation simplifiée du schéma suivant :



b- Donnez l'équation simplifiée du schéma suivant :



Exercice N° 7 le multiplexeur

Donnez l'équation simplifiée S du schéma suivant :



## Exercice N° 8 Le Démultiplexeur

Donnez les équations simplifiées du schéma suivant :



 $\frac{\textit{Exercice N}^{\circ} \; \textit{9 Le Décodeur :}}{\text{Donnez l'équation simplifiée F du schéma suivant :}}$ 



Exercice Nº 10

## Affichage par décodage binaire / 7 segments à LED.

Ce décodage permet d'afficher un chiffre décimal à partir du code binaire du chiffre.



L'afficheur est composé de 7 LEDS (segments) nommées a, b, c, d, e, f et g. Les segments de l'afficheur sont disposés de la façon suivante :

L'afficheur permet d'afficher les chiffres de 0 à 9.

Il existe 2 types d'afficheurs à 7 segments à LED :

- + Afficheur 7 segments à anode commune
- + Afficheur 7 segments à cathode commune
- 1/ En vous appuyant de la table de vérité de ce circuit, donner les équations de sortie a,b,c,d,e,f,g en fonction des entrées BCD. (pour un afficheur cathode commune).
  - 3) Tracer le logigramme correspondant ?

## Synthèse de circuits combinatoires

#### EXERCICE N°1

Concevoir un circuit combinatoire qui possède deux entrées de contrôle (C1, C2), deux entrées de données (D1, D2) et une sortie X.



Le fonctionnement de ce circuit tel que :

- Si C1=C2=0, alors X = 0
- Si C1=1, C2=0, alors X = D1
- Si C2=1, C1=0alors X = D2
- Si C1=C2=1, alors X est égale à l'inverse de D1.
- 1. Représenter la fonction correspondante à la sortie X sur une table de vérité ?
- 2. Donnez l'équation simplifiée de X ?
- 3. Donnez le logigramme correspondant à base de portes logiques ?

### EXERCICE N°2

Soit F(a,b,c,d)  $F(a,b,c,d) = \sum (0,1,4,5,6,8,9,12,13,14)$ 

- a) Donnez la première forme et la deuxième forme canonique de F?
- b) Simplifiez F à l'aide de tableau de Karnaugh?
- c) Donnez le logigramme de F simplifiée en utilisant des portes Nand à 3 entrées ?
- d) Soit  $x = 2^3 \cdot a + 2^2 \cdot b + 2^1 \cdot c + 2^0 \cdot d$

Si x est un nombre décimal pair, alors F' (a, b, c, d)=1, donner la table de vérité de Donner la table de vérité de F'?

e) Exprimer sur la même table de vérité la fonction  $G = F \oplus F$ 

#### Solution exo 2

$$F(a,b,c,d) = \overline{c} + b.\overline{d}$$

$$\overline{F} = \overline{b}.c + cd$$

e) 
$$G = \sum (1,2,5,9,10,13)$$

#### EXERCICE N°3

Donnez les équations simplifiées du schéma suivant :



## EXERCICE Nº4

Soient deux nombres  $A=a_1$   $a_0$  et  $B=b_1$   $b_0$  exprimés en binaire pur. On désire réaliser un comparateur des nombres A et B donnant les fonctions  $S_0$ ,  $S_1$  et  $S_2$  telles que :



$$S_0 = 1$$
  $si A = B$ 

$$S_1 = 1$$
  $si A \prec B$ 

$$S_2 = 1$$
  $si A > B$ 

- 1) Etablir la table de vérité d'un tel système ? déduire les expressions simplifiées de S1 et S2 seulement ?
- 2) Etablir le schéma donnant S1 et S2 à l'aide de portes Nand à 3 entrées ?
- 3) Déduire de la table de vérité l'expression de  $S_0 = F(S_1, S_2)$  ? compléter le schéma (logigramme) donnant  $S_0$ .
- 4) On dispose d'un démultiplexeur 1 vers 16 (à 4 entrées adresses et 16 sorties) et des portes NOR ?

Donnez les entrées et les sorties ainsi que le branchement le plus économique donnant S1, S2 et S0 ?

## Chapitre 3 Technologie des circuits intégrés

#### Introduction

Les circuits intégrés logiques sont classés suivant leur technologie de fabrication (bipolaire TTL, bipolaire ECL, MOS,...). Pour un fonctionnement logique identique, chaque technologie offre des performances différentes sur le plan électrique (tensions, courants, puissances) et temporel (rapidité). Une famille logique est caractérisée par ses paramètres électriques :

- > la plage des tensions d'alimentation et la tolérance admise sur cette valeur,
- La plage des tensions associée à un niveau logique, en entrée ou en sortie,
- les courants pour chaque niveau logique, en entrée ou en sortie,
- > le courant maximum que l'on peut extraire d'une porte logique et le courant absorbé en entrée,
- la puissance maximale consommée qui dépend aussi de la fréquence de fonctionnement.

Les performances dynamiques principales sont :

- ➤ les temps de montée (transition bas—haut) et de descente (transition haut—bas) des signaux en sortie d'une porte,
- les temps de propagation d'un signal entre l'entrée et la sortie d'une porte logique.

Les différentes notions abordées seront illustrées de valeurs numériques issues de la technologie TTL.

Nous présentons dans ce chapitre les caractéristiques les plus importantes des circuits intégrés ainsi que la matérialisation de quelques portes logiques.

### 3.1 Les technologies de circuits intégrés

Une famille de circuits logiques intégrés regroupe un ensemble d'éléments réalisant chacun une fonction logique élémentaire ou un système logique plus ou moins complexe, mais bâtis sur des principes de base communs. Ceci leur permet de pouvoir être associés au sein d'une même famille en respectant un comportement commun, c'est la compatibilité.

Au cours du développement industriel des circuits intégrés, plusieurs familles se sont succédées, chacune ayant sa structure propre. Initialement la famille DTL, abréviation de Diode-Transistor Logic, permettait de réaliser simplement une porte NAND. Des modifications complémentaires, notamment le remplacement des diodes d'entrée par un transistor multi-émetteur, ont abouti à la structure de base de la famille TTL, abréviation de Transistor-Transistor Logic.

La famille TTL, réalisée en technologie bipolaire, a acquis une position dominante pour les applications courantes jusqu'à l'apparition des circuits CMOS (Complementary Metal Oxide Semiconductor), issus d'une technologie plus récente à base de transistors MOS.

Pour des applications requérant une grande rapidité, la famille ECL (Emitter Coupled Logic), s'avère la plus performante.

#### Quelques définitions

En logique électronique, une variable logique est matérialisée par certaines valeurs d'une tension électrique et un circuit logique est constituée par des composants électroniques semi- conducteurs «diode, ou, tronsistor » associés pour former des circuits intégrés.

Par convention, on représente par les valeurs logiques  $\ll 0 >>$  ou  $\ll 1 >>$  certains intervalles de niveau de tension par rapport à une borne commune appelée « masse ».

En logique TTL (transistor-transistor logic):

La tension d'alimentation est de +5v.

- la tension comprise entre 0 et 0.8v représentent un niveau bas : << 0 logique »,
- la tension comprise entre 2v et 5.5v représentent un niveau haut : « 1 logique »,
- les tensions comprises entre 0.8v et2v n'apparaissent que de façon transitoire.

Matériellement, les CI se présentent sous forme d'un boîtier rectangulaire de faible épaisseur muni de broches.



Figure 38. Matérialisation du niveau haut et bas en logique positive

les circuits intégrés (CI) sont groupés suivant leur complexité :

- SSI (small scale integration) ou moins de dix portes logiques sont intégrés.
- MSI (medium scale integration) ou le nombre de portes intégrés est entre 10 et 100, (Large scale integration) ou le nombre de portes intégrés est entre 100 et 1000.
- VLSI (very large scale integration) ou le nombre de portes logiques intégrés dépasse 1000. Ces
   CI sont fabriqués suivant différentes conceptions qu'on appelle famille logique.

Les CI d'une même famille logique sont dits compatibles et peuvent être facilement connectés entre eux ; tandis que lorsqu'on connecte deux CI de familles différentes, il faut prévoir des interfaces de passage dans les deux sens.

les différentes familles de circuits logiques sont :

- a- pour les familles bipolaires :
- RTL (résistance transistor logic)
- DTL (diode transistor logic)
- TTL (transistor transistor logic)
- ECL (Emitter coupled- logic) HTL.
- b- Pour les familles MOS (Metal oxyde semiconductor)
- -PMOS(P-canalMOS)
- NMOS (N- canal MOS)
- CMOS (complementary MOS).

La famille TTL introduite en 1964, est celle qui a connu les développements les plus importants. Actuellement il existe sept séries :

- La série N normale qui fût la première introduite sur le marché;
- La série **H** « High speed » destinée aux applications nécessitant des vitesses de commutation élevées :
- La série L « low power » pour les applications lentes.

Ces trois premières séries sont en voie de disparition. Les transistors fonctionnent en saturation et en blocage. La différence entre ces trois séries réside principalement dans la valeur des composants, ce qui explique les différences de consommation.

La seconde génération de circuits TTL utilise des transistors qui ne fonctionnent plus en saturation grâce à la diode Schottky placée entre base et collecteur. D'autre part les transistors ne sont plus dopés à l'or, ce qui réduit notamment leurs capacités parasites. Ces deux améliorations ont permis de diminuer de façon significative les temps de commutation des transistors. On distingue :

- S « Schottky » réservée aux applications rapides,
- LS « Low power Schottky » destinée à remplacer la série normale.

La troisième génération de circuit TTL est une amélioration technologique des circuits S et LS. Une réduction des dimensions des transistors a permis une réduction des capacités de jonction dans un rapport voisin de 50 à 60%. Les séries portent les nom de :

- **AS** « Advanced Schottky » ou F « Fairchild Advanced Schottky technology";
- **ALS** « Advanced Low power Schottky ».

On a standardisé les boîtiers (en plastique ou en céramique) à 8 broches et à 14, 16, 18, 20, 24, 28,40 exceptionnellement plus.

Exemple: Circuit SN 74 S20N

Tel que : SN : circuit numérique standard.

74 : série industrielle (il existe la série 40 par exemple)

S : famille TTL schottky

20 : le numéro du circuit dans la famille.

N : boîtier dual in line en plastique.

En technologie TTL « transistor-transistor-logic » : logique à transistor bipolaires.

On définit les familles suivantes :

Std: TTL standard.

L: TTL taible consommation.

S: TTL schottky.

IS: low power schotty: TTL schottky faible consommation.

As: Advanced schottky: TTL schott\( \) avanc\( \) avanc\( \) e.

ALS: Advanced low power schottky: TTL scohttky avancée à faible puissance.

F: fast (TTL rapide).

En technologie CMOS, MOS complémentaire.





**Figure 39.** Circuits logiques standard de la famille 74xx

En électronique, les portes logiques sont fabriquées et renfermées dans des **circuits intégrés**. La photo ci contre montre deux circuits intégrés.



On peut remarquer sur le haut des circuit intégré un petit creux appelé « ergo ». L'ergo permet d'orienter correctement le circuit intégré afin de repérer les différentes bornes.

Un circuit intégré renferme plusieurs portes logiques, dont les entrées et les sorties sont accessibles sur les différentes bornes du circuit intégré. Pour identifier chaque borne sans ambiguïté, elles sont numérotées de manière normalisée en respectant le principe suivant :

- ➤ en regardant le circuit intégré avec l'ergo vers le haut, la borne n°1 est la borne située en haut à gauche
- les autres bornes sont numérotées en tournant dans le sens inverse des aiguilles d'une montre

Ce principe reste vrai quelque soit le nombre de bornes (de « pattes ») du circuit intégré. La photo suivante montre le numéro de chacune des bornes pour un circuit intégré à 16 bornes (16 « pattes ») et pour un circuit intégré à 14 bornes (14« pattes »).



#### 3.2 Caractéristiques fondamentales d'une porte logique

#### 3.2.1 Puissance statique

La consommation (tension d'alimentation\* courant consommé) est différente suivant que l'opérateur logique délivre un niveau haut ou un niveau bas. On prend alors une valeur moyenne. Pour les circuits TTL, elle est comprise entre 1 et 100 mW par porte.

#### 3.2.2 Compatibilité

La famille, qui pour fonctionner fournit du courant est appelée famille logique à injection de courant tandisque celle qui doit extraire du courant pour fonctionner, on l'appelle famille logique à extraction de courant.

Ies 02 types de famille logique ne sont pas compatibles entre eux.



Famille logique à injection de courant

Famille logique à extraction de courant

#### 3.2.3 Immunité au bruit

Lorsqu'une tension parasite se superpose à un signal logique, elle peut provoquer le fonctionnement des opérateurs logiques. L'immunité au bruit est le degré avec lequel une porte logique peut supporter des variations d'entrée sans que cela entraîne des modifications au niveau de la sortie.

Considérons un inverseur du type TTL en régime normal (standard) ; les niveaux de tension d'entrée et de sortie relatifs à cette porte sont :





Figure 40. Courbe caractéristique d'un inverseur

#### On définit :

- 1. la plage garantie pour l'état  $0: V_{ol \max} V_{ol \min}$
- 2. la plage garantie pour l'état 1 :  $V_{\it OH \, max} V_{\it OH \, min}$
- 3. la plage permise à l'entrée pour l'état 0 :  $M_L = V_{IL \max} 0$
- 4. la plage permise à l'entrée pour l'état  $1:V_{H \max}-V_{H \min}$

Si la tension d'entrée au niveau bas se trouve entre VILmin et VILmax, la tension de sortie sera au niveau haut entre VOHmin et VOHmax.

Si une impulsion parasite vient se superposer à la tension d'entrée, la tension de sortie restera toujours au niveau haut si Vil max n'est pas dépassée. Donc la marge de bruit admissible à l'entrée au niveau bas :  $M = V_{il \max} - V_{ol \max} = 0.4 volt$ 

Les expressions Mr et Mn définissent l'immunité au bruit ou l'insensibilité de la porte logique aux signaux parasites. D'où nécessité d'avoir une plage de reconnaissance des niveaux bas et hauts très larges pour les entrées des portes que pour celles des sorties.

#### 3.2.4 Temps de propagation

C'est le temps moyen que met le signal pour franchir l'opérateur logique (de 2 à 100 ns). Le niveau de sortie d'une porte logique varie avec le niveau d'entrée, mais avec un certain retard du aux commutations internes.

Ces retards ou (T de p) définissent la fréquence maximale d'utilisation des portes ou circuits logiques ; ces retards varient de 3 nsec (TTL schottky) à 125 nsec.



Figure 41. Temps de propagation d'une porte

Tmoy=(t1+t2)/2.

#### 3.3 Circuits logiques à sorties 3 états (Tri states)

Les CI de la famille TTL (logique transistor - transistor) sont très utilisés. Une sortie typique d'une unité TTL peut être soit 1 ou 0 logiques. Pour cette raison, il n'est pas possible de connecter les sorties d'éléments TTL standard à un bus de micro (ex : les bus de données).

Des éléments TTL spéciaux ont été mis au point dont les sorties peuvent être interconnectés sur un bus partagé entre eux. Ces éléments TTL sont dits éléments à 3 états.

Ces éléments possèdent des états de sortie :

- Ologique
- I logique.
- Un état particulier ; l'état à haute impédance (état à fortZ).

La porte "3 états", ou "tri-state", n'est pas une porte logique au sens strict. Elle est principalement utilisée pour connecter une sortie sur une ligne commune à plusieurs circuits (un bus par exemple). Elle remplace généralement une porte ET. En effet, la mise en parallèle sur une même ligne de plusieurs portes ET introduit des capacités parasites. Ceci augmente les constantes de temps et a pour effet de détériorer les fronts de montée et de descente des signaux. Cela peut perturber le fonctionnement d'un système.



| С | A | Y | sortie           |
|---|---|---|------------------|
| 1 | 0 | 0 | Faible impédance |
| 1 | 1 | 1 | Faible impédance |
| 0 | X | 0 | Haute impédance  |

Lorsque la commande C est à 0, l'impédance de sortie est très grande : pratiquement déconnectée.

D'autre part, ces portes "3 états" fournissent une amplification de puissance.

Ia sortie d'un circuit logique 3 états peut prendre l'état haute impédance qui représente un niveau flottant. Ce 3éme état sert à isoler ou à déconnecter la sortie d'une porte logique du reste du circuit. Ies éléments à 03 états :

## **3.4 Matérialisation de quelques fonctions logiques** Fonction égale

L'exemple suivant est donné en logique RDL :



Figure 42. Matérialisation de la fonction égalité

| Ve | Vs       |
|----|----------|
| 5v | 4,4v «1» |
| 0v | 0v «0»   |

La fonction ainsi réalisée est la fonction égalité.

## Fonction NON: L'exemple suivant est en logique RTL:



Figure 43. Matérialisation de la fonction NOT

#### La table de vérité est la suivante :

| Ve             | Vs               |
|----------------|------------------|
| +Vcc :T saturé | 0v « 0logique »  |
| 0v : T bloqué  | 5v « 1 logique » |

## $\underline{Fonction « OU » ou « OR » :} L'exemple est donné en logique DL :$



Figure 44. Matérialisation de la fonction OU

### La table de vérité est la suivante :

| Ve1           | Ve2        | Vs                     |
|---------------|------------|------------------------|
| 0 volt «0»    | 0 volt «0» | 0 volt « 0 logique»    |
| 0 volts « 0 » | 5 volt «1» | 4,4 volts « 1 logique» |
| 5 volts « 1 » | 0 volt «0» | 4,4 volts « 1 logique» |
| 5 volts « 1 » | 5 volt «1» | 4,4 volts « 1 logique» |

## **Fonction ET « AND »**



Figure 45. Matérialisation de la fonction AND

### la table de vérité est la suivante :

| Ve1           | Ve2        | Vs                     |
|---------------|------------|------------------------|
| 0 volt «0»    | 0 volt «0» | 0,6 volt « 0 logique»  |
| 0 volts « 0 » | 5 volt «1» | 0,6 volts « 0 logique» |
| 5 volts « 1 » | 0 volt «0» | 0,6 volts « 0 logique» |
| 5 volts « 1 » | 5 volt «1» | 5 volts « 1 logique»   |

## Fonction NOR (NON OU)



Figure 46. Matérialisation de la fonction NOR

### La table de vérité est la suivante :

| Ve1           | Ve2        | Vs                           |
|---------------|------------|------------------------------|
| 0 volt «0»    | 0 volt «0» | Tr bloqué Vs=5v « 1 logique» |
| 0 volts « 0 » | 5 volt «1» | Tr saturé Vs=0v « 0 logique» |
| 5 volts « 1 » | 0 volt «0» | Tr saturé Vs=0v « 0 logique» |
| 5 volts « 1 » | 5 volt «1» | Tr saturé Vs=0v « 0 logique» |

## Fonction NAND (NON ET)



Figure 47. Matérialisation de la fonction NAND

### La table de vérité est la suivante :

| Ve1           | Ve2        | Vs                           |
|---------------|------------|------------------------------|
| 0 volt «0»    | 0 volt «0» | Tr bloqué Vs=5v « 1 logique» |
| 0 volts « 0 » | 5 volt «1» | Tr bloqué Vs=5v « 1 logique» |
| 5 volts « 1 » | 0 volt «0» | Tr bloqué Vs=5v « 1 logique» |
| 5 volts « 1 » | 5 volt «1» | Tr saturé Vs=0v « 0 logique» |

## **Chapitre 4**

## logique séquentielle

#### Introduction

Dans le chapitre 2 portant sur la logique combinatoire nous avons fait abstraction du temps : les signaux de sortie ne dépendaient que des états des variables d'entrée. Pour les circuits de logique séquentielle nous devons tenir compte de l'état du système. Ainsi les sorties dépendent des entrées mais également de l'état du système. Celui-ci dépend aussi des entrées.

La logique séquentielle a pour élément de base « la bascule » contrairement à la logique combinatoire qui avait pour élément de base la porte logique.

Les circuits séquentiels présentent une caractéristique de mémoire. La différence entre la logique combinatoire et la logique séquentielle est que :

- pour la logique combinatoire : les états de sortie dépendent uniquement de la combinaison des variables d'entrées.
- Pour la logique séquentielle : l'état de la sortie dépend à la fois de la combinaison des variables d'entrée et de l'état antérieur de la sortie (temporelle).

Une bascule (flip-flop) a pour rôle de mémoriser une information élémentaire. C'est une mémoire à 1 bit. Une bascule possède deux sorties complémentaires Q et Q. La mémorisation fait appel à un verrou (latch) ou système de blocage, dont le principe de rétro-action peut être représenté de la façon suivante :



Les bistables (Flip Flop) et les Bascules (MASTER SLAVE Flip Flop ou LATCH) représentent la base de la logique séquentielle dont la fonction essentielle est la fonction de mémorisation .

La bascule est un circuit qui comporte une ou plusieurs entrées et deux sorties complémentaires  $(Q \ et \ \overline{Q})$ 

Les bistables les plus utilisées sont :

Bistable RS, Bistable JK; bistable D et bistable T.

On classe les systèmes séquentiels en deux grandes catégories :

- a- les systèmes séquentiels asynchrones : dit ainsi s'il peut évoluer seul sans ordre extérieur.
- b- Les systèmes séquentiels synchrones : dit ainsi s'il ne peut évoluer que sur un ordre extérieur à lui-même (en absence d'ordre le système reste figé dans l'état ou il se trouve) on appelle cette entrée de commande horloge.

Le signal horloge est un signal logique qui passe de l'état 1 à l'état 0 et de 0 à 1 d'une façon périodique dans le temps.



Forme des signaux de commandes :

## a- Signal à niveau :



# b- Signal impulsionnel



Le système séquentiel est constitué d'un système combinatoire et d'une unité de mémorisation.



E : vecteur d'entrée.

S : vecteur de sortie.

y :vecteur de variables secondaires.

Y : fonction secondaire = état interne.

#### Exemple:

Etudions l'état de marche ou d'arrêt d'un moteur.

M(t): l'état de moteur à l'instant T.

 $M(t+\tau)$ : l'état du moteur à un instant futur  $\tau$ . (a et m sont les commandes d'entrées de marche ou d'arrêt ).

Soit la table de vérité :

| (a | m | M(t)) | $M(t+\tau)$ |
|----|---|-------|-------------|
| 0  | 0 | 0     | 0           |
| 0  | 0 | 1     | 1           |
| 0  | 1 | 0     | 1           |
| 0  | 1 | 1     | 1           |
| 1  | 0 | 0     | 0           |
| 1  | 0 | 1     | 0           |
| 1  | 1 | 0     | 0           |
| 1  | 1 | 1     | 0           |

## 4.1 Les bascules

# 4.1.1 Bascule RS :( Reset\_set)

Elle comporte deux entrées R et S ; deux sorties Q et  $\overline{Q}$ 



R : Reset : entrée de mise à 0 de la bascule (si R=1 ; la sortie Q=0).

S : set : entrée de mise à « 1 » de la bascule ( si S=1 ; la sortie Q=1).

La condition R=S=1 est interdite. Elle donne un état indéterminé de la sortie.

Le nouvel état de la bascule  $Q_{n+1}$  dépend de son état antérieur  $Q_n$  et de l'état des entrées R et S.

$$Q_{n+1}=f(Q_n,R,S)=f(R,S,Q^-)=Q$$

| R | S | Q. | Q                               |
|---|---|----|---------------------------------|
| 0 | 0 | 0  | 0 memorisation de l'information |
| 0 | 0 | 1  | 1 " " " " " "                   |
| 0 | 1 | 0  | 1 mise à 1 de la sortie         |
| 0 | 1 | 1  | 1 " " " "                       |
| 1 | 0 | 0  | 0 mise à 0 de la sortie         |
| 1 | 0 | 1  | 0 " " " "                       |
| 1 | 1 | 0  | φ état indéterminé              |
| 1 | 1 | 1  | ф " " "                         |

## La table de vérité condensée

| R | S | Q                                 |
|---|---|-----------------------------------|
| 0 | 0 | Q conservation de l'état interne  |
| 0 | 1 | 1 mise à 1 de Q                   |
| 1 | 0 | 0 mise à 0 de Q $(\forall Q^{-})$ |
| 1 | 1 | φ état indéfini                   |

## Réalisation de la bascule RS:

$$Q=f(R, S, Q^{-}).$$

|   | RS | 00 | 01 | 11 | 10 |
|---|----|----|----|----|----|
| Q |    |    |    |    |    |
| 0 |    |    | 1  | ф  |    |
| 1 |    | 1  | 1  | ф  |    |

## a- Réalisation à l'aide de portes Nand

$$Q = S + \overline{R}.Q^{-}$$

$$= \overline{Q} = \overline{S + \overline{R}Q^{-}} = \overline{\overline{S}.\overline{R}Q^{-}}$$



la sortie inverse s'écrit comme suit :

$$\overline{Q} = \overline{R.SQ^{-}}$$

L'organigramme équivalent est le suivant :



On peut rassembler les deux organigrammes Q et  $\overline{Q}$  comme suit :



Figure 48. Réalisation de bascule RS par portes NAND

# b- Réalisation à l'aide de portes NOR ( $\phi = 0$ ):

| R | S | 00 | 01 | 11 | 10 |
|---|---|----|----|----|----|
| 0 |   |    | 1  | ф  |    |
| 1 |   | 1  | 1  | ф  |    |

$$Q = \overline{R}..S + \overline{R}.Q^{-} = \overline{R}.(S + Q^{-})$$

$$= \overline{Q} = \overline{R}(S + Q^{-}) = \overline{R + (S + Q^{-})}$$

L'organigramme équivalent est le suivant :



L'équation de la sortie inverse s'écrit comme suit :

$$\overline{Q} = R..\overline{S} + \overline{S}.\overline{Q^{-}} = \overline{S}.(R + \overline{Q^{-}})$$

$$\equiv \overline{Q} = S + (R + \overline{Q^{-}})$$

Le logigramme équivalent est le suivant :



On peut rassembler les deux organigrammes (Q et  $\overline{Q}$ ) comme suit :



Figure 49. Réalisation de bascule RS par portes NAND

#### 4.1.2 Bascule JK

Elle comporte deux entrées J et K ; deux sorties Q et  $\overline{\mathcal{Q}}$ 



J est l'entrée de mise à 1 de la bascule ; entrée Set (c'est-à-dire si J=1 ; la sortie Q=1)

K est l'entrée de mise à 0 de la bascule : entrée Reset (c'est-à-dire si K=1, la sortie Q=0)

Lorsque J=K=0 ; l'état de la bascule reste inchangée (conservation d'état)

La combinaison J=K=1 est définie tel que : on a changement d'état de la sortie de la bascule (basculement vers l'état inverse).

## a- Table de vérité:

| J | K | Q. | Q |
|---|---|----|---|
|   |   |    |   |
| 0 | 0 | 0  | 0 |
| 0 | 0 | 1  | 1 |
| 0 | 1 | 0  | 0 |
| 0 | 1 | 1  | 0 |
| 1 | 0 | 0  | 1 |
| 1 | 0 | 1  | 1 |
| 1 | 1 | 0  | 1 |
| 1 | 1 | 1  | 0 |

La table de vérité réduite :

| J | K | Q                  |
|---|---|--------------------|
| 0 | 0 | Q <sup>-</sup>     |
| 0 | 1 | 0                  |
| 1 | 0 | 1                  |
| 1 | 1 | $\overline{Q^{-}}$ |

L'équation de la sortie Q est donné comme suit :

| JK | 00 | 01 | 11 | 10 |
|----|----|----|----|----|
| Q. |    |    |    |    |
| 0  |    |    | 1  | 1  |
| 1  | 1  |    |    | 1  |

$$Q = J.\overline{Q}^{-} + \overline{K}.Q^{-}$$
on pose  $J\overline{Q}^{-} = S$ 

$$Q = S + \overline{K}.Q^{-}$$

$$Q = I.\overline{Q}^{-} \overline{K}.Q^{-}$$

Détermination de la sortie inverse :

| JK    | 00 | 01 | 11 | 10 |
|-------|----|----|----|----|
| $Q^-$ |    |    |    |    |
| 0     | 1  | 1  |    |    |
| 1     |    | 1  | 1  |    |

$$\overline{Q} = \overline{J}.\overline{Q^-} + K.Q \quad on \quad poseKQ = R$$

$$\overline{Q} = \overline{J}.\overline{Q^-} + R$$

$$\overline{Q} = \overline{\overline{J}.\overline{Q^-} + KQ} = \overline{\overline{\overline{J}}\overline{Q^-}. + \overline{KQ}}$$

#### Réalisation de la bascule JK:

Q et  $\overline{Q}$  de la bascule JK sont semblables à celles de la bascule RS ; on peut déduire donc facilement le logigramme de la bascule JK avec des portes Nand.



Figure 49. Réalisation de la bascule JK

#### 4.1.3 Bascule T

Elle possède une seule entrée T et deux entrées Q et  $\overline{Q}$ 



La bascule change d'état lorsqu'un « 1 » est appliqué sur on entrée T.

La bascule conserve (garde) son état antérieur lorsqu'un « 0 » est appliqué sur son entrée T

|    | 4 1 1 |     | / • / | •   |
|----|-------|-----|-------|-----|
| a- | tahla | ana | vérit | • • |
| a- | tann  | uc  | VCIII |     |

| T | Qn | $Q_{n+1}$ |
|---|----|-----------|
|   |    |           |
| 0 | 0  | 0         |
| 0 | 1  | 1         |
| 1 | 0  | 1         |
| 1 | 1  | 0         |

Le nouvel état de la bascule dépend de l'état de l'entrée T et de son état antérieur Q<sub>n</sub>

$$Q_{n+1} = f(T, Q_n)$$
 ou  $Q=f(T,Q^{-})$ 

$$Q_{n+1} = \overline{Q_n}.T + Q_n\overline{T} \Rightarrow Q = \overline{Q}.T + Q.\overline{T} = Q_n \oplus T$$

Réalisation de la bascule T par des portes Nand :

$$Q = \overline{Q}^{-}.T + Q^{-}T$$

$$\overline{Q} = \overline{Q}T + Q^{-}\overline{T} = \overline{Q}^{-}.T.\overline{Q}T$$

$$= \overline{Q}$$

$$Q = \overline{Q} = \overline{Q}^{-}.T.\overline{Q}T$$



Figure 50. Réalisation de la bascule T

#### 4.1.4 Bascule D

C'est typiquement la mémoire unitaire dont la seule fonction est l'enregistrement et la conservation d'un bit 1 ou 0, elle possède :

- une entrée D (donnée ou data)
- une entrée de commande appelée horloge H, cp
- deux sorties Q et Q

Cette bascule recopie l'état de l'entrée D après une impulsion d'horloge sur la sortie (bascule retard).



Une bascule D (Delay) est obtenue à partir d'une bascule J-K en envoyant simultanément une donnée sur l'entrée J et son inverse sur l'entrée K.



Figure 51. Réalisation de la fonction D par une bascule JK

$$D_n = 1 \Longrightarrow (J_n = 1, K_n = 0) \Longrightarrow Q_{n+1} = 1$$
  
$$D_n = 0 \Longrightarrow (J_n = 0, K_n = 1) \Longrightarrow Q_{n+1} = 0$$

Ce qui peut se résumer par Qn+1=Dn. Ainsi l'état de la bascule Q pendant l'intervalle n+1 est égal à la valeur de l'entrée D pendant l'intervalle n. Une bascule D agit comme une unité à retard pour laquelle la sortie suit l'entrée avec un cycle de retard.

#### a- Table de vérité:

| D | Q | Q |
|---|---|---|
| 0 | 0 | 0 |
| 0 | 1 | 0 |
| 1 | 0 | 1 |
| 1 | 1 | 1 |

## 4.2 Les bascules synchrones

Sur ces bascules, une entrée supplémentaire est destinée à recevoir les impulsions d'horloge. le circuit n'est opérationnel que pendant la durée de l'impulsion d'horloge; en dehors de ce temps la sortie reste figée (fixe quelque soit les états d'entrées).

Ceci permet de préparer l'état futur et de l'enregistrer uniquement au moment d'une impulsion d'horloge. Cette entrée supplémentaire est appelée T , Cp , H.

#### 4.2.1 Bascule RS synchrone : (R,S, T) ou RS clock

La bascule R.S.T. ou RSH est une bascule pour laquelle les entrées S et R ne sont prises en compte qu'en coïncidence avec un signal de commande. Ce signal peut être fourni par une horloge, nous avons alors une bascule synchrone.



Figure 52. Bascule RS synchrone

Lorsque le signal de commande, noté ici Clk, est à 1 la bascule fonctionne comme indiqué précédemment et les sorties suivent les variations des entrées S et R. Par contre, lorsque le signal de commande est à 0, la bascule est bloquée : Q est indépendant des éventuels changements de S et R. L'état mémorisé correspond au dernier état avant le passage de la ligne de commande de 1 à 0.

Dans un système synchrone le signal de commande est fourni par une horloge (clock). Celui-ci est constitué par une succession périodique d'impulsions de largeur tp, supposée petite devant la période T. L'état de chacune des sorties restera donc bloqué pendant les intervalles séparant deux impulsions.

Si l'entrée H =0 : la sortie reste inchangée ou mémorisée.

En logique positive :

Si H=1 (horloge sensible au niveau haut)

$$S_H = \overline{S}$$
 $R_H = \overline{R}$  et la bascule fonctionne normalement.

La table de vérité est comme suit :

| Н | S | R | Q                  |
|---|---|---|--------------------|
| 0 | * | * | Q sortie inchangée |
| 1 | 0 | 0 | Q                  |
| 1 | 0 | 1 | 0                  |
| 1 | 1 | 0 | 1                  |
| 1 | 1 | 1 | ф                  |

#### 4.2.2 Bascule RS avec des entrées asynchrones

Les entrées asynchrones (car à utiliser en absence de signal d'horloge, lorsque Clk = 0) Pr (Preset) et Cr (Clear) permettent d'assigner l'état initial de la bascule, par exemple juste après la mise sous tension pour éviter tout aléa. En fonctionnement normal ces deux entrées doivent être maintenues à 1. Lorsque le signal d'horloge est à 0 nous avons la table de vérité suivante :

| Pr | Cr | Q |
|----|----|---|
| 1  | 1  | Q |
| 0  | 1  | 1 |
| 1  | 0  | 0 |

La figure suivante donne la représentation symbolique d'une bascule avec les entrées Preset et

Clear.



1,2 : sont les entrées synchrones.

3 : est l'entrée horloge.

4,5 : les entrées asynchrones (entrées de forçage).

6,7 : sont les sorties complémentaires.

Entrée Preset (set): entrée asynchrone: mise à 1 de Q.

Entrée Clear (RAZ): entrée de mise à 0 de Q

Le fonctionnement de Preset et Clear en logique négative est comme suit :

Preset=0 : entrée de mise à 1 est validée. Clear=0 : entrée de mise à 0 est validée.

La table de vérité d'une telle bascule est représentée comme suit :

| Н    | Preset clear | R | S | Q            |
|------|--------------|---|---|--------------|
| *    | 0 0          | * | * | Cas interdit |
| *    | 0 0          | * | * | 1            |
| *    | 1 0          | * | * | 0            |
| 1ou0 | 1 1          | 0 | 0 | Mémorisée    |
| 1 «  | 1 1          | 0 | 1 | 1            |
| 1 «  | 1 1          | 1 | 0 | 0            |
| 1 «  | 1 1          | 1 | 1 | ф            |

La table de vérité condensée est comme suit :

| Preset | Clear | Q                            |
|--------|-------|------------------------------|
| 0      | 0     | Cas interdit                 |
| 0      | 1     | $Q=1 (\forall R,S,H)$        |
| 1      | 0     | Q=0 ( ∀ R,S,H)               |
| 1      | 1     | Mode synchrone de la bascule |

Chronogramme d'une bascule RS asynchrone :



Figure 53. Exemple de chronogramme d'une bascule RS asynchrone

#### 4.2.3 Bascule synchrone JK

Représentation symbolique d'une bascule JK synchrone avec entrées de forçage à 1 ou 0.



Preset et Clear fonctionnent en logique négative :

| Preset | Clear | Q                        |
|--------|-------|--------------------------|
| 0      | 0     | Cas interdit             |
| 0      | 1     | 1                        |
| 1      | 0     | 0                        |
| 1      | 1     | Fonctionnement synchrone |
|        |       | de JK                    |

# 4.3 Les compteurs

Un compteur est un circuit affichant certains états sur commande extérieure, appelée impulsion horloge.

Un compteur est un dispositif dont les états successifs représentent un nombre binaire croissant en fonction des impulsions d'entrées (Up counter).

Lorsque les états successifs du dispositif représentent un nombre binaire décroissant ; on parle de dé compteur (Down counter)

Ses caractéristiques principales sont :

- capacité maximale du compteur.
- Nature : compteur ou dé compteur ou aléatoire.
- Fonctionnement synchrone ou asynchrone.
- Fonctionnement permanent ou à arrêt automatique.

Un compteur peut être défini comme un registre constitué d'une association de plusieurs bascules commandées simultanément chaque bascule représente un chiffre binaire et la configuration instantanée de toutes les bascules représentent un mot binaire.

#### **4.3.1** Les compteurs synchrones et asynchrones

Dans un compteur synchrone ; l'impulsion d'horloge est appliquée directement à toutes les entrées horloges des bascules.

#### A, B, C, D sont les sorties des bascules des compteurs.



Figure 53. Exemple de compteur synchrone

Dans un compteur asynchrone ; on applique l'impulsion de l'horloge sur l'entrée horloge du 1<sup>er</sup> étage (poids faible) ; les autres entrées reçoivent des fonctions provenant de l'état du compteur.



Figure 54. Exemple de compteur asynchrone

La synthèse des compteurs consiste à déterminer les horloges propres à chaque bascule ainsi que les entrées synchrones (J,K). Les entrées (J,K) sont déterminées en fonction des sorties des bascules ; ce qui constitue le réseau combinatoire ( représenté par des portes logiques And et Nand à titre d'exemple).

#### 4.3.2 Synthèse d'un compteur binaire synchrone

Dans un compteur synchrone toutes les bascules reçoivent en parallèle le même signal d'horloge. Pour faire décrire au compteur une séquence déterminée il faut à chaque impulsion d'horloge définir les entrées synchrones (à titre d'exemple J et K). Pour cela on utilise la table de transition de la bascule J-K (table suivante). Nous avons déjà remarqué que cette table peut se simplifier. En effet, pour chacune des quatre transitions possibles une seule des entrées J ou K est définie. Rien ne nous interdit donc de les mettre dans le même état, c'est-à-dire J = K, comme dans une bascule T.

| Qn | Qn+1 | Jn | Kn |
|----|------|----|----|
| 0  | 0    | 0  | X  |
| 0  | 1    | 1  | X  |
| 1  | 0    | X  | 1  |
| 1  | 1    | X  | 0  |

A partir de la table de la bascule JK nous pouvons construire la table de transition de la bascule J-K. La table donne les états dans lesquels doivent se trouver les entrées J et K pour obtenir chacune des quatre transitions possibles de la sortie Q. Une croix indique que l'état de l'entrée considérée est indifférent : 0 ou 1. Par exemple, pour obtenir la transition  $0 \to 1$  de la sortie Q il faut que l'entrée J soit dans l'état 1, quelque soit l'état de l'entrée K. En effet, nous pouvons avoir J = K = 1 qui inverse l'état de la bascule ou J = 1 et K = 0 qui charge 1 dans la bascule.

#### La démarche à suivre est la suivante :

1- définir le nombre de bascules nécessaires pour la réalisation du compteur. Ce nombre dépend du code utilisé et du capacité maximale de comptage (le modulo du compteur).

Exemple : compteur modulo 16 : compte de 0 à 15

D'où  $2^3 < 15 < 2^4$ : l'utilisation de 04 bascules.

2- Ecrire le tableau des séquences successives des bascules choisies constituant le compteur ainsi que la table de transition

la table de transition représentent les valeurs logiques que doivent prendre les entrées de chaque bascule pour donner tous les changements d'état imposés par le code de comptage.

- 3- Etablir à partir des tableaux de karnaugh les équations des variables d'entrées de chacune des bascules en fonction des sorties  $Q_i$ .
- 4- Réaliser le schéma du compteur.

<u>Exemple</u>: concevoir un compteur binaire synchrone modulo 10 en utilisant le code binaire pur et des bascules JK.

1- définir le nombre de bascules :

le modulo d'un compteur = sa capacité maximale de comptage est 0:9.  $2^3 < 10 < 2^4$ 

2- Mise en équation des entrées.

| N | $Q_A^-$ | $Q_B^-$ | $Q_{C}^{-}$ | $Q_{\scriptscriptstyle D}^{\scriptscriptstyle -}$ | $Q_{\scriptscriptstyle A}$ | $Q_{B}$ | $Q_{C}$ | $Q_{\scriptscriptstyle D}$ | $tr_A tr$ | $r_B$ tr   | $r_C tr_L$ | )  | $J_A$ | $K_A$ | J <sub>B</sub> K | $I_{\rm B}$ ] | I <sub>C</sub> K | ·C | $J_D K_D$ |   |
|---|---------|---------|-------------|---------------------------------------------------|----------------------------|---------|---------|----------------------------|-----------|------------|------------|----|-------|-------|------------------|---------------|------------------|----|-----------|---|
| 0 | 0       | 0       | 0           | 0                                                 | 0                          | 0       | 0       | 1                          | S0 .      | S0         | <b>S</b> 0 | T1 | 0     | ф     | 0                | ф             | 0                | ф  | 1         | ф |
| 1 | 0       | 0       | 0           | 1                                                 | 0                          | 0       | 1       | 0                          | S0 .      | S0         | T1         | T0 | 0     | ф     | 0                | ф             | 1                | ф  | ф         | 1 |
| 2 | 0       | 0       | 1           | 0                                                 | 0                          | 0       | 1       | 1                          | S0 .      | S0         | <b>S</b> 1 | T1 | 0     | ф     | 0                | ф             | ф                | 0  | 1         | ф |
| 3 | 0       | 0       | 1           | 1                                                 | 0                          | 1       | 0       | 0                          | S0 7      | T1         | T0         | T0 | 0     | ф     | 1                | ф             | ф                | 1  | ф         | 1 |
| 4 | 0       | 1       | 0           | 0                                                 | 0                          | 1       | 0       | 1                          | S0 .      | S1         | <b>S</b> 0 | T1 | 0     | ф     | ф                | 0             | 0                | ф  | 1         | ф |
| 5 | 0       | 1       | 0           | 1                                                 | 0                          | 1       | 1       | 0                          | S0 .      | S1         | T1         | T0 | 0     | ф     | ф                | 0             | 1                | ф  | ф         | 1 |
| 6 | 0       | 1       | 1           | 0                                                 | 0                          | 1       | 1       | 1                          | S0 .      | S1         | <b>S</b> 1 | T1 | 0     | ф     | ф                | 0             | ф                | 0  | 1         | ф |
| 7 | 0       | 1       | 1           | 1                                                 | 1                          | 0       | 0       | 0                          | Т1 Т      | Γ0         | T0         | T0 | 1     | ф     | ф                | 1             | ф                | 1  | ф         | 1 |
| 8 | 1       | 0       | 0           | 0                                                 | 1                          | 0       | 0       | 1                          | S1 .      | S0         | <b>S</b> 0 | T1 | ф     | 0     | 0                | ф             | 0                | ф  | 1         | ф |
| 9 | 1       | 0       | 0           | 1                                                 | 0                          | 0       | 0       | 0                          | T0 .      | <b>S</b> 0 | <b>S</b> 0 | T0 | ф     | 1     | 0                | ф             | 0                | ф  | ф         | 1 |

3- simplification

| Q-A Q-B<br>Q-C Q-D   | 00 | 01 | 11 | 10 |
|----------------------|----|----|----|----|
| $Q^{T}_{C}Q^{T}_{D}$ |    |    |    |    |
| 00                   | 0  | 0  | ф  | ф  |
| 01                   | 0  | 0  | ф  | ф  |
| 11                   | 0  | 1  | ф  | ф  |
| 10                   | 0  | 0  | ф  | ф  |

| $\begin{array}{c} Q^{T}_{A}  Q^{T}_{B} \\ Q^{T}_{C}  Q^{T}_{D} \end{array}$ | 00 | 01 | 11 | 10 |
|-----------------------------------------------------------------------------|----|----|----|----|
| $Q^{T}_{C}Q^{T}_{D}$                                                        |    |    |    |    |
| 00                                                                          | ф  | ф  |    | 0  |
| 01                                                                          | ф  | ф  | ф  | I  |
| 11                                                                          | ф  | ф  | ф  | ф  |
| 10                                                                          | ф  | ф  | ф  | ф  |

D'ou les équations de  $J_{\boldsymbol{A}}$  et  $K_{\boldsymbol{A}}$ 

$$\boldsymbol{J}_{\boldsymbol{A}} = \boldsymbol{Q}_{\boldsymbol{B}}^{\scriptscriptstyle -} \; \boldsymbol{Q}_{\boldsymbol{C}}^{\scriptscriptstyle -} \; \boldsymbol{Q}_{\boldsymbol{D}}^{\scriptscriptstyle -}$$

$$K_A = Q_D^-$$

| $Q_A Q_B$              | 00 | 01 | 11 | 10 |
|------------------------|----|----|----|----|
| $Q_A Q_B$<br>$Q_C Q_D$ |    |    |    |    |
| 00                     | 0  | ф  | ф  | 0  |
| 01                     | 0  | ф  | ф  | 0  |
|                        |    | ·  |    |    |
| 11                     | 1  | ф  | ф  | ф  |
|                        |    |    |    |    |
| 10                     | 0  | ф  | ф  | ф  |

| Q'AQB<br>Q'CQD  | 00 | 01 | 11 | 10 |
|-----------------|----|----|----|----|
| $Q^{T}C Q^{T}D$ |    |    |    |    |
| 00              | ф  | 0  | ф  | ф  |
| 01              | ф  | 0  | ф  | ф  |
| 11              | ф  | 1  | ф  | ф  |
|                 | •  |    | •  |    |
| 10              | ф  | 0  | ф  | ф  |

D'où les équations suivantes :

| 7                  | $_{-}$ $\nu$           | - 0 | - 0-                   |
|--------------------|------------------------|-----|------------------------|
| $\boldsymbol{J}_B$ | $= \mathbf{\Lambda}_B$ | = Q | $_{C}.\mathcal{Q}_{D}$ |

| $\begin{array}{c} Q^{\text{-}}_{A} Q^{\text{-}}_{B} \\ Q^{\text{-}}_{C} Q^{\text{-}}_{D} \end{array}$ | 00 | 01 | 11 | 10 |
|-------------------------------------------------------------------------------------------------------|----|----|----|----|
| $Q^{T}_{C}Q^{T}_{D}$                                                                                  |    |    |    |    |
| 00                                                                                                    | 0  | 0  | ф  | 0  |
| 01                                                                                                    | 1  | 1  | ф  | 0  |
| 11                                                                                                    | ф  | ф  | ф  | ф  |
| 10                                                                                                    | ф  | ф  | ф  | ф  |

| Q-A Q-B<br>Q-C Q-D   | 00 | 01 | 11 | 10 |
|----------------------|----|----|----|----|
| $Q^{T}_{C}Q^{T}_{D}$ |    |    |    |    |
| 00                   | ф  | ф  | ф  | ф  |
| 01                   | ф  | ф  | ф  | ф  |
| 11                   | 1  | 1  | ф  | ф  |
| 10                   | 0  | 0  | ф  | ф  |

D'où les équations :

$$J_c = \overline{Q_A^-}.Q_D^-$$

$$K_C = Q_D^-$$

|                                                                                                 |    |    | 1  | 1  |
|-------------------------------------------------------------------------------------------------|----|----|----|----|
| $Q_A Q_B$                                                                                       | 00 | 01 | 11 | 10 |
| $\begin{array}{c}Q^{\text{-}}_{A}Q^{\text{-}}_{B}\\Q^{\text{-}}_{C}Q^{\text{-}}_{D}\end{array}$ |    |    |    |    |
| 00                                                                                              | 1  | 1  | ф  | 1  |
| 01                                                                                              | ф  | ф  | ф  | ф  |
| 11                                                                                              | ф  | ф  | ф  | ф  |
| 10                                                                                              | 1  | 1  | ф  | ф  |
|                                                                                                 |    |    |    |    |

De la même manière pour le tableau relatif à  $K_D$ ; on aura les équations  $J_D = K_D = 1$  La représentation du chronogramme d'un tel compteur est comme suit :



Figure 55. Chronogramme un compteur binaire synchrone modulo 10

Le brochage du compteur synchrone est comme suit :



Figure 56. Logigramme du compteur binaire synchrone modulo 10

## Exemple 2

Considérons par exemple (fig. 57) un compteur modulo 8 suivant le code binaire pur constitué de trois bascules J-K maîtres-esclaves. Supposons les trois bascules à zéro à l'instant t=0. Nous avons vu que pour une bascule maître-esclave la sortie change d'état juste après le passage du signal d'horloge de l'état 1 à l'état 0 (front descendant). L'évolution temporelle des trois sorties Q0, Q1 et Q2 par rapport aux impulsions d'horloge est représentée sur la figure 58. La sortie Q0 bascule sur chaque front descendant du signal d'horloge. La sortie Q1 change d'état à chaque transition  $1 \rightarrow 0$  de la sortie Q0. De même le basculement de la sortie Q2 est déclenché par une transition  $1 \rightarrow 0$  de la sortie Q1.



Figure 57. Logigramme du compteur binaire modulo 8



Figure 58. Chronogramme du compteur asynchrone modulo 8

A partir de ce chronogramme nous pouvons écrire la liste des états successifs des trois sorties :

| impulsion | Q2 | Q1 | Q0 |
|-----------|----|----|----|
| 0         | 0  | 0  | 0  |
| 1         | 0  | 0  | 1  |
| 2         | 0  | 1  | 0  |
| 3         | 0  | 1  | 1  |
| 4         | 1  | 0  | 0  |
| 5         | 1  | 0  | 1  |
| 6         | 1  | 1  | 0  |
| 7         | 1  | 1  | 1  |
| 8         | 0  | 0  | 0  |

Nous constatons que les sorties Q0, Q1 et Q2 fournissent des signaux périodiques de fréquences respectivement 2, 4 et 8 fois plus faibles. La division de fréquence est une des applications des compteurs.

## 4.3.3 Synthèse d'un compteur binaire asynchrone

Un compteur asynchrone est constitué de n bascules. Le signal d'horloge n'est reçu que par le premier étage (bascule LSB : Least Significant Bit). Pour chacune des autres bascules le signal d'horloge est fourni par une sortie de la bascule de rang immédiatement inférieur.

Un compteur asynchrone reçoit le signal de comptage (impulsion d'horloge) seulement sur sa première bascule ; les autres horloges des bascules seront commandées par les transitions des sorties des bascules précédentes.

La démarche à suivre est la suivante :

- 1- déterminer le nombre de bascules nécessaires.
- 2- déterminer les signaux de commande (horloge + entrée synchrone). (L'horloge commande la bascule de poids faible.) Par deux méthodes :
- a- soit directement à partir de la table de vérité et ceci en analysant les transitions de sortie de chaque bascule.

b- en analysant le chronogramme de chaque bascule.

#### Exemple:

Concevoir un compteur asynchrone modulo 6  $(6 \le 2^3 : nombre de bascules=3.)$ .

| nombre | A | В | C |
|--------|---|---|---|
| 0      | 0 | 0 | 0 |
| 1      | 0 | 0 | 1 |
| 2      | 0 | 1 | 0 |
| 3      | 0 | 1 | 1 |
| 4      | 1 | 0 | 0 |
| 5      | 1 | 0 | 1 |



**Figure 59.** Chronogramme du compteur binaire asynchrone modulo 6 Le brochage d'un tel circuit est le circuit :



Figure 60. Logigramme du compteur binaire asynchrone modulo 6

# 4.4 les registres

Un registre permet la mémorisation de n bits. Il est donc constitué de n bascules, mémorisant chacune un bit. L'information est emmagasinée sur un signal de commande et ensuite conservée et disponible en lecture.

#### 4.4.1 Définition

Un registre est une association de mémoires unitaires (exemple : bascule D) avec laquelle il est possible d'effectuer les trois opérations suivantes :

A – Enregistrer à un instant déterminé une information constituée par une suite quelconque de 0 et de 1 que l'on appelle **mot binaire**.

Exemple: 1001 est un mot de 04 bits.

C'est la fonction Ecriture (write) ou chargement (load) du registre.

B- conserver ce mot en mémoire aussi longtemps que c'est nécessaire c'est la fonction **mémorisation ou storage.** 

C- restituer le mot enregistré à la demande une ou plusieurs fois de suite : extraire l'information contenue dans le registre sans la détruire. C'est la fonction **lecture** ( **Read**).

On peut considérer les registres comme des mémoires actives ayant une capacité d'un seul mot binaire de N bits.

Ce mot binaire de N bits peut être exploité :

- en série ; si on opère sur chaque bit l'un après l'autre.
- En parallèle ; si on opère sur tous les bits simultanément.

On distingue 04 types principaux des registres :

- à écriture et lecture en parallèle.
- A écriture et lecture série.
- A écriture en parallèle et lecture en série.
- A écriture en série et lecture en parallèle.

La figure 61 donne un exemple de registre 4 bits réalisé avec quatre bascules D.



Figure 61. Exemple d'un registre 04 bits réalisé avec des bascules D

En synchronisme avec le signal d'écriture W le registre mémorise les données présentent sur les entrées E0, E1, E2 et E3. Elles sont conservées jusqu'au prochain signal de commande W.

Dans cet exemple les états mémorisés peuvent être lus sur les sorties Q0, Q1, Q2 et Q3 en coïncidence avec un signal de validation R. Lorsque ces sorties sont connectées à un bus, les portes ET en coïncidence avec ce signal de lecture sont remplacées par des portes à trois états.

#### 4.4.2 Types de registres

## 4.4.2.1 Registre à écriture et lecture parallèle « Parallel In – Parallel out »

Dans ce mode de fonctionnement ; les N bits du mot sont traités simultanément. Il est souvent appelé : registre parallèle ou registre tampon (Buffer register).



Une entrée E commande l'écriture des bits et une entrée L en commande la lecture.



**Figure 62.** Exemple d'un registre à écriture et lecture parallèle

Le schéma montre le principe d'un tel registre à 03 bits à bascules RS.

Chaque bit, tel que A, est associé sur une fonction ET avec la commande d'écriture E et présenté sur l'entrée S d'une bascule. Le bit complémentaire  $\overline{A}$  est également associé avec la commande d'écriture E et présenté sur l'entrée R de la même bascule.

Ainsi, en absence de commande d'écriture (E=0); les entrées de la bascule vaudront S=R=0 et sa sortie Q se maintiendra à sa valeur antérieure.

Dés que l'on appliquera la commande d'écriture (E=1); les entrées de la bascule prendront les valeurs S=A et  $R=\overline{A}$  et sa sortie prendra la valeur Q=A (elle conservera cette valeur par la suite). On aura ainsi enregistré en sortie des 03 bascules A, B, C, D.

Le mode que nous avons décrit est un mode asynchrone (sans entrée horloge). Dans la pratique, les registres sont très souvent utilisés en mode synchrone, comme nous allons le voir :

La lecture se fait selon un principe analogue : chaque sortie de la bascule Q est associé sur un ET avec la commande de lecture L.

Tant que L=0 , toutes les sorties du registre  $Q_A$   $Q_B$   $Q_C$  sont à 0.

#### 4.4.2.2 Registre à écriture série et lecture parallèle

Dans ce mode de fonctionnement ; les « bits » du mot à enregistrer sont présentés les uns après les autres à l'entrée de la 1<sup>ére</sup> bascule. Ils se propagent ensuite dans le registre par décalage successif au rythme de l'entrée d'horloge (commune à toutes les bascules) et la lecture se fait lorsque tous les bits ont été enregistrés de la même façon que précédemment c'est-à-dire simultanément. Soit le principe d'un tel registre à 4 bits à bascules Jk.



Figure 63. Exemple d'un registre à écriture série et lecture parallèle

à l'instant t1 ( 1<sup>ére</sup> impulsion horloge ) ; le 1<sup>er</sup> bit D du mot étant présent sur l'entrée J de la 1<sup>ére</sup> bascule , sa sortie Q commutera à cette valeur , 0 ou 1 selon le cas. A l'instant t2 ( 2<sup>éme</sup> impulsion horloge ). Le deuxième bit du mot sera commuté sur la sortie Q de la 1<sup>ére</sup> bascule et le 1<sup>er</sup> bit du mot sera commuté sur la sortie Q de la 2<sup>éme</sup> bascule......etc.

On retrouvera donc après 04 impulsions horloges les 4 bits du mot sur les sorties Q des bascules. La lecture pourra être faite en appliquant à la  $5^{\rm \'eme}$  impulsion d'horloge une commande sur l'entrée L.

#### Remarque:

Le fait de lire le contenu du registre n'en provoque pas la remise à 0: si on veut initialiser le registre ; on devra effectuer une commande auxiliaire de remise à zéro sur toutes les entrées  $R_D$  de forçage à zéro de bascules.

## 4.4.2.3 Registre à écriture « parallèle » et lecture « série » :

Ce mode de fonctionnement est symétrique du précédent ; l'écriture simultanée des « 04 bits » A,B,C,D du mot peut être faite par les entrées  $S_D$  de forçage à 1 des bascules ( associés par des fonctions ET à la commande d'écriture E).



Figure 64. Exemple d'un registre à écriture « parallèle » et lecture « série »

La lecture se fait bit après bit au rythme des impulsions d'horloge sur la sortie Q de la 4<sup>éme</sup> bascule ( le 1<sup>er</sup> bit sorti étant D, puis C, puis B, puis A).

Après la 4<sup>éme</sup> impulsion d'horloge, toutes les sorties Q des bascules sont revenus à 0 : le registre est vidé de son contenu et il est disponible pour un nouvel enregistrement.

#### 4.4.2.4 Registre à écriture et lecture série :

Dans ce mode de fonctionnement , les bits sont présentés les uns après les autres sur l'entrée J ou S de la 1<sup>ére</sup> bascule et sortent les uns après les autres , dans le même ordre sur la sortie Q de la dernière bascule . il y'a alors un décalage entre l'apparition d'un bit donné sur la sortie du registre et sa présentation à l'entrée du registre , d'autant d'impulsions d'horloges que le registre comporte de bascules .

Ce mode est très utilisé comme dispositif d'introduction d'un retard dans la transmission d'informations série : le registre est alors utilisé comme « un registre à décalage ».

## 4.4.3 Application des registres

## 4.4.3.1 Registre à décalage

Dans un registre à décalage les bascules sont interconnectées de façon à ce que l'état logique de la bascule de rang i puisse être transmis à la bascule de rang i+1 (ou i-1) quand un signal d'horloge est appliqué à l'ensemble des bascules. L'information peut être chargée de deux manières dans ce type de registre.

- Entrée parallèle : comme dans le cas d'un registre de mémorisation. En général une porte d'inhibition est nécessaire pour éviter tout risque de décalage pendant le chargement parallèle.
- Entrée série : l'information est présentée séquentiellement bit après bit à l'entrée de la première bascule. A chaque signal d'horloge un nouveau bit est introduit pendant que ceux déjà mémorisés sont décalés d'un niveau dans le registre. La figure suivante schématise le chargement d'un registre 4 bits en quatre coups d'horloge.



#### \* Principe:

Un registre à décalage est constitué d'une association en série de bascules qui peuvent mémoriser une information de n bits. Ces bascules sont interconnectées de façon que l'information de la bascule de rang i soit transmise à la bascule de rang (i+1) ou (i-1) selon le type de décalage utilisé.



Figure 65. Exemple d'un registre à décalage

## 4.4.3.1 a- Registre à décalage à droite

C'est un registre dont les informations introduites en série dans la premiére bascule située la plus à gauche se décalle vers la droite au rythme d'impulsions d'horloge.



<u>Exemple</u>: charger le contenu du registre présédent par la valeur 0101. A l'état initial toutes les bascules sont à zéro.



Figure 66. Chronogramme d'un registre à décalage à droite



Charger le contenu du registre par la valeur 0101.

Etat initial  $\,Q_A\,\,Q_B\,\,Q_C\,\,Q_D\,$  = 1 1 1 1



# 4.4.3.1 c. Registre à décalage circulaire à droite :



## Exemple:

Registre à décalage circulaire à droite.

Valeur initiale est: 100

Représenter le chronogramme des sorties  $Q_A = Q_B Q_c$  pour 04 impulsions.



Figure 67. Chronogramme d'un registre à décalage circulaire à droite.

Division de fréquence par 3.

$$f1 = f/3$$

#### Reamarque:

De même l'information peut être lue en série ou en parallèle. D'autre part, certains registres peuvent être capables de décaler à gauche et à droite. Un registre à décalage universel serait donc constitué des entrées, des sorties et des commandes suivantes :



Figure 68. Schéma général d'un registre universel

## Exemple d'un circuit intégré

Registre à décalage universel bidirectionnel de 04 bits. SFC 4194



La table de vérité d'un tel registre universel est comme suit :

| Entrée S <sub>1</sub> | $\mathbf{S}$ $\mathbf{S}_0$ | Mode de fonctionnement  |
|-----------------------|-----------------------------|-------------------------|
| L                     | L                           | Inhibition de l'horloge |
| L                     | Н                           | Décalage à droite       |
| Н                     | L                           | Décalage à gauche       |
| Н                     | Н                           | Chargement parallèle    |

## 4.5 Les mémoires

#### 4.5.1 Définition

Ce sont des circuits électroniques pouvant enregistrer, conserver et restituer des informations binaires. Chaque élément binaire (bit) est stocké dans une cellule de mémoire appelée poindre mémoire.

(Les circuits ayant cette propriété sont : bistable, bascule JK, D)

## 4.5.2 Les différents types de mémoires

On distingue deux catégories : les mémoire à lecture et à écriture (mémoires vives) et les mémoires à lecture seule (mémoires fixes ou mortes).

Il intervient généralement deux types d'informations différentes à mémoriser :

- des informations fournies au système lors de sa conception et de sa mise au point (programmes, structures ; .....) et qui ne changent pas pendant l'utilisation du système.
- ➤ Des informations évolutives pendant l'utilisation du système (résultats de calcul, étapes actives).

A ces deux types d'information correspondent deux types de mémoires :

Les mémoire mortes « à lecture seulement » : les ROM ; PROM ; EPROM ; EEPROM.

Les mémoires vives « mémoire à lecture –écriture » ou RAM : Random access memory. (à base de circuits séquentiels)

#### Les mémoires mortes

Ce sont des circuits combinatoires ; des mémoires à lecture seule ; à accès aléatoire (ces mémoires ayant été écrites chez le fabricant ; elles sont ensuite lues autant de fois que cela est nécessaire).

On distingue plusieurs types:

ROM: read only memory: mémoire à lecture seule.

L'écriture est faite de manière définitive par le fabricant : l'utilisateur ne peut que lire son contenu.

PROM : mémoire programmable à lecture seule.

L'utilisateur écrit le contenu de la mémoire à l'aide d'un programmateur de mémoires : le contenu y est écrit définitivement et ne peut plus être modifié ; il ne peut qu'être lu.

-REPROM : mémoire reprogrammable à lecture seule. : le contenu de la mémoire peut être effacé puis reprogrammé par l'utilisateur à l'aide d'un programmateur de mémoires ; on a des variantes :

-EPROM : ( erasable programmable ROM) mémoire ROM effaçable et programmable ; dans laquelle le contenu peut être effacé à l'aide de rayons ultraviolets

; ce qui permet une nouvelle programmation.

#### -EEPROM: electrically erasable PROM

Mémoire PROM effaçable électriquement ; dans laquelle le contenu peut être effacé à l'aide d'un phénomène électrique appelé avalanche.

- les réseaux logiques programmables :

PLA : programmable logic array : réseau logique programmable par le fabricant ou FPLA (Field programmable logic array ) ; réseau logique programmable par l'utilisateur qui contiennent des portes (ET,OU) et des bascules dont on peut choisir les connexions par fusibles programmables comme dans une mémoire PROM.

#### Les mémoires vives

Nous savons que dans un ordinateur toutes les informations : valeur numérique, instruction, adresse, symbole (chiffre, lettre,...) etc... sont manipulées sous une forme binaire. Ces informations doivent en général être conservées pendant un certain temps pour permettre leur exploitation. Ce rôle est dévolu aux mémoires chargées de conserver programmes, données provenant de l'extérieur, résultats intermédiaires, données à transférer à l'extérieur, etc. Nous avons déjà rencontré les registres de mémorisation, mais ceux-ci ne sont pas adaptés aux grandes capacités de stockage.

Il faut pour cela des mémoires à lecture et écriture ou mémoires vives, qui permettent d'enregistrer une information, de la conserver et de la restituer. Ces mémoires sont, d'autre part, à accès aléatoire (RAM : Random Acces Memory) c'est-à-dire que le temps d'accès à l'information est indépendant de sa place en mémoire. Cette appellation, d'origine historique, est toujours synonyme de mémoire vive.

# 4.5.3 Organisation de la mémoire

Les cellules de mémoire sont disposées selon les lignes et les colonnes d'une structure matricielle. Les mémoires sont organisées en mots de 1, 4,ou 8bit ; 16 ou 32 bits

Très souvent, les blocs mémoires comportent autant de lignes que de colonnes. Les mêmes lignes d'adresse peuvent alors être utilisées pour identifier successivement la ligne puis la colonne. Cela permet de réduire le nombre de broches de connexion, donc l'encombrement et le coût des circuits. Cependant cela demande à peu près deux fois plus de temps par transmettre l'adresse complète. Par contre, si on cherche à accéder à des informations stockées dans une même ligne il peut être possible de définir une fois la ligne, puis pour chaque mot de n'avoir à envoyer que l'adresse de la colonne. Il faut alors au moins un signal de commande supplémentaire pour indiquer que l'adresse correspond à une ligne ou une colonne. Il suffit de n+1 cycles d'adressage pour accéder à n colonnes d'une même ligne.



Mémoire de 256 mots de 4 bits

Figure 69. Schéma synoptique d'une mémoire de 256 mots de 4 bits



Figure 70. Organisation d'une mémoire de 4 bits

L'accès à une cellule ou à un groupe de cellules se fait par l'intermédiaire de l'adresse :

- pour écrire une information ; on fournit à la mémoire l'adresse du mot, l'information à écrire et l'ordre d'écriture.

- Pour lire, on fournit l'adresse du mot et l'ordre de lecture : le mot sélectionné apparaît en sortie.

#### Remarque:

Pour associer plusieurs boîtiers de mémoires sans les sélectionner tous en même temps ; on utilise une commande de sélection de boîtier **CS** (**CHIP SELECT**).

#### Exemple:

1024 bits peuvent être organisés en 1024 mots de 1 bit, ou en 256 mots de 4bits, ou en 128 mots de 8 bits.

La longueur des mots les plus courants est de 4, 8,16,32 ou même 64 bits.

Un circuit de 1024 cellules peut être organisé :

- en 1024 mot \* 1bit : le circuit dispose de 10 broches d'adressage permettant de sélectionner chaque cellule de mémoire ; il n'aura qu'une seule entrée et une seule sortie.
- En 256 mots de 4 bits : le circuit dispose de 8 broches d'adressage ; 04 entrées et 04 sorties souvent confondues sélectionnées soit en entrée soit en sortie par la commande R/W ( read / write).
- En 128 mots de 8 bits : le circuit dispose de 7 broches d'adresses et 8 bornes de données

#### VI -3-a- Capacité de la mémoire

La capacité représente le nombre total de bits et le format correspond à la longueur des mots. Le nombre de bits d'adresse k définit le nombre total de mots de la mémoire, si n est le nombre de bits par mot. Autrement dit c'est le nombre d'éléments binaires (bits) stockés dans la mémoire ou le nombre de ses cellules. On l'exprime en bits ou en kilobits. , la capacité de la mémoire est donnée par :

Capacité = 
$$2k \text{ mots} = 2k x n \text{ bits}$$

# Le kilobit correspond à 1024bits ou $2^{10}$ bits. Ou en mégabit ( $10^{20} = 1.048.576$ bits).

Cette capacité est exprimée en multiple de 1024 ou kilo. La table suivante résume la valeur des autres préfixes utilisés pour exprimer les capacités des mémoires :

| Symbole | Préfixe | Capacité                 |
|---------|---------|--------------------------|
| 1k      | kilo    | $2^{10} = 1024$          |
| 1 M     | méga    | $2^{20} = 1048576$       |
| 1 G     | giga    | $2^{30} = 1073741824$    |
| 1 T     | tera    | $2^{40} = 1099511627776$ |

#### VI -3-b- les organes internes d'une mémoire

La mémoire vive ou fixe se compose de :

- la matrice de cellules de mémoire ou est stockée l'information binaire (1 bit par cellule).
- Un décodeur d'adresse (voir chapitre II) choisissant à l'aide d'un fil parmi 2<sup>p</sup> la position de l'information dont l'adresse est donnée par les signaux électriques présents sur p fils.
- N sorties (N: longueur de l'information).
- Une entrée de commande de lecture validant les n amplificateurs de lecture appelés aussi Buffer.

- Une entrée de commande d'écriture validant les N amplificateurs d'écriture (valable pour les mémoires vives seulement).



**Figure 71**. Organisation d'une mémoire avec décodeur d'adresse et commande d'écriture/lecture

La capacité de la mémoire est donnée donc par la relation suivante :  $C=2^P*N$ 

Tel que:

P= taille du registre adresse appelé **RAM**.

N : taille du registre information appelé RIM.

Si on doit effectuer une opération de lecture :

- mettre l'adresse dans le registre RAM.
- Valider la commande de lecture.
- Récupérer l'information sur le registre RIM.

Si on doit effectuer une opération d'écriture :

- mettre l'adresse dans le registre RAM.
- Mettre l'information dans le registre RIM et valider la commande d'écriture simultanément.

## 4.5.4 Les caractéristiques des mémoires

## a- Capacité:

C'est le nombre d'informations qui peuvent être stockés. Elles s'expriment en bits ou en mots d'un bit.

```
Un octet = 8 bits

Un kilooctet = 2^{10} octets. (KO)

Un mégaoctet = 2^{20} octet = 2^{10} MO.
```

## b- Mode d'accès

On distingue deux modes de mémoire (en accès):

1- mémoire à accès séquentiel : dont les informations sont organisées en fil ; pour accéder à une information ; il faut d'abord parcourir toutes les cellules.

Exemple : la bande magnétique.

2- mémoire à accès aléatoire : ou direct : chaque mot est accessible directement grâce à une adresse unique.

Exemple : disque dur.

#### c- Temps d'accès

C'est le temps qui s'écoule entre la commande d'information (commande de lecture) et le moment ou l'information est effectivement disponible dans le registre information mémoire (RIM).

Dans une mémoire à accès séquentiel : le temps d'accès est variable ; il dépend de la position de l'information sur le support.

Dans une mémoire à accès aléatoire : le temps d'accès est fixe ; il est indépendant de l'emplacement ou se trouve l'information.



Figure 72. Temps d'accès d'une mémoire

# 4.5.5 Construction d'une ROM/ RAM a- Exemple d'une ROM

Cette matrice est construite à base de semi conducteurs (circuits combinatoires ; portes logiques : PLA)

#### Exemple:

Mémoire représentée en matrice de 8 rangées de 4 cellules.



Figure 73. Exemple d'une mémoire ROM

La mémoire est organisée en mots de 4 bits (l'ensemble des sorties Q3 Q2 Q1 Q0).

Chaque mot est adressable par un nombre binaire à 3 bits et un sélecteur d'adresse (74138) permettant d'envoyer une impulsion sur la ligne correspondante.

L'application de 101 (5)10 sur le registre du sélecteur (entrée ABC) ; envoie une impulsion sur la rangée R5. Les diodes disposées sur cette rangée transmettent cette impulsion aux colonnes 0,1 et 3 et le mot 1011 apparaît en sortie.

## b- Exemple d'une RAM



Figure 74. Exemple d'une mémoire RAM

#### *Remarque*:

1- **Une RAM dynamique** est constituée de circuits intégrés (voir paragraphe suivant) contenant de condensateurs qui se chargent au cours du temps ; une puce RAM doit être continuellement rafraîchie.

Durant ce rafraîchissement ; elle ne peut être lue ce qui provoque un ralentissement, malgré cet inconvénient, la RAM dynamique est beaucoup plus utilisée que la RAM statique car plus économique en raison de sa grande simplicité interne.

**2- Une RAM statique :** se compose de semi-conducteurs pourvu de circuits logiques appelés bascules (flip flop) qui retient l'information stockée aussi longtemps qu'il est alimentée.

une puce RAM statique n'enregistre à peu prêt qu'un quart de données stockées par une puce RAM dynamique de complexité équivalente mais ne nécessite pas de régénération et s'avère plus rapide qu'une RAM dynamique.

Son utilisation est plutôt réservée à la mémoire cache ; portion de mémoire vive dans laquelle sont copiées des données ou des éléments de programmes fréquemment utilisés.

La RAM statique permet ainsi de conserver temporairement de l'information.

#### c. Les deux familles de mémoires vives

Pour réaliser le point mémoire on dispose de deux techniques. On peut utiliser des bascules. Selon que sont utilisées des bascules du type D ou R-S, il faut une ou deux lignes pour amener le bit à charger. Avec une seule ligne il faut un inverseur par point mémoire. Les bascules garantissent la mémorisation de l'information aussi longtemps que l'alimentation électrique est maintenue sur la mémoire. Ces mémoires sont dites RAM statiques (SRAM).

Dans les RAM dynamiques (DRAM) l'élément de mémorisation est constitué par un condensateur et un transistor à effet de champ (généralement réalisé en technique MOS). Ce transistor joue le rôle d'un interrupteur commandé. L'information est mémorisée sous la forme d'une charge électrique stockée dans le condensateur. Cette technique permet une plus grande densité d'intégration, car un point mémoire nécessite environ deux à quatre fois moins de place que dans une mémoire statique. Par contre, du fait des courants de fuite le condensateur a tendance à se décharger. C'est pourquoi les RAM dynamiques doivent être rafraîchies régulièrement pour entretenir la mémorisation : il s'agit de lire l'information avant qu'elle n'ait totalement disparu et de la recharger. Par ailleurs, la lecture étant destructive il est également nécessaire de restaurer la charge électrique à la fin de l'opération.



En général les mémoires dynamiques, qui offrent une plus grande densité d'information et un coût par bit plus faible, sont utilisées pour la mémoire centrale, alors que les mémoires statiques, plus rapides, sont utilisées pour les caches et les registres.

# Sujets d'examens

# Examen : Electronique numérique I

#### EXERCICE N°1

On désire réaliser un transcodeur qui permet de convertir un nombre N représenté dans le code BCD en un nombre représenté dans le code excédent 3.

- 1. Donner la table de vérité?
- 2. Donner les équations simplifiées des sorties en utilisant Karnaugh?
- **3.** Si on dispose de portes XOR, XNOR et NAND à 2 entrées, donnez le logigramme du transcodeur étudié ?

#### **EXERCICE N°2**

On désir concevoir un circuit combinatoire qui possède deux entrées de contrôle  $(C_1, C_0)$ , deux entrées de données  $A_1, A_2$  et une sortie F. on précise  $(C_1 = 2^3, C_0 = 2^2, A_1 = 2^1, A_0 = 2^0)$ .

Le fonctionnement de ce circuit est tel que :

- Si  $C_1 = C_0 = 0$ , alors  $F = A_1$
- Si, C<sub>1</sub>=0, C<sub>0</sub>=1, alors  $F = \overline{A_1 \oplus A_0}$
- Si C<sub>1</sub>=1, C<sub>0</sub>=0, alors  $F = A_1 \oplus A_0$
- Si,  $C_1 = C_0 = 1$ , alors  $F = A_0$

1Donnez la table de vérité représentant la fonction F?

- 2. Donnez la première et la deuxième forme canonique de F?
- 3. Donnez l'équation simplifiée de F en utilisant Karnaugh?
- 4. Donnez le logigramme correspondant à base de portes logiques ?
- 5. Si on dispose d'un multiplexeur 16 vers 1, donnez la solution pratique permettant d'obtenir la fonction F ?
- 6. Si on dispose d'un démultiplexeur 1 vers 16 et de portes NOR à trois entrées, donnez la solution pratique permettant d'obtenir la fonction F ?

#### **EXERCICE N°3**

Soit un décodeur d'adresses (décodeur de lignes) ayant 2 entrées adresses A et B (  $A = 2^1, B = 2^0$ ) dont les sorties sont actives au niveau haut. L'entrée de validation (signal G) est active au niveau haut ?

- 1. Donnez la table de vérité de ce décodeur ainsi que les équations de sortie?
- 2. On désire réaliser les fonctions logiques F1 et F2 à l'aide de ce décodeur et de 4 portes NAND

2 entrées ?

$$F_1 = A \oplus B$$

$$F_2 = \overline{A \oplus B}$$

Donnez la solution ainsi que le brochage correspondant?

#### **EXERCICE N°4**

Etudier le circuit électrique suivant ayant les deux entrées A et B:



- 1. Donnez les équations de sortie aux points V1, V2, V3, V4 et S ainsi que la table de vérité ?
- 2. Quelle est la fonction logique réalisée par ce circuit ?

# Electronique numérique I

#### EXERCICE N°1

Faire la synthèse d'un circuit combinatoire à 04 entrées informations et 03 sorties. Les 04 entrées forment un chiffre décimal codé binaire avec les poids suivants :

A=8; B=4; C=2; D=1

Les sorties sont :

E=1 si le code ABCD n'est pas un nombre BCD valide (nombre >9).

F=1 si le nombre est un multiple de 3.

G=1 si le nombre est plus grand que 5.

Les sorties F et G sont sans importance si E=1.

- a)- Donnez la table de vérité de ce circuit ?
- b)- Ecrire les équations simplifiées par karnaugh?
- c)- Réalisez le logigramme avec des Nand à 02 entrées et des Nand à 03 entrées.

#### **EXERCICE N°2**

On désire concevoir un circuit combinatoire permettant d'afficher les chiffres de 0 à 9. L'afficheur, de type anode commune, est composé de 7 LEDS (segments) nommées a, b, c, d, e, f et g.

- 1) Donner le schéma simplifié d'un tel afficheur en montrant le brochage des bornes de chaque LED le constituant ?
- 2) En vous appuyant de la table de vérité de ce circuit, donner les équations de sortie a,b,c,d,e,f,g en fonction des entrées BCD.
- 2) Donnez les équations simplifiées ainsi que le logigramme correspondant ?

#### **EXERCICE N°3**

Soit un multiplexeur ayant 2 entrées adresses A et B ( $A = 2^1$ ,  $B = 2^0$ ).

- 1. Donnez la table de vérité de ce circuit ainsi que l'équation de sortie?
- 2. On désire réaliser la fonction logique F à l'aide de ce multiplexeur?

$$F = ABC + \overline{A}\overline{B}\overline{C}$$

Donnez la solution ainsi que le brochage correspondant ?

#### **EXERCICE N°4**

Faire la synthèse d'un soustracteur complet.

- 1. Donnez la table de vérité?
- 2. Donnez les équations simplifiées ?
- 3. Donnez le logigramme si on dispose de portes XOR et Nand à deux entrées ?

# **EXAMEN ELN Numérique**

#### EXERCICE N1

En binaire, un chiffre décimal (compris entre 0 et 9) est codé sur 4 bits ABCD (A est le poids fort). Ce chiffre est visualisé sur un afficheur 7 segments. Chaque segment est représenté par une lettre allant de a à g. Lors de l'affichage du chiffre 6 (respectivement 9) le segment a (respectivement d) est allumé. On se propose d'étudier un afficheur anode commune, pour cela une étude du décodeur BCD-7 segment est nécessaire.

- 1. Expliquez le principe de fonctionnement d'un tel afficheur ?
- 2. Donner la table de vérité d'un tel décodeur ?
- 3. Simplifiez les équations de sortie en utilisant la table de karnaugh?
- 4. Donner la première ainsi que la deuxième forme des fonctions fa et fb?
- 5. Réaliser la fonction fa avec des portes NOR à 03 entrées ?
- 6. On souhaite réaliser la fonction fb à l'aide d'un multiplexeur à 2 entrées adresses, donner la solution proposée.

#### **EXERCICE N2**

Soit le décodeur démultiplexeur 74LS139 dont les sorties  $S_i$  sont actives au niveau bas.

- 1. Donnez la table de vérité ainsi que les équations de sortie du décodeur démultiplexeur ? L'entrée de validation est active au niveau bas ?
- 2. On veut utiliser ce décodeur pour réaliser un demi-additionneur et un demi soustracteur en utilisant le circuit 74LS139 et trois portes Nand ?

Etudier chaque solution possible et donner le brochage correspondant?

**Remarque:** ne pas prendre en considération l'entrée de validation pour la question 2.

#### **EXERCICE N3**

On veut étudier et concevoir un circuit permettant de convertir un nombre écrit en code excédent 3 en code BCD.

- 1. Ecrire la table de vérité du transcodeur ?
- 2. Donnez les équations simplifiées par Karnaugh?
- 3. Donnez le logigramme en utilisant des portes Nand à 3 entrées ?

# Références bibliographiques

- [1] Cabanis Pierre, « Electronique digitale », Editeur Bordas, 1993.
- [2] Menacer Said, M, Mohamed. « Electronique digitale ». Analyse combinatoire et séquentielle, 1990.
- [3] Cours et problèmes d'électronique numérique.
- [4] « Les microprocesseurs », série Schaum.
- [5] Mme Melaine, Cours de logique et calculateurs, 3éme année Electronique cycle ingénieur. Année universitaire 1991-1992.
- [6] S. Tisserant, ESIL, « Architecture et Technologie des Ordinateurs »2003.