# Introduction aux circuits logiques de base

#### Architecture en couches



#### Introduction

- Tout ordinateur est conçu à partir de circuits intégrés qui ont tous une fonction spécialisée (ALU, mémoire, circuit décodant les instructions etc.)
- Ces circuits sont fait à partir de circuits logiques dont le but est d'exécuter des opérations sur des variables logiques (binaires)

#### Introduction

- Les circuits logiques sont élaborés à partir de composants électroniques – transistors
- Types de circuits logiques:
  - Combinatoires
  - Séquentiels

#### Circuits combinatoires

- Support théorique algèbre de Boole
- Les fonctions de sortie s'expriment selon des expressions logiques des seules variables d'entrée
  - Un circuit combinatoire est défini par une ou plusieurs fonctions logiques



## Circuits séquentiels ou à mémoire

- Support théorique FSM (Finite State Machine)
- Les fonctions de sortie dépendent non seulement de l'état des variables d'entrée mais également de l'état antérieur de certaines variables de sortie (propriétés de mémorisation)



#### Variables booléennes

- Un <u>système binaire</u> est un système qui ne peut exister que dans deux états autorisés.
- Diverses notations peuvent être utilisées pour représenter ces deux états :
  - numérique : 1 et 0
  - logique : vrai et faux
  - électronique : ON et OFF, haut et bas
- Une variable logique est une variable qui peut prendre deux états ou valeurs: vrai (V) ou faux (F)
- En faisant correspondre V avec le chiffre binaire 1 et F
   0, ce type de variable devient une variable booléenne ou binaire

### Circuits combinatoires

- Le circuit combinatoire est défini lorsque son nombre d'entrées, sont nombre de sorties ainsi que l'état de chaque sortie en fonction des entrées ont été précisés
- Ces informations sont fournies grâce à une table de vérité
- La table de vérité d'une fonction de n variables a 2<sup>n</sup> lignes - états d'entrée
- Algèbre de Boole et les fonctions logiques sont le support théorique des circuits combinatoires

### Table de vérité



| i <sub>0</sub> | i <sub>1</sub> | $F_0(i_0, i_1)$ |
|----------------|----------------|-----------------|
| 0              | 0              |                 |
| 0              | 1              |                 |
| 1              | 0              |                 |
| 1              | 1              |                 |

| i <sub>1</sub> | i <sub>3</sub> | i <sub>4</sub> | $F_1(i_1, i_3, i_4)$ |
|----------------|----------------|----------------|----------------------|
| 0              | 0              | 0              |                      |
| 0              | 0              | 1              |                      |
| 0              | 1              | 0              |                      |
| 0              | 1              | 1              |                      |
|                |                |                |                      |
| 1              | 1              | 1              |                      |



| i <sub>0</sub> i <sub>1</sub> i <sub>2</sub> | . i <sub>n</sub> | $F_0(i_0, i_1)$ | $F_1(i_1, i_3, i_4)$ | <br>$F_m(i_9, i_n)$ |
|----------------------------------------------|------------------|-----------------|----------------------|---------------------|
| 0 0 0                                        | 0                |                 |                      |                     |
| 0 0 0                                        | 1                |                 |                      |                     |
|                                              |                  |                 |                      |                     |
|                                              |                  |                 |                      |                     |
|                                              |                  |                 |                      |                     |
| 1 1 1                                        | 1                |                 |                      |                     |

## Portes logiques

- En électronique les deux états d'une variable booléenne sont associés à deux niveaux de tension : V(0) et V(1) pour les états 0 et 1 respectivement.
- On distingue les logiques positive et négative selon que V(1) > V(0) ou V(1) < V(0)</li>

| Niveau | Logique positive | Logique négative |
|--------|------------------|------------------|
| Haut   | 1                | 0                |
| Bas    | 0                | 1                |

- Toute fonction logique peut être réalisée à l'aide d'un nombre de fonctions logiques de base appelées portes
- Un circuit se représente par un logigramme

#### Porte OU

- Au moins deux entrées
- La sortie d'une fonction OU est dans l'état
   1 si au moins une de ses entrées est dans l'état 1

| A | В | Y = A + B |
|---|---|-----------|
| 0 | 0 | 0         |
| 0 | 1 | 1         |
| 1 | 0 | 1         |
| 1 | 1 | 1         |



### Porte ET

- Au moins deux entrées
- La sortie d'une fonction AND est dans l'état 1 si et seulement si toutes ses entrées sont dans l'état 1

| Α | В | Y = A • B |
|---|---|-----------|
| 0 | 0 | 0         |
| 0 | 1 | 0         |
| 1 | 0 | 0         |
| 1 | 1 | 1         |



## Inverseur: porte NON

- Une seule entrée et une seule sortie
- La sortie d'une fonction NON prend l'état 1 si et seulement si son entrée est dans l'état 0

| A | $Y = \overline{A}$ |
|---|--------------------|
| 0 | 1                  |
| 1 | 0                  |



#### Porte NON ET

 Est constituée par un inverseur à la sortie d'une porte ET

| A | В | Y = A • B |
|---|---|-----------|
| 0 | 0 | 1         |
| 0 | 1 | 1         |
| 1 | 0 | 1         |
| 1 | 1 | 0         |



#### Portes NON OU

 Une négation à la sortie d'une porte OU constitue une fonction NON OU (NOR : NOT OR)

| Α | В | $Y = \overline{A + B}$ |
|---|---|------------------------|
| 0 | 0 | 1                      |
| 0 | 1 | 0                      |
| 1 | 0 | 0                      |
| 1 | 1 | 0                      |



## Porte OU-EXCLUSIF (XOR)

- Au moins deux entrées
- La sortie d'une fonction XOR est dans l'état 1 si le nombre de ses entrées à 1 est un nombre impair

| A | В | Y = A ⊕ B |
|---|---|-----------|
| 0 | 0 | 0         |
| 0 | 1 | 1         |
| 1 | 0 | 1         |
| 1 | 1 | 0         |



## Réalisation des fonctions booléennes

- Toute fonction logique peut être réalisée à l'aide des portes
- Réalisation d'une fonction booléenne
  - Écrire l'équation de la fonction à partir de sa table de vérité
  - Simplifier l'équation
  - Réaliser l'équation à l'aide des portes disponibles

## Comment rendre une table de vérité en une fonction booléenne

 À partir de la table de vérité, nous pouvons avoir deux formes analytiques, dénommées formes canoniques

- somme canonique de produits (SOP)
- produit canonique de sommes (POS)

## Écritures canoniques (SOP)

 3 variables, terme produit, qu'on appelle minterme, égal au ET des variables qui composent cette combinaison

|   |   |   |   | P <sub>0</sub> | P <sub>1</sub> | P <sub>2</sub> | P <sub>3</sub> | P <sub>4</sub> | P <sub>5</sub> | $P_6$ | P <sub>7</sub> |
|---|---|---|---|----------------|----------------|----------------|----------------|----------------|----------------|-------|----------------|
|   | X | y | Z |                | x y z          | x y z          | x y z          | x y z          | x y z          | x y z | хуг            |
| 0 | 0 | 0 | 0 | 1              | 0              | 0              | 0              | 0              | 0              | 0     | 0              |
| 1 | 0 | 0 | 1 | 0              | 1              | 0              | 0              | 0              | 0              | 0     | 0              |
| 2 | 0 | 1 | 0 | 0              | 0              | 1              | 0              | 0              | 0              | 0     | 0              |
| 3 | 0 | 1 | 1 | 0              | 0              | 0              | 1              | 0              | 0              | 0     | 0              |
| 4 | 1 | 0 | 0 | 0              | 0              | 0              | 0              | 1              | 0              | 0     | 0              |
| 5 | 1 | 0 | 1 | 0              | 0              | 0              | 0              | 0              | 1              | 0     | 0              |
| 6 | 1 | 1 | 0 | 0              | 0              | 0              | 0              | 0              | 0              | 1     | 0              |
| 7 | 1 | 1 | 1 | 0              | 0              | 0              | 0              | 0              | 0              | 0     | 1              |

## Écritures canoniques, SOP

| Α | В | С | F | $P_3 + P_5 + P_6 + P_7$ |
|---|---|---|---|-------------------------|
| 0 | 0 | 0 | 0 | 0                       |
| 0 | 0 | 1 | 0 | 0                       |
| 0 | 1 | 0 | 0 | 0                       |
| 0 | 1 | 1 | 1 | 1                       |
| 1 | 0 | 0 | 0 | 0                       |
| 1 | 0 | 1 | 1 | 1                       |
| 1 | 1 | 0 | 1 | 1                       |
| 1 | 1 | 1 | 1 | 1                       |

Cette façon, très générale, d'écrire une fonction booléenne est appelée somme canonique de produits (SOP)

$$F(A, B, C) = P_3 + P_5 + P_6 + P_7$$



$$F(A,B,C) = \overline{ABC} + A\overline{BC} + AB\overline{C} + ABC = \sum (3,5,6,7)$$

## Écritures canoniques (POS)

 3 variables, terme somme, qu'on appelle maxterme, égal au OU des variables qui composent cette combinaison

|   |   |   |   | S <sub>0</sub> | S <sub>1</sub> | S <sub>2</sub>     | S <sub>3</sub> | S <sub>4</sub> | S <sub>5</sub> | S <sub>6</sub> | S <sub>7</sub> |
|---|---|---|---|----------------|----------------|--------------------|----------------|----------------|----------------|----------------|----------------|
|   | X | Y | Z | X+Y+Z          | _<br>X+Y+Z     | X+ <del>Y</del> +Z | <br>X+Y+Z      | _<br>X+Y+Z     | <br>X+Y+Z      | <br>X+Y+Z      | <br>X+Y+Z      |
| 0 | 0 | 0 | 0 | 0              | 1              | 1                  | 1              | 1              | 1              | 1              | 1              |
| 1 | 0 | 0 | 1 | 1              | 0              | 1                  | 1              | 1              | 1              | 1              | 1              |
| 2 | 0 | 1 | 0 | 1              | 1              | 0                  | 1              | 1              | 1              | 1              | 1              |
| 3 | 0 | 1 | 1 | 1              | 1              | 1                  | 0              | 1              | 1              | 1              | 1              |
| 4 | 1 | 0 | 0 | 1              | 1              | 1                  | 1              | 0              | 1              | 1              | 1              |
| 5 | 1 | 0 | 1 | 1              | 1              | 1                  | 1              | 1              | 0              | 1              | 1              |
| 6 | 1 | 1 | 0 | 1              | 1              | 1                  | 1              | 1              | 1              | 0              | 1              |
| 7 | 1 | 1 | 1 | 1              | 1              | 1                  | 1              | 1              | 1              | 1              | 0              |

## Écritures canoniques, POS

| X | Y | Z | F | $S_0 \cdot S_1 \cdot S_2 \cdot S_4$ |
|---|---|---|---|-------------------------------------|
| 0 | 0 | 0 | 0 | 0                                   |
| 0 | 0 | 1 | 0 | 0                                   |
| 0 | 1 | 0 | 0 | 0                                   |
| 0 | 1 | 1 | 1 | 1                                   |
| 1 | 0 | 0 | 0 | 0                                   |
| 1 | 0 | 1 | 1 | 1                                   |
| 1 | 1 | 0 | 1 | 1                                   |
| 1 | 1 | 1 | 1 | 1                                   |

$$F(X, Y, Z) = S_0 \cdot S_1 \cdot S_2 \cdot S_4$$



$$F(X, Y, Z) = (X + Y + Z)(X + Y + Z)(X + Y + Z)$$

Cette écriture est appelée produit canonique de sommes (POS)

## Écritures canoniques

 Écritures canoniques expriment une fonction booléenne à l'aide des opérateurs logiques ET, OU, NON



On peut réaliser une fonction à l'aide des portes

ET, OU, NON

# Écritures canoniques d'une fonction logique





# Écritures canoniques d'une fonction logique





## Relation d'équivalence des circuits

- Soucis majeurs des concepteurs
  - Réduire le nombre de portes nécessaires à la réalisation des systèmes
    - Minimiser le coût en nombre de boîtiers
    - La consommation électrique
  - Minimiser la complexité
    - Créer un système équivalent avec certains paramètres optimisés
  - Recherche d'équivalence
    - Utiliser les lois et théorèmes de l'algèbre de Boole

## Résumé des identités booléennes de base

| <b>OU</b> (Dualité) | (A + B) + C = A + (B + C) = A + B + C<br>A + B = B + A<br>A + A = A<br>A + 0 = A<br>A + 1 = 1 |
|---------------------|-----------------------------------------------------------------------------------------------|
| ET<br>(Dualité)     | (A • B) • C = A • (B • C) = A • B • C<br>A • B = B • A<br>A • A = A<br>A • 1 = A<br>A • 0 = 0 |
| Distributivité      | $A \cdot (B + C) = (A \cdot B) + (A \cdot C)$<br>$A + (B \cdot C) = (A + B) \cdot (A + C)$    |

#### Résumé des identités booléennes

| NON              | $\overline{A} = A$                                                                                    |
|------------------|-------------------------------------------------------------------------------------------------------|
|                  | $\overline{A} + A = 1$                                                                                |
|                  | $\overline{A} \bullet A = 0$                                                                          |
| Loi d'absorption | A + (A • B) = A                                                                                       |
| -                | $A \cdot (A + B) = A$                                                                                 |
| De Morgan        | $\overline{A \bullet B \bullet C \bullet \dots} = \overline{A} + \overline{B} + \overline{C} + \dots$ |
|                  | $\overline{A + B + C + \dots} = \overline{A} \bullet \overline{B} \bullet \overline{C} \bullet \dots$ |
| OU exclusif      | $A \oplus B = (A+B) \bullet \overline{(A \bullet B)}$                                                 |
|                  | $A \oplus B = (A \bullet B) + (B \bullet \overline{A})$                                               |
|                  | $A \oplus B = \overline{(A \bullet B) + (\overline{A} \bullet \overline{B})}$                         |
|                  | $A \oplus B = (A + B) \bullet (\overline{A} + \overline{B})$                                          |
|                  | $A \oplus B = \overline{A} \bullet B + A \bullet \overline{B}$                                        |

## Relation d'équivalence des circuits

La manipulation algébrique

$$F(A,B,C) = \overline{A} \bullet \overline{B} \bullet C + \overline{A} \bullet B \bullet \overline{C} + A \bullet \overline{B} \bullet \overline{C} + A \bullet B \bullet C =$$

$$= C \bullet (\overline{A} \bullet \overline{B} + A \bullet B) + \overline{C} \bullet (A \bullet \overline{B} + \overline{A} \bullet B) =$$

$$= C \bullet (\overline{A} \oplus B) + \overline{C} \bullet (A \oplus B) = A \oplus B \oplus C$$

## Relation d'équivalence des circuits

- Deux fonctions logiques sont équivalentes si, et seulement si, les valeurs de leurs sorties sont les mêmes pour toutes les configurations identiques de leurs variables d'entrée
  - Examen des tables de vérité respectives

#### Circuits combinatoires

- Toute fonction booléenne d'un nombre quelconque de variables peut s'écrire avec les trois fonctions de base ET, OU et NON
- L'ensemble { ET, OU, NON } est complet

| Α | В | С | F |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 0 | 1 | 0 |
| 0 | 1 | 0 | 0 |
| 0 | 1 | 1 | 1 |
| 1 | 0 | 0 | 0 |
| 1 | 0 | 1 | 1 |
| 1 | 1 | 0 | 1 |
| 1 | 1 | 1 | 1 |



## Ensemble { NON-ET (NAND) }

- { NON-ET (NAND) } est complet et minimal
- Les portes NON, OU et ET peuvent être obtenues à partir de portes NON-ET



## Ensemble { NON-OU (NOR) }

- { NON-OU (NOR) } est complet et minimal
- Les portes NON, OU et ET peuvent être obtenues à partir de portes NON-OU



## Analyse de circuit logique

- Trouver sa fonction logique
- Principe
  - Donner l'expression des sorties de chaque porte/composant en fonction des valeurs de ses entrées
  - En déduire au final la (ou les) fonction(s) logique(s) du circuit
  - On peut ensuite
    - Déterminer la table de vérité du circuit
    - Simplifier la fonction logique

## Analyse de circuit logique

- 3 entrées, 1 sortie
- Composé uniquement de portes logiques OU, ET et NON



A partir de son logigramme

$$f(a,b,c) = \overline{(a+b) \cdot (\overline{b} \cdot c)}$$

## Analyse de circuit logique

$$f(a,b,c) = (a+b) \bullet (\overline{b} \bullet c)$$



| а | b | С | f |
|---|---|---|---|
| 0 | 0 | 0 | 1 |
| 0 | 0 | 1 | 1 |
| 0 | 1 | 0 | 1 |
| 0 | 1 | 1 | 1 |
| 1 | 0 | 0 | 1 |
| 1 | 0 | 1 | 0 |
| 1 | 1 | 0 | 1 |
| 1 | 1 | 1 | 1 |

## Synthèse d'un circuit logique

- A partir d'une fonction logique trouver le logigramme correspondant à cette fonction
- Principe
  - Simplifier la fonction logique avec 2 méthodes
    - La méthode algébrique (algèbre de Boole)
    - La méthode des tableaux de Karnaugh
  - En déduire le logigramme correspondant

## Simplification d'expression booléenne

- La méthode algébrique (algèbre de Boole)
- La méthode des tableaux de Karnaugh
  - SOP, POS
- Fonction Majorité

$$F(A, B, C) = \overline{A}BC + A\overline{B}C + AB\overline{C} + ABC = \sum (3, 5, 6, 7)$$

| Α | В | С | F |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 0 | 1 | 0 |
| 0 | 1 | 0 | 0 |
| 0 | 1 | 1 | 1 |
| 1 | 0 | 0 | 0 |
| 1 | 0 | 1 | 1 |
| 1 | 1 | 0 | 1 |
| 1 | 1 | 1 | 1 |



A balance tips to the left or right depending on whether there are more 0's or 1's.

## La méthode des tableaux de Karnaugh

- Méthode graphiques de simplification
- Le diagramme de Karnaugh d'une fonction logique est une transformation graphique de la table de vérité qui permet la visualisation de tous les mintermes

### Diagramme de Karnaugh

- Minterme est représenté par une case dans le diagramme de Karnaugh
  - Les cases sont placées d'une façon telle que les mintermes qui ne diffèrent que par l'état d'une seule variable ont une frontière commune sur une ligne ou sur une colonne, ou bien se trouvent aux extrémités d'une ligne ou d'une colonne

| Α | В | С | F |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 0 | 1 | 0 |
| 0 | 1 | 0 | 0 |
| 0 | 1 | 1 | 1 |
| 1 | 0 | 0 | 0 |
| 1 | 0 | 1 | 1 |
| 1 | 1 | 0 | 1 |
| 1 | 1 | 1 | 1 |

$$F(A, B, C) = \overline{ABC} + \overline{ABC} + \overline{ABC} + \overline{ABC} = \sum (3, 5, 6, 7)$$

| AB | 00 | 01 | 11 | 10 |
|----|----|----|----|----|
| C  |    |    |    |    |
| 0  |    |    | 1  |    |
|    |    |    |    |    |
| 1  |    | 1  | 1  | 1  |
|    |    |    |    |    |

## Méthode de Karnaugh

- Transposition du tableau de vérité dans un tableau de Karnaugh ;
- 2. Réalisation des groupements de 1, 2, 4, 8 termes (une puissance de 2);
- 3. Minimisation des groupements (maximisation des termes dans un groupement);
  - si groupement d'un terme, alors on ne fait rien ;
  - on élimine les variables qui changent d'état et on conserve le produit des variables qui n'ont pas changé d'état dans le groupement;
- 4. L'expression logique finale est la réunion des groupements après élimination des variables

### Méthode de Karnaugh

- Réalisation des groupements de 1, 2, 4, 8 termes (une puissance de 2)
- Minimisation des groupements
  - maximisation des termes dans un groupement

| Α | В | С | F |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 0 | 1 | 0 |
| 0 | 1 | 0 | 0 |
| 0 | 1 | 1 | 1 |
| 1 | 0 | 0 | 0 |
| 1 | 0 | 1 | 1 |
| 1 | 1 | 0 | 1 |
| 1 | 1 | 1 | 1 |

| 00 | 01                                      | 11                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | 10         |
|----|-----------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------|
|    |                                         |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |            |
|    |                                         | /1\                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |            |
|    | *************************************** | The state of the s | ********** |
|    |                                         | 1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |            |
|    | 00                                      | 00 01                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | 00 01 11   |

#### Méthode de Karnaugh

 On élimine les variables qui changent d'état et on conserve le produit des variables qui n'ont pas changé d'état dans le groupement

| Α | В | С | F |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 0 | 1 | 0 |
| 0 | 1 | 0 | 0 |
| 0 | 1 | 1 | 1 |
| 1 | 0 | 0 | 0 |
| 1 | 0 | 1 | 1 |
| 1 | 1 | 0 | 1 |
| 1 | 1 | 1 | 1 |



## Groupement minimal et non minimal



# Fonctions booléennes incomplètement spécifiées

- Il existe des fonctions booléennes pour lesquelles il n'y a pas de valeurs associées à certains termes produits
- Ceux-ci ne sont jamais "sélectionnés" et la valeur qui leur est associée peut être indifféremment 0 ou 1. On note « d » (don't care)
- L'afficheur 7 segments est un exemple particulier de fonction booléenne incomplètement spécifiée.

#### L'afficheur 7 segments

On veut afficher les 10 chiffres décimaux à l'aide de 7 segments, notés de a à g, qui peuvent être à 0 (éteint) ou 1 (allumé). Le codage des 10 chiffres décimaux nécessite 4 bits, que l'on peut noter e<sub>3</sub> à e<sub>0</sub>.





#### L'afficheur 7 segments



| е3 | e2 | e1 | e0 |    | а | b | С | d | е | f | g |
|----|----|----|----|----|---|---|---|---|---|---|---|
| 0  | 0  | 0  | 0  | 0  | 1 | 1 | 1 | 1 | 1 | 1 | 0 |
| 0  | 0  | 0  | 1  | 1  | 0 | 1 | 1 | 0 | 0 | 0 | 0 |
| 0  | 0  | 1  | 0  | 2  | 1 | 1 | 0 | 1 | 1 | 0 | 1 |
| 0  | 0  | 1  | 1  | 3  | 1 | 1 | 1 | 1 | 0 | 0 | 1 |
| 0  | 1  | 0  | 0  | 4  | 0 | 1 | 1 | 0 | 0 | 1 | 1 |
| 0  | 1  | 0  | 1  | 5  | 1 | 0 | 1 | 1 | 0 | 1 | 1 |
| 0  | 1  | 1  | 0  | 6  | 1 | 0 | 1 | 1 | 1 | 1 | 1 |
| 0  | 1  | 1  | 1  | 7  | 1 | 1 | 1 | 0 | 0 | 0 | 0 |
| 1  | 0  | 0  | 0  | 8  | 1 | 1 | 1 | 1 | 1 | 1 | 1 |
| 1  | 0  | 0  | 1  | 9  | 1 | 1 | 1 | 0 | 0 | 1 | 1 |
| 1  | 0  | 1  | 0  | 10 | d | d | d | d | d | d | d |
| 1  | 0  | 1  | 1  | 11 | d | d | d | d | d | d | d |
| 1  | 1  | 0  | 0  | 12 | d | d | d | d | d | d | d |
| 1  | 1  | 0  | 1  | 13 | d | d | d | d | d | d | d |
| 1  | 1  | 1  | 0  | 14 | d | d | d | d | d | d | d |
| 1  | 1  | 1  | 1  | 15 | d | d | d | d | d | d | d |

### Tableau de Karnaugh et D(on't care)

 Lorsqu'une variable peut être indifféremment un « 1 » ou un « 0 » symbolisé par un d (« don't care »), il peut y avoir plus d'un groupement minimal



## Synthèse d'un circuit logique

- 1. Identifier les entrées et les sorties (IN / OUT) du circuit.
- 2. Construire la table (les tables) de vérité.
- 3. Identifier chaque fonction à partir de la table de vérité.
- 4. Simplifier chaque fonction.
- 5. Dessiner le schéma du circuit.

### Exemple

 Établissez la table de vérité d'un additionneur combinatoire de deux bits. Le circuit doit avoir quatre entrées, dont les deux bits du premier opérande et les deux bits du deuxième opérande. Il doit avoir trois sorties, deux bits qui expriment la somme et le bit de la retenue. Réalisez le circuit à l'aide des portes OU, ET et NON.

#### Conception d'un circuit logique

- Additionneur combinatoire de deux bits
  - Identifier les entrées et les sorties (IN / OUT) du circuit
  - 4 entrées (2 bits du premier opérande et 2 bits du deuxième opérande)
    - A, B, C, D
  - 3 sorties (2 bits la somme et 1 bit la retenue)
    - S1, S2, R

#### Table de vérité

## Additionneur combinatoire de 2 bits

Construire la table (les tables) de vérité.

| Α | В | С | D | S <sub>1</sub> | S <sub>2</sub> | R |
|---|---|---|---|----------------|----------------|---|
| 0 | 0 | 0 | 0 | 0              | 0              | 0 |
| 0 | 0 | 0 | 1 | 0              | 1              | 0 |
| 0 | 0 | 1 | 0 | 1              | 0              | 0 |
| 0 | 0 | 1 | 1 | 1              | 1              | 0 |
| 0 | 1 | 0 | 0 | 0              | 1              | 0 |
| 0 | 1 | 0 | 1 | 1              | 0              | 0 |
| 0 | 1 | 1 | 0 | 1              | 1              | 0 |
| 0 | 1 | 1 | 1 | 0              | 0              | 1 |
| 1 | 0 | 0 | 0 | 1              | 0              | 0 |
| 1 | 0 | 0 | 1 | 1              | 1              | 0 |
| 1 | 0 | 1 | 0 | 0              | 0              | 1 |
| 1 | 0 | 1 | 1 | 0              | 1              | 1 |
| 1 | 1 | 0 | 0 | 1              | 1              | 0 |
| 1 | 1 | 0 | 1 | 0              | 0              | 1 |
| 1 | 1 | 1 | 0 | 0              | 1              | 1 |
| 1 | 1 | 1 | 1 | 1              | 0              | 1 |

#### Tableaux de Karnaugh

Simplifier chaque fonction:  $S1 = \sum (2,3,5,6,8,9,12,15)$ 

$$S_1 = \overline{A}B\overline{C}D + ABCD + \overline{A}C\overline{D} + \overline{A}\overline{C}\overline{D} + \overline{A}\overline{B}\overline{C} + \overline{A}\overline{B}C$$

| AB | 00 | 01 | 11  | 10 |
|----|----|----|-----|----|
| CD |    |    |     |    |
| 00 |    |    | 1   | 1  |
| 01 |    |    |     | 1/ |
| 11 | 1  |    | (1) |    |
| 10 |    | 1  |     |    |

### Tableaux de Karnaugh

Simplifier chaque fonction:  $S2=\sum (1,3,4,6,9,11,12,14)$ 

$$S_2 = \overline{B}D + B\overline{D}$$

| AB | 00                                     | 01 | 11  | 10 |            |
|----|----------------------------------------|----|-----|----|------------|
| CD |                                        | 1  | ı   |    |            |
| 00 |                                        | 1  | 1,/ |    |            |
|    |                                        |    |     |    |            |
| 01 | \\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\ |    |     | /1 |            |
| 11 | 1,/                                    |    |     | 1  | <b>-</b> . |
| 10 |                                        | /1 | 1   |    |            |

#### Tableaux de Karnaugh

Simplifier chaque fonction:  $R=\sum(7,10,11,13,14,15)$ 

$$R = AC + BCD + ABD$$

| AB | 00 | 01 | 11 | 10 |
|----|----|----|----|----|
| CD |    |    |    |    |
| 00 |    |    |    |    |
| 01 |    |    | 1  |    |
| 11 |    | 1  | 1  | 1  |
| 10 |    |    | 1  |    |

#### Conception d'un circuit logique

- Additionneur combinatoire de deux bits
  - 5. Dessiner le schéma du circuit

$$S_1 = \overline{A}B\overline{C}D + ABCD + \overline{A}C\overline{D} + \overline{A}\overline{C}\overline{D} + \overline{A}\overline{B}\overline{C} + \overline{A}\overline{B}C$$

$$S_2 = \overline{B}D + B\overline{D}$$

$$R = AC + BCD + ABD$$

- Un circuit contenant les portes intégrées par divers procédés technologiques sur une petite plaquette de silicium
- Cette puce de silicium est enfermée dans un boîtier
- Sur les côtés sont disposées des broches (ou pattes)
  - Assurer les connexions électriques des circuits logiques internes

- 4 familles des circuits intégrés logiques (selon la densité d'intégration)
  - SSI (Small Scale Integration)
    - Circuits à faible intégration groupant de 1 à 10 portes/circuit
  - MSI (Medium Scale Integration)
    - Circuits à moyenne intégration groupant de 10 à 100 portes/circuit

- LSI (Large Scale Integration)
  - Circuits à haute intégration groupant de 100 à 100 000 portes/circuit
- VLSI (Very Large Scale Integration)
  - Circuits à très haute intégration groupant plus de 100 000 portes/circuit
  - Mémoires, microprocesseurs
    - Intel Pentium > 3 000 000 transistors

- Principaux circuits MSI combinatoires
  - Multiplexeur
  - Démultiplexeur
  - Encodeur
  - Décodeur
- Les circuits de traitement ou de calcul
  - Un circuit de décalage
  - Additionneur
  - Unité arithmétique et logique

#### Multiplexeur

 Le multiplexeur est un circuit combinatoire Sélecteur qui possède 2 n entrées d'information, n entrées de commande et une seule sortie. Son rôle consiste à sélectionner, à l'aide de signaux de commande, une des entrées et à la lier à la sortie.

| а | b | Z                     |
|---|---|-----------------------|
| 0 | 0 | K <sub>0</sub>        |
| 0 | 1 | K <sub>1</sub>        |
| 1 | 0 | K <sub>2</sub>        |
| 1 | 1 | <b>K</b> <sub>3</sub> |



## Multiplexeur



Fonction Majorité





0

0

0

0

0

0

C

### Démultiplexeur

- 1 entrée, X sorties
- Selon une adresse (n bits), une des X sorties prend la valeur de l'entrée

Valeurs des k<sub>x</sub> sorties selon a et b

|     | а |   | b |   | k0 |   | k1 |   | k2 |   | k3 |   |
|-----|---|---|---|---|----|---|----|---|----|---|----|---|
| + - |   | + |   | + |    | + |    | + |    | + |    | + |
|     | 0 |   | 0 |   | K  |   | 0  |   | 0  |   | 0  |   |
|     | 0 |   | 1 |   | 0  |   | K  |   | 0  |   | 0  |   |
|     | 1 |   | 0 |   | 0  |   | 0  |   | K  |   | 0  |   |
|     | 1 |   | 1 |   | 0  |   | 0  |   | 0  |   | K  |   |



#### Encodeur

- Active un code selon l'une des X entrées actives
- 2<sup>n</sup> (en général) entrées, 1 entrée active (valeur 1), les autres sont toutes désactivées (valeur 0)
- Code en sortie : sur n bits
- Encodeur sur 3 bits

| ΕO | E1 | E2 | E3 | E4 | E5 | E6 | E7 |     | S0 | S1 | S2 |
|----|----|----|----|----|----|----|----|-----|----|----|----|
|    |    |    |    |    |    |    |    | - + |    |    |    |
| 1  |    |    |    |    |    |    |    |     | 0  | 0  | 0  |
|    | 1  |    |    |    |    |    |    |     | 1  | Ο  | 0  |
|    |    | 1  |    |    |    |    |    | ĺ   |    | 1  | 0  |
|    |    |    | 1  |    |    |    |    | ĺ   | 1  | 1  | 0  |
|    |    |    |    | 1  |    |    |    | ĺ   | 0  | 0  | 1  |
|    |    |    |    |    | 1  |    |    | ĺ   | 1  |    | 1  |
|    |    |    |    |    |    | 1  |    | ĺ   | 0  | 1  | 1  |
|    |    |    |    |    |    |    | 1  | ĺ   |    |    | 1  |
|    |    |    |    |    |    |    |    |     |    |    |    |

#### Décodeur

- Active une des X sorties selon un code
- Code : sur *n* bits
- Nombre de sorties : 2<sup>n</sup> (en général)



|   | Enable = 1                       |         |  |  |  |  |  |  |  |
|---|----------------------------------|---------|--|--|--|--|--|--|--|
| A | $A  B \qquad D_0  D_1  D_2  D_3$ |         |  |  |  |  |  |  |  |
| 0 | 0                                | 1 0 0 0 |  |  |  |  |  |  |  |
| 0 | 1                                | 0 1 0 0 |  |  |  |  |  |  |  |
| 1 | 0                                | 0 0 1 0 |  |  |  |  |  |  |  |
| 1 | 1                                | 0 0 0 1 |  |  |  |  |  |  |  |

|   | Enable $= 0$                        |                       |  |  |  |  |  |  |  |
|---|-------------------------------------|-----------------------|--|--|--|--|--|--|--|
| A | $A  B \qquad D_0 \ D_1 \ D_2 \ D_3$ |                       |  |  |  |  |  |  |  |
| 0 | 0                                   | 0 0 0 0 0 0 0 0 0 0 0 |  |  |  |  |  |  |  |
| 1 | 0<br>1                              | 0 0 0 0               |  |  |  |  |  |  |  |

$$D_0 = \overline{A} \overline{B}$$
  $D_1 = \overline{A} B$   $D_2 = A \overline{B}$   $D_3 = A B$ 

$$D_1 = \overline{A} B$$

$$D_2 = A \overline{B}$$

$$D_3 = A B$$

#### Décodeur

#### Fonction Majorité

$$M = CB\overline{A} + C\overline{B}A + \overline{C}BA + CBA$$



## Les circuits de traitement ou de calcul

- Circuits MSI utilisés couramment dans les unités de calcul
  - Décaleur
  - Additionneur
  - Unité arithmétique et logique

#### Décaleur

- Un décaleur est formé de (n+1) entrées D<sub>1</sub>, ..., D<sub>n</sub>, C et de n sorties S<sub>1</sub>, ..., S<sub>n</sub> et opère un décalage de 1 bit sur les entrées D<sub>1</sub>, ..., D<sub>n</sub>
- Si C=1, il s'agit d'un décalage à droite et si C=0, d'un décalage à gauche



- Pour réaliser des additions binaire de 2 nombres A et B de n bits on décompose un circuit en deux parties
  - Un circuit correspondant à l'addition des bits de poids faible a<sub>0</sub> et b<sub>0</sub> (il n'y a pas de retenue propagée à prendre en compte)
  - Un circuit correspondant à l'addition des bits de poids supérieur a<sub>i</sub> et b<sub>i</sub> (prendre en compte la retenue r<sub>i-1</sub> propagée depuis le rang i-1 inférieur)

 Additionneur 1 bit pour les bits de poids faible a
 et b

| $a_0$ | b <sub>0</sub> | Som | R |
|-------|----------------|-----|---|
| 0     | 0              | 0   | 0 |
| 0     | 1              | 1   | 0 |
| 1     | 0              | 1   | 0 |
| 1     | 1              | 0   | 1 |

Som = 
$$a_0 \oplus b_0 R = a_0b_0$$

- Le circuit logique associé est donc constitué de deux portes, un OU exclusif pour le résultat et un ET pour la retenue:
- Comme ce circuit ne tient pas compte d'une retenue propagée depuis le rang inférieur
  - Est qualifié de demi-additionreur

$$S = A \oplus B$$
  $R = AB$ 

R (retenue)

- Additionneur 1 bit pour les bits de poids fort
  - Afin de permettre une liaison de plusieurs additionneurs en série, un additionneur doit avoir une retenue en entrée Re en plus de la

retenue en sortie Rs: 18



| U | U | U | U | U |
|---|---|---|---|---|
| 0 | 0 | 1 | 1 | 0 |
| 0 | 1 | 0 | 1 | 0 |
| 0 | 1 | 1 | 0 | 1 |
| 1 | 0 | 0 | 1 | 0 |
| 1 | 0 | 1 | 0 | 1 |
| 1 | 1 | 0 | 0 | 1 |
| 1 | 1 | 1 | 1 | 1 |

 $R_{e_{\perp}}$ 

Additionneur complet

#### Additionneur complet n bits

- L'additionneur n bits est obtenu en chaînant entre eux un demi-additionneur et n-1 additionneurs 1 bit complets
- Le chaînage s'effectue par le biais des retenues propagées



#### Additionneur

- Indicateur de carry
  - Lors d'une opération arithmétique effectuée sur des nombres de n bits un n+1e bit, un bit de carry peut être généré
  - Ce bit de carry mémorisé par l'indicateur C du registre d'état du processeur, PSW, correspond au niveau de l'additionneur n bits, à une retenue rn-1 égale à 1pour l'additionneur complet 1 bit

#### Additionneur

• Indicateur de carry pour l'additionneur 4 Registifsétat



#### Additionneur

- Indicateur d'overflow
  - Lors d'une opération arithmétique mettant en jeu des nombres de n bits et de même signe, le résultat peut être en dehors de l'intervalle des nombres représentables sur n bits par la convention choisie pour la représentation de ces nombres signés

#### Indicateur d'overflow

- Dépassement de capacité ne peut se produire que lors de l'addition de 2 nombres de même signe
  - Cas 1: 2 nombres positifs =>  $a_{n-1} = b_{n-1} = 0$ 
    - Overflow  $\Leftrightarrow$   $s_{n-1} = 1$
    - On a:  $a_{n-1} = b_{n-1} = 0 => a_{n-1} + b_{n-1} = 0 => r_{n-1} = 0 => s_{n-1}$  ne peut pas être égal à 1 que si  $r_{n-2} = 1 => r_{n-2} \neq r_{n-1}$
  - Cas 2: 2 nombres négatifs =>  $a_{n-1} = b_{n-1} = 1$ 
    - Overflow  $\Leftrightarrow$   $s_{n-1} = 0$
    - On a:  $a_{n-1} = b_{n-1} = 1 => r_{n-1} = 1 => s_{n-1}$  ne peut pas être égal à 0 que si  $r_{n-2} = 0 => r_{n-2} \neq r_{n-1}$

#### Indicateur d'overflow

- Dépassement de capacité ne peut se produire que lors de l'addition de 2 nombres de même signe
  - 2 nombres sont de signes différents =>

$$a_{n-1} \neq b_{n-1} => a_{n-1} + b_{n-1} = 1$$
•  $r_{n-2} = 1 => s_{n-1} = 0$  et  $r_{n-1} = 1$ 

• 
$$r_{n-2} = 0 => s_{n-1} = 1 \text{ et } r_{n-1} = 0$$



On note que  $r_{n-2} = r_{n-1}$ 

#### Indicateur d'overflow

- Conclusion
  - Overflow peut être détécté en effectuant un test de comparaison entre r<sub>n-2</sub> et r<sub>n-1</sub>
  - Overflow <=>  $r_{n-2}$  ≠  $r_{n-1}$

#### Registre d'état



#### Unité arithmétique et logique

 UAL (Unité Arithmétique et Logique) à un bit qui réalise ET, OU, NON, SOMME



# Caractéristiques électriques et temporelles

- L'ordre d'apparition des variables important
- Changement de valeur (0 → 1 ou 1 → 0)
  - Idéalement : instantané
  - En pratique : prend un certain temps, délai de montée (0 → 1) et de descente (1 → 0)
- Passage d'un signal au travers d'une porte
  - Idéalement : instantané
  - En pratique : prend un certain temps
  - Délai de propagation

# Contraintes temporelles des circuits

- Un circuit est formé de plusieurs portes
  - Chemin critique : chemin le « plus long » pour la propagation des signaux à travers le circuit
  - Détermine le temps total de propagation des signaux à travers tout le circuit
  - Temps minimal à attendre pour avoir une sortie valide
  - Intuitivement : chemin passant par le plus grand nombre de portes
  - Mais dépend aussi du temps de propagation de chaque type de porte

## Horloge

- À cause de tous les délais (montée, descente, propagation) un signal n'est pas dans un état valide en permanence
- Idée : on ne lit ses valeurs qu'à des instants précis et à des intervalles réguliers
  - Instants donnés par une horloge
- Horloge
  - Système logique qui émet régulièrement une suite d'impulsions calibrées
  - L'intervalle de temps entre 2 impulsions représente le temps de cycle ou la période de l'horloge

# Horloge

- Signal périodique
  - un demi période à 0,
    l'autre à 1
- Début d'une nouvelle période : instant t<sub>i</sub>
- Exemple
  - Instant t1 : E = 1, S = C
  - Instant t2 : E = 0, S = 1
  - CLK = Clock = signal d'horloge



## Circuits logiques à mémoire

- Circuits séquentiels ou à mémoire (FSM)
  - Les fonctions de sortie dépendent non seulement de l'état des variables d'entrée mais également de l'état antérieur de certaines variables de sortie (propriétés de mémorisation)



- Circuits combinatoires
  - Les sorties ne dépendent que des valeurs des entrées
- Circuits séquentiels
  - Ajout des notions d'état et de mémoire
  - Ajout de la notion de temps (horloge)

- Les valeurs de sorties du circuit dépendent
  - Des valeurs en entrée
  - De valeurs calculées précédemment
  - De l'état dans lequel on se trouve
- Théories utilisées pour étudier/spécifier les différents types de circuits
  - Circuits combinatoires : algèbre de Boole
  - Circuits séquentiels : théorie des automates finis

## Principe de fonctionnement

- Particularité de ce circuits
  - La sortie S du circuit est réinjectée à l'entrée du circuit
  - Rétroaction
  - L'état de sortie du circuit influencé par l'état antérieur



## Principe de fonctionnement

· La table de vérité

| X1 | <i>X</i> 2 | S | F              |
|----|------------|---|----------------|
| 0  | 0          | 0 | 1              |
| 0  | 1          | S | $\overline{S}$ |
| 1  | 0          | 0 | 1              |
| 1  | 1          | 1 | 0              |



 L'état pour lequel X1=0 et X2=1 correspond à l'état de mémorisation du circuit séquentiel

#### **Bascules**

- Bistable : 2 états stables dans le temps
  - Principe général d'une bistable : 2 portes NON (inverseurs) en opposition





- Bascule : composant qui met en oeuvre une bistable
  - Possibilité de passer d'un état à l'autre, de changer l'état mémorisé
  - Plusieurs façons de gérer et changer l'état
  - Plusieurs types de bascules : RS, D, JK ...

#### Bascules

- 3 types de bascules
- Détermination du temps suivant (passage de t à t + 1) selon le type de bascule
  - Asynchrone
    - Quand les entrées changent et la sortie est recalculée
  - Synchrone sur niveau
    - Quand le niveau (1 en général, mais 0 aussi) est atteint
  - Synchrone sur front
    - Au moment du passage de 0 a 1 ou de 1 a 0 selon le type de front utilise par la bascule

#### Bascule RS



- Entrées/sorties
  - 2 entrées : R et S ; R = reset : remise
  - à 0 de Q; S = set : mise à 1 de Q
  - 1 sortie: Q qui correspond à l'état stocké
- Principe : la valeur de Q à t+1 dépend de R, S et de la valeur de Q à t

| Q <sub>t</sub> | R | S | Q <sub>t+1</sub> |
|----------------|---|---|------------------|
| 0              | 0 | 0 | 0                |
| 0              | 0 | 1 | 1                |
| 0              | 1 | 0 | 0                |
| 0              | 1 | 1 | X                |
| 1              | 0 | 0 | 1                |
| 1              | 0 | 1 | 1                |
| 1              | 1 | 0 | 0                |
| 1              | 1 | 1 | X                |

S=0 et R=0 : Q garde sa valeur, maintien

S=1 et R=0 : Q mis à 1

S=0 et R=1 : Q mis à 0

S=1 et R=1 : Q indéterminé

S=0 et R=0 : Q garde sa valeur, maintien

S=1 et R=0 : Q mis à 1

S=0 et R=1 : Q mis à 0

S=1 et R=1 : Q indéterminé

#### Bascule RS

 Logigramme de la bascule RS, avec des portes NOR



#### Bascule JK

- Bascule JK sur front d'horloge
  - Possède 2 entrées de données J et K
  - Fonctionnalité identique à la bascule RS à la différence près que l'état J=1, K=1 est autorisé
  - J= 1, K = 1 => inversion de l'état de la bascule



# Bascule D sur front d'horloge



 La sortie recopie l'entrée à chaque flanc montant de CLK

 En réunissant plusieurs bascules sur un même signal d'horloge, on peut fabriquer un circuit qui constitue un registre, d'où la possibilité de construire des mémoires

registre 8 bits



#### Registres

- Un registre est un dispositif qui permet de mémoriser une information et de la restituer autant de fois que désiré.
- Tout registre comporte un mécanisme de remise à zéro (RAZ), qui met tous les registres élémentaires qui le compose à zéro simultanément

#### Registres

- Notons qu'on ne retrouve pas seulement des registres dans la mémoire centrale, mais aussi dans les autres composantes de l'ordinateur comme l'unité centrale de traitement (CPU), dans les unités d'entrées/sorties, etc.
- Les registres sont utilisés bien différemment que la mémoire principale.

#### Classical FSM Model



#### Automate fini

- Un automate fini possède un nombre fini d'états
- Il est caractérisé, pour un couple d'instants (t, t+1), par
  - Sa réponse S
  - Son entrée E
  - Son état Q

- Pour réaliser la synthèse d'un circuit séquentiel il faut :
  - 1. Déterminer le graphe des états (diagramme de transitions)
  - Déterminer le nombre de bascules
  - 3. Construire la table d'états
  - 4. Réaliser les circuits combinatoires associés aux entrées des bascules et aux sorties

- Nous allons tenter de réaliser la synthèse d'une mémoire binaire qui stocke 1 bit
  - 1 entrée, 1 sortie

Vue externe



- Diagrammes d'états ou de transitions
  - État : ce qu'il faut mémoriser de l'histoire du passé c-à-d jusqu'à l'instant t+1, pour pouvoir déterminer les sorties présentes S(t)

 2 états : état 0 - on mémorise la valeur 0; état 1 - on mémorise la valeur 1



- Diagrammes d'états ou de transitions
  - Après avoir défini les états, il faut compléter le graphe par les transitions du systèmes
  - Une fonction de transition définit l'évolution d'un automate sous l'effet d'un stimulus externe



Diagrammes d'états ou de transitions



- Table d'états
- Le nombre de bascules
  - Encoder 2 états → 1 bit →
  - → 1 bascule

| E(t)<br>Q(t) | 0    | 1    |
|--------------|------|------|
| Q0:0         | Q0/0 | Q1/0 |
| Q1:1         | Q0/1 | Q1/1 |



#### Table de vérité

| E(t)<br>Q(t) | 0    | 1    |
|--------------|------|------|
| Q0:0         | Q0/0 | Q1/0 |
| Q1:1         | Q0/1 | Q1/1 |

$$Q(t+1) = Q(t)E + Q(t)E = E$$

$$Q(t+1) = \overline{Q(t)}E + Q(t)E = E$$

$$S = Q(t)\overline{E} + Q(t)E = Q(t)$$

| Q(t) | Е | Q(t+1) | S |
|------|---|--------|---|
| 0    | 0 | 0      | 0 |
| 0    | 1 | 1      | 0 |
| 1    | 0 | 0      | 1 |
| 1    | 1 | 1      | 1 |



- Exemple
- Compteur modulo 4
- Diagramme de transitions d'états
  - 1 entrée:
    - RESET
  - 2 sorties:
    - q<sub>0</sub>
    - q<sub>1</sub>



| Inpu          | ıt          | RE          | SET           |
|---------------|-------------|-------------|---------------|
| Present state |             | 0           | 1             |
| A             | B           | 3/01        | A/00          |
| В             | (           | <b>Z/10</b> | A/00          |
| C             | 1           | D/11        | A/00          |
| D             | A A         | 1/00        | A/00          |
|               | <del></del> | - 1         | $\overline{}$ |
| Nex           | t state     | (           | Output        |

- Table d'états
- 4 états (2 bits pour encoder en binaire)
- Choisir arbitrairement l'encodage:
  - A: 00, B:01; C:10; D:11

| Present Input | RESET |       |  |
|---------------|-------|-------|--|
| state $(S_t)$ | 0     | 1     |  |
| A:00          | 01/01 | 00/00 |  |
| B:01          | 10/10 | 00/00 |  |
| <i>C</i> :10  | 11/11 | 00/00 |  |
| <i>D</i> :11  | 00/00 | 00/00 |  |

#### Table de vérité

| RESET r(t) | $s_I(t)$ | $s_0(t)$ | $s_{I}s_{0}(t+1)$ | $q_1q_0(t+1)$ |
|------------|----------|----------|-------------------|---------------|
| 0          | 0        | 0        | 01                | 01            |
| 0          | 0        | 1        | 10                | 10            |
| 0          | 1        | 0        | 11                | 11            |
| 0          | 1        | 1        | 00                | 00            |
| 1          | 0        | 0        | 00                | 00            |
| 1          | 0        | 1        | 00                | 00            |
| 1          | 1        | 0        | 00                | 00            |
| 1          | 1        | 1        | 00                | 00            |

$$s_{0}(t+1) = \overline{r(t)}\overline{s_{1}(t)}\overline{s_{0}(t)} + \overline{r(t)}s_{1}(t)\overline{s_{0}(t)}$$

$$s_{1}(t+1) = \overline{r(t)}\overline{s_{1}(t)}s_{0}(t) + \overline{r(t)}s_{1}(t)\overline{s_{0}(t)}$$

$$q_{0}(t+1) = \overline{r(t)}\overline{s_{1}(t)}\overline{s_{0}(t)} + \overline{r(t)}s_{1}(t)\overline{s_{0}(t)}$$

$$q_{1}(t+1) = \overline{r(t)}\overline{s_{1}(t)}s_{0}(t) + \overline{r(t)}s_{1}(t)\overline{s_{0}(t)}$$

#### Logigramme

$$s_{0}(t+1) = \overline{r(t)}\overline{s_{1}(t)}\overline{s_{0}(t)} + \overline{r(t)}s_{1}(t)\overline{s_{0}(t)}$$

$$s_{1}(t+1) = \overline{r(t)}\overline{s_{1}(t)}s_{0}(t) + \overline{r(t)}s_{1}(t)\overline{s_{0}(t)}$$

$$q_{0}(t+1) = \overline{r(t)}\overline{s_{1}(t)}s_{0}(t) + \overline{r(t)}s_{1}(t)\overline{s_{0}(t)}$$

$$q_{1}(t+1) = \overline{r(t)}\overline{s_{1}(t)}s_{0}(t) + \overline{r(t)}s_{1}(t)\overline{s_{0}(t)}$$



- Exemple
- Détecteur de séquence
  - Automate qui met une sortie à « 1 » lorsque exactement deux de ses trois entrées (1-bit série) sont à « 1 »
  - Une séquence d'entrée 011011100 produira 001111010
- Diagramme de transitions d'états
  - 1 entrée:
    - X
  - 1 sortie:
    - Z



- Table d'états
- 7 états (3 bits pour encoder en binaire)
- Choisir arbitrairement l'encodage:

- A: 000, B:001; C:010; D:011; E:100; F:101;

G:110;

| Input            | X           |     |  |
|------------------|-------------|-----|--|
| Present state    | 0           | 1   |  |
| $\boldsymbol{A}$ | <i>B</i> /0 | C/0 |  |
| $\boldsymbol{B}$ | D/0         | E/0 |  |
| $\boldsymbol{C}$ | F/0         | G/0 |  |
| D                | D/0         | E/0 |  |
| $oldsymbol{E}$   | F/0         | G/1 |  |
| $oldsymbol{F}$   | D/0         | E/1 |  |
| $\boldsymbol{G}$ | F/1         | G/0 |  |

Table de vérité

| Input        | X                                                     |                               |  |
|--------------|-------------------------------------------------------|-------------------------------|--|
| resent state | 0                                                     | 1                             |  |
| $S_2S_1S_0$  | $\begin{array}{c} s_2 s_1 s_0 z \\ 001/0 \end{array}$ | $\frac{s_2 s_1 s_0 z}{010/0}$ |  |
| A: 000       |                                                       |                               |  |
| B: 001       | 011/0                                                 | 100/0                         |  |
| C: 010       | 101/0                                                 | 110/0                         |  |
| D: 011       | 011/0                                                 | 100/0                         |  |
| E: 100       | 101/0                                                 | 110/1                         |  |
| F: 101       | 011/0                                                 | 100/1                         |  |
| G: 110       | 101/1                                                 | 110/0                         |  |

| state at time t |       | and   |   | itpu  |       |       |   |
|-----------------|-------|-------|---|-------|-------|-------|---|
| $s_2$           | $s_1$ | $s_0$ | х | $s_2$ | $s_1$ | $s_0$ | z |
| 0               | 0     | 0     | 0 | 0     | 0     | 1     | 0 |
| 0               | 0     | O     | 1 | 0     | 1     | 0     | 0 |
| 0               | 0     | 1     | 0 | 0     | 1     | 1     | 0 |
| 0               | 0     | 1     | 1 | 1     | 0     | 0     | 0 |
| 0               | 1     | 0     | 0 | 1     | 0     | 1     | 0 |
| 0               | 1     | 0     | 1 | 1     | 1     | 0     | 0 |
| 0               | 1     | 1     | 0 | 0     | 1     | 1     | 0 |
| 0               | 1     | 1     | 1 | 1     | 0     | 0     | 0 |
| 1               | 0     | 0     | 0 | 1     | 0     | 1     | 0 |
| 1               | 0     | 0     | 1 | 1     | 1     | 0     | 1 |
| 1               | 0     | 1     | 0 | 0     | 1     | 1     | 0 |
| 1               | 0     | 1     | 1 | 1     | 0     | 0     | 1 |
| 1               | 1     | 0     | 0 | 1     | 0     | 1     | 1 |
| 1               | 1     | 0     | 1 | 1     | 1     | 0     | 0 |
| 1               | 1     | 1     | 0 | d     | d     | d     | d |
| 1               | 1     | 1     | 1 | d     | d     | d     | d |

Next state

Input and