## Lezione 2 – Control Path di una semplicissima CPU

Architettura degli elaboratori

Modulo 4 - Struttura della CPU

Unità didattica 1 - Struttura interna della CPU

**Nello Scarabottolo** 

Università degli Studi di Milano - Ssri - CDL ONLINE

### II Control Path

Abbiamo visto nella lezione precedente quali comandi abbiamo per "orchestrare" i trasferimenti di dati (*Data Path*) nella CPU NS-0.

Vediamo ora come controllare tali trasferimenti (*Control Path*).

Nella prossima U.D., discuteremo le possibili strutture circuitali in grado di gestire il suddetto Control Path: tali strutture circuitali sono i diversi modi in cui possiamo affrontare il progetto della CU.

|           | Fase di fetch                                                |
|-----------|--------------------------------------------------------------|
| step      | comandi                                                      |
| s0        | PC <sub>OUT1</sub> , ALU <sub>PASS</sub> , MAR <sub>IN</sub> |
| s1        | MAR <sub>OE</sub> , MEMR , ALU <sub>NOP</sub>                |
| <b>s2</b> | $MAR_OE$ , $MEMR$ , $MDR_SAMPLE$ , $ALU_NOP$                 |
| s3        | MDR <sub>OUT1</sub> , ALU <sub>PASS</sub> , IR <sub>IN</sub> |
| s4        | PC <sub>OUT1</sub> , ALU <sub>INC</sub> , PC <sub>IN</sub>   |
|           |                                                              |
|           |                                                              |
|           |                                                              |
|           |                                                              |











Nello Scarabottolo – Architettura degli elaboratori

### Fase di decodifica

In base all'opcode acquisito nella fase di fetch (i due bit più significativi del registro IR) si decide quale tra le 4 istruzioni macchina dell'ISA NS-0 deve essere eseguita.

Il prossimo step (s5) sarà dunque il primo di una delle 4 istruzioni.

### Fase di exec: LOAD

## step comandi s5 IR<sub>OUT1</sub>, ALU<sub>PASS</sub>, MAR<sub>IN</sub> s6 MAR<sub>OE</sub>, MEMR, ALU<sub>NOP</sub> s7 MAR<sub>OE</sub>, MEMR, MDR<sub>SAMPLE</sub>, ALU<sub>NOP</sub> s8 MDR<sub>OUT1</sub>, ALU<sub>PASS</sub>, RO<sub>IN</sub>

### Fase di exec: STORE

| step | comandi                                                          |
|------|------------------------------------------------------------------|
| s5   | IR <sub>OUT1</sub> , ALU <sub>PASS</sub> , MAR <sub>IN</sub>     |
| s6   | RO <sub>OUT1</sub> , ALU <sub>PASS</sub> , MDR <sub>IN</sub>     |
| s7   | MAR <sub>OE</sub> , MEMW, MDR <sub>OE</sub> , ALU <sub>NOP</sub> |
| s8   | $MAR_OE$ , $MEMW$ , $MDR_OE$ , $ALU_NOP$                         |

### Fase di exec: ADD

# step comandi S5 PC<sub>OUT1</sub>, ALU<sub>PASS</sub>, MAR<sub>IN</sub> S6 MAR<sub>OE</sub>, MEMR, ALU<sub>NOP</sub> S7 MAR<sub>OE</sub>, MEMR, MDR<sub>SAMPLE</sub>, ALU<sub>NOP</sub> S8 PC<sub>OUT1</sub>, ALU<sub>INC</sub>, PC<sub>IN</sub> S9 MDR<sub>OUT1</sub>, RO<sub>OUT2</sub>, ALU<sub>ADD</sub>, RO<sub>IN</sub>, Z<sub>SAMPLE</sub>

Fase di exec: BRZ

step | comandi

s5 |  $if(Z=1) IR_{OUT1}$ ,  $ALU_{PASS}$ ,  $PC_{IN}$ 

### In sintesi...

## In una CPU particolarmente semplice, abbiamo definito il *Control Path*:

- sequenza di comandi all'ALU, ai registri, al Control Bus per svolgere le varie fasi di esecuzione di una istruzione macchina;
- la fase di fetch è comune a tutte le istruzioni, e usa i suddetti comandi;
- la fase di decodifica richiede di scegliere quali passi svolgere in funzione dell'istruzione acquisita durante il fetch;
- la fase di esecuzione usa di nuovo gli stessi comandi visti sopra.

Andiamo a vedere come è fatta la CU.

