Министерство образования и науки Российской Федерации Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования «Саратовский государственный университет имени Н.Г.Чернышевского»

## Лабораторная работа №1 по дисциплине «Системы реального времени»

Выполнили студенты 441 группы факультета <u>КНиИТ</u> Батыр Егор Валерьевич, Луг Юрий Александрович, Исайкин Виктор Викторович

```
AREA STACK, NOINIT, READWRITE, ALIGN=3
Stack Mem
             SPACE Stack Size
initial sp
        PRESERVE8
        THUMB
; Vector Table Mapped to Address 0 at Reset
        AREA RESET, DATA, READONLY
        EXPORT __Vectors
        EXPORT Vectors End
        EXPORT __Vectors_Size
                                    ; Top of Stack
 Vectors
            DCD
                  initial sp
                                  ; Reset Handler
        DCD
               Reset_Handler
                            SPACE 168
                            DCD TIM2 Handler
__Vectors_End
__Vectors_Size EQU __Vectors_End - __Vectors
        AREA |.text|, CODE, READONLY
TIM2 Handler PROC
                                   ;работа с прерываниями
                                   LDR R0, =0x40000000
                                   LDR R1, [R0, #0x10]
                                   LDR R2, =\sim 0 \times 000000001
                                   AND R1, R2
                                   STR R1, [R0, #0x10]
                                   LDR R0, =0x48001000
                                   LDR R1, [R0, #0x14]
                                   LDR R2, =0x00000800
                                   EOR R1,R2
                                   STR R1,[R0,#0x14]
                                   BX LR
                            ENDP
; Reset handler
Reset_Handler PROC
        EXPORT Reset_Handler
                                     [WEAK]
                                    ; rcc start
                                    ; mod led port
                                    LDR R0, =0x40021000
                                    LDR R1, [R0, #0x14]
```

LDR R2, =0x00200000

ORR R1,R2

EQU

Stack Size

0x00000400

STR R1,[R0,#0x14] ; mod timer port LDR R0, =0x40021000 LDR R1, [R0, #0x1C] LDR R2, =0x00000001ORR R1,R2 STR R1,[R0,#0x1C] ; timer counter settings ; cnt reg счётчик LDR R0, =0x40000000 LDR R2, =0x000000000STR R2, [R0, #0x24] ; агт гед регистр автоперезагрузки LDR R0, =0x40000000LDR R2, = 0x8000STR R2, [R0, #0x2C] ; psc reg частотный регистр LDR R0, =0x40000000LDR R2, = 400STR R2, [R0, #0x28] ; dier reg // включить обновление прерываний LDR R0, =0x40000000 LDR R2, =0x00000001 STR R2, [R0, #0x0C] ; nvic iser LDR R0, =0xE000E100 LDR R2, =0x10000000STR R2, [R0, #0x00] ; cr1 reg //включение счётчика LDR R0, =0x40000000 LDR R1, [R0, #0x00] LDR R2, =0x00000001ORR R1,R2 STR R1,[R0,#0x00] ; moder on LDR R0, =0x48001000LDR R1, [R0, #0x00] LDR R2, =0x40400000ORR R1,R2 STR R1,[R0,#0x00] ;далее механика мегание лампочек ; block CPSID I; отключение прерывания ; loop start conditions

; величины, определяющие продолжительность периодов

; работы и ожидания светодиода

loop\_off\_true

```
LDR R11, =0x000F4240
                                      LDR R12, =0x000F4240
                                      ; odr on
                                      LDR R1, [R0, #0x14]
                                      LDR R2, =0x00008000
                                      ; waiting loop start conditions
                                      LDR R9, =0x00051615
loop wait false
                                      ; wait actions
                                      SUB R9, #0x00000001
                                      CMP R9, #0x00000000
                                      BNE loop_wait_false
                                      continue odr on
                                      ORR R1,R2
                                      STR R1,[R0,#0x14]
                                      ; unblock
                                      CPSIE I ;включаем прерывание
loop_on_false
                                      ; wait off loop
                                      SUB R11, #0x00000001
                                      CMP R11, #0x00000000
                                      BEQ loop on true
                                      BNE loop on false
loop on true
                                      ; odr off
                                      LDR R1, [R0, #0x14]
                                      LDR R2, =\sim 0 \times 00008000
                                      AND R1,R2
                                      STR R1,[R0,#0x14]
loop off false
                       ; wait off loop
                                      SUB R12, #0x00000001
                                      CMP R12, #0x00000000
                                      BEQ loop_off_true
                                      BNE loop_off_false
                                      В.
         ENDP
         ALIGN
```

**END**