Vol. 43 No. 1

# GPU 异构系统非对称内存访问现象的研究综述

作者名1) 作者名2),3) 作 者3)

1)(单位全名 部门(系)全名,市(或直辖市)国家名 邮政编码)

2)(单位全名部门(系)全名,市(或直辖市)国家名邮政编码)

3)(单位全名部门(系)全名,市(或直辖市)国家名邮政编码)

摘 要 中文摘要内容置于此处(英文摘要中要有这些内容),字体为小5号宋体。摘要贡献部分,要有数据支持,不要出现 "... 大大提高"、"... 显著改善"等描述,正确的描述是"比…提高 X%"、"在…上改善 X%"。

关键词 关键词;关键词;关键词;关键词

中图法分类号 TP391 DOI 号 10.11897/SP.J.1016.01.2021.00001

#### Title

NAME Name-Name<sup>1)</sup> NAME Name<sup>2),3)</sup> NAME Name-Name<sup>3)</sup>

1)(Department of \*\*\*\*, University, City ZipCode, Country)

<sup>2)</sup>(Department of \*\*\*\*, University, City ZipCode)

3) (Department of \*\*\*\*, University, City ZipCode, Country)

Abstract Abstract (500 英文单词,内容包含中文摘要的内容). Key words key word; key word; key word

#### 1 引言

近年来, 信息技术的迅猛发展和应用普及所 带来的数据爆炸性增长,通用计算领域图形处理 器 GPGPU(General-Purpose Computing Graphics Processing Unit) 由于其强大的并行计算能力、高吞吐 率以及高性价比, 已经成为高性能计算领域的主流 加速器。基于 GPGPU 的计算加速成为了高性能计 算、机器学习和数据分析应用的主要工具。这些 领域的进一步发展依赖于 GPU 性能的进一步拓展, 直到近几年, GPU 一直通过晶体管数量的增加来 增加 SM 的数量从而来拓展性能。

但是, 随着晶体管缩放速度的放缓, 晶体管密 度增长速度放缓,同时随着 GPU 接近最大芯片尺

收稿日期: 2021-04-01; 修改日期: 2021-04-01 本课题得到 ..... 基金 中文完整名称 (No. 项目号)、 ……基金中文完整名称 (No. 项目号)、 …… 基金中文完整名称 (No. 项目号) 资助. 作者名, 性别, xxxx 年生, 学位 (或目前学历), 职称, 是/否计算机学会(CCF)会员(提供会员号), 主要 研究领域为 \*\*\*\*\*、\*\*\*\*. E-mail: \*\*\*\*\*\*\*\*\*\*. 作者名, 性别, xxxx 年生,学位(或目前学历),职称,是/否计算机学会(CCF)会员(提供 会员号), 主要研究领域为 \*\*\*\*\*、 \*\*\*\*. E-mail: \*\*\*\*\*\*\*\*\*\*\*\*\*. 作者 (通信作者),性别,xxxx 年生,学位(或目前学历),职称,是/否计算机 学会 (CCF) 会员 (提供会员号), 主要研究领域为 \*\*\*\*\*、\*\*\*\*. E-mail: \*\*\*\*\*

寸的限制,单 GPU 性能拓展速度进一步放缓。同 时,伴随着数据量的爆炸性增长,很多应用程序 已经能够完全占用单 GPU 上的计算资源,这需要 GPU 系统性能的进一步拓展来满足人们的需要。通 过将多个单片 GPU 拓展为多 GPU 系统,通过系统 集成来提升应用程序性能是一种有效的解决方案。 目前系统正逐渐向 CPU 与多 GPU 互联的异构系统 拓展。

但是多 GPU 异构系统带来了一系列问题。例 如,跨GPU的工作分配不容易透明地完成,同时在 工作分区、负载平衡和同步方面也面临着一系列挑 战。此外,多GPU的性能很大程度依赖着多级系 统的互联,沿着这些互联传递的同步信息和数据移 动显著影响着多 GPU 系统的整体性能和功效。本 文重点关注了多 GPU 系统中存在的非对称内存访 问的现象,主要包括以下几个方面: (1) GPU 内存 架构,以此为基础所存在的三种非对称内存访问的 问题: (2) CPU 与 GPU 互联的带宽差距以及解决 方案,主要是 GPU 初始化时的数据布局和线程调 度; (3) GPU 内部多级内存的非对称内存访问的 解决方案,主要包括数据布局,线程调度和互联网 络优化; (4) 多 GPU 互联的非对称内存访问的解 决方案,主要包括封装架构,数据布局以及线程调度等方法;(5)目前的发展特点以及未来的坊站方向。本文的第2节介绍 GPU 的内存架构,特别是他们之间的带宽差距;第3节介绍了几种非对称内存访问的解决方案;第4节介绍了目前的主要挑战和未来的发展方向。

## 2 GPU 异构系统的内存架构

随着单 GPU 向着多 GPU 拓展,逐渐形成了 CPU 与 GPU 构成的异构系统,其中 CPU 可以与 GPU 进行数据传递,不同 GPU 之间也可以相互通信。而数据传递的带宽差距是导致非对称内存访问的主要原因。为了更好的对 GPU 异构系统的非对称内存访问进行研究,需要对 GPU 的内存架构进一步了解。在 GPU 异构系统中,存在三方面的主要通信,分配内存和线程时的 CPU 与 GPU 的通信,GPU 内部数据的移动,以及 GPU 之间的数据传递。因此在这种系统中,存在三种可能导致非对称内存访问现象的行为。

- (1)由于CPU和GPU的存储器是分离的,CPU端的内存被称为Host(主机)内存,GPU端的内存被称为Device(设备)内存。如果需要在GPU端进行计算,就需要把待处理的数据拷贝到device内存中,待数据处理完成后,还需要把计算结果拷贝到Host端做进一步的处理,比如存储到硬盘中或者打印到显示器上。在这种系统中,GPU以高带宽访问本地存储器,为了完成这一系列操作,需要CPU与GPU之间进行数据传递,但是CPU与GPU互联的带宽很低,这导致了这种情况下非对称内存访问的产生。
- (2) 在 CPU 分配完程序数据后,对于 GPU 而言,数据处在带宽相对较低的 DRAM 之中。对于 GPU 的每个计算内核来说,他们都有着属于自己的私有 L1 缓存,同时所有内核通过互连网络与 L2 缓存相连接。当数据在 L1 缓存中发生失效时,内存请求会被发送到 L2 缓存中,如果在 L2 缓存中也发生了失效,内存请求才会被发送到 DRAM 中。由于访问 L1 缓存的速度要远远超过访问 L2 级缓存和访问 DRAM 的速度,因此,如果数据在 L1 缓存中失效,就需要花费好几倍的事件去低级 cache中进行查找,这导致了这种情况下非对称内存访问的产生。
- (3) 对于多 GPU 系统来说,由于程序和数据被分配到多个 GPU 的存储器中,GPU 内部的数据

被称为本地数据,而存放在其他 GPU 上的数据被称为远程数据。一般来说,访问本地数据的过程和单 GPU 内部访问流程一样,而访问远程数据则需要通过 PCIe 或者 NVLink 等发送到远程 GPU 来进行处理。多 GPU 系统中的通信主要通过两种主要的机制来进行实现:数据页迁移和远程直接内存访问。

数据页迁移,首先需要 GPU1 的计算单元产生 内存请求,地址转换请求发送到 IOMMU 进行服务 时,检测到 GPU 不存在该页面,触发页面错误由 GPU 驱动程序进行处理,GPU 的驱动程序在接收 到页面错误请求时,使数据所在的 GPU2 进行刷新, 来保证数据一致性,刷新包括流水线刷新,cache 写回以及 TLB 更新等,刷新之后,数据页迁移控 制器将数据页从 GPU2 迁移到 GPU1,并通知驱动 程序页面迁移已经完成。然后驱动程序让 GPU2 开 始继续执行,GPU1 通过更新的地址转换来访问获 得的数据。

远程直接内存访问,当 GPU1 的处理单元需要访问数据时,向 L1 缓存发送请求,在 TLB 的帮助下转换地址,由于数据不再本地 GPU 中,转换请求被发送到 IOMMU 之中,IOMMU 会返回远程 GPU物理地址,而不是触发页面错误,接收到远程 GPU上的物理地址转换,L1 缓存将内存请求重定向发送到远程 GPU 的 L2 缓存中获取数据。这种方式获得的数据不会被缓存。

目前多 GPU 互联的技术,NVLink 只能提供300GB/S 的带宽,与 DRAM 的 1TB/S 的带宽仍有着较大的差距,并且,论文《Tartan: evaluating modern GPU interconnect via a multi-GPU benchmark suite》表明,很难充分利用 GPU 互联的全部带宽,这导致了非对称内存访问的产生。

图带宽差距比对。

非对称内存访问现象在 CPU 已经出现过,在 多核 CPU 系统上,很多都是通过软件内存分配和 迁移策略,以及线程调度等技术来最小化非对称内存访问带来的性能损失。这些解决方案大多是反应 式解决方案,运行时进行检测位置和拥塞情况来进行数据迁移,数据复制和线程调度等。而在 GPU中,由于 GPU 运行的程序大多是并行程度较高的应用程序,数据迁移可能会导致频繁的刷新流水线,产生高额的开销;数据复制可能会增大内存的压力,导致缓存抖动等现象; GPU 运行的大量线程 也使得线程调度变的复杂。因此,如何能够有效地

解决 GPU 异构系统的非对称内存访问是目前的主要问题之一。本文主要针对了 GPU 异构系统的非对称内存访问来研究解决方案。

## 3 GPU 异构系统的非对称内存访问

#### 3.1 CPU与GPU互联

将 CPU 与 GPU 结合的异构系统能够有效地提升系统整体性能,但是非对称内存访问会阻碍性能的进一步发展。为了减轻非对称内存访问的影响,更好的从系统中获益,需要充分考虑分配到不同设备上的工作负载和数据。如果盲目的进行分配,可能会造成分配到 GPU 上的数据不能被分配的线程充分的利用,从而造成因无效数据传输而带来的性能损失,从而导致系统整体性能下降。因此在CPU-GPU 异构系统中,更需要合理的对数据和线程进行分配,同时寻求合理的减少页面通信损失的方法。



图 1 图片说明\*字体为小5号,图片应为黑白图,图中的子图要有子图说明\*

### 3.1.1 数据布局

CPU 和 GPU 上的异构计算传统上对每个设备使用固定的角色: GPU 通过利用其大量内核来处理数据并行工作,而 CPU 处理非数据并行工作,如顺序代码或数据传输管理。

由于使用 GPU 运行的主要是并行的应用程序, 为了减少数据移动,数组上线界确认移动。

但是数组上下界准确率,提出了计算网格分解 一维,同时充分考虑 DRAM 的共享。

扩展到多维,增加对内核外数据的考虑

同时,由于 GPU 发生页故障,需要 PCIe 向 CPU 相应,提出了远程数据的 MSHR 以及数据预取机制。

#### 3.1.2 互连网络

拓扑结构,利用多 GPU 的通信模式和覆盖网络

#### 3.2 GPU 内部

在 CPU 进行数据分配之后,GPU 的存储结构决定了大部分的数据会存放在带宽较低的 DRAM中。对于 GPU 内部而言,虽然访存延迟可以通过切换线程来进行隐藏,但是对于大部分应用程序,尤其是存储密集型应用程序来说,访存的高额延迟无法被有效的隐藏,线程被阻塞,等待访存操作的完成,这也就是所说的存储墙的问题。为了解决速度不匹配的问题,通常需要减少访问低级 cache 的次数和降低访问的延迟。因此我们从数据,线程以及互联网络这三个方面进行考虑。

#### 3.2.1 数据布局

#### 数据分配

对于单 GPU 来说,由于 L1 cache 的容量有限,只能将程序所需要的部分重要数据放在 L1 cache 中。对于程序所需要的数据,需要对数据进行静态分配或者对数据进行动态迁移到使用数据的内核中。

首先 GPU 上运行的主要是并行程度高的应用程序,循环和数组,可以通过对程序进行预先分析,从而实现对数据的静态分配。介绍论文《Compiler Support for Selective Page Migration in NUMA Architectures》通过编辑器分析程序中的循环和数组变量。

但是静态分配无法分析 GPU 在运行过程中产生的信息,比如说数据迁移和计算放置等信息,这可能会产生一定的错误分配从而导致性能下降。过去曾经在 CPU 提出过的动态页面迁移,在 GPU 中很难取得很好的效果,在 GPU 中进行动态页面分析和迁移的成本可能非常高,并且 GPU 中进行页面动态迁移可能导致的页面锁,流水线刷新,提高开销。

#### 数据保护

由于 L1 cache 的容量有限,对于已经进行页面分配存放到 L1 cache 中的数据来说,可能会由于未来访问的数据而被替换掉,这些数据如果在未来被使用,就需要重新到更低级 cache 中访问,从而导致性能下降。为了保护数据的局部性,从而保证数据复用,需要采取一定的策略来进行数据保护。

对于 cache 来说,为了预防抖动导致可能会复用的数据被刷新,因此需要采取合适的策略来保护

具有空间和时间局部性的数据。

介绍论文《Access Pattern-Aware Cache Management for Improving DataUtilization in GPU》缓存保护(得知复用的周期),缓存旁路等方法。

同时,传统的 L1 cache 是每个 SM 所私有的,但是实验证明,大多数内核所需要的数据可以从其他内核中找到。共享 L1 cache。

#### 3.2.2 线程调度

为了更好地对数据进行复用,除了对数据进行 调度外,还可以通过对线程调度来实现。

指令链卸载到存在数据的 GPU 之中。PIM,介绍论文《2016 Scheduling Techniques for GPU Architectures with Processing-In-Memory Capabilities》

更好的利用 cta 间的局部性,从而复用 L1 cache。介绍论文《2017 Locality-Aware CTA Clustering for Modern GPUs》

#### 3.2.3 互联网络

对于 L1 cache 中发生失效的数据,必须通过互联网络发送到 L2 中进行访问。

虚拟通道,轮询使用

对于 GPU 内部来说,内核发出的内存请求的数据如果在 L1 中失效,会通过互联网络将内存请求发送到 L2 中。MC 的分配,介绍论《Bandwidthefficient On-chip Interconnect Designs for GPGPUs》

#### 3.3 GPU 互联

多 GPU 互联时的非对称内存访问现象相对于 CPU-GPU 以及 GPU 内部来说更为复杂,由于程序 内核之间的依赖性,多 GPU 之间可能需要更为频繁的数据传递,同时虽然 GPU 内部访问 DRAM 的 带宽相对较低,但通过 PCIe 等方式访问其他 GPU 的带宽与 DRAM 带宽相差一个数量级以上,这使得多 GPU 的非对称内存访问现象更加的复杂和显著。同时,由于多 GPU 的存储器相互分离,一份数据可能在多个 GPU 的存储器中含有拷贝,如何在保证数据一致性的基础上进行数据移动是多 GPU 面临的一个主要问题和挑战。为了更好的减轻多 GPU 的非对称内存访问的影响,在保证数据一致性的基础上,从软件和硬件两种角度充分的复用远程数据并降低访问远程数据的开销是目前主要的解决思路。

### 3.3.1 数据布局

#### 数据分配

对于多 GPU 来说,页面一开始是通过 CPU 来进行分配的,为了减少多 GPU 之间通信。

首先数据分解

保证数据结构对齐

基于带宽的页面分配

在程序运行过程中,通过页面迁移,包括数据 预取等

#### 数据保护

多 GPU 之间共享数据,划分 DRAM 的 cache,以及缓存旁路(确定那些数据是远程数据)等方法来提升性能。

#### 3.3.2 线程调度

全局 CTA 调度,减少 GPU 之间的通信

#### 3.3.3 封装架构

对于多 GPU 来说,未来的拓展方向主要有两个

将单 GPU 划分为多个 module 将多个 GPU 通过交换机连接起来 通过 API 来自由选择 GPM 和多 GPU 互联

## 4 挑战与展望

随着工艺的进一步发展,目前的主要研究方向 是多 GPU 互联的性能问题。

- (1) 与理想情况仍有性能差距,多 GPU 互联性能超过线性相加的性能。
  - (2) 保持 cache 一致性问题

未来的发展方向

- (1) 提出更合理的多 GPU 封装方法
- (2) 更好地结合软硬件方法,提升性能
- (3) 保持 cache 一致性的基础上降低通信开销