

### Proyecto Integrador Ingeniería en Computación

# Diseño e Implementación de una Inteligencia Artificial para Identificación y Clasificación de Áreas en Imágenes Satelitales

Autores: Gianfranco Barbiani, Loreley Nahir Bustamante Director: Ing. Miguel Solinas Codirector: Ing. Margot Selosse

Asesores: Ing.Miguel Angel Solinas Ing. Agrónomo

Laboratorio de Computación Facultad de Ciencias exactas Físicas y Naturales

Lab. Techniques de l'Informatique et de la Microélectronique pour l'Architecture des systèmes intégrés (TIMA)

Instituto Politécnico de Grenoble, Francia

5 de marzo de 2021

## Resumen

La microelectrónica constituye un elemento clave en las innovaciones de la sociedad moderna. En efecto, la industria busca reducir el tamaño y consumo de los dispositivos electrónicos para mejorar su rendimiento. Sin embargo, las escalas de integración alcanzadas hacen que los circuitos integrados resulten cada vez más sensibles a los efectos de la radiación. Con el fin de evaluar la susceptibilidad de estos sistemas digitales, se han propuesto diversas metodologías y herramientas. En este trabajo retomamos una metodología previa de invección por emulación para extenderla, actualizarla, y mejorarla bajo el nombre de NETFI-2. A lo largo del texto describimos en detalle esta nueva estrategia para luego proponer un caso de uso práctico basado en un circuito existente de una máquina bayesiana. Por un lado, este experimento nos permite obtener un primer análisis sobre la sensibilidad a los efectos de la radiación de este tipo de circuitos, y por otro, contrastar los resultados proporcionados por NETFI-2 con metodologías de simulación análogas. Luego de realizar estas pruebas demostramos que ocupando sólo una pequeña área del dispositivo destino, NETFI-2 proporciona resultados coherentes y realistas mejorando en más de un 300 % el tiempo de ejecución de la campaña de inyección de fallas respecto a la simulación. En el marco de este proyecto se ha realizado 4 publicaciones, las cuales son los frutos de esta investigación y las cuales podrán resumir de igual manera todo el trabajo realizado |?| |?| |?| |?|.

Un aspecto a remarcar de este trabajo es que forma parte del primer proyecto de investigación y desarrollo que se está realizando en el LCSR (Laboratorio de Circuitos y Sistemas Robustos), recientemente creado en nuestra Facultad.

# Índice de figuras

# Índice de tablas

# Índice general

# Capítulo 1

# Introducción

La fiabilidad de los circuitos electrónicos suele alterarse por las partículas energéticas presentes dentro del ambiente en el cual operan, sobre todo en el espacio y en grandes altitudes como la atmósfera terrestre. Las emisiones cósmicas y el sol, a través de la actividad ininterrumpida, como el viento solar, erupciones solares y eyecciones de masas coronales, son potenciales fuentes de partículas altamente energéticas. Estas partículas chocan continuamente contra la atmósfera terrestre, que absorbe una gran parte de su energía mientras que el resto entra en colisión con las moléculas atmosféricas produciendo la llamada "ducha cósmica". En los casos que estas partículas impacten en zonas sensibles de los circuitos integrados pueden provocar daños transitorios o permanentes. A finales de los años 70, [?] Guenzer presentó por primera vez la noción de eventos singulares Single Event Effect (SEE), quien ensayaba sobre los efectos no deseables e incluso destructibles sobre el funcionamiento de los componentes. A causa de la miniaturización en los grabados de los transistores, fabricados cada vez más finos y próximos entre sí, debido al avance de la tecnología, la problemática es un factor importante a la hora de diseñar los circuitos. Diferentes técnicas de endurecimiento se presentaron a fines de los años 80 para asegurar la fiabilidad electrónica.

El precio de los componentes en aumento y la reducción de fondos de investigación en los proyectos espaciales, hacen que la búsqueda de robustez en los circuitos se convierta en una tendencia a partir del año 2000, considerándose sumamente necesario aplicar el concepto de robustez en circuitos que trabajarán en aplicaciones aeroespaciales o en diferentes alturas de la atmósfera [?] [?]. Del mismo modo se vuelve necesario aplicar la robustez en componentes comerciales Commercial Off-The-Shelf (COTS) cuyas funciones son varias y delicadas de igual forma.

Entre las características de buen desempeño de los circuitos, costos relativamente bajos y la disponibilidad en cantidad, la sensibilidad de los circuitos es prioritaria frente a la robustez a los efectos de la radiación que pueden perturbar su funcionamiento. Muchas investigaciones se hicieron para poner en evidencia la sensibilidad de los circuitos integrados mientras operan en altitudes aviónicas [?] y también a nivel del suelo. Estos experimentos realizados sobre circuitos complejos a base de memorias tipo Static Random Access Memory (SRAM) [?] han mostrado la posibilidades de ocurrencia de eventos múltiples tales como Multiple Cell Upset (MCU) y de Multiple Bit Upset (MBU).

La evaluación de la sensibilidad de los circuitos integrados frente a los efectos de partículas energéticas, se vuelve un aspecto crucial. Estas evaluaciones permiten predecir el comportamiento de los circuitos finales en sus entornos reales y aplicar, si es necesario, técnicas apropiadas de tolerancia a fallos. Dentro de las metodologías desarrolladas se pueden distinguir dos categorías: los ensayos en entornos reales o Real-Life test y de pruebas en aceleradores de partículas o Accelerated Radiation Ground tests. Los ensayos en entornos reales consiste en exponer el circuito objetivo bajo radiación atmosférica mientras se hace un vuelo de larga distancia [Duzzelier 1997], pendiendo de globos estratosféricos [?] y en pueblos o montañas de grandes altitudes [?]. Las pruebas en aceleradores tienen por objetivo evaluar la sensibilidad frente a los efectos de la radiación exponiendo al circuito objetivo a los rayos de partículas irradiadas mientras se ejecuta una aplicación. Las fuentes radiactivas, los aceleradores de partículas y los rayos láser son los más usados en este tipo de pruebas por la gran experiencia que han conseguido los expertos en este último tiempo. Dentro del objetivo de estudiar el comportamiento de un circuito frente a la partículas cargadas energéticamente, diversos métodos de invección de fallas (simulación/emulación) se utilizaron [?] [?] [?]. Estos métodos pueden dividirse en dos categorías principales: Invecciones de fallas realizadas sobre el mismo circuito HWIF o inyecciones a nivel de software. Ambos métodos son divididos en dos clases; software que implementa la inyección de fallas Software-Implemented Fault-Injection (SWIFI) e inyección de fallas basadas en la simulación.

Esta Proyecto Integrador tiene por objetivo el estudio de un método general y automatizable para la predicción de la sensibilidad de circuitos integrados frente a la radiación presente en sus ambientes naturales donde va a operar. El método propuesto se basa en la emulación de fallas de tipo SEU y SET, donde los circuitos objetivos implementados correrán en una FPGA.

Esto último supone que los modelos RTL están disponibles para luego sintetizarlos para la generación de Netlist, que es modificada de manera no intrusiva para permitir la inyección de fallas consideradas dentro de la zona sensible: células de memoria y entrada/salida de puertas lógicas.

La mayor contribución de este método está en la posibilidad de inyectar ciertas fallas en un circuito objetivo, pudiendo así identificar alguna debilidad, cualquier sea su clase, incluyendo aquellas que suceden en células de memoria. Estas ultimas, muchas veces están formadas por flip flops de control, registros y memorias. El método permite abstraerse de la complejidad del circuito. El operador ve una caja negra, cuyos únicos datos son el tamaño de las entradas y las salidas. Teniendo finalmente así una herramienta de inyección sin ningún tipo de restricción sobre la complejidad del circuito. Este método también es posible de automatizar haciendo una configuración previa sobre la FPGA.

Este informe de proyecto integrador esta organizado del siguiente modo: En este primer capítulo se presenta el ámbito en el cual se realizó este trabajo, los laboratorios involucrados, el método de estudio, los requerimientos, el objetivos principal, secundarios y el plan de gestión de riesgo.

En el segundo capítulo se presentan las fuentes de radiación, los ambientes radiactivos espaciales y atmosféricos y las interacciones de las partículas energéticas con

los circuitos integrados que luego serán descriptos, a fin de abordar los diferentes efectos que pueden tener lugar en una de estas interacciones.

En el tercer capitulo se describen los métodos y las herramientas. En especial la plataforma de pruebas ASTERICS y otros métodos desarrollados anteriormente, que se utilizaron como base de este nuevo enfoque.

En el cuarto capitulo se describen distintas etapas, conceptos y herramientas que se utilizaron para la construcción del método NetFi2. Donde se presentará su arquitectura y proceso de construcción.

En el quinto capitulo se presenta el método de inyección de fallas propuesto para hacer frente a esta situación, denominado NETFI 2 (NETlist Fault Injection 2).

En el sexto y último capítulo se presenta algunas conclusiones así como también las futuras perspectivas de este trabajo.

### 1.1. Marco de investigación

Este proyecto integrador se realizó con el grupo de investigación Robust Integrated Systems (RIS) del laboratorio Techniques de l'Informatique et de la Microélectronique pour l'Architecture des systèmes intégrés (TIMA), en la ciudad de Grenoble, Francia. El laboratorio TIMA aportó todos los conocimientos y recursos necesarios que permitieron la realización de este trabajo.

El equipo RIS aborda los desafíos fundamentales inducidos por la miniaturización nanométrica cada vez más cotidiana,incluyendo las densidades de fallas muy elevadas causadas por el proceso de fabricación, tensiones de alimentación y temperaturas, el envejecimiento acelerado de los circuitos, las interferencias electromagnéticas y los errores de software como también las restricciones de bajo consumo. Para contribuir a este desafío, se desarrollan aproximaciones de diseños robustos y de herramientas de certificación en los diferentes niveles de arquitectura de los sistemas, tales como: nivel de circuito, de bloque, microarquitectura, red y software. Los objetivos son múltiples y conciernen al desarrollo y utilización de métodos de tolerancia a fallas, autocorrección y autorregulación con el fin de tolerar fallos de fabricación. En particular aquellos inducidos por variaciones que aparecen durante la vida del sistema.

TIMA es un laboratorio de investigación ubicado en Grenoble, Francia. La ciudad porta el título de segundo polo de Micro y Nano Electrónica más importante de Europa. Cuenta con amplia gama de servicios, estructuras, empresas y laboratorios dedicados principalmente a estas áreas. Entre las más notables cabe destacar los dos aceleradores de partículas y el polo tecnológico.

El laboratorio TIMA está bajo la tutela del Centro Nacional de Investigación Científica (CNRS), del Instituto Politécnico de Grenoble (Grenoble INP) y de la Universidad Grenoble Alpes (UGA).

Las investigaciones en el laboratorio TIMA están divididas en 5 equipos:

- System Level Synthesis [?]
- Architectures and Methods for Resilient Systems [?]
- Reliable Mixed-signal Systems [?]
- Design of Integrated devices, Circuits and Systems [?]
- Robust Integrated Systems [?]

#### 1.1.1. Objetivo Principal

Generar una herramienta que permita realizar campañas de inyección de fallos simples, en descripciones de circuitos y contemplar la posibilidad de realizar las campañas sobre circuitos reales.

### 1.1.2. Objetivos Secundarios

- Investigar las fuentes radiactivas.
- Investigar el ambiente radiactivo donde trabajan los circuitos.
- Investigar los métodos de inveccion de fallas genéricos.
- Estudiar la posibilidad de generar un método de inyección de fallas genérico y dinámico.
- Implementar un método de inyección de fallas genérico y dinámico.
- Evaluar la posibilidad de utilizarlo para distintos tipos de circuitos con una configuración previa mínima.
- Publicar los resultados y generar un informe final.

#### 1.1.3. Motivación

A nivel institucional con el presente trabajo se intenta generar un ambiente de cooperación entre el Laboratorio de Circuitos y Sistemas Robustos (LCSR) de la Facultad de Ciencias Exactas Físicas y Naturales (FCEFyN) de la Universidad Nacional de Córdoba (UNC) con el laboratorio TIMA.

A nivel personal con este trabajo se desea terminar la última etapa como estudiante de la carrera Ingeniería en Computación de la UNC e incrementar conocimientos en el área de arquitectura de computadoras y en la lengua francesa. Es bien sabido que la programación de hardware es cada día más importante, principalmente por sus prestaciones y escalabilidad.

## 1.2. Metodología de investigación

El modelo de proceso utilizado para desarrollar este trabajo es iterativo incremental. Cada etapa tuvo un tiempo previo de investigación y aprendizaje. A continuación de describe cada una de ellas:

• Estudio del ámbito radiactivo y sus consecuencias

Esta primera etapa se inicia por tomar los conocimientos necesarios sobre el área de sistemas robustos, sistemas correctores de errores, métodos y enfoques de emulación, simulación y pruebas en ambientes reales. De la misma forma es necesario estudiar cuáles son las principales fuentes generadoras de fallos y errores, como así también sus efectos sobre los circuitos.

Estudio de los sistemas de emulación para inyeccion de fallas

Como segunda etapa tuvo lugar el estudio de los sistemas de emulación ya creados, sobre todo los diseñados en el laboratorio TIMA, sus enfoques, resultados y metodologías. Estos métodos sirvieron como inspiración para la herramienta propuesta en este trabajo.

Elección de tecnología

Después de un tiempo de estudio de los métodos existentes y el ambiente en el cual trabajan los circuitos, se decidió por el conjunto de herramientas brindadas por la empresa Xilinx.

• Implementación del método

Luego de un tiempo de estudio y autoaprendizaje, sobre las herramientas, métodos y tecnologías empleadas, se construyó el método que se define en este trabajo.

• Estudio de resultados

La última etapa fue el estudio y publicación de los resultados obtenidos, los cuales fueron analizados de distintas maneras y puntos de vista.

### 1.3. Requerimientos

Los requerimientos, al igual que la construcción del método, se discutieron con el director, el codirector y los asesores a medida que el proyecto progresaba. A partir de un estudio de los métodos y enfoques actuales, se definió los requerimientos en funcionales y no funcionales.

### 1.3.1. Requerimientos Funcionales

• El circuito a evaluar debe conservar su arquitectura y funcionalidad, respetándose la lógica de salidas y entradas.

- Aparte de la descripción del circuito lo único adicional necesario para generar una campaña de inyección son las entradas y salidas del circuito.
- El proceso de inyección de fallos debe tener un mecanismo de comunicación para informar su estado actual.
- El proceso de inyección de fallos debe programarse para ser capaz de detenerse y volver a iniciarse sin que cambien sus resultados.
- Los cambios realizados en el circuito objetivo deben realizarse simultáneamente y de forma automática.
- La campaña de inyección debe estar de acuerdo al tipo de *test* realizado (exhaustivo o temporal), contemplando en este último caso la ventana de tiempo necesaria, ya que define el programa de inyección.
- El método debe ser capaz de generar inyecciones múltiples, que comprenda MCU y MBU, si es que se dispone del *layout* del circuito.
- El usuario debe definir el tipo de prueba a realizar (SEU o SET).

#### 1.3.2. Requerimientos No Funcionales

- El método debe ser económico.
- El enfoque debe ser genérico, escalable y reutilizable.
- El proceso de inyección de fallos debe ser automático con un mínimo de preparación.
- El proceso de inyección debe ser rápido, capaz de realizar un gran número de inyecciones en muy poco tiempo (escala de nano segundos).
- Debe ser capaz de utilizarlo un usuario con un mínimo de experiencia en el tema.
- El método debe ser reproducible e instanciado en diferentes tecnologías de FPGAs.
- Los resultados deben ser realistas, lo más cerca posible de la realidad.

## 1.4. Gestión de Riesgos

En esta etapa se estudiaron los posibles riesgos del proyecto y se clasificaron en las siguientes divisiones:

- Riesgos de tecnología: Derivan de las tecnologías de software o hardware utilizadas en el sistema que se está desarrollando.
- Riesgos organizacionales: Derivan del entorno organizacional donde se desarrolla el proyecto.
- Riesgos de estimación: Derivan de los tiempos estimados, de las características del sistema y los recursos requeridos para construir dicho sistema.

Tabla 1.1: Clasificación de Riesgos

| Riesgo                                                                       | Tipo           |  |
|------------------------------------------------------------------------------|----------------|--|
| Falta de tecnología para llevar a cabo el proyecto                           | Organizacional |  |
| Incompatibilidad de tipos de formatos de las                                 | Tecnológicas   |  |
| descripciones de circuitos                                                   |                |  |
| Incompatibilidad de los tipos de librerías                                   | Tecnológicas   |  |
| Incompatibilidad con las diferentes versiones de los tipos de sintetizadores | Tecnológicas   |  |
| Disponibilidad de los servidores donde albergan                              | Organizacional |  |
| los sintetizadores                                                           |                |  |
| Cambio de requerimientos que impliquen modificar                             | Organizacional |  |
| lo realizado                                                                 |                |  |
| Tiempo de aprendizaje o desarrollo subestimados                              | Estimación     |  |
| Compatibilidad del proyecto con otro tipo de versiones                       | Tecnológicas   |  |
| del mismo ambiente de desarrollo                                             | rechologicas   |  |
| Tiempo de obtención de los distintos tipos de                                | Estimación     |  |
| resultados posibles                                                          |                |  |

#### 1.4.1. Niveles de riesgo

Considerando cada riesgo por separado se analizó la probabilidad de concreción y el grado de severidad del efecto producido. Luego de este análisis, se evaluó la importancia de cada riesgo con el objetivo priorizarlos. Esta importancia depende de la probabilidad y efecto asignado a cada riesgo.

En este proyecto se definen tres niveles de probabilidad (alta, moderada, baja) y tres niveles de severidad del efecto (grave, tolerable, insignificante) que producen los riesgos. Cada combinación de probabilidad y efecto se traduce en un nivel de importancia.

Tabla 1.2: Niveles de riesgo

| Probabilidad/Impacto | Insignificante | Tolerable | Grave |  |
|----------------------|----------------|-----------|-------|--|
| Baja                 | Baja           | Baja      | Alta  |  |
| Moderada             | Baja           | Moderada  | Alta  |  |
| Alta                 | Moderada       | Alta      | Alta  |  |

Tabla 1.3: Niveles de importancia de los riesgos

| Riesgo                                               | Probabilidad | Impacto   | Importancia |  |
|------------------------------------------------------|--------------|-----------|-------------|--|
| ① Falta de tecnología para llevar a cabo el proyecto | Alta         | Alto      | Alta        |  |
| ② Incompatibilidad en los                            | Alta         | Alto      | Alta        |  |
| de formatos del RTL                                  | Alla         | Aito      | Alla        |  |
| ③ Incompatibilidad de los tipos de librerías         | Alta         | Grave     | Alta        |  |
| 4 Incompatibilidad con las diferentes versiones      | Moderada     | Tolerable | Moderada    |  |
| de los tipos de sintetizadores                       | Moderada     | Tolerable | Moderada    |  |
| (5) Disponibilidad de los servidores donde albergan  | Baja         | Tolerable | Baja        |  |
| los sintetizadores                                   | Daja         | Tolcrabic | Daja        |  |
| 6 Cambio de requerimientos que impliquen modificar   | Baja         | Alto      | Alta        |  |
| lo realizado                                         | Daja         | 71100     | Titta       |  |
| 7 Tiempo de aprendizaje o desarrollo subestimados    | Moderada     | Tolerable | Baja        |  |
| 8 Compatibilidad del proyecto con otro               | Moderada     | Tolerable | Baja        |  |
| tipo de versiones del mismo ambiente de desarrollo   | Moderada     | Tolerable | Баја        |  |
| 9 Tiempo subestimado para la obtención               | Moderada     | Grave     | Alta        |  |
| de los distintos tipos de resultados posibles        | Moderada     | Grave     | Alla        |  |

## 1.4.2. Planificación de Riesgos

Una vez que se analizaron los riesgos, es posible interpretar cuáles son los más importantes a tener en cuenta durante el resto del desarrollo del proyecto. Se debe plantear las estrategias que permitirán gestionar esos riesgos. A continuación se describe estrategias para cada uno de los riesgos:

Tabla 1.4: Consecuencia, solución y mitigación de los riesgos

| Riesgo | Consecuencia                                           | Solución               | Mitigación                      |  |  |
|--------|--------------------------------------------------------|------------------------|---------------------------------|--|--|
|        | Las emulaciones                                        | Solicitar              |                                 |  |  |
|        | requeridaspara                                         | al laboratorio         | Solicitar la                    |  |  |
|        | la comprobación                                        | que realice            | tecnología al                   |  |  |
|        | del método                                             | la compra de           | polo tecnológico                |  |  |
|        | no podranser                                           | la tecnología          | al que pertenece                |  |  |
|        | realizadas.                                            | necesaria              | el laboratorio.                 |  |  |
|        | Problemas                                              | Utilizar               | Utilizar el mismo               |  |  |
|        | de síntesis e                                          | un formato             | tipo de formatos                |  |  |
| 2      | incosistencias                                         |                        | en que está hecho               |  |  |
|        | Incosistencias                                         | génerico               | el diseño principal             |  |  |
|        | Problemas de                                           | Utilizar una           | Agregar las modificaciones      |  |  |
|        |                                                        |                        | de las librerías a las          |  |  |
| 3      | síntesis e                                             | herramientade          | librerías originales de las     |  |  |
|        | incosistencias                                         | síntesis compatible    | herramientas de desarrollo      |  |  |
|        | Problemas                                              | Utilizar la            | Utilizar una versión temporal   |  |  |
| 4      | de síntesise                                           | mismaversion           | full trial del sintetizador     |  |  |
|        | incosistencias                                         | en todoel proyecto     | en la computadora de escritorio |  |  |
|        | NT 1: 1.                                               | Tener las              | -                               |  |  |
|        | No se dispondrá                                        | herramientas           | Cambiar de lugar                |  |  |
|        | del circuito para                                      | de síntesis en         | de trabajo e ir al polo         |  |  |
| (5)    | realizar la<br>campaña de                              | el servidor            | tecnológico                     |  |  |
|        |                                                        | local del              | para realizar las síntesis      |  |  |
|        | inyección                                              | laboratorio            | _                               |  |  |
|        |                                                        | Realizar correcciones  |                                 |  |  |
|        | No se dispondrá                                        | en la planificación y  | Analizar la necesidad           |  |  |
|        | delcircuito para<br>realizarla                         | en las metas para      | de los nuevos                   |  |  |
| 6      |                                                        | cumplircon los         | requerimientos y                |  |  |
|        | campaña de                                             | requerimientos         | enfocarse                       |  |  |
|        | inyeccion                                              | sin un aumento de los  | en los principales              |  |  |
|        |                                                        | tiempos de desarrollo  |                                 |  |  |
|        |                                                        | Cambiar requerimientos | Δ                               |  |  |
|        | Extensión                                              | para disminuir el      | Aumentar                        |  |  |
| 7      | en los tiempos                                         | tiempo requerido       | la dedicación                   |  |  |
|        | de desarollo                                           | completando asi        | de tiempo                       |  |  |
|        |                                                        | el proyecto            | al proyecto                     |  |  |
|        | T:1:1: J- J                                            | Hacer los cambios      |                                 |  |  |
|        | Imposibilidad                                          | necesarios en el       |                                 |  |  |
|        | de migrar a las<br>nuevas<br>versiones<br>del ambiente | proyecto               | N. C.                           |  |  |
| 8      |                                                        | original para que      | No efectuar                     |  |  |
|        |                                                        | trabajeen la nueva     | la migración del proyecto       |  |  |
|        |                                                        | version del            |                                 |  |  |
|        | de desarollo                                           | ambientede desarollo   |                                 |  |  |
|        | Extensión                                              |                        | Realizar el                     |  |  |
|        | en los                                                 | Crear un método de     | análisis de                     |  |  |
| 9      | tiempos                                                | analisis rapido        | resultados                      |  |  |
|        | de desarollo                                           | y dinam <b>9</b> co    | en paralelo                     |  |  |
|        | <u> </u>                                               | I                      |                                 |  |  |

### 1.5. Resumen

El trabajo se desarrolló en el laboratorio TIMA, el cual aportó todos los conocimientos, recursos físicos y materiales. La idea tomó como punto de referencia los métodos de inyeccion generados dentro del mismo laboratorio cuya vigencia era discutible a causa de las nuevas tecnologías existentes, las cuales demandan cada vez mayores requerimientos de sistema.

Por este motivo, el método presentado en este trabajo es de gran utilidad y plantea una nueva opción a las siguientes clases de pruebas que se realizarán dentro del laboratorio. Los requerimientos son una guía principal en este trabajo y si bien no todos fueron alcanzados, se continuara desarrollando este método para finalmente cumplirlos.

Como se planteó anteriormente, a continuación se describirá el ambiente radiactivo y sus consecuencias.

# Capítulo 2

# Ambiente Radiactivo

Este capítulo introduce la temática de radiaciones en general, presentando una aproximación sobre la composición de las capas del sol como también sobre el ambiente radiactivo natural, espacial, atmosférico y sus efectos sobre los circuitos integrados. Los datos provenientes de las pruebas a grandes altitudes se describen para poner en evidencia la criticidad de esta problemática.

Nuestro sistema planetario está compuesto de una estrella y de cuerpos gravitando alrededor de ella. El sol situado en el seno de nuestra galaxia, constituye con los rayos cósmicos el origen de todas las radiaciones. Cada segundo, su centro caliente fusiona aproximadamente 700 millones de toneladas de hidrógeno y produce 695 millones de toneladas de helio y 5 millones de toneladas de energía bajo la forma de rayos gamma [?]. Esto explica la energía emanada por el sol que es aproximadamente 368 millones de Megawatts.

La superficie del sol llamada fotósfera tiene una temperatura cercana a los 5500°C. Por encima de la fotósfera reposa una pequeña capa llamada la cromósfera. Por encima de la cromósfera se encuentra la corona. Una región pobre en elementos, que se extiende por millones de kilómetros sobre el espacio. La cordona es solo visible durante un eclipse y su temperatura suele sobrepasar un millón de grados Celsius. El campo magnético del sol es muy potente en comparación al terrestre. Su magnetósfera llamada también heliósfera se extiende mucho más allá que Plutón [?].

Existen estudios realizados sobre la radiación solar, las consecuencias en su entorno y su interacción con los circuitos integrados. Comenzaron a finales de los 70 y muestran que los componentes electrónicos pueden perturbarse por consecuencia de las radiaciones del ambiente en los cuales operan. En 1975, Binder presentó la primer publicación que menciona el rol probable de la radiación sobre los circuitos que operan en satélites [?]. En 1979 las investigaciones realizadas por Ziegler y Lanford concluyeron que las radiaciones juegan un rol importante en las alturas aviónicas y que las perturbaciones que vienen de las reacciones neutro-silicium se deben considerar en el desarrollo de circuitos y sistemas destinados a operar en grandes alturas [?]. El desarrollo de la tecnología Very-Large-Scale Integration (VLSI) tuvo consecuencias directas sobre la sensibilidad de los circuitos ante perturbaciones y errores causados por la radiación. Por lo tanto, esta te-

mática debe ser tomado muy en cuenta para asegurar el buen funcionamiento de sistemas sin importar dónde ellos se desenvuelven, en el espacio, en la atmósfera y posiblemente en la tierra también.

#### 2.1. Ambiente radiactivo

Esta sección tiene por objetivo presentar los ambientes donde operan los componentes electrónicos siendo: radiactivos, espaciales y atmosféricos.

#### 2.1.1. Ambiente radiactivo espacial

Dentro del ambiente espacial, las perturbaciones causadas en los circuitos integrados dependen del tipo de radiación incidente. Normalmente el tipo de radiación puede clasificarse según las fuentes que las causan y por el medio en el que se transmiten: electrones, protones, iones y energías diversas [?]. De tal manera que según quién y cómo se emane la partícula se definirá las posibles consecuencias causadas y su probabilidad de ocurrencia.

El ambiente radiactivo espacial se compone principalmente de las siguientes fuentes radiactivas según sus orígenes: la radiación cósmica *Global Cosmic Rays* (GCR), el viento solar, las irrupciónes solares y los cinturones de radiación [?] [?].

#### 2.1.2. La radiación cósmica

Su origen se desconocía hasta que las investigaciones realizadas por V.Hess en 1912 [?] arrojaron que es parte de una radiación proveniente de fuentes galácticas y extragalácticas. Está constituida de protones (87%), de helio (12%) y de iones pesados (1%) y pueden medirse energías superiores a 1 GeV, llegando hasta los  $10^{11}$  GeV [?].

Dentro del sistema solar, el flujo que caracteriza la población de iones cósmicos está determinado por el ciclo de actividad solar: el viento solar se opone al flujo de rayos cósmicos cuando el sol está en un periodo de máxima actividad. Las radiaciones son entonces muy energéticas pero los flujos asociados son relativamente débiles. Es necesario tomar esto en cuenta en casos donde las misiones espaciales son largas (de varios años) ya que la probabilidad de aparición de un evento potencialmente destructivo es alto. En la figura ?? se muestra el flujo de radiación cósmica en función de la energía de partículas, mientras que en la figura ?? puede verse el flujo relativo en función del tipo de ión.

Figura 2.1: Flujo de radiación cósmica en función de la energía de partículas y su velocidad.

Figura 2.2: Flujo relativo de los diferentes elementos que constituyen los rayos cósmicos. [?]

Dos tipos de actividades influyen en el ambiente radiactivo. La primera es continua, consecuente del viento solar mientras que la segunda es periódica, proveniente de las erupciones solares [?].

El viento solar es un raudal de partículas cargadas escapando continuamente de la atmósfera (o corona) del sol situada más allá de la cromósfera, quien esta esencialmente constituida de electrones, protones y átomos de helio con pequeños trazos de iones y de elementos más pesados tales como oxígeno o carbono. Estos escapan permanentemente hacia todas las direcciones de la superficie del sol y bañan el conjunto del sistema solar aportando las líneas del campo magnético.

La figura ?? representa al sol (en su media parte) rodeado por toda la atmósfera solar o corona. La gráfica muestra la velocidad del viento solar medida por el satélite Ulysse: el viento solar rápido es expulsado de las regiones polares del sol a la velocidad de 800 Km/s mientras que los vientos solares lentos fluyen a unos 350 Km/s. El viento solar esta embebido dentro de un campo magnético. La gráfica está coloreada en rosa cuando la polaridad del campo magnético solar apunta en la dirección opuesta del sol (al curso de un ciclo solar actual, actúa la dirección del campo magnético por debajo del polo norte del sol) y coloreado en azul cuando la polaridad del campo magnético solar apunta hacia el sol (la dirección del campo magnético por debajo del polo sur).

Figura 2.3: Medidas del viento solar obtenidas por el satélite Ulysse. [?]

Una erupción solar es un evento primario del sol. Se produce en la superficie de la fotósfera y despide a través de la cromósfera un chorro de materia ionizada que se pierde en la corona a cientos de millares de Km de altura. En adición, la erupción se acompaña de una intensa radiación terrestre que puede perturbar las trasmisiones radioeléctricas.

La actividad solar se materializa por la presencia de manchas sobre la superficie de la fotósfera, como se puede ver en la figura ??. La observación de estas manchas no es reciente, Galileo ya las había puesto en evidencia en 1610.

Figura 2.4: Erupción solar clase X1,7 del 12 de mayo 2013 (vista desde dos alturas de onda: 171 y 131 Ångströms).

[?]

Las manchas no están uniformemente repartidas en la superficie del sol: se limitan generalmente en las zonas de 30° al norte y al sur del ecuador. Estas manchas se componen de una parte central (la sombra), que es menos luminosa que el resto de la fotósfera (fina capa de 300 Km que irradia la luz visible) por lo tanto, es menos densa y más fría (42.000°K) que la atmósfera normal (5.800°K) y de una penumbra (región de transición alrededor de la sombra) cuya temperatura no es inferior a los 500 °K. El diámetro de las manchas pueden albergar hasta 120.000 Km, y si ellas son reagrupadas , pueden ocupar de Este hacia el Oeste unos 2.500.000 Km.

La actividad solar no es constante en el tiempo. Como se indica en el diagrama de Maunder, figura ??, se puede observar una gran cantidad de centros activos durante los períodos que se repiten cada 11 años en promedio. Pero las medidas más cuantiosas dejan sugerir la existencia de un segundo ciclo de 80 a 100 años. Sin embargo, es necesario considerar que el ciclo solar está constituido de dos periodos de 11 años.

Figura 2.5: Unas de las más largas manchas solares de los últimos 9 años fue vista en enero 2014 y capturada por NASA's Solar.

Figura 2.6: Cantidad anual media de manchas desde el 1600. [?]

Las erupciones solares se producen en periodos de máxima actividad. Sus apariciones son aleatorias y se acompañan de una emisión de partículas: protones, electrones e iones pesados. Los protones pueden acarrear energía del orden de centenas de MeV. Los iones tienen energía que varía entre algunas decenas de MeV a centenas de MeV.

#### 2.1.3. Cinturón de radiación

Los cinturones radiactivos están constituidos por partículas cargadas, principalmente de protones y electrones, así como también por los elementos más livianos de la tabla periódica, partículas que pueden ser atrapadas por el campo magnético terrestre.

La figura ?? ilustra las zonas de partículas atrapadas que fueron descubiertas en 1958 por J.A Van Allen (*Mission Explorer I*). Estos se llaman cinturones de radiación o cinturones de Van Allen y tienen una forma toroidal. Estos cinturones están situados por fuera de la atmósfera terrestre pero dentro de la zona del espacio influenciada por el campo magnético de la tierra. Su energía se sitúa entre una decena de KeV y algunas centenas de MeV.

Figura 2.7: Los cinturones de Van Allen están situados en dos zonas distintas por lo que son llamados, cinturón interno y externo. (El rojo representa los cinturones y la concentración de partículas, el degrade representa como va disminuyendo).

[?]

Se puede distinguir tres cinturones principales:

- Dos Cinturones formados de electrones que están situados a 9000Km y 30000km.
- Un cinturón formado de protónes y que se encuentra a 12000Km [?].

Estos cinturones no son uniformes, presentan anomalías locales a causa de la deformación de la magnetósfera bajo el efecto del viento solar, el desfasaje y la inclinación del eje magnético y del eje de rotación terrestre. Se puede observar que una de las distorsiones más importantes se sitúa en el hemisferio sur, por encima del océano atlántico. Esta región es particularmente rica en protones y se denomina anomalía del atlántico sur (ASA), se puede ver en la figura ??.

Figura 2.8: Anomalía del Atlántico Sur. [?]

El Cuadro ?? resume el origen y la naturaleza de las partículas encontradas dentro del espacio, así como también sus energías y flujo en la magnetósfera [?] [?].

Tabla 2.1: Ambiente radiactivo espacial

| Fuente                  | Partícula                    | Energía                                | Flujo                                                  |  |
|-------------------------|------------------------------|----------------------------------------|--------------------------------------------------------|--|
| Cinturones de radiación | Protones                     | Entre 10 y 100MeV                      | $10 \text{ a } 10^6 \text{cm}^{-2} \text{s}^{-1}$      |  |
| Cinturones de radiación | Electrones                   | Entre 7 y 2 MeV                        | $10^{-2} \text{ a } 10^6 \text{cm}^{-2} \text{s}^{-1}$ |  |
|                         | Protones                     | <100 KeV                               |                                                        |  |
| Viento solar            | Electrones                   | <10 KeV                                | $10^8 \text{ a } 10^{10} \text{cm}^{-2} \text{s}^{-1}$ |  |
|                         | Partículas $\alpha$ (7 a 8%) |                                        |                                                        |  |
|                         | Protones                     | 10 MeV a 1 GeV                         | $10^{10} cm^{-2} s^{-1}$                               |  |
| Erupciones solares      | Electrones                   |                                        |                                                        |  |
|                         | Iones pesados                | 10 Mev a 100 Mev                       | $10^2 \text{ a } 10^3 cm^{-2} s^{-1}$                  |  |
|                         | Protones (87%)               | $10^2 \text{ a } 10^6 \text{ MeV}$     | $1^{-2}cm^{-2}s^{-1}$ 100 Mev                          |  |
| Rayos cósmicos          | Partículas $\alpha$ (12%)    | Alta energía                           | $10^{-14} cm^{-2} s^{-1} \ 10^6 \ \text{MeV}$          |  |
|                         | Iones pesados (1%)           | $1 \text{ MeV a } 10^{14} \text{ MeV}$ |                                                        |  |

A modo de conclusión, la figura ?? resume tres tipos de radiación:

- Partículas que alcanzan grandes velocidades pero son débiles enérgicamente, las cuales son fáciles de parar.
- Partículas que poseen su velocidad y cuya energía es intermedia.
- Partículas que son muy fuertes enérgicamente cuyo flujo es muy débil lo cual implica interacciones poco probables.

Figura 2.9: Descripción de las diferentes componentes del ambiente radiactivo espacial. Variación del flujo en función de la energía de partículas.

#### 2.1.4. Ambiente radiactivo atmosférico

El ambiente radiactivo atmosférico se debe principalmente a la interacción de los rayos cósmicos, compuestos esencialmente de helio, de protones, de electrones y de iones pesados, con los átomos de hidrógeno y de oxígeno presentes en la atmósfera.

Esta interacción da nacimiento a nuevas partículas que pueden ser protones, electrones, neutrónes, iones pesados, piones y/o muones. Esta radiación se crea de dos maneras: por pérdida de energía por inionisación o por las reacciones nucleares formando una "ducha" de partículas secundarias. En la figura ?? se puede ver una abstracción de este efecto.

Figura 2.10: Flujo total de las partículas presentes en la atmósfera en función de la altitud

Con el avance de la tecnología Very-Large-Scale Integration (VLSI) y la utilización de transistores cuyos gravados son muy finos, los circuitos integrados se vuelven sensibles a las partículas que tienen una cantidad de energía menores a los 100MeV [?]

[?]. Los piones de muy baja energía tienen una actuación insignificante en la perturbación del funcionamiento de circuitos integrados. No es precisamente el caso para los iones pesados y los neutrónes. De hecho, los neutrónes son las partículas predominantes en las alturas aviónicas. Estas partículas no son ionizantes y tienen una energía superiores a los 100 MeV. Estas pueden entrar en colisión con los átomos que constituyen las diferentes capas de los componentes electrónicos generando iones que pueden quebrantar el funcionamiento normal de estos. El flujo normal de neutrónes que provienen del sol están estimado a 36 partículas/ $cm^2$ /hora [?]. En la figura ?? se describen las partículas existentes en la atmósfera en función de la altitud [?] [?].

Figura 2.11: Partículas existentes en la atmósfera en función de la altitud [?]

#### 2.1.5. Efecto de la radiación sobre los circuitos integrados

Las partículas energéticas pueden provocar efectos transitorios, permanentes o destructivos en los circuitos integrados que atraviesan. Esta sección tiene el objetivo de presentar que entran en juego durante la interacción partícula-materia y los dos principales tipos de efectos considerados: el efecto de dosis y los efectos singulares.

#### 2.1.5.1. Mecanismo de interacción

Una parte de la energía de una partícula incidente durante su paso por la materia es directamente proporcional con los daños permanentes o transitorios. Esta cantidad de energía perdida, llamada "pouvoir d'arrêt total" (poder de frenado), se define como  $\frac{dE}{dX} \frac{MeV}{cm}$  y está compuesta de dos fenómenos principales: la pérdida de energía electrónica y la pérdida de energía nuclear.

La ionización debida a las interacciones entre las partículas incidentes y los electrones de los átomos del medio atravesado, son la causa principal del fenómeno. Las partes electrónicas tienden a crear pares electrones-agujeros a lo largo del trayecto de la partícula. Este poder de frenado electrónico se llama LET (*Linear Energy Transfer*) [?].

El segundo fenómeno corresponde a las colisiones entre las partículas y los núcleos provocando la pérdida de energía nuclear. Esta interacción puede conducir a la eyección del núcleo de una red cristalina. La parte de la energía asociada a este tipo de daños es llamado pérdida de energía no ionizante, *Non Ionising Energy Loss*(NIEL) [?].

Se puede entonces concluir que el poder de parada total puede describirse como la suma de estas dos partes de energía:

$$\frac{dE}{dX} = \left(\frac{dE}{dX}\right)_{\text{electron}} + \left(\frac{dE}{dX}\right)_{\text{nucleo}} \tag{2.1}$$

#### 2.1.5.2. Efecto de dosis total

La dosis es la energía por unidad de masa depositada en un material y que se expresa en Gray. Un Gray es equivalente a observación de un Joule por kilogramo de materia.

En general, una gran parte de los efectos de radiación que se pueden observar se reagrupan en los llamados efectos de dosis total. Estos efectos resultan de la interacción entre partículas y los aislantes de los circuitos integrados. Cuando una partícula atraviesa un material, la energía que se pierde en su trayectoria puede cederse a los electrones del material atravesado, a este efecto se lo suele llamar dosis ionizante. Si los átomos se desplazan, decimos que la dosis es no ionizante.

#### 2.1.5.2.1. Dosis ionizante

Parte de la energía de las partículas incidentes puede cederse a los electrones del material atravesado. Según la naturaleza del material, los electrones pueden traspasar la banda de conducción como también liberar espacios en la banda de valencia [?]. En el caso del silicio ligeramente dopado, se puede reconocer que la generación de pares electroagujeros es equivalente a la densidad de los portadores de cargas en equilibrio. Entonces el efecto es transitorio, ya que el efecto se eclipsará. En el caso de un aislante, el efecto es más crítico. Dos mecanismos (figura ??) que afectan los componentes eléctricos son:

- Atrapar las cargas en los aislantes
- Migración de las cargas hacia las interfaces aislantes/semi-conductoras y creación de un canal permanente.

Esto tiene una gran cantidad de consecuencias: derivada de la tensión umbral, aumento de la corriente de fuga, disminución de la ganancia, variación de la corriente inversa de los diodos y variación de la tensión de ruptura dieléctrica.

Figura 2.12: Almacenamiento de cargas atrapadas

#### 2.1.5.2.2. Dosis no ionizante

La introducción de defectos en las redes cristalinas generan nuevas trampas de cargas modificando así las características de funcionamiento del circuito. Como parte de los efectos de dosis ionizantes se pueden citar las siguientes:

- Aumento de la corriente de fuga.
- Modificación del dopaje del semiconductor.
- Acumulación de cargas atrapadas de los portadores.
- Efecto túnel

- Reducción de la vida útil de los portadores minoritarios.

Se debe aclarar que estos efectos afectan los componentes optoelectrónicos como también los transistores bipolares, que son particularmente sensibles a este tipo de daños entre otra series de componentes.

#### 2.1.6. Efectos singulares

Los Single Event Effect (SEE) tienen por origen el mismo fenómeno que aquél de la dosis ionizante, es decir la ionización localizada a lo largo de la trayectoria de la partícula incidente. Ellos resultan principalmente de la acumulación y colección de cargas en un nodo sensible de circuito. Los iones energéticos que atraviesan este volumen producen directamente una columna de electrones-agujeros que pueden provocar un SEE. Otro mecanismo que puede ionizar la materia y conducir a un SEE se debe a los subproductos de las colisiones de los protones y neutrónes transfiriendo toda o una parte de su energía.

Dos fenómenos que entran en el desencadenamiento de un SEE son: la generación de cargas y la colección de cargas [?].

#### 2.1.6.1. Generación de cargas

Como en el efecto de dosis total ionizante, se puede utilizar el LET para exprimir la cantidad de cargas depositadas por el pasaje de un ion. La curva de Bragg permite una representación del LET en función de la distancia recorrida por la partícula como se muestra en la figura ??. Se puede constatar que el LET se mantiene relativamente constante durante la mayor parte del recorrido del ion. Hacia el fin de su trayectoria, momento en el que la partícula pierde casi toda su energía, el LET aumenta de forma desmesurada para anularse rápidamente en cuanto la partícula entra en reposo. Esto es llamado Pico de Bragg.

Figura 2.13: Curva de Bragg. Energía depositada por las diferentes partículas cuando ellas penetran una red cristalina.

[?]

#### 2.1.6.2. Colección de cargas

En el momento del pasaje de una partícula a lo largo de su trayectoria, la ionización se produce teniendo resultados similares a los efectos singulares. Dos fenómenos en instantes diferentes participan en la recolección de cargas:

- Conducción (*drift*): una durabilidad inferior a la del nanosegundo es suficiente para que los electrones se desplacen hacia el colector del transistor a causa del campo eléctrico presente en la zona de agotamiento.

- Difusión: Los electrones generados en el substrato pueden difundirse hacia el colector y ser colectados. Este fenómeno puede durar nanosegundos.

Un tercer fenómeno llamado canalización (funneling) puede entrar en juego en el momento en el que el ion sale despedido de la zona de agotamiento. Se distorsiona el campo eléctrico y se lo estira hacia afuera de la zona. La figura ?? ilustra estos fenómenos.

Figura 2.14: Mecanismo de colección de cargas.

[?]

Diferentes tipos de eventos pueden producirse como consecuencia del impacto de una partícula ionizante, estos se verán a continuación.

#### 2.1.6.2.1. Single Event Transient (SET)

La partícula incidente induce por ionización una cantidad de carga. Esta carga es colectada por el campo eléctrico provocando la creación de una fotocorriente. Las consecuencias de este tipo de efectos son principalmente la generación de pulsos de corriente indeseables que pueden perturbar el funcionamiento de los sistemas digitales y analógicos.

La corriente generada puede propagarse en lógicas combinacionales, fundamentalmente en circuitos integrados con la tecnología CMOS y quizás pueden ser capturados por un elemento de memoria, si es que llegase a ocurrir durante un flanco de reloj. En algunos casos un SET puede resultar en un *Single Event Upset* [?].

#### 2.1.6.2.2. Single Event Upset (SEU)

La fotocorriente crea un cambio de estado en las estructuras tipo flip-flop (FF). Este fenómeno se produce en el momento en el que la carga inducida por la partícula sobrepasa la cantidad necesaria para cambiar de estado. Este evento no es destructivo, pero puede generar errores perturbando el contenido de las células de memoria (memorias SRAM, FF, registros y todos los circuitos digitales secuenciales).

Este fenómeno también suele llamarse bit-flip, puede depender tanto en el instante de ocurrencia como en el tipo de celda donde se produce la perturbación. En efecto, un SEU puede ser tanto silencioso (tocando una celda de memoria que no es utilizada) o puede producir errores críticos.

La sensibilidad de un SEU en los dispositivos electrónicos varía enormemente de acuerdo a la tecnología y a varios otros parámetros. En particular, la reducción del tamaño de los transistores o su corriente de alimentación tienden a decrecer las cargas críticas, por consiguiente incrementa la sensibilidad a los SEEs [?].

#### 2.1.6.2.3. Single Event Latchup (SEL)

Este fenómeno se caracteriza por el desencadenamiento del tiristor parásito. Puede dar lugar a un daño funcional destructivo. Cuando esto ocurre, una gran cantidad de corriente fluye incrementando la temperatura local del diodo hasta su destrucción. Este efecto puede detectarse y evitarse, quitando la fuente de corriente del dispositivo a tiempo.

#### 2.1.6.2.4. Single Event Funtional Interrupt (SEFI)

En circuitos complejos tales como los procesadores, FPGAs, ASICs, etc, los SEUs pueden dar lugar a varias consecuencias, llamadas interrupciones funcionales (SE-FIs). Al mismo tiempo, un SEU en los circuitos de los dispositivos de control puede generar estados indefinidos.

Otro ejemplo de SEUs provocado por SEFIs en procesadores es el llamado, secuencia de pérdida de resultado. En algunas instancias un SEU en el *Program Counter* (PC) puede llevar a una cuenta infinita. En casos semejantes, un reinicio de la aplicación o un corte en la alimentación se requiere , para recobrar el control del sistema.

Los SEFIs se observaron y se definieron por primera vez en 1977 [?], desde la observación en SDRAM, EEPROMS y microprocesadores. Los SEFIs fueron también reportados en memorias flash, SRAM-based FPGAs y microcontroladores.

#### 2.1.6.2.5. Single Event Gate Rupture (SEGR)

El depósito de cargas conducen a la destrucción de la estructura MOS por la ruptura de la compuerta de aislante de óxido.

#### 2.1.6.2.6. Multiple-Cell Upset (MCU) and Multiple Bit Upset (MBU)

Múltiples *upsets* ocurren cuando varios *bit-flips* se alteran por una sola partícula. Una cantidad de *upsets* en una palabra de la memoria se llama MBUs como se muestra en la figura ??, cuando hay varios *upsets* en diferentes palabras de la memoria es referenciado como MCUs como se muestra en la figura ??.

Los circuitos integrados tienden a incrementar la sensibilidad a múltiples eventos tipo *upsets* a causa de que las brechas entre los transistores se fabrican cada vez en más pequeñas. Esto permite que se depositen cargas de iones y protones, siendo estas recolectadas por los nodos del circuito causando efectos tipo SEUs en diferentes células de memoria.

Error-Correcting Codes (ECCs), tal como el código de Hamming, se adoptan para mitigar SEUs, que pueden detectarse y corregirse en una palabra. De todos modos, MBUs son aún un desafío para las siguientes tecnologías que requerirán complejos métodos de corección de errores.

Figura 2.15: Dos *upsets* en diferentes palabras provocado por una sola partícula (MCU).

Figura 2.16: Dos *upsets* en la misma palabra provocada por la misma partícula (MBU).

#### 2.1.6.2.7. Single Event Burnout (SEB)

Un otro tipo de efecto destructivo es el llamado Single-Event Burnout, que ocurre principalmente sobre las alimentaciones de los MOSFETs cuando la compuerta fuente se polariza y la corriente colector-fuente es tan alta que supera el voltaje generando estructuras parásitas. El resultado de la alta corriente provoca un calentamiento excesivo capaz de destruir el dispositivo.

#### 2.1.7. Resumen

Luego de analizar los distintos tipos de consecuencias que pueden acarrear el choque de las partículas sobre los circuitos electrónicos, se hizo un análisis de los que son los más pertinentes a explorar.

Los efectos de dosis total, si bien son destructivos y definitivos, dependen de la duración de la misión y de la posición del satélite en los casos que sea una misión espacial.

Es decir que son acumulativos y dependen del tiempo. En simples palabras el efecto de dosis total es inevitable y no corregible, ya que la única forma de evitar la dosis total es con blindaje el cual tendría consecuencias inmediatas sobre el coste de la misión ya que está íntimamente relacionado al peso del satélite, por estos motivos la dosis total carece de interés en este proyecto.

Los efectos producidos por *latch-ups* si bien son destructivos también son detectables, por lo tanto son evitables. Estos pueden detectarse en tiempo real, captando el pico de tensión y pueden evitarse si se realiza un reinicio del sistema a continuación de la detección del pico. Esta acción volverá estable el sistema. Otra posibilidad es usar más *silicon-on-insulator* (SOI) el cual son resistentes a los *latch-ups* [?].

Tabla 2.2: Efectos de la radiación según la tecnología

| Tecnologia | Familia | Funcion | SEL | SEGR | SEB | SEU | MCU/MBU | SEFI      | SET |
|------------|---------|---------|-----|------|-----|-----|---------|-----------|-----|
| MOS        |         |         |     | X    | X   |     |         |           |     |
|            |         | SRAM    | X*  |      |     | X   | X       |           |     |
|            |         | DRAM    | X*  |      |     | X   | X       | X         |     |
| CMOS       | Digital | FPGA    | X*  |      |     | X   | X       | X         | X   |
| BiCMOS     |         | FLASH   | X*  |      | X   | v   |         | X         |     |
| SOI        |         | EEPROM  |     |      |     | Λ   |         | $\Lambda$ |     |
| 501        |         | $\mu P$ | X*  |      |     | X   | X       | X         | X   |
|            |         | $\mu C$ |     |      |     |     | Λ       |           |     |
|            | Señales | ADC     | X*  |      |     | X   |         | X         | X   |
|            | mixtas  | DAC     | X*  |      |     |     |         | X         | X   |
|            | Linear  |         |     |      |     | X   |         |           | X   |
| Dinolon    | Digital |         |     |      |     | X   |         |           | X   |
| Bipolar    | Linear  |         |     |      |     | X   |         |           | X   |

<sup>\*</sup> Excepto SOI

En la actualidad, los eventos más notables en el ambiente aeroespacial son SEUs y SETs, por lo tanto los más usuales y los que afectan propiamente a la lógica de los circuitos. Estos últimos están formados principalmente por lógica secuencial y/o combinacional.

Los SEUs y SETs son instantáneos y acumulativos. Su mitigación tienen alta importancia, ya que pueden hacer perder una misión o tener consecuencias inconmensurables sobre el comportamiento deseado de los sistemas. Este proyecto integrador toma entonces un gran interés en estos dos tipos de eventos. Y lo hace estudiándolos singularmente, es decir los efectos que se producen por un SEU o un SET en un determinado tiempo, ya que la probabilidad que sucedan los dos al mismo tiempo es casi nula.

En el método a describir es posible inyectar fallas múltiples, siempre y cuando se disponga del *layout* de los circuito. Dado que no se dispuso del *layout* de los circuitos

a someter, el proyecto integrador se enfocó en el estudio de los efectos singulares a causa de SEU y SET.

En el próximo capítulo se presentarán distintos métodos, en los cuales se intenta emular/simular, los efectos SEUs y SETs. Se implementan diferentes tipos de circuitos y con diferentes tipos de tecnologías, que permiten mensurar los posibles errores a causa de los efectos mencionados.

# Capítulo 3

# Estado del Arte

## 3.1. Clasificación de métodos de inyección de fallas

Para el caso de los circuitos digitales complejos, se utilizan dos tipos de test para evaluar su sensibilidad frente a SEE: el test de tipo estático y el test de tipo dinámico. El objetivo es siempre analizar para optimizar la sensibilidad, del circuito que se vaya a someter, al promedio de partículas que pueden provocar un mal funcionamiento. Estas pruebas también se pueden clasificar por las consecuencias que causan las partículas: errores en los resultados finales o pérdidas de secuencia de un programa.

El test estático se utiliza generalmente para caracterizar la sensibilidad de los circuitos de tipo memoria (SRAM, DRAM, memorias 3D) o bloques de memoria presentes en circuitos complejos (procesadores, FPGA, SoC, etc). El test estático típico consiste en escribir un motivo (palabra repetida y constante) en una memoria estudiada, inyectar las fallas, esperar cierto tiempo, luego leer el resultado y finalmente comparar los resultados obtenidos contra lo que se escribió originalmente. Los errores ocurridos en estas pruebas son generalmente de resultado final.

A título de ejemplo, se considera una memoria SRAM utilizada en la arquitectura de un procesador. Se inyectaron fallas en la memoria considerando idealmente que cada falla causa algún tipo de error. Sin embargo, la falla puede afectar una palabra de la memoria que ya ha sido utilizada por el programa ejecutado, entonces el SEE no tendrá ninguna consecuencia. Por el contrario, si la falla afecta una palabra que se utilizará por una instrucción próxima, la probabilidad de tener un resultado erróneo no es nulo. En definitiva, si el contenido de la memoria no está completamente utilizado por el programa en curso de ejecución, se pueden subestimar algunas fallas.

En el caso donde el circuito es un procesador, el test estático consiste en la ejecución de una serie de instrucciones (ejecución de un motivo de test, Ej: Bubble Sort), leer los resultados y hacer la comparación con el resultado patrón (Golden). La campaña debería causar fallas en todas las células donde se almacenan datos (registros, memorias internas, etc.) accesibles vía el juego de instrucciones. En este caso la actividad realizada por el procesador es muy acotada y está lejos de ser representativa a la realidad ya que, las

zonas de memoria y los registros no son totalmente utilizados por el programa cargado. Si esto fuese así se podría estar inyectando fallos en lugares donde no hay datos del programa y no lo alteraría. Es decir, que el fallo se inyecta correctamente pero el lugar de memoria se altera sin tener efectos importantes sobre el resultado final. Por lo tanto, para obtener estimaciones cercanas a la realidad sobre sensibilidad de circuitos, será necesario utilizar un test dinámico. En donde deberá correr una aplicación próxima a aquella que será utilizada por el procesador en su ambiente real.

El test dinámico consiste en la ejecución de una seria de comandos/instrucciones que permiten estudiar la sensibilidad de las distintas partes del circuito al efecto de la radiación durante un programa típico. En el caso de un procesador, este depende estrictamente de la naturaleza del programa ejecutado por el Device Under test (DUT).

Los distintos enfoques propuestos en la literatura se pueden clasificar en dos grandes categorías: métodos de hardware y métodos de software. A su vez, los métodos de software se pueden dividir en dos subclases, software-implemented fault injection (SWIFI) e inyecciones de fallas basadas en simulación [?] [?].

Dentro de las simulaciones de inyección de fallas, las fallas se inyectan usando Hardware Description Language (HDL) y programas de simulación. La principal ventaja de este tipo de enfoques respecto a otros tipos de métodos de inyección de fallas es la capacidad de observación y control que se pueden ejercer sobre el circuito bajo prueba. Por otro lado, el gran tiempo que conlleva realizar algunas simulaciones, las cuales dependen de la complejidad del circuito, hacen que este enfoque no sea tan bien recibido, sobre todo en circuitos complejos donde la simulación puede tardar días.

Por otra parte, las inyecciones de fallas usando FPGAs permiten rápidas emulaciones como así también buena controlabilidad y observabilidad. Otra ventaja significativa de esta metodología es la capacidad que tiene de inyectar fallas sin necesidad de considerar la complejidad de los circuitos, tales como procesadores. La única limitación es que se debe proveer el código HDL correspondiente al circuito y tener una metodológica que abarque emulaciones. Los métodos de inyección de fallas basados en FPGAs se han vuelto frecuentes, permitiendo estudiar los efectos de las fallas y la probabilidad de errores consecuentes a las fallas, incluso antes de su fabricación.

Dentro de estas categorías y subcategorías de clases de pruebas se pueden encontrar distintos métodos utilizados para descubrir la sensibilidad de los circuitos. A continuación se mencionarán distintos trabajos que se aprobaron en los últimos años por la comunidad científica, con el fin de mostrar el estado del arte.

#### 3.1.1. Métodos actuales para Inyección de Fallas

A pesar de la posibilidad de traducir VHDL a Verilog y viceversa, la gran mayoría de las técnicas de inyección de fallas basadas en FPGAs usan los modelos en VHDL sintetizados para el estudio de circuitos, [?] [?] [?]. Existen algunas herramientas diseñadas y escritas en Verilog [?] [?].

# 3.2. Métodos y herramientas de inyección de fallas (simulación, emulación e híbridos)

#### 3.2.1. FITO

Fault Injection Tool (FITO) [?] es una herramienta basada en emulación sobre FPGA. Fallas permanentes y transitorias se inyectan en los flip-flops y en las compuertas lógicas de los circuitos bajo prueba. El proceso de inyección de fallas se basa en agregar algunos nuevos puertos y conexiones en los flip-flops del circuito estudiado, modificando así el modelo programado en Verilog HDL del circuito a someter. FITO posee ciertas propiedades tales como alta velocidad en la trasmisión de datos, buena controlabilidad, alta observabilidad y el hardware agregado es relativamente bajo. Un caso de aplicación fue un OpenRISC 1200 que corrió sobre la FPGA EP1S25F780C inyectándose 4000 fallas. Los efectos de las fallas se clasificaron en errores del flujo de ejecución del programa, errores de datos e instrucciones fallidas. El resultado muestra que es 79 veces más rápido que la simulación y que el extra hardware llega al 2.5 %. En FITO existe una unidad de control dedicada al circuito específico, ver figura ??, que se encarga de realizar las inyecciones sobre todos los registros importantes y el pipeline, salvo el Instruction Fetch (IF) y la Arithmetic Logic Unit (ALU) de control.

Figura 3.1: Proceso de inyección de fallas con FITO [?]

#### 3.2.2. FIDYCO

Flexible on-chip Injector for run-time DependabilitY validation with target specific COmmand language (FIDYCO) [?] es un método de inyección de fallas mixto SW/HW, donde la parte del hardware está implementada en VHDL sobre una FPGA, mientras que el software está situado en una PC. El principal objetivo de este método es el desarrollo de un sistema flexible capaz de someter a prueba varios tipos de componentes. El método se presenta mencionando tres principales ventajas. La primera es la habilidad de hacer experiencias sobre circuitos físicos en tiempo real; la segunda hace mención a la naturaleza de la FPGA contra enfoques basados en simulación; la tercera es la estrecha integración existente entre el inyector de fallas y el dispositivo a someter, estando ubicados en la misma plataforma de HW. Esto atribuye una alta precisión sobre los lugares y el tiempo en que ocurre cada falla, permitiendo un buen diagnóstico final. Este método provee suficiente dinamismo y adaptabilidad permitiendo implementarlo a diferentes circuitos. El mismo, ver figura ??, incluye la posibilidad de inyectar errores de tipo SET con precisión y puede operarse interactivamente o automáticamente. No se precisa extra hardware para correr la campañas de inyección.

Figura 3.2: Diagrama de bloques de FIDYCO

#### **3.2.3.** FLIPPER

Flipper [?] es una plataforma de emulación de SEUs cuyo objetivo son las memorias de configuración de una FPGA que se encuentra bajo prueba vía una reconfiguración parcial. Es una herramienta desarrollada por la European Space Agency (ESA) que tiene como objetivo la evaluación de los efectos de SEUs en las memorias SRAM de las FPGAS por medio de la inyección de fallos. FLIPPER se utilizó para comprobar el grado de robustez de distintas técnicas de mitigación, mientras se corría al mismo tiempo una herramienta de comparación y análisis STAR. La principal cualidad de FLIPPER es la predicción de los resultados de las pruebas bajo protones. El modelo de inyección adoptado por FLIPPER es hacer bit-flips sobre las celdas de memorias alojadas en una FPGA hija mientras que otra FPGA madre se encarga de la inyección y control. Este trabajo, ver figura ??, fue desarrollado para contar el número de inyecciones aleatorias que se realizan en el circuito para luego generar una distribución de probabilidad que permita predecir los efectos de la irradiación de protones sobre un objetivo pertinente.

Figura 3.3: Diagrama de flujo de FLIPPER [?]

#### 3.2.4. SCFIT

Shadow Components-based Fault Injection Technique (SCFIT) [?] es una herramienta de inyección de fallos basado en el Simulation/Emulation (SEmulation). La misma usa scripts TCL para acceder a los diferentes módulos de una FPGA Altera vía cable JTAG. Este método propone una técnica de inyección de SEUs usando FPGAs Altera y las facilidades de su ambiente de desarrollo. Se centra en el análisis del comportamiento de los FF y las unidades de memoria cuando se efectuan las inyecciones. Este enfoque tiene como circuito a someter un procesador LEON 2, el cual se utiliza para validar SC-FIT y demostrar las ventajas de la emulación con respecto a la simulación, en el cual se verifica que es cuatro veces más rápida que esta última. El control, ver figura ??, de la inyección se realiza desde un ordenador, sobre el cual se encuentra ya instalado Quartus, donde correrán los scripts TCL de control, los cuales se encargan de escribir y leer. La ventaja de este enfoque es que salvo un componente, el resto es absolutamente adquirible comercialmente y por medio de scripts se pueden adaptar a una cierta generación de circuitos siendo flexible y relativamente fácil a desarrollar.

Figura 3.4: Diagrama de flujo de SCFIT
[?]

#### 3.2.5. FUSE

Fault-injection Using SEemulation (FUSE) [?] es una herramienta de inyección de fallas tipo simulador/emulador que combina el diseño del prototipo implementado en

hardware, la flexibilidad y también la transparencia de una simulación estándar en HDL. Las fallas se inyectan por el simulador en señales o en variables del RTL usando ya sea el modelo simulado en HDL o la Netlist implementada dentro de la FPGA con el fin de acelerar el proceso de inyección de fallas. Este enfoque cubre varias técnicas como también distintos métodos de inyección de fallos. FUSE, ver figura ??, se diseñó para la utilización con el SEmulator® un acelerador de hardware basado en el concepto de FPGAs. La herramienta creada fue realizada para ejecutar automáticamente el método de inyección, requiriendo solamente una descripción en VHDL y un testbench, de cualquier circuito que se encuentre bajo prueba. FUSE puede realizar las inyecciones de fallos y luego entregar un diagnóstico que es conocido y estimado desde los enfoques de simulación, pero que son costosos a nivel de tiempo requerido. FUSE es un enfoque aún a desarrollarse. Entre sus principales aportes busca un equilibrio entre la utilidad y flexibilidad de la herramienta, teniendo que reconfigurarse para cada dispositivo que se quiera someter a prueba.

Figura 3.5: Estructura básica de FuSE [?]

#### 3.2.6. FT-UNSHADES

of Sevilla DEbbugingTolerant-University HArdware(FT-UNSHADES) [?] es un emulador de invección de fallos que usa una técnica de reconfiguración parcial. FT-UNSHADES inyecta fallas usando un método llamado readmodify-write sobre los bits de configuración. Esta herramienta provee un ambiente y una metodología jerárquica de análisis rápidos y dinámicos de sistemas embebidos utilizando inyección de fallas en tiempo real. Un caso de estudio se presenta, analizando los efectos de la invección de fallas en una memoria RAM embebida y los registros internos del MicroBlaze  $\mu P$ . Este método puede utilizarse tanto en FPGAs o ASICs. Puede someter los circuitos a SEUs, SETs y MBUs si se tiene el layout del circuito a someter a prueba. La herramienta logra modificar interactivamente el contenido de cualquier FF seleccionado (dónde) en tiempo de ejecución (cuándo) para luego comparar la primera salida con la segunda salida de otra FPGA que se corre en paralelo, comparando al mismo tiempo sus resultados. Este método fue actualizado en 2011 FTUNSHADES2 [?], ver figura ??, presentando otro tipo prototipo de invección de fallas de tipo hardware relativamente potente. El mismo se compone de dos FPGAs en un mismo PCB, que se conectan a la plataforma madre, realizando todos los cálculos internamente y brindando los resultados finales. Permite la evaluación de los SEEs afrontando distintos tipos de diseños de microprocesadores. La flexibilidad de esta actualización permite su utilización no solo como un emulador de hardware sino también como una herramienta genérica para cualquier tipo de experimento que se quiera realizar.

Figura 3.6: FTUNSHADES2, placa madre conectada a una hija que contiene las dos FPGAs

#### 3.2.7. FIFA

FIFA [?] es un método de acceso restringido al cual no se tuvo acceso. Usa saboteadores para la inyección de fallas SEU, MCU y *stuck-at* a nivel RTL. Se implementaron dos circuitos bajo prueba .

#### 3.2.8. DFI

Direct Fault Injection (DFI) [?] es una herramienta utilizada para emular las consecuencias de los SEUs que ocurren sobre las células de memorias de las CPUs. Está basada en la modificación de la arquitectura de los circuitos a nivel RTL. Esta herramienta puede inyectar fallas en un ciclo de reloj mientras el circuito sometido a las inyecciones está ejecutando un programa. Se utiliza un procesador LEON 3 para validar el método. Esta herramienta, ver figura ??, es una alternativa para hacer inyecciones tipo SEUs en cualquier FF de la CPU bajo prueba. El punto clave consiste en la modificación del código HDL del circuito a estudiar agregando hardware extra para la implementación real. Estas modificaciones son similares para todos los registros del sistema. Los registros modificados no son alterados en su arquitectura, por lo tanto el método es no invasivo y se puede hacer de forma general para todos los registros. De esta forma, es posible inyectar fallos en los registros del sistema, así como en el contador del programa, el stack pointer etc. El único requerimiento es disponer del VHDL del circuito.

Figura 3.7: Arquitectura del registro modificado en DFI [?]

## 3.3. Plataforma de *test* ASTERICS

Esta sección tiene como objetivo proporcionar detalles respecto de la plataforma de test Advanced System for the test under Radiation on Integrated Circuits and Systems (ASTERICS) desarrollada por TIMA para la calificación de circuitos integrados digitales destinados a funcionar en entornos radiactivos. ASTERICS puede utilizarse en el marco de pruebas bajo radiaciones (en aceleradores de partículas, láser, micro ház, etc.) efectuados con el objetivo de evaluar la sensibilidad/robustez del circuito estudiado respecto a los efectos de las partículas consideradas (iones pesados, protones, electrones, etc.).

Los experimentos con láser y micro haz permiten la obtención de un retorno preciso sobre las zonas sensibles de circuitos estudiados, ofreciendo por lo tanto la posibilidad de encontrar e implementar soluciones pertinentes (a nivel del diseño, de la arquitectura, etc.).

La plataforma ASTERICS tiene como principal objetivo permitir la implementación, minimizando el costo/esfuerzo del entorno HW/SW requerido para permitir funcionar de manera estándar al circuito a testear DUT. Esto se realizó usando una FPGA

presente en la tarjeta madre de ASTERICS, cuya configuración se obtiene vía la compilación del entorno digital/analógico representado en un lenguaje de descripción de hardware (Verilog, VHDL, etc.). De esta manera, el desarrollo de hardware necesario para adaptar al DUT la plataforma ASTERICS está limitado a conectar las señales de I/O del DUT a de las tarjeta madre de ASTERICS. Una arquitectura como la descrita es apropiada para desarrollar el entorno digital/analógico requerido para la calificación de diferentes tipos de ICs incluyendo circuitos complejos (procesadores, FPGAs, ASICs, etc.), memorias y circuitos mixtos analógicos/digitales. La arquitectura de ASTERICS está basada en la de THESIC+, una plataforma previa desarrollada en TIMA, cuyos detalles pueden encontrarse en [?]:

- El DUT debe operar en un entorno digital/analógico nominal: el entorno requerido es proporcionado por los recursos disponibles en la tarjeta madre de ASTERICS. A título de ejemplo, en caso que el DUT sea un procesador, la arquitectura necesaria para efectuar el test debe incluir, entre otros recursos, la memoria donde se cargó el programa que ejecutará, la lógica de control, los clocks y la alimentación.
- El DUT se instala en una tarjeta externa, llamada tarjeta hija. Las comunicaciones entre el sistema y el usuario se realizan a través de un link Ethernet.

Como se ilustra en la figura ??, la tarjeta madre de ASTERICS está organizada por una arquitectura que contiene a dos FPGA (Virtex4 de Xilinx) llamadas Control FPGA y Chipset FPGA. La FPGA de control incluye un procesador Power PC que es programado para asegurar las comunicaciones entre el usuario y la plataforma de test, gracias a un link Ethernet de 1 Gigabit. Este procesador opera a una frecuencia de reloj de 300 MHz permitiendo una buena frecuencia de transmisión. El Chipset FPGA es configurado por el usuario para implementar el diseño de modo que el DUT opere en condiciones nominales. En caso que el DUT sea un procesador, esta FPGA interactua como un "controlador de memoria" y permite, dependiendo de la complejidad del diseño del usuario, frecuencias de operación de unos 200 MHz.

Figura 3.8: Arquitectura de ASTERICS

El DUT está conectado a la tarjeta madre de ASTERICS a través de un enlace de alta velocidad. Se dispone de 180 señales de I/O. Las señales de alimentación de 1.2V a 3.3V son programables. Varios tipos de memorias (SRAM, DDR-SDRAM) están presentes en la tarjeta madre de ASTERICS para permitir al usuario hacer frente a los requerimientos de datos memorizados. Se incluye un circuito de control de corriente consumida por la tarjeta hija para permitir detectar fallos de tipo SEL causados por las radiaciones, fallos que son potencialmente destructivos, por lo tanto es necesario para proteger al DUT de este tipo de fallos.

Para facilitar la comunicación con el tester está disponible una interfaz Application Programming Interface (API) que incluye un conjunto de funciones que permiten entre otras cosas, lectura/escritura de memoria, inicializar el límite de consumo, reinicialización (reset), etc. Para utilizar estas funciones, el usuario solo debe hacer una llamada

en su aplicación. La API está disponible como una DLL para Windows. El enlace Ethernet de ASTERICS, ver figura ??, permite al usuario el control remoto de los experimentos bajo radiaciones, a través de una conexión Internet. La plataforma ASTERICS se utilizó con éxito para calificar diferentes tipos de circuitos digitales. Ejemplos representativos son: procesadores (PowerPC PPC7447, PPC 7448, SPARC), FPGAs (Xilinx), memorias (diferentes generaciones de SRAMs Cypress), circuitos dedicados a redes neuronales y circuitos orientados a lógica difusa. Otras posibilidades ofrecidas por ASTERICS son la inyección de fallos simulando los efectos de tipo SEU. Este tipo de experimentos permite validar técnicas de fiabilidad implementadas a diferentes niveles (diseño, arquitectura, software, etc) para proveer la robustez (radhard) requerida por la aplicación final.

La inyección de fallos se puede realizar realizada directamente en el modelo (HDL, RTL, etc.) del circuito estudiado. Diferentes experimentos mostraron que la combinación de resultados de inyección de fallos con los de *tests* bajo radiaciones (sección eficaz estática de las celdas memorias presentes en el DUT) permiten predecir de manera precisa la sensibilidad/robustez a los SEU una aplicación final, sin que sea indispensable efectuar el *test* bajo radiaciones.

Ejemplos de los resultados obtenidos están disponibles en artículos publicados en las principales conferencias y workshops del área (RADECS, NSREC, etc.) entre los cuales se pueden mencionar los trabajos con aceleradores de partículas en los procesadores PowerPC [?] y LEON3 [?] y los resultados de tests láser en el FPGA [?].

La referencia [?] presenta e ilustra vía ensayos efectuados en el microcontrolador 8051, la metodología de predicción de tasas de errores basada en la combinación de la sección eficaz estática y las tasas de errores obtenidas vía inyección de fallos. La metodología de predicción fue recientemente extendida a circuitos de los que se dispone el diseño RTL.

Se realizaron campañas de inyección de fallas con ASTERICS que permitieron poner en evidencia la posibilidad de "anticipar" los riesgos de los efectos SEE efectuando ensayos y evaluando la sensibilidad a radiaciones antes de la fabricación del circuito en cuestión.

La referencia [?] presentada en 2013 en la conferencia más representativa del área de las radiaciones *Nuclear and Space Radiation Effects Conference* (NSREC) y aceptada para publicación en *Transactions on Nuclear Science* (IEEE TNS), muestra en detalles esta nueva coyuntura ofrecida por ASTERICS.

Como se dijo anteriormente, ASTERICS ofrece la posibilidad de controlar remotamente una experiencia de test. Esta es una posibilidad de gran interés que puede facilitar la logística de las campañas de test efectuadas en aceleradores de partículas en el mundo entero. La primera evidencia de esta posibilidad fue difundida a través de la referencia [?] a la comunidad científica/técnica del área de las radiaciones y sus efectos en circuitos y sistemas.

Figura 3.9: Tarjeta madre ASTERICS

A modo de conclusión, la plataforma ASTERICS es una plataforma de test genérica y flexible que permite minimizar el tiempo, esfuerzo y costo necesarios para desarrollar el entorno requerido y efectuar tests bajo radiaciones y experimentos de inyección de fallos requeridos para calificar circuitos integrados destinados a operar en ambientes radiactivo. Sus capacidades de control remoto permiten a los equipos que la utilizarán, interactuar a partir de sus respectivos entornos, quitando la necesidad de desplazarse y estar presentes en el sitio en el cual se encuentra el acelerador de partículas donde se efectuarán los ensayos, por lo tanto, minimizan el costo de estos tests.

### 3.4. Resumen

Existen un gran número de trabajos previos en la literatura que estudian la inyección de SEUs, SETs y hasta MBU. Entre ellos mencionamos FITO [?], FIDYCO [?], Flipper [?], FUSE [?], FT-UNSHADES [?]. Se quiere destacar la herramienta de inyección de fallos ASTERICS, que ha servido como modelo del trabajo presente. Sin embargo, la mayoría de estos métodos y herramientas realizan modificaciones en el diseño original, requieren de controladores de experimentos complejos o realizan intervenciones de reconfiguración por medio de interfaces externas que limitan la velocidad en que se realiza de la campaña. En efecto, siempre existe un compromiso entre flexibilidad, eficiencia de área en la FPGA, y velocidad de ejecución.

Este trabajo toma lo mejor de estos métodos y trata de reunirlos en una sola herramienta denominada NetFi2, la cual se puede catalogar como una herramienta de tipo emulador mixta de hardware y software que corre en una sola FPGA. La idea tiene como base agregar señales (extra hardware) no invasivo (que no alteren la arquitectura ni funcionamiento del dispositivo a someter). En el siguiente capítulo se darán los detalles pertinentes a la construcción de NetFi2.

# Capítulo 4

# Descripción de NetFi2

NetFi2 es una actualización de un trabajo previo [?] el cual consiste en inyectar fallas tipo SEUs a nivel RTL, agregando extra hardware en los registros sensibles del circuito objetivo. Este método puso en evidencia algunas limitaciones como la necesidad de disponer y conocer el código HDL de cada bloque del circuito como también su exacta arquitectura. NetFi tiene acceso a cada registro o unidad de memoria del circuito, permite perturbarla y observar los efectos ocasionados. Está basado en la modificación de las bibliotecas de Xilinx aplicando nuevas señales de inyección en la Netlist del circuito objetivo. Antes de iniciar con este nuevo capítulo, es indispensable tener en cuenta que toda descripción de circuito se compone de dos lógicas. Lógica combinacional y/o lógica secuencial, la primera es representada por las distintas look-up tables y la segunda lógica esta compuesta por los distintos tipos de FF. A continuación se detallará la forma en que se genera el método NetFi2.

# 4.1. Primitivas Xilinx

[?]

### 4.2. MODNET

MODify NETlist (MODNTET) es una herramienta que toma la Netlist de un circuito a someter, realizándole cambios en los lugares que se consideran sensibles, para que la inyección de fallos sea posible. El código HDL del circuito a someter se sintetiza mediante la herramienta Synplify Pro. Con esta herramienta se escoge para que tipo de tecnología se desea sintetizar el código HDL, la misma genera la Netlist en Verilog del DUT. La Netlist así generada se sitúa en la entrada de MODNET para automatizar el proceso de modificación de las bibliotecas del Xilinx. Algunos de los componentes modificados son los FFD y sus distintos ejemplares (FDC, FDE, etc.) y también las LUTs que incluye las compuertas lógicas y los multiplexores. La salida de MODNET es la Netlist modificada con señales extras de entradas usadas para inyectar las fallas en los

registros y las compuertas lógicas. De esta manera se logra preparar un RTL para que puedan inyectarse SEUs y SETs. En este sentido, la arquitectura interna original no se cambia y se respeta tal cual es.

En este trabajo se realizó una actualización de MODNET para hacer frente a las nuevas tecnologías de FPGAs. Luego MODNET es responsable de detectar el número de FF y LUT del diseño y agregarles a cada uno de estos componentes el extra hardware necesario para poder realizar las inyecciones. Es importante mencionar que las bibliotecas utilizadas están definidas por la tecnología de la FPGA que alberga el circuito y de la herramienta de desarrollo. En este proyecto se utilizó la FPGA Nexys 4 de Xilinx y la IDE Vivado v2016.1. El tipo de FPGA es un parámetro de entrada en la herramienta Synplify Pro la cual es la encargadoa de sintetizar el RTL. Toma el RTL y los parámetros de entrada y devuelve una descomposición de la descripción del hardware en una Netlist con los siguientes FFs y LUTs: FDC, LUT4, LUT4\_L, LUT5\_L, LUT5\_L, LUT6\_L. Así, toda descripción de hardware está formada por LUTs y FF, es decir, una parte combinacional y otra secuencial. Las librerías de la parte secuencial y combinacional, usualmente utilizadas por esta FPGA se detallan en el Anexo A con sus cambios pertinentes, serán las utilizadas en el proceso de inyección.

A continuación se detalla qué tipos de cambios se realizan en los componentes y cómo se traduce en la descripción del hardware.

### 4.2.1. Emulación de SEU: Flip-Flops

En la figura ?? se muestra el extra hardware que se debe agregar para generar un circuito capaz de ser implementado para un futuro proceso de inyecciones. Se puede notar que el extra hardware se limita a un multiplexor, la señal de inyección INJ y una compuerta NOR. En la figura ?? se puede ver su comportamiento y cómo actua en el caso que haya una inyección o en el caso que no la haya. Se muestra que su comportamiento original no se modifica en el caso en que la inyección no suceda. Es por ello que el cambio es no invasivo y respecta el comportamiento original del circuito.

Figura 4.1: Modificación de un Flip-Flop sin la señal de habilitación

Figura 4.2: Formas de la onda del FF modificada con  $Q_i$  la cual es la salida original sin INJ

En la siguiente fracción de código se puede ver la traducción final en la biblioteca modificada de Xilinx.

```
module FDC_mod (inj, Q, C, CLR, D);
parameter INIT = 1'b0;
```

```
output Q;
input C, CLR, D, inj;
wire Din;
FDC uut_FDC(.Q(Q),.C(C),.CLR(CLR),.D(Din));
assign Din = (inj) ? !D : D;
endmodule
```

Es necesario aclarar que existen diferentes tipos de modificaciones posibles en los flip-flop las cuales se asemejan más a la realidad dependiendo del tipo de circuito. Podríamos hacer una primera clasificación sobre los FF en FF que se leen, FF que se escriben o en FF que hacen las dos cosas. Dependiendo del funcionamiento del circuito se utilizará un tipo u otro FF. De esta forma, la biblioteca que define el comportamiento del FF en Xilinx se remplaza por su versión modificada. Ya que puede ser crítico el momento en que llega la señal de inyección, esto puede ocurrir mientras se está escribiendo el circuito o mientras se está leyendo, pudiendo ocasionar un cambio o no. Por ejemplo, si nuestro circuito solo usa FFD sin enable, solo nos interesarán las inyecciones en la escritura del FF, pero si fuese un FFDE el cual pose un enable, podría ocurrir que se lea el FFDE y simultáneamente cayese una inyección, quedando el FFDE en un estado inestable, este tipo de problemas se solucionan con más lógica combinacional, por lo tanto, más hardware extra.

En la figura ?? se muestra la descripción esquemática de un FFDE con su lazo para volver a un estado estable y el extra hardware para el proceso de inyeccion. El FFDE estará activo cuando la suma de INJ y CE sean iguales a 1. Las opciones son 01 ó 10.

Figura 4.3: Modificación de un FFDE

Por otro lado, en la figura ?? se puede ver que cuando los estados INJ y CE son 00 ó 11 el FFDE no se activa, manteniendo su salida Q.

Figura 4.4: Comportamiento de un FFDE modificado

## 4.2.2. Emulación de SET: Look-Up Table

Como se menciono anteriormente, luego de la síntesis con Synplify Pro, los circuitos bajo prueba dan como resultado los siguientes tipos de LUTs: LUT4, LUT4\_L,

LUT5, LUT5\_L,LUT6, LUT6\_L, a los cuales se le aplica las alteraciones pertinentes para que tengan efecto las futuras inyecciones, tal cual se muestra en la figura ??. En el Anexo A se encuentra el código completo de las librerías que se corresponden a las LUTs original y modificadas.

Figura 4.5: Modificación de una LUT

Traducido a código una LUT, independientemente del tipo, a la biblioteca que la define solamente se le agrega un multiplexor a la salida, el cual será controlado por una señal de inyección.

```
module LUT6_L (inj_c,L0, I0, I1, I2, I3, I4, I5);
parameter INIT = 64'h000000000000000;
input inj_c,I0, I1, I2, I3, I4, I5;
output L0;
reg LO1;
reg tmp;
assign L0 = (!inj_c) ? LO1 : !LO1;
```

En el extracto de código anterior se intenta mostrar que independientemente de la arquitectura que tenga cada LUT, si ocurriese una falla, la salida será la negación del valor correcto de la LUT, determinada por la condición de decisión la cual se implementa en el circuito con un simple multiplexor.

# 4.2.3. Implementación de MODNET

Luego de la explicación del mecanismo de MODNET para traducir la Nelists original en una Netlist inyectable, se profundizará aún más sobre este enfoque ya que será el cimiento del método NetFi2. A modo de ejemplo, se toma un circuito simple que posea lógica secuencial y lógica combinacional. El mismo será entonces un circuito que posee un FF, una compuerta lógica tipo AND, un multiplexor de 3 entradas y una salida, el cual se llamará  $tima\_top.VHDL$ , esto se muestra en la figura ??.

```
Figura 4.6: : tima top.vm
```

El código del circuito lo podemos encontrar en la sección 1 del apéndice B. Este código, el cual lo llamaremos código original, es el que define el comportamiento del circuito que deseamos implementar en la PFGA para inyectarles fallas. Las explicaciones

y metodologías siguientes serán el camino genérico para cualquier tipo de circuito que se quiera someter a invección de fallas.

El código original será puesto como un valor de entrada en la herramienta Synplify Pro junto al tipo de tecnología en el cual se implementará. En este caso la FPGA de la Nexys 4 de Digilent. Se selecciona el tipo de salida de la herramienta para obtener la Netlist en Verilog. La salida Nelist del código original es la que se muestra en la sección B.2 del apéndice B. Allí se puede ver cómo el código se descompone en las bibliotecas genéricas de Xilinx (LUT4 y FFD).

El resto de las bibliotecas son propias de todo circuito y de su implementación en la FPGA. Si hay problemas en alguna de las bibliotecas normalmente deberían ser problemas físicos en la placa y no tienen implicancia en la campaña. Por eso no las alteramos. Estas son las bibliotecas: BUFG, IBUFG, OBUF, IBUF, VCC, GND.

La siguiente fracción de código se corresponde a la implementación de de una LUT4 y de un FFD del código original traducido a su Netlist.

```
LUT4 x (
    .I0(a_c),
    .I1(b_c),
    .I2(out_ffd),
    .I3(sel_c),
    .0(s_c)
);

FD q_Z (
    .Q(out_ffd),
    .D(d_c),
    .C(clk_c)
);
```

La Netlist del código original presentado en la sección B.2, será un valor de entrada de MODNET junto a un valor de la variable tipo de inyección, el cual podrá ser SET o SEU.

A continuación se muestra un fragmento del código que se agrega para modelar los SEU en el circuito modificado. La señal de inyección compuesta por un solo bit será equivalente a la cantidad de FF que se encuentran en la Netlist modificada del circuito original. La señal de inyección está también en la instanciación del FF y será la misma que se dispondrá en la biblioteca modificada de Xilinx. El código completo se puede encontrar en la sección B.3 del apéndice B.

```
input [0 : 0] inj;

flipflop flipflop_uut (
   .inj(inj[0 : 0]),
   .out_ffd(out_ffd),
```

```
.d_c(d_c),
.clk_c(clk_c)
);
```

El comportamiento del componente FF que se encontraba en la Netlist del circuito original, se definía por la biblioteca original FD la cual se remplaza por la biblioteca modificada FFD\_MOD. De esta forma el FF adquiere un nuevo comportamiento.

```
FD_mod q_Z (
    inj(inj[0]) ,
        .Q(out_ffd),
        .D(d_c),
        .C(clk_c)
);
```

Este código modificado por MODNET es una vez más parámetro de entrada de Synplify Pro junto a la tecnología empleada, al igual que se describió anteriormente. En Synplify Pro será seleccionada la opción de sintetizar el código en un archivo de formato Electronic Design Interchange Format (EDIF), este formato de síntesis es genérico y nos permitirá utilizar el código modificado en las herramientas de Xilinx.

En una breve explicación se dirá que al sintetizar el código con las inyección en este tipo de formato, lo convierte en una caja negra, donde solo importan las entradas y salidas del mismo. Esto facilita el trabajo en el momento de la síntesis en Vivado. En el caso de que la implementacion se haga de otra forma se encuentran inconvenientes al momento de implementar el circuito en su formato Netlist modificado.

Para poder generar el EDIF es necesario también decirle a la herramienta dónde están ubicadas las nuevas bibliotecas modificadas. Una vez seleccionadas se procede a sintetizar.

A modo de resumen, se puede decir que al código original en VHDL se introduce en Synplify Pro cuya salida es la Netlist del código en Verilog. Esta Netlist se introduce en MODNET para alterarla y convertirla en inyectable. Allí, los cambios se producen en las LUTs o en los FFs, dependiendo si se seleccionó SEUs o SETs. Esta Netlist modificada se introduce otra vez en Synplify Pro para que produzca el archivo EDIF, el cual será el que se implementará en la FPGA (ver figura ??).

Figura 4.7: Diagrama en bloque del proceso de síntesis

### 4.3. MicroBlaze

Como se vió en los métodos mencionados anteriormente es necesario un controlador que trabaje como gestionador de las inyecciones, que al mismo tiempo pueda

supervisar el circuito bajo prueba y sea capaz de informar al usuario su estado. Para cumplir con estos objetivos, luego de un estudio de las posibilidades que existen, se procedió a utilizar un microprocesador MicroBlaze, como supervisor del método.

MicroBlaze es un elemento clave de los sistemas integrados del portafolio de Xilinx. Siendo un procesador optimizado con todas sus opciones para distintas FPGAs, teniendo un repertorio de instrucciones reducido perteneciendo así a la familia RISC de 32 bits.

MicroBlaze cumple los requerimientos para una vasta serie de utilidades, que permite utilizarse ampliamente en diversos sectores de la industria. Sus principales ventajas son que es altamente configurable, relativamente fácil de usar y capaz de implementarse en una gran cantidad de FPGAs. Está incluido gratuitamente con el ambiente de desarrollo Vivado (Vivadoő Design and System Edition and Vivado Webpack Edition)

MicroBlaze es un *IP core* altamente configurable el cual soporta más de 70 tipos de distintas configuraciones. Las más importantes son la memoria cache de dato-s/instrucciones, la unidad de punto flotante, la unidad de gestión de memoria. Con esta flexibilidad y facilidad de configuración del *core*, el usuario puede llegar a implementar virtualmente este procesador, que cuenta con un pipeline de 3 etapas optimizado para el tamaño o un pipeline de 5 etapas optimizado para la velocidad de procesamientos [?].

Entre sus especificaciones físicas podemos detallar:

- Treinta y dos registros de propósito general de 32-bit RISC
- Palabra de instrucciones de 32-bit con tres operadores y dos modos de direccionamiento
- Bus de dirección de 32-bit
- Un solo pipeline de 3 o 5 etapas.

En adición a las especificaciones físicas, ver figura ??, al ser parametrizable, podemos seleccionar funcionalidades tales como:

- Hardware de multiplicación y división
- Hardware lógico de debugging
- Floating Point Unit (FPU)
- Memory Management Unit (MMU)
- Interface de datos e instrucciones LMB
- Interface AXI4 de datos (M\_AXI\_DP) y de instrucciones (M\_AXI\_IP)
- Protocolo AXI4 para DCache (M AXI DC) y I-Cache (M AXI IC)
- Protocolo AXI4 para acceso en modo stream

Figura 4.8: Diagrama de bloque del MicroBlaze

El core MicroBlaze está organizado como una arquitectura *Harvard* separando las unidades de datos y de las instrucciones de acceso. Estas memorias soportan las interfaces *Local Memory Bus* (LMB), la interface *Advanced Extensible Interface* 4 (AMBA) y la interface *AXI Coherency Extensions* (ACE). La interface LMB provee un solo *clock* de acceso sobre el chip en el bloque de la RAM. La interface AXI4 provee una conectividad dentro del chip y fuera del chip, hacia los periféricos y la memoria externa. La interface ACE provee una cache de conexiones coherente con la memoria. MicroBlaze soporta hasta 16 tipo de conexiones AXI4-Stream, en el cual cada uno se realizará con una interface maestro y con una interface esclavo, siguiendo el modelo maestro-esclavo.

MicroBlaze puede configurarse con los siguientes bus de interfaces:

- La interface AMBA AXI4 para las interfaces de los periféricos y la interface AMBA AXI4 o la ACE para la interfaces de cache.
- AXI4-Stram que provee un mecanismo no arbitrario de comunicación de modo stream
- LMB provee un protocolo de sincronización para optimizar la transferencia de datos hacia el boque de memoria
- Interface de *Debug* para usarla con el módulo de depuración del microprocesador
- Interface de rastreo para mejorar en análisis

### 4.3.1. UART

El modulo UART Es un transmisor y receptor asíncrono de tipo full-duplex que soporta una amplia gama de baud rates y formatos de señales I/O. El controlador puede acomodarse automáticamente para la generación de paridad y el modo ulti-master.

Las operaciones de la UART: el estado de las FIFOs, las señales modem y otro tipo de funciones que son leer su estado actual, interrumpir su estado y activar los registros de estado a estado modem; son controlados mediante su configuración y el modo de los registros.

El controlador está estructurado con un datapath separado en Rx y Tx. Cada camino incluye una FIFO de 64-byte. El controlador serializa y deserializa los datos en las FIFOS Tx y Rx e incluye el modo switch para soportar varios tipos de configuraciones loopback para las señales RxD y TxD. Los programas que corren usando UART pueden leer y escribir los datos usando los puertos de registro Rx y Tx .

Cada controlador UART (UART 0 y UART 1) tiene las siguientes características  $\cite{Plance}$  :

- Generador de baud rate programable
- Cola FIFO para recibir y transmitir de 64-byte
- Protocolo programable
- Detección de paridad, de framing y de errores de tipo desbordamiento.

- Generación de *Line-break*
- Generación de interrupciones
- Modo RxD y TxD: Normal/echo y diagnostico loopbacks usando el modo switch
- Opción de usar en modo loop UART 0 y UART 1
- Control de señales tipo modem

El módulo UART se muestra en el diagrama de bloque de la figura ??.

Figura 4.9: Diagrama de la UART

Este módulo tiene una función fundamental en la comunicación usuario/método de NetFi2. Se empleará principalmente por la función *printf* y su mayor contribución es la capacidad de informar al usuario el estado de las señales del circuito. Así, con esta información se logra monitorear y controlar el proceso de inyección.

### 4.3.2. TIMER

El IP LogiCORE AXI Timer/Counter es un módulo de tiempo de 32/64-bit que tiene como interface de comunicación el protocolo AXI4-Lite. El módulo AXI Timer está organizado como dos módulos de tiempo idénticos. Cada módulo de tiempo tiene asociado un *load register* que se utiliza para guardar ya sea el valor inicial para el contador generador de eventos o para capturar un valor, dependiendo del modo de utilización del timer.

El Modulo Timer AXI, ver figura ??, incluye las siguientes características [?]:

- Interface AXI basada en las especificaciones AXI-Lite
- Dos intervalos de tiempo programables con interrupción, generación de eventos y captura de eventos
- Tamaño de contador configurable
- Una señal de salida por modulación de ancho de pulso PWM
- Operaciones en modo cascada para los modos de generación y captura
- Capacidad de detener el counter durante el debug por software

Figura 4.10: Diagrama del TIMER

Este módulo se utiliza para ciertos tipos de procesos de inyección que consumen más de un ciclo de reloj, las cuales requieren sincronización entre los tiempos de inyección y lectura.

NetFi2 se enfoca en utilizar el microprocesador MicroBlaze como cabeza de todo el proceso, el cual será el modulo maestro adhiriéndose a él todos los restantes módulos necesarios, por medio de la interface de comunicación AXI4, como se muestra en la figura ??. Con el objetivo de dar al lector un primer panorama global del proceso de construcción de NetFi2, antes de entrar en los detalles, se muestra la figura ??. Donde se podrá tener a primera vista un concepto general. Los módulos a la derecha de la interface AXI son los módulos esclavos y a la izquierda se encuentra el módulo maestro del MicroBlaze.

Figura 4.11: Diagrama en bloque del método NetFi2

Teniendo esta imagen global procedemos a detallar la construcción del Microblaze y luego cada uno de los módulos esclavos y sus arquitecturas comenzando por la mas importante que es la interface AXI, la cual se construyó y adaptó para este trabajo.

#### 4.3.3. Instanciación del MicroBlaze

MicroBlaze es un módulo IP que se encuentra disponible en Vivado, por lo tanto es posible inicializarlo como si fuese un IP común. Para ello se agregó el IP core del microprocesador en el diseño de nuestro trabajo con las siguientes cualidades: Memoria local 128 Kb, memoria chache de 64 Kb y puertos periféricos AXI habilitados. Al MicroBlaze se le agregó un módulo  $AXI\_uartlite$  que es el encargado de brindar la comunicación con el usuario y otro módulo  $AXI\_timer$  el cual sirve para controlar el tiempo en el que se realizan las inyecciones. Como puede observarse todos los módulos están conectados con el microprocesador a través de la interface AXI gestionada por el módulo  $AXI\_Interconnect$ . El clock del diseño es de 100Mhz el cual es el máximo soportado por MicroBlaze, en la figura ?? se observa el diseño del Microblaze.

Figura 4.12: Vista del diseño del MicroBlaze con sus componentes en Vivado 2016.1

Por una cuestión de problemas de pre y post síntesis, el orden jerárquico del diseño del controlador y el circuito a controlar, en Vivado, deben estar en el mismo nivel del árbol jerárquico como se ve en la figura ??. En este caso el DUT se encuentra encapsulado bajo la interface AXI llamada Sophie. Es decir que el circuito bajo prueba no puede estar incluido ni controlado directamente en el mismo espacio donde se define el MicroBlaze, ya que si lo estuviese el DUT estaría a un subnivel del diseño, esto puede ser posible en el caso que no se usen descripciones de circuitos ya sintetizados.

En aquellos casos la implementación del DUT se logra luego de una encapsulación bajo una interface AXI. Como no es el caso, ya que usamos una descripción de hardware ya sintetizada en formato EDIF, es necesario que tanto la descripción del circuito como el MicroBlaze estén en el mismo nivel. Para lograr lo anterior luego de la construcción del MicroBlaze con sus módulos pertinentes, se definen las entradas y las salidas. En tanto que las entradas serán el reloj provisto desde la FPGA, correspondiente

al *clock* físico de la placa, y como salida/entrada estará las señales de la UART y todas las señales correspondientes a la interface AXI. La misma estará definida como un espacio de memoria donde el microprocesador la tendrá en cuenta para comunicarse con el DUT. Esto se puede apreciar en la figura ??.

Figura 4.13: Árbol jerárquico del diseño

El la figura ?? el diseño del MicroBlaze se encuentra en un tercer nivel, siendo el primero system\_top. VHDL, el segundo el wrapper del microprocesador y en tercer nivel el diseño del MicroBlaze. Al igual que el DUT, su primer nivel es system\_top. VHDL, en segundo nivel la interface AXI4 Sophie y en el tercer nivel el DUT. Estando así al mismo nivel uno que el otro.

Figura 4.14: Direccionamiento de memoria de los modulos conectados al microprosesador

Con este diseño del MicroBlaze y con sus entradas/salidas correspondientes se continua con el desarrollo del entorno de inyecciones, conectando el microprocesador al DUT; por medio de la interface AXI, quien será la responsable de comunicar al microprocesador y al circuito a someter. Para poder comprender cómo se logra esta comunicación es necesario entender el funcionamiento de la interface AXI. A continuación se intenta en forma resumida dar una descripción de su funcionamiento.

#### 4.3.4. AXI4

Advanced eXtensible Interface (AXI) es un estándar del protocolo de comunicación de ARM. Xilinx adopta el protocolo AXI para los IPs Cores desde Spartan-6 y Virtex-6 y la continua usando con las familias 7-series como la que se encuentra en la Nexys 4. AXI es parte de ARM AMBA, una familia de buses de microcontroladores. La primera versión de AXI fue incluida en AMBA 3.0. AMBA 4.0 incluye la segunda versión de AXI, AXI4 la cual es la que se usará en este diseño.

Hay 3 tipos de interfaces AXI 4:

- AXI4-FULL dedicada para la alta permanencia de los requerimientos de mapeo de memoria.
- AXI4-LITE dedicada para un simple y bajo rendimiento en la comunicación del mapeo de memoria
- AXI4-Stream dedicada para una alta prestación en el intercambio de datos

#### 4.3.4.1. Señales de la interface AXI4-Lite

En la IDE Vivado se puede acceder a los IP Xilinx con una interface AXI4 directamente desde el catálogo de vivado e instanciando el IP directamente en un diseño

RTL. En el catálogo de IP, la columna de AXI4 muestra los IP que son compatibles con la interface AXI4.

Para adaptar nuestro diseño a la arquitectura provista por MicroBlaze se utilizó AXI4-Lite. Este módulo que albergará el diseño a someter a prueba no es nada más que una gran máquina de estado que, de acuerdo a las señales provistas, actuará de una forma u otra. Las funciones más importantes y más utilizadas son las de lectura y escritura de las señales de entrada y salida correspondientes al circuito a someter. AXI está provista de las señales que se muestra en tabla ??.

Tabla 4.1: Descripcion de las senales de la interface

[?]

| Nombre de la señal                    | I/O | Ei | Descripcion                                                                    |
|---------------------------------------|-----|----|--------------------------------------------------------------------------------|
| AXI Global System Signals             | Ċ   |    |                                                                                |
| S_AXI_ACLK                            | I   | -  | AXI Clock.                                                                     |
| S_AXI_ARESETN                         | I   | -  | AXI Reset, Activo por bajo                                                     |
| AXI Write Address Channel Signals     |     |    |                                                                                |
| S_AXI_AWADDR[C_S_AXI_ADDR_WIDTH-1:0]  | I   |    | AXI write address. The write address                                           |
| S_YYI_WMDDIMO S_WYI_WDDW MIDTH-1:0    | 1   | -  | bus gives the address of the write transaction.                                |
|                                       |     |    | AXI write address protection signal. "000" value is                            |
| S_AXI_AWPROT[2:0]                     | I   | -  | recommended. Infrastructure IP passes Protection                               |
|                                       |     |    | bits across a system.                                                          |
| S_AXI_AWVALID                         | I   | _  | Write address valid. This signal indicates that valid                          |
| S_11111_1111 V11B1D                   | 1   |    | write address and control information are available.                           |
|                                       | _   |    | Write address ready. This signal indicates that the                            |
| S_AXI_AWREADY                         | О   | 0  | slave is ready to accept an address and associated                             |
|                                       |     |    | control signals.                                                               |
| AXI Write Data Channel Signals        |     |    |                                                                                |
| S_AXI_WDATA[C_S_AXI_ DATA_WIDTH-1:0]  | I   | -  | Write data.                                                                    |
| S_AXI_WSTRB[C_S_AXI_DATA_WIDTH/8-1:0] | I   | _  | Write strobes. This signal indicates which byte                                |
|                                       |     |    | lanes to update in memory.                                                     |
| S_AXI_WVALID                          | I   | _  | Write valid. This signal indicates that valid write                            |
|                                       |     |    | data and strobes are available.                                                |
| S_AXI_WREADY                          | О   | 0  | Write ready. This signal indicates that the slave                              |
|                                       |     |    | can accept the write data.                                                     |
| AXI Write Response Channel Signals    |     |    | Weite peep and This signal in Best of the state                                |
| S_AXI_BRESP[1:0]                      | О   | 0  | Write response. This signal indicates the status                               |
|                                       |     |    | of the write transaction: "00- OKEY, "10- SLVERR                               |
| S_AXI_BVALID                          | О   | 0  | Write response. This signal indicates the a valid write response is available. |
|                                       |     |    | Response ready. This signal indicates that the                                 |
| S_AXI_BREADY                          | I   | -  | master can accept the response information.                                    |
| AXI Read Address Channel Signals      |     |    | master can accept the response information.                                    |
|                                       |     |    | Read address. The read address bus gives the                                   |
| S_AXI_ARADDR[C_S_AXI_ ADDR_WIDTH-1:0] | I   | -  | address of a read transaction.                                                 |
| <u> </u>                              |     |    | AXI read address protection signal. "000"                                      |
| S_AXI_ARPROT[2:0]                     | I   | _  | value is recommended. Infrastructure                                           |
|                                       | •   |    | IP passes Protection bits across a system.                                     |
|                                       |     |    | Read address valid. When High, this signal                                     |
|                                       |     |    | indicates that the read address and control                                    |
| S_AXI_ARVALID                         | I   | _  | information is valid and remains stable until                                  |
|                                       |     |    | the address acknowledgement signal,                                            |
|                                       |     |    | S_AXI_ARREADY, is High.                                                        |
|                                       |     |    | Read address ready. This signal indicates                                      |
| S_AXI_ARREADY                         | О   | 0  | that the slave is ready to accept an address                                   |
|                                       |     |    | and associated control signals.                                                |
| AXI Read Data Channel Signals         |     |    |                                                                                |
| S_AXI_RDATA[C_S_AXI_ DATA_WIDTH-1:0]  | О   | 0  | Read data.                                                                     |
| S_AXI_RRESP[1:0]                      | 0   | 0  | Read response. This signal indicates                                           |
|                                       |     |    | the status of the read transfer.                                               |
|                                       |     |    | Read valid. This signal indicates that                                         |
| S_AXI_RVALID                          | O   | 0  | the required read data is available                                            |
|                                       |     |    | and the read transfer can complete.                                            |
| G AVI DDDADY                          | _   |    | Read ready. This signal indicates                                              |
| S_AXI_RREADY                          | I   | -  | that the master can accept the read                                            |
|                                       |     |    | data and response information.                                                 |

En la tabla ?? solo se presenta una parte de la interface AXI-Lite, las relevantes para el diseño de este trabajo. Por más información se puede consultar [?].

Figura 4.15: Señales correspondientes a una operación de escritura

Desde la figura  $\ref{sum}$  podemos ver que se debe primero generar una señal de clock  $(S\_AXI\_ACLK)$ . Luego se debe reiniciar la interface, poniendo un '0' en  $S\_AXI\_ARESETN$ . En este caso, el reset será a los 10 clock. Luego de los 10 clocks de reloj, se levantara el reset a '1'. Desde este momento, se esperará el siguiente flanco de bajada del clock de la interface y se escribirá un valor  $(S\_AXI\_WDATA)$ en el registro apropiado (segundo registro) .

Figura 4.16: Palabra de 32 bits compuesta de 4 bytes

#### 4.3.4.2. Direccionamiento

Para proseguir es necesario entender la estructura de la señal  $S_AXI_AWADDR$ , la cual tiene un peso de 4 bit. La dirección en AXI soporta direccionamiento por byte. Sabiendo que se usa una arquitectura de registros de 32 bits, sus direcciones son de una palabra de 32 bits pudiendo accederse completamente o por byte. Por practicidad y disponibilidad de un máximo de 512 registros, se optó por usar la palabra completa de 32 bits para la lectura y escritura. Abstrayéndose de los detalles de las señales, se las delega al MicroBlaze para que las gestione, permitiendo así una comunicación con el DUT, similar al que se da con un módulo AXI propio de Vivado.

Para lograr esta automatización hay que extender del módulo controlador de periféricos, un bus AXI que tendrá todas las señales anteriormente nombradas. Este bus se traslada al exterior por medio de un wrapper. Luego se debe generar el wrapper que contenga al microprocesador y a la extensión AXI, el cual queda definido por todas las entradas y salidas propias del MicroBlaze, de la UART y todas aquellas que se generaron por el bus AXI. Este wrapper con todas las señales que se nombraron se instanciará en system\_top.VHDL, el cual es el módulo encargado de hacer la unión entre el DUT y el MicroBlaze.

Así también se instanciará la máquina de estado de la interface AXI la cual encapsula al DUT, proveyendo a éste un método de lectura y escritura organizada. Es decir un protocolo de comunicación, el cual le permitirá conectarse al microprocesador y de esta forma se podrá tener un pleno control de todas las señales del DUT, ya que estas se controlarán desde el MicroBlaze y transmitidas por la interface AXI. Sin entrar en detalles en el tipo de DUT a continuación se muestra en el codigo como se conecta el circuito bajo prueba con los registros de la interface AXI.

```
component bm_slice IS
PORT
(
```

```
inj : IN STD_LOGIC_VECTOR(27 DOWNTO 0);
  clk : IN STD_LOGIC;
  reset : IN STD_LOGIC;
  input_Z : IN STD_LOGIC_VECTOR(12 DOWNTO 0);
  PM : OUT STD_LOGIC
);
END component;
```

En la sección del código anterior se puede encontrar la declaración del componente  $bm\_slice$  que corresponde a un archivo de extensión EDIF con el mismo nombre, las mismas entradas/salidas y sus formatos. Esta declaración se hace dentro de la entidad llamada  $Sophie1\_v1\_0\_S00\_AXI$ , quien es la máquina de estados correspondiente a la interface AXI. En la siguiente fracción de código se encuentra la inicialización del DUT, en el cual cada una de sus señales están conectadas a los registros de la interface AXI, salvo el clock (clk), siendo este el clock de la interface por ende el clock de MicroBlaze, (100Mhz).

```
dut : bm_slice
    --SEU
    port map (inj => slv_reg5(27 downto 0)
    ,clk => S_AXI_ACLK, reset => slv_reg0(0),
    input_Z=> slv_reg1(12 downto 0), PM => slv_reg4(0));
```

Respecto a los registros, cada uno de ellos sigue una estructura para su lectura y otra para su escritura. Los registros de escritura son todos aquellos que son escritos por el circuito a someter. Cabe mencionar que todas las salidas de los circuitos deben ser leídas y transmitidas al usuario para llevar un control de lo que está ocurriendo, consecuentemente estos serán registros de lectura. Para generar estos registros es necesario modificar la estructura de la máquina de estado de AXI, a partir de la misma, el registro puede ser escrito por el DUT y leído por el usuario.

Esta modificación se realiza porque no puede haber dos procesos escribiendo al mismo registro, por lo tanto se delega la responsabilidad de escritura de ciertos registros al DUT. El resto de los registros serán comandados por el proceso interno de la interface AXI. Para mayor precisión en el apéndice C Sección AXI4, se encuentra una declaración resumida de la interface AXI4 (de 4 registros). En ella se pueden ver los cambios que se realizan al registro 1 el cual se escribe por el DUT y el registro 0 el cual se escribe por AXI (usuario).

Para mayor connotación y en forma resumida se muestran los cambios realizados en un ejemplo de 2 registros. Solo un proceso de escritura y un proceso de lectura pueden albergar cada registro. Como este es el caso, en los procesos de escritura se comentan los registros que serán escritos por el DUT. En el ejemplo siguiente será el slv\_reg0 quien será escrito por el circuito a someter.

```
signal slv_reg0 :std_logic_vector(C_S_AXI_DATA_WIDTH-1 downto 0);
-- Escrito por el DUT (output del circuito)
```

```
signal slv_reg1 :std_logic_vector(C_S_AXI_DATA_WIDTH-1 downto 0);
 -- Escrito por el Usuario (input del circuito)
 --Proceso de escritura
process (S_AXI_ACLK)
variable loc_addr :std_logic_vector(OPT_MEM_ADDR_BITS downto 0);
begin
 if rising_edge(S_AXI_ACLK) then
   if S_AXI_ARESETN = '0' then
     --slv_req1 <= (others => '0');
         slv_reg0 <= (others => '0');
     else
     loc_addr := axi_awaddr(ADDR_LSB + OPT_MEM_ADDR_BITS downto ADDR_LSB);
     if (slv_reg_wren = '1') then
     case loc_addr is
     when b"00000000" =>
     for byte_index in 0 to (C_S_AXI_DATA_WIDTH/8-1) loop
     if (S_AXI_WSTRB(byte_index) = '1') then
     -- Respective byte enables are asserted as per write strobes
     -- slave registor 0
     slv_reg0(byte_index*8+7 downto byte_index*8)
       <= S_AXI_WDATA(byte_index*8+7 downto byte_index*8);</pre>
         end if;
           end loop;
when b"00000001" =>
           for byte_index in 0 to (C_S_AXI_DATA_WIDTH/8-1) loop
             if (S_AXI_WSTRB(byte_index) = '1') then
               -- Respective byte enables are asserted as per write strobes
               -- slave registor 1
              -- slv_req1(byte_index*8+7 downto byte_index*8)
               <= S_AXI_WDATA(byte_index*8+7 downto byte_index*8);</pre>
             end if;
           end loop;
         when others =>
           slv_reg0 <= slv_reg0;</pre>
           --slv_reg1 <= slv_reg1;
            end case;
     end if;
   end if;
 end if;
end process;
```

```
.
.-Proceso de Lectura
process (slv_reg0, slv_reg1)
variable loc_addr :std_logic_vector(OPT_MEM_ADDR_BITS downto 0);
begin
    -- Address decoding for reading registers
    loc_addr := axi_araddr(ADDR_LSB + OPT_MEM_ADDR_BITS downto ADDR_LSB);
    case loc_addr is
        when b"000000000" =>
            reg_data_out <= slv_reg0;
        when b"0000000001" =>
            reg_data_out <= slv_reg1;
        end case;
end process;</pre>
```

#### 4.3.4.3. Interconexión con el usuario

Teniendo lista la estructura de la Interface AXI4-Lite para implementar, queda por definir cómo el usuario interactua con el circuito bajo prueba mediante la escritura y lectura de las señales del circuito. Esto se realiza sobre la misma FPGA y en código C. Concretamente son necesario dos pasos fundamentales para escribir y leer cualquier tipo de registro:

Definir el espacio de memoria del microprocesador que está reservado para la interface AXI

```
#define XPAR_MO1_AXI_BASEADDR 0x44A00000
```

 Definir las direcciones de memoria correspondiente a los registros conectados con el circuito a someter

```
int * inj =(baseaddr_p+5) ;
int * reset =(c) ;
int * input_Z =(baseaddr_p+1) ;
int * PM =(baseaddr_p+4) ;
```

En esta última porción de código se puede observar que la relación de los registros con el espacio de memoria reservado para la interface, se hace de forma "lineal" ( $baseaddr_p+0 = slv_reg0$ ,  $baseaddr_p+1 = slv_reg1$ ,  $baseaddr_p+2 = slv_reg2$ ).

Existen distintas formas de direccionamiento, por ejemplo se puede aplicar máscaras para escribir solo uno o varios bits. Podría usarse una palabra para varias funcionalidades, sin embargo al contar con una gran cantidad de registros y suficiente memoria, se utilizan de la forma más directa posible, (un registro una señal), independientemente de su longitud, la cual estará resuelta en el módulo AXI.

Luego de definir el espacio de memoria reservado para la interface y definir los registros que realizan la conexión con el circuito bajo prueba, la maquinaria está preparada para escribir y/o leer los registros.

#### 4.3.4.4. Lectura y Escritura de las señales del circuito bajo prueba

Cada una de las variables definidas en C son punteros enteros de 32 bits a su vez este puntero puede escribirse en tres tipos de formatos, con un resultado final equivalente. Cada registro puede recibir un valor de tipo hexadecimal, binario o entero. Dependiendo el tipo de prueba se decidirá por usar uno u otro formato.

En el siguiente fragmento de código se le da un valor entero igual a 4 al vector inj que apunta al sector de la memoria  $baseaddr\_p+5$  correspondiente al registro  $slv\_reg5$  de la interface AXI, que a su vez concierne a la señal de entrada de 28 bit inj del módulo  $bm\_slice$ . En forma similar se escribe el valor 8127 en  $input\_Z$ .

```
* inj = 4;
* input_Z = 8127;
```

Para la lectura se utiliza la salida del módulo UART asociado a la función *printf* la cual está predefinida en el entorno de desarrollo SDK. Esta función devuelve por consola el valor del registro correspondiente.

```
printf(" ---- input ----- %d\n",* (input));
printf(" ---- PM----- %d\n",* (PM));
```

### 4.3.5. Integración de componentes

Siguiendo la descripción de los módulos y herramientas más relevantes del método, se procede a mostrar el modelo de la arquitectura final. Cada uno las subsecciones y secciones anteriores se desarrollaron para culminar en la unión de todas ellas y su correcta disposición. En la figura ?? se muestra cada uno de los bloques de la arquitectura de NetFi2.

Figura 4.17: Arquitectura de NetFi2

Todo lo referido a estos bloques incluido el DUT en formato EDIF se inició o desarrolló con la herramienta Vivado 2016.1 y es en ella donde se concibe todo el diseño. Esta permite la creación del MicroBlaze y la adición de sus módulos IP Cores (UART, TIMER, GPIO) los cuales se controlan por el microprocesador y gestionados por el controlador de periféricos AXI. Que a su vez se conecta al procesador por el mismo

protocolo de comunicación. Las señales de salidas CLK, UART y GPIO, son señales físicas que salen del wrapper system\_.top.vhd y se conectan a la FPGA. Este wrapper es el nivel superior de todo el diseño, allí es donde se instancia el wrapper del MicroBlaze y el wrapper de la máquina de estado AXI4-Lite, a su vez es donde se realiza la conexión entre esta última y el controlador de periféricos. De esta forma el procesador tendrá comunicación con el DUT. Para mayor información o detalles del diseño correspondiente a la figura ?? consultar el código en [?].

### 4.4. Resumen

Habiendo descrito cada uno de los elementos que conforman NetFi2 se procede a ensamblarlos. Como se dijo al principio toda descripción de circuito está formado por una parte secuencial y una parte combinacional, cada una de estas partes es sensible a ciertos tipos de errores SEU o SET correspondientemente.

Para llevar a cabo la emulación de estos tipos de errores se construye NetFi2 que es en si mismo una herramienta y un método. Se comienza por MODNET, encargado de agregar las señales de inyección de forma no intrusiva en la descripción del circuito bajo prueba. Este paso altera las LUTs y los FFs del circuito original, sin alterar su arquitectura ni su comportamiento. En paralelo y de forma coordinada se utiliza el sintetizador Synplify Pro para convertir la descripción del circuito en un conjunto de Netlists y finalmente en un archivo de formato EDIF.

El circuito en su forma EDIF se introduce en el diseño de un controlador encabezado por el Microblaze. Este es el encargado de comunicar al usuario con el circuito bajo prueba y de controlar/coordinar todo el proceso de comunicación. Para que ambos puedan interactuar (DUT y microprocesador) se encapsula el circuito bajo una interface AXI4-Lite. De esta forma se logra que el circuito bajo prueba entienda y se comunique en el mismo protocolo que el microprocesador.

Para sintetizar el diseño se debe generar un *bitsream*. Esta síntesis se importará a la herramienta SDK donde se escribirá el programa en C para el circuito bajo prueba.

El programa de inyección más el *bitstream* del diseño se compila, generándose un nuevo binario. Este último tiene la descripción de la ubicación en memoria y de cada módulo que lo componen. Y es el que se cargara en la FPGA.

Finalmente, desde una consola XMD brindada por la herramienta SDK se inicia el proceso de inyección. Todos los resultados obtenidos serán devueltos mediante la UART que pueden ser capturados de diversas formas: putty, scrpts en python.

Todo esto se muestra en la figura ??.

Figura 4.18: Proceso de construcción de NetFi2

# Capítulo 5

# Recapitulación y utilización de NETFI2

### 5.1. **NETFI**

Propuesto en [?] y extendido en [?], NETFI es un método que permite la inyección de fallos en cualquier lógica combinacional o secuencial del DUT. Este proceso se puede llevar a cabo de manera totalmente automática al modificar las bibliotecas que se utilizarán para sintetizar el DUT. En efecto, cualquier diseño en HDL que funcione en una FPGA puede estudiarse bajo inyecciones de fallos en NETFI. En la figura ?? se ilustra el flujo de trabajo propuesto en la última versión de NETFI [?].

Inicialmente, se utiliza el diseño en HDL del dispositivo que se desea evaluar para obtener una primer síntesis del mismo (paso ①). Cabe destacar que, a diferencia de trabajos previos, este primer paso no requiere de ninguna modificación al diseño original del DUT. Luego, la Netlist obtenida se utiliza como entrada para la herramienta MODNET detallada en [?] (paso ②). A su salida se obtiene una nueva Netlist con los componentes sensibles modificados así como un gran número de señales para accederlos ya sea para estudiar su valor o inyectarles fallos. Dentro de los componentes que se modifican de la Netlist original se destacan Flip-Flop D y sus derivados (FDC, FDE, etc.), los bloques RAMs, las LUTs, multiplexores, y compuertas lógicas. La extensión detallada en [?] mejoró la estrategia de la modificación en las LUTs para emular comportamientos más realistas ante SETs. En este trabajo en particular, estos cambios se ven reflejados en las bibliotecas de Xilinx que luego utilizaremos para validar el método.

Figura 5.1: Diagrama en bloque del método NETFI

Finalmente, se genera el bitstream final para enviar a la FPGA objetivo (paso ③). De acuerdo al procedimiento descrito en [?], este último se deberá integrar en una plataforma de pruebas como ASTERICS o similar [?] que permita controlar el proceso de inyección (paso ④). Esta aproximación ha recibido críticas por la necesidad de contar con una FPGA extra para almacenar el controlador de experimento [?]. Sin embargo, la alternativa que plantean estos últimos autores se basa en ejecutar el controlador en una

PC conectada por medio de una interface JTAG y UART, lo que limita drásticamente la velocidad de reconfiguración del experimento [?].

### 5.2. NETFI-2

Con el fin de minimizar el hardware necesario para el control y la ejecución del experimento de inyección de fallos, proponemos modificar parte del paso ② y los pasos ③ y ④ para generar NETFI-2: una nueva herramienta para inyectar fallos en diseños basados en lenguajes HDL. En particular, NETFI-2 integra dentro de la misma FPGA de prueba un procesador soft-core MicroBlaze [?] que se encarga de controlar y gestionar la campaña de inyección de fallos. Efectivamente, esta modificación poco trivial evita tener que utilizar plataformas de hardware complejas como ASTERICS para realizar experimentos de inyección de fallos.

De todas maneras, cabe destacar que la plataforma ASTERICS tiene otras funcionalidades que exceden este Proyecto Integrador como asistir en campañas con aceleradores de partículas [?]. Igualmente, el nuevo método NETFI-2 resulta fácilmente modificable para utilizarse en campañas de radiación. En particular, el procesador de control puede utilizarse tanto para controlar un DUT en la misma FPGA así como una placa hija externa bajo radiación por medio de interfaces de entrada y salida (I/O).

## 5.2.1. Arquitectura

Figura 5.2: Diagrama en bloque de la arquitectura de NETFI-2

En la figura ?? se muestra la arquitectura general de NETFI-2 integrada en una única FPGA donde se instancia el DUT y el controlador del experimento compuesto por el procesador de Xilinx. Este último hace uso de interfaces estándar como UART o Ethernet para comunicarse con el exterior y reportar el estado del experimento en curso o los resultados finales del mismo. Cabe destacar que el proceso de inyección de fallos no depende necesariamente de esta comunicación por lo que la velocidad de ejecución no se ve comprometida a diferencia de lo analizado en trabajos previos con controladores externos a la FPGA [?]. Por el contrario, la campaña de inyección de fallos se puede ejecutar de manera autónoma dentro de la FPGA objetivo mientras se reportan los resultados parciales o totales a medida que el controlador dispone de margen de procesamiento.

El procesador MicroBlaze de Xilinx está basado en una arquitectura RISC de 32 bits que le permite tener una tasa aproximada de una instrucción por ciclo de reloj [?]. La arquitectura de este dispositivo puede personalizarse fácilmente mediante las herramientas provistas por Xilinx. Para el acceso a la memoria de sistema, el procesador utiliza buses dedicados para instrucciones y datos lo que libera de carga a los demás buses. Esto es de particular importancia en NETFI-2 ya que permite contar con una interfaz

basada en el protocolo AXI-Lite [?] totalmente avocada a la ejecución del experimento de inyección y al reporte de su estado y resultado.

### 5.2.2. Experimento

La interfaz AXI permite comunicar un dispositivo esclavo que contiene el experimento (DUT) con un maestro (procesador) que intercambian información entre ellos sin necesidad de utilizar demasiada área de la FPGA. Específicamente, el maestro utiliza mapeo de memoria para leer o escribir valores en registros de 32 bits (extensibles a 64) contenidos en el dispositivo esclavo como se ilustra en la figura ??. Según la especificación ofrecida por Xilinx, se pueden realizar hasta 256 transmisiones en ráfagas [?]. NETFI-2 utiliza este canal de comunicación tanto para configurar la inyección de fallos en los componentes ya intervenidos por MODNET (señales inject) en el paso ② así como los valores de entrada y salida del DUT (señales input y output). Para ello, el dispositivo esclavo AXI mapea las direcciones de memoria del microprocesador con las señales del DUT bajo prueba.

Figura 5.3: Detalle de la comunicación con el DUT

```
entity AXI_Slave is
 generic (
   C_S_AXI_DATA_WIDTH : integer := 32; -- AXI data bus width
   C_S_AXI_ADDR_WIDTH : integer := 32); -- AXI addr bus width
 port (...); -- AXI default ports
end AXI_Slave;
architecture AXI_Slave_imp of AXI_Slave is
  component DeviceUnder\textit{test} IS
   port (
     inject : IN STD_LOGIC_VECTOR(81 DOWNTO 0);
     input : IN STD_LOGIC_VECTOR(12 DOWNTO 0);
     output : OUT STD_LOGIC
     clock : IN STD_LOGIC; reset : IN STD_LOGIC;);
 END component;
  signal clock_to_dut : STD_LOGIC;
  signal inject_to_dut : STD_LOGIC_VECTOR(81 DOWNTO 0);
       -- Other AXI default signals
 begin
         -- AXI default logic
    -- 81 bits for injection (82 fault points possible)
   inject_to_dut(31 downto 0) <= slv_reg5;</pre>
   inject_to_dut(63 downto 32) <= slv_reg6;</pre>
   inject_to_dut(81 downto 64) <= slv_reg7(17 downto 0);</pre>
    -- Enable DUT clock with bit 0 from slv_reg8
   clock_to_dut <= (S_AXI_ACLK and slv_reg8(0));</pre>
   DeviceUnder\textit{test}_instance : DeviceUnder\textit{test}
     port map (
       inject => inject_to_dut , input=> slv_reg1(12 downto 0),
       output => slv_reg4(0), clock => clock_to_dut,
       reset => slv_reg0(0));
end architecture AXI_Slave_imp of AXI_Slave
```

Figura 5.4: Código VHDL del módulo AXI esclavo que contiene el DUT

Por otro lado, el Netlist del DUT modificado por MODNET se sintetiza en el formato EDIF para luego incluirse como componente del dispositivo AXI esclavo. Como se detalla en el código de la figura ??, el componente DeviceUndertest cuenta con la cantidad de registros necesarios para recibir tanto la configuración de la inyección de fallos así como las entradas de del circuito bajo prueba. En general, la activación de fallos en el DUT modificado por MODNET se realiza por medio de un conjunto de banderas binarias inject\_to\_dut cada una asociada a un punto posible de falla. Por ejemplo, el código de la figura ?? ilustra un total de 82 banderas con figuradas por 82 bits correspondientes a 3 registros esclavos (slv\_reg5, slv\_reg6 y slv\_reg7). Además de las señales de fallos, la

arquitectura cuenta con una entrada *input* de 13 bits, una salida *output* de 1 bit y un control de *clock* y *reset* configurados en función del DUT a ensayar. Sin embargo, cabe destacar que la cantidad de registros y el mapeo específico a señales de fallos, entradas, o salidas pueden adaptarse a las necesidades del DUT bajo prueba.

### 5.2.3. Programación

La empresa Xilinx provee un entorno de desarrollo (SDK) específico para desarrollar software para el procesador Microblaze. Este software incluye las herramientas necesarias para facilitar la creación de código embebido con acceso a los perífericos del Microblaze por medio de *drivers* y bibliotecas. Además, permite el despliegue del programa, su ejecución y su depuración. Dentro de los lenguajes permitidos se utilizó lenguaje C por su simplicidad y alto rendimiento.

En la figura ?? se muestra un código ilustrativo que inyecta un fallo en la posición 4 y proporciona el resultado obtenido para la entrada 4095 del DUT contenido en el AXI esclavo de la figura ??. Esta pequeño programa se presenta como evidencia de la simplicidad con la que se puede diseñar campañas de inyección de fallos en el código del procesador Microblaze comunicado por una interfaz AXI. En efecto, el mismo programa puede determinar las salidas correctas sin fallos y luego compararlas con los resultados con fallos para finalmente determinar la sensibilidad del diseño bajo prueba.

```
#define AXI_BASEADDR 0x44A00000
int main(){
  int *baseaddr = AXI_BASEADDR;
  int *input = (baseaddr+1); //slv_reg1 (input in bit 0 to 12)
  int *output = (baseaddr+4); //slv_reg4 (output in bit 0)
  int *inject1 = (baseaddr+5); //slv_reg5 (fault in bit 0 to 31)
  int *inject2 = (baseaddr+6); //slv_reg6 (fault in bit 0 to 31)
  int *inject3 = (baseaddr+7); //slv_reg7 (fault in bit 0 to 17)

*(input) = 4095; // 0xFFF (13its in input enabled)
  *(inject1) = 8; // 0X8 (fault in position 4)
  *(inject2) = 0;
  *(inject3) = 0;
  // wait n clock cicles for DUT obtain the result
  printf("\%d\n",* (output));
  return 0;}
```

Figura 5.5: Código C para inyectar un fallo e imprimir el resultado del DUT

En particular, y sobre todo con DUTs compuestos en su mayoría por lógica combinacional, es fundamental que el software sea capaz de inyectar fallos y leer la salida del circuito con la mínima cantidad de pulsos de reloj. Esto permite maximizar la cantidad

de experimentos en un intervalo de tiempo dado. Sin embargo, es importante que el diseñador de la campaña contemple la cantidad de pulsos de reloj necesarios para que el DUT arroje la salida antes de leerla desde el código C. Por otro lado, cabe destacar que dado que los fallos se configuran por medio de banderas contenidas en registros, nada impide inyectar múltiples fallos (MBUs) al cambiar varias posiciones de los registros simultáneamente. Esto constituye una funcionalidad destacada de NETFI-2 en relación a los métodos ya existentes.

De esta manera, y retomando lo descrito en esta sección contextualizado en el flujo ilustrado en la figura ??, NETFI-2 extiende el paso ③ al incorporar en la síntesis el código del procesador Microblaze así como las interfaces y memorias asociadas. Luego, en el paso ④, el experimento se puede realizar directamente sobre la FPGA destino sin necesidad de ningún hardware ni equipamiento extra.

# 5.3. Evaluación y Validación

Para evaluar y validar NETFI-2 se propone un DUT ejemplo a modificar por MODNET para luego someterlo a la inyección de fallos tanto por medio de NETFI-2 así como por un método alternativo de simulación que servirá de patrón de referencia. Luego, además de comparar la igualdad de resultados, estudiaremos los tiempos requeridos por cada uno de estos métodos.

## 5.3.1. Dispositivo Bajo Prueba

Como DUT ejemplo, proponemos el uso de un módulo de una Máquina Bayesiana (BM) implementada en VHDL. Una BM es un tipo de computadora estocástica capaz de calcular inferencias Bayesianas basadas en un conjunto de distribuciones de probabilidad presentadas en su entrada [?]. Estas máquinas basan su arquitectura interna en variables representadas como tren de bits estocásticos bitstreams lo que las puede hacer relativamente resistentes a fallos. El lector interesado puede referirse a [?] para una revisión detallada de estos conceptos. En particular, una arquitectura de BM se sintetizo en una FPGA y presentada en [?].

En general, la BM propuesta se compone de pequeños módulos en paralelos denominados BM-Slice. Cada uno de estos toma como entrada 13 bits en representación del bus probabilístico y proporciona 1 bit de salida. En consecuencia, a mayor cantidad de BM-Slices, mayor la resolución de la salida estocástica del sistema. Además, la hipótesis sostenida en [?] es que el sistema completo compuesto de n BM-Slices debería ser intrínsicamente robusto ante fallos. En este primer trabajo evaluaremos la robustez de una BM-Slice individual con el fin de validar el método NETFI-2. Dejaremos como trabajo futuro y complementario estudiar la robustez de estas máquinas estocásticas de particular interés para algoritmos probabilísticos.

### 5.3.2. Inyección de Fallos

Para ejecutar la campaña de inyección de fallos se utilizaron los códigos VHDL de la BM-Slice para obtener el DUT a ensayar. Como se mostró en el paso ② de la figura ??, los mismos se someten a MODNET para obtener los Netlist con los componentes sensibles a SET y SEU modificados. Para el caso de SET, MODNET detectó 82 puntos de fallos mientras que para SEU 27, lo que deriva en 82 y 27 bits de entrada al DUT modificado para activar estos fallos. Estos se agregan a los 13 bits de entrada del dato estocástico. La figura ?? ilustra el código VHDL que contiene el DUT modificado para inyección de SET. Luego, para los pasos ③ y ④ se eligieron dos métodos diferentes: NETFI-2 e inyección por simulación. En efecto, este proceder permitirá contrastar y validar la eficacia de NETFI-2.

La campaña de inyección de fallos por emulación se realizó con NETFI-2 sobre una placa Nexys 4 equipada con una Xilinx Artix-7 XC7A100T-CS324. La síntesis del DUT modificado se realizó con la herramienta Synplify-Pro de Synopsys para obtener el archivo EDIF del mismo. Por otro lado, la síntesis del procesador y la generación del bitstream de la FPGA se utilizó la herramienta Vivado de manera de dejar las herramientas preparadas para utilizar NETFI-2 con las FPGAs más modernas y económicas. Esto requirió de un trabajo adicional al reportado en [?,?] ya que las bibliotecas de Vivado difieren de las que venían en la anterior herramienta de Xilinx ISE. Cabe destacar que el procesador Microblaze embebido en esta plataforma fue configurado para trabajar con una frecuencia de 100 MHz.

Tabla 5.1: Detalle de Ocupación de Recursos en la FPGA Destino

|                                                     | Usados | Disponibles | Utilización |  |  |  |
|-----------------------------------------------------|--------|-------------|-------------|--|--|--|
| MicroBlaze                                          |        |             |             |  |  |  |
| Slice LUTs                                          | 1607   | 63400       | 2.53%       |  |  |  |
| Slice Registers                                     | 1599   | 126800      | 1.26 %      |  |  |  |
| MicroBlaze + BM                                     |        |             |             |  |  |  |
| Slice LUTs                                          | 1687   | 63400       | 2.66%       |  |  |  |
| Slice Registers                                     | 1627   | 126800      | 1.28 %      |  |  |  |
| ${ m MicroBlaze+BM+Inyección~SEU}$                  |        |             |             |  |  |  |
| Slice LUTs                                          | 1714   | 63400       | 2.70 %      |  |  |  |
| Slice Registers                                     | 1627   | 126800      | 1.28 %      |  |  |  |
| ${\it MicroBlaze} + {\it BM} + {\it Inyección SET}$ |        |             |             |  |  |  |
| Slice LUTs                                          | 1695   | 63400       | 2.67%       |  |  |  |
| Slice Registers                                     | 1629   | 126800      | 1.28 %      |  |  |  |

La tabla ?? detalla los recursos requeridos para cada componente en la FPGA destino luego de realizar las modificaciones en las bibliotecas y actualizar la herramienta MODNET. En general, resulta interesante destacar que el procesador Microblaze (incluyendo la interfaz AXI) utilizado como controlador del experimento sólo requiere de un 2.53 % de LUTs y 1.26 % de registros de la FPGA destino. Si bien la BM-Slice bajo prueba es un circuito simple (i.e., sólo requiere de 80 LUTs y 28 registros), este análisis muestra que existe un margen de lugar suficiente para albergar DUTs de gran tamaño en NETFI-2. Por otro lado, se puede observar que MODNET incorpora 27 LUTs extras

para el DUT modificado con los inyectores de SEU (se debe incorporar 1 multiplexor por cada FF sensible detectado), y 8 LUTs y 2 registros extras para los inyectores de SET (2 registros para las señales AXI necesarios para los 81 bits de inyección y 8 LUTs para extender los circuitos combinacionales sensibles). Esto quiere decir que el DUT extendido para inyección de SEU requiere de un  $25\,\%$  de hardware adicional mientras que para la inyección de SET un  $9.25\,\%$ .

Por otro lado, la inyección por simulación se realizó utilizando la herramienta ModelSim de Mentor Graphics [?]. Dado que la simulación realizada es comportamental (i.e., no considera las demoras de propagación de las señales entre los módulos), la misma sólo resulta válida como patrón de referencia general y aproximada para los resultados físicos más realistas esperados en el hardware destino.

### 5.3.3. Resultados

Los resultados obtenidos de la inyección de fallos por simulación y emulación se resumen en la Tabla ??. En general, las magnitudes obtenidas por ambas metodologías se corresponden validando la metodología NETFI-2 y evidenciando una susceptibilidad del circuito BM-Slice levemente superior al 10 % para SEU y 30 % para SET. En otras palabras, el circuito bajo prueba tiene algo más del 10 % y 30 % de posibilidades de proveer un resultado erróneo a la salida en caso de la presencia de un evento SEU o SET respectivamente. De acuerdo al conocimiento de los autores, este resultado es la primera evidencia respecto a la sensibilidad a la radiación del circuito bayesiano propuesto en [?].

Tabla 5.2: Resultados de Inyección por Simulación y Emulación

|                       | Tasa de Errores | Tasa de Errores |
|-----------------------|-----------------|-----------------|
|                       | SEU             | SET             |
| Simulación (ModelSim) | 13.69 %         | 31.77 %         |
| Emulación (NETFI-2)   | 11.90 %         | 32.77%          |

Tabla 5.3: Tiempos de Ejecución de Inyección por Simulación y Emulación

|                       | Tiempo de     | Tiempo de     |
|-----------------------|---------------|---------------|
|                       | Ejecución SEU | Ejecución SET |
| Simulación (ModelSim) | 269 s         | 327 s         |
| Emulación (NETFI-2)   | <1 s          | <1 s          |

Por otro lado, resulta de interés medir los tiempos de ejecución involucrados en cada una de estas metodologías. La tabla ?? detalla las mediciones realizadas para las inyecciones en el circuito BM-Slice. De acuerdo a lo ya descrito para las metodologías de simulación y emulación, las primeras requieren de un considerable esfuerzo computacional inclusive para circuitos sencillos como el caso de BM-Slice. En efecto, a mayor el tamaño del DUT, mayor relevancia toman las metodologías de emulación como NETFI-2, que para este caso particular permite realizar la campaña de inyección exhaustiva en menos de un segundo (i.e., aproximadamente 300 % más rápido).

## 5.4. Resumen

En este capítulo se presentó la problemática de la inyección de fallos en circuitos integrados con el fin de evaluar su sensibilidad a las alteraciones provocadas por eventos de radiación cada vez más frecuentes debido a creciente escala de integración. En particular, se retomó un trabajo previo de inyección por emulación para extenderlo, actualizarlo, y mejorarlo. Bajo el nombre de NETFI-2, se describió en detalle el flujo de trabajo de esta nueva metodología resaltando sus ventajas respecto a aportes anteriores.

Con el fin de validar y mensurar el comportamiento de NETFI-2, se propuso un caso de uso práctico de un circuito que implementa una Máquina Bayesiana. Por un lado, este experimento arrojó los primeros resultados de un circuito de este tipo, y por otro, permitió contrastar los resultados de NETFI-2 con metodologías de simulación semejantes. En efecto, se verificó que el método arroja resultados coherentes con los obtenidos por simulación mejorando en más de un 300 % la velocidad de ejecución. Además, los resultados de NETFI-2 se consideran de mayor realismo dado que los mismos modelan efectos físicos como las demoras de propagación no consideradas por simulaciones comportamentales. Finalmente, se analizó la ocupación de FPGA requerida por el controlador NETFI-2 mostrando que el mismo sólo requiere de una pequeña área del dispositivo destino.

# Capítulo 6

# Conclusión y trabajos futuros

### 6.1. Conclusión

Entre los diferentes enfoques para determinar si un circuito es robusto frente a los efectos de la radiación, particularmente los SEEs, la emulación de fallos es uno de los más pertinentes por costos y requerimientos.

Este trabajo propone una herramienta y un método, el cual se puede apreciar en la figura ??, que posee varias ventajas entre las que se pueden mencionar:

- Esfuerzo reducido para realizar una campaña de inveccion de fallas sobre el DUT.
- Tiempo requerido para obtener resultados, inferior a los tiempos requeridos por una simulación.
- Utilización del lenguaje C, ampliamente conocido, para programar una campaña de invección de fallas sobre un RTL.
- Esto último representa una ventaja frente a otros métodos al partir de un código de bajo nivel en VHDL o Verilog y generar una capa de abstracción en un lenguaje de alto nivel.
- Reducido espacio de memoria para instanciar el controlador sobre la FPGA.
- Reproducible y escalable para todas las FPGAs a partir de la generación 7-series.

# 6.2. Debilidades

Por otra parte tiene aspectos y puntos a mejorar, entre los que se pueden citar:

- Extra hardware generado por la herramienta MODNET comparable al tamaño del circuito que se desea probar y proporcional a su lógica.
- La comunicación vía UART es lenta y demora las campañas.

• Es complicado estimar los tiempos de una campaña si se estiman a partir del lenguaje de alto nivel.

Figura 6.1: Descripción de NetFi2

# 6.3. Mejoras y Trabajos futuros

Entre las mejoras a realizar, queda por encontrar un método factible que permita cuantificar en proporciones, la cantidad de hardware extra en función al circuito a someter. Existen alternativas como la nueva generación de las bibliotecas de Xilinx, las cuales son más genéricas y podrían disminuir la cantidad de extra hardware y a través de ellas hasta predecir la proporción que será necesaria agregar.

Respecto a la interface de comunicación, la mayoría de las FPGAs actualmente cuentan con el puerto Ethernet. Instanciarlo tendría una doble funcionalidad en el método, primero permitiría tener un taza de transferencia de datos por unidad de tiempo muy superior al conseguido por la UART y en segundo lugar se generaría la posibilidad de realizar campañas de inyección de forma remota.

Por otro lado, para campañas en las cuales las inyecciones se realizan en ventanas de tiempo, es posible realizarlas utilizando el TIMER y las funciones de tiempo en C. Sin embargo, queda por profundizar qué tan preciso es y sobre todo qué posibilidades habría de hacerlo funcionar al TIMER como generador de ciclos de reloj dedicado, por ejemplo para casos en que se hagan campañas sobre microprocesadores como el LEON3.

Otra posible aplicación para NetFi2, si se tuviese el layout del circuito a someter, podría ser realizar campañas de inyecciones múltiples, emulando MBUs y MCUs.

Finalmente, se desearía que todo el método fuese automático. Esto sería posible si se utilizan los escripts en TCL, lo cuales permitirían realizar todo una campaña de forma automática, siguiendo algunos pocos parámetros de entrada designados por el usuario.

Como trabajos futuros se propone integrar el flujo de trabajo completo de NETFI-2 en una única herramienta de software que permita automatizar todo el proceso incluyendo la posibilidad de realizar experimentos bajo radiación. Por otro lado, resulta de interés explorar la posibilidad de trasladar el controlador embebido en la FP-GA a otros procesadores ya incluidos en algunas de estas plataformas (generalmente de arquitectura ARM) para liberar espacio.

El LCSR tiene previsto llevar adelante la fusión entre Fault Tolerance y Delay Tolerant Networks (DTN), entre otras líneas de investigación que requieren como base disponer de un inyector de fallas en tiempo real. De hecho, la fusión entre este emulador de fallas y un simulador de redes DTN, será una de las principales tareas a desarrollar por el LCSR en el futuro próximo

Para concluir, los próximos pasos que se planean ejecutar involucran la generación de un DUT del procesador LEON-3 para evaluar la robustez de aplicaciones bajo

entornos susceptibles a fallas por radiación.

Toda la bibliográfica consultada en sitios webs corresponde a consultas realizadas entre los meses Marzo y Octubre del año 2016.

# Apéndice A

# Bibliotecas originales y modificadas

### A.1. FDC

```
module FDC (Q, C, CLR, D);
   parameter INIT = 1'b0;
   output Q;
   input C, CLR, D;
   wire Q;
   reg q_out;
   tri0 GSR = glbl.GSR;
   initial q_out = INIT;
   always @(GSR or CLR)
     if (GSR)
           assign q_out = INIT;
     else if (CLR)
          assign q_out = 0;
     else
           deassign q_out;
   always @(posedge C)
          q_out <= D;
   assign Q = q_out;
```

## A.2. FDC MOD

```
'timescale 1 ps / 1 ps

module FDC_mod (inj, Q, C, CLR, D);

parameter INIT = 1'b0;

output Q;

input C, CLR, D, inj;

wire Din;

FDC uut_FDC(.Q(Q),.C(C),.CLR(CLR),.D(Din));

assign Din = (inj) ? !D : D;

endmodule
```

#### A.3. LUT4

```
module LUT4 (0, I0, I1, I2, I3);
parameter INIT = 16'h0000;
input I0, I1, I2, I3;
output 0;
```

```
reg 0;
 reg tmp;
 always @( I3 or I2 or I1 or I0) begin
   tmp = I0 ^ I1 ^ I2 ^ I3;
   if (tmp == 0 || tmp == 1)
       0 = INIT[{I3, I2, I1, I0}];
   else
     0 = lut4_mux4 ({lut4_mux4 (INIT[15:12], {I1, I0}),
                        lut4_mux4 (INIT[11:8], {I1, I0}),
                        lut4_mux4 (INIT[7:4], {I1, I0}),
                        lut4_mux4 (INIT[3:0], {I1, I0}) }, {I3, I2});
 end
 function lut4_mux4;
  input [3:0] d;
  input [1:0] s;
 begin
      if ((s[1]^s[0] ==1) \mid | (s[1]^s[0] ==0))
          lut4_mux4 = d[s];
        else if ((d[0] === d[1]) \&\& (d[2] === d[3]) \&\& (d[0] === d[2]))
          lut4_mux4 = d[0];
        else if ((s[1] == 0) \&\& (d[0] === d[1]))
          lut4_mux4 = d[0];
        else if ((s[1] == 1) \&\& (d[2] === d[3]))
          lut4_mux4 = d[2];
        else if ((s[0] == 0) \&\& (d[0] === d[2]))
          lut4_mux4 = d[0];
        else if ((s[0] == 1) \&\& (d[1] === d[3]))
          lut4_mux4 = d[1];
        else
          lut4_mux4 = 1'bx;
  end
 endfunction
endmodule
```

### A.4. LUT4 MOD

```
module LUT4_mod (inj_c, 0, I0, I1, I2, I3);
 parameter INIT = 16'h0000;
  input inj_c, I0, I1, I2, I3;
 output 0;
 reg 01;
 reg tmp;
   assign 0 = (!inj_c) ? 01 : !01 ;
 always @( I3 or I2 or I1 or I0) begin
   tmp = I0 ^I1 ^I2 ^I3;
   if (tmp == 0 || tmp == 1)
       01 = INIT[{I3, I2, I1, I0}];
   else
     O1 = lut4_mux4 ({lut4_mux4 (INIT[15:12], {I1, I0}),
                        lut4_mux4 (INIT[11:8], {I1, I0}),
                        lut4_mux4 (INIT[7:4], {I1, I0}),
                        lut4_mux4 (INIT[3:0], {I1, I0}) }, {I3, I2});
  end
  function lut4_mux4;
  input [3:0] d;
  input [1:0] s;
 begin
      if ((s[1]^s[0] ==1) \mid | (s[1]^s[0] ==0))
          lut4_mux4 = d[s];
        else if ((d[0] === d[1]) && (d[2] === d[3]) && (d[0] === d[2]))
          lut4_mux4 = d[0];
```

## A.5. LUT4 L

endmodule

```
parameter INIT = 16'h0000;
input inj_c, I0, I1, I2, I3;
output L0;
reg L0;
reg tmp;

always @( I3 or I2 or I1 or I0) begin
  tmp = I0 ^ I1 ^ I2 ^ I3;
  if (tmp == 0 || tmp == 1)
    L0 = INIT[{I3, I2, I1, I0}];
else
```

module LUT4\_L (LO, IO, I1, I2, I3);

```
LO = lut4_mux4 ({lut4_mux4 (INIT[15:12], {I1, I0}),
                        lut4_mux4 (INIT[11:8], {I1, I0}),
                        lut4_mux4 (INIT[7:4], {I1, I0}),
                        lut4_mux4 (INIT[3:0], {I1, I0}) }, {I3, I2});
 end
 function lut4_mux4;
  input [3:0] d;
 input [1:0] s;
 begin
      if ((s[1]^s[0] ==1) \mid | (s[1]^s[0] ==0))
          lut4_mux4 = d[s];
        else if ((d[0] === d[1]) \&\& (d[2] === d[3]) \&\& (d[0] === d[2]))
          lut4_mux4 = d[0];
        else if ((s[1] == 0) \&\& (d[0] === d[1]))
          lut4_mux4 = d[0];
        else if ((s[1] == 1) \&\& (d[2] === d[3]))
          lut4_mux4 = d[2];
        else if ((s[0] == 0) \&\& (d[0] === d[2]))
          lut4_mux4 = d[0];
        else if ((s[0] == 1) \&\& (d[1] === d[3]))
          lut4_mux4 = d[1];
        else
          lut4_mux4 = 1'bx;
  end
 endfunction
endmodule
```

### A.6. LUT4 L mod

```
module LUT4_L_mod (inj_c, L0, I0, I1, I2, I3);
parameter INIT = 16'h0000;
input inj_c, I0, I1, I2, I3;
output L0;
```

```
reg LO1;
reg tmp;
assign L0 = (!inj_c) ? L01 : !L01;
always @( I3 or I2 or I1 or I0) begin
 tmp = I0 ^ I1 ^ I2 ^ I3;
 if (tmp == 0 || tmp == 1)
     LO1 = INIT[{I3, I2, I1, I0}];
 else
   LO1 = lut4_mux4 ({lut4_mux4 (INIT[15:12], {I1, I0}),
                      lut4_mux4 (INIT[11:8], {I1, I0}),
                      lut4_mux4 (INIT[7:4], {I1, I0}),
                      lut4_mux4 (INIT[3:0], {I1, I0}) }, {I3, I2});
end
function lut4_mux4;
input [3:0] d;
input [1:0] s;
begin
    if ((s[1]^s[0] ==1) \mid | (s[1]^s[0] ==0))
        lut4_mux4 = d[s];
      else if ((d[0] === d[1]) \&\& (d[2] === d[3]) \&\& (d[0] === d[2]))
        lut4_mux4 = d[0];
      else if ((s[1] == 0) \&\& (d[0] === d[1]))
        lut4_mux4 = d[0];
      else if ((s[1] == 1) \&\& (d[2] === d[3]))
        lut4_mux4 = d[2];
      else if ((s[0] == 0) \&\& (d[0] === d[2]))
        lut4_mux4 = d[0];
      else if ((s[0] == 1) \&\& (d[1] === d[3]))
        lut4_mux4 = d[1];
        lut4_mux4 = 1'bx;
 end
endfunction
```

#### A.7. LUT5

```
module LUT5 (0, I0, I1, I2, I3, I4);
 parameter INIT = 32'h00000000;
  input I0, I1, I2, I3, I4;
 output 0;
 reg 0;
 reg tmp;
  always @(I4 or I3 or I2 or I1 or I0) begin
   tmp = I0 ^ I1 ^ I2 ^ I3 ^ I4;
   if (tmp == 0 || tmp == 1)
       0 = INIT[{I4, I3, I2, I1, I0}];
   else
     0 = lut4_mux4 (
                      { lut6_mux8 (INIT[31:24], {I2, I1, I0}),
                        lut6_mux8 (INIT[23:16], {I2, I1, I0}),
                        lut6_mux8 (INIT[15:8], {I2, I1, I0}),
                        lut6_mux8 (INIT[7:0], {I2, I1, I0}) }, { I4, I3});
  end
  function lut6_mux8;
  input [7:0] d;
  input [2:0] s;
  begin
      if ((s[2]^s[1]^s[0] ==1) || (s[2]^s[1]^s[0] ==0))
          lut6_mux8 = d[s];
```

```
if (~(|d))
              lut6_mux8 = 1'b0;
        else if ((&d))
              lut6_mux8 = 1'b1;
        else if (((s[1]^s[0] ==1'b1) || (s[1]^s[0] ==1'b0)) \&\&
        (d[{1'b0,s[1:0]}] ===d[{1'b1,s[1:0]}]))
              lut6_mux8 = d[{1'b0,s[1:0]}];
        else if (((s[2]^s[0] ==1) || (s[2]^s[0] ==0)) \&\&
        (d[{s[2],1'b0,s[0]}] ===d[{s[2],1'b1,s[0]}]))
              lut6_mux8 = d[{s[2],1'b0,s[0]}];
        else if (((s[2]^s[1] ==1) || (s[2]^s[1] ==0)) \&\&
        (d[{s[2],s[1],1'b0}] ===d[{s[2],s[1],1'b1}]))
              lut6_mux8 = d[{s[2],s[1],1'b0}];
        else if (((s[0] ==1) || (s[0] ==0)) \&\&
        (d[{1'b0,1'b0,s[0]}] ===d[{1'b0,1'b1,s[0]}]) &&
           (d[{1'b0,1'b0,s[0]}] ===d[{1'b1,1'b0,s[0]}]) \&\&
           (d[{1'b0,1'b0,s[0]}] ===d[{1'b1,1'b1,s[0]}]))
              lut6_mux8 = d[{1'b0,1'b0,s[0]}];
        else if (((s[1] ==1) || (s[1] ==0)) \&\&
        (d[{1'b0,s[1],1'b0}] ===d[{1'b0,s[1],1'b1}]) \&\&
           (d[{1'b0,s[1],1'b0}] ===d[{1'b1,s[1],1'b0}]) \&\&
           (d[{1'b0,s[1],1'b0}] ===d[{1'b1,s[1],1'b1}]))
              lut6_mux8 = d[{1'b0,s[1],1'b0}];
        else if (((s[2] ==1) || (s[2] ==0)) \&\&
        (d[{s[2],1'b0,1'b0}] ===d[{s[2],1'b0,1'b1}]) \&\&
           (d[{s[2],1'b0,1'b0}] ===d[{s[2],1'b1,1'b0}]) \&\&
           (d[{s[2],1'b0,1'b0}] ===d[{s[2],1'b1,1'b1}]))
              lut6_mux8 = d[{s[2],1'b0,1'b0}];
        else
              lut6_mux8 = 1'bx;
 end
endfunction
function lut4_mux4;
input [3:0] d;
input [1:0] s;
begin
    if ((s[1]^s[0] ==1) \mid | (s[1]^s[0] ==0))
        lut4_mux4 = d[s];
```

else

#### A.8. LUT5 MOD

```
01 = lut4_mux4 (
                    { lut6_mux8 (INIT[31:24], {I2, I1, I0}),
                      lut6_mux8 (INIT[23:16], {I2, I1, I0}),
                      lut6_mux8 (INIT[15:8], {I2, I1, I0}),
                      lut6_mux8 (INIT[7:0], {I2, I1, I0}) }, { I4, I3});
end
function lut6_mux8;
input [7:0] d;
input [2:0] s;
begin
    if ((s[2]^s[1]^s[0] ==1) \mid | (s[2]^s[1]^s[0] ==0))
        lut6_mux8 = d[s];
      else
        if (~(|d))
              lut6_mux8 = 1'b0;
        else if ((&d))
              lut6_mux8 = 1'b1;
        else if (((s[1]^s[0] ==1'b1) || (s[1]^s[0] ==1'b0)) \&\&
        (d[{1'b0,s[1:0]}] ===d[{1'b1,s[1:0]}]))
              lut6_mux8 = d[{1'b0,s[1:0]}];
        else if (((s[2]^s[0] ==1) || (s[2]^s[0] ==0)) \&\&
        (d[{s[2],1'b0,s[0]}] ===d[{s[2],1'b1,s[0]}]))
              lut6_mux8 = d[{s[2],1'b0,s[0]}];
        else if (((s[2]^s[1] ==1) || (s[2]^s[1] ==0)) \&\&
        (d[{s[2],s[1],1'b0}] ===d[{s[2],s[1],1'b1}]))
              lut6_mux8 = d[{s[2],s[1],1'b0}];
        else if (((s[0] ==1) || (s[0] ==0)) \&\&
        (d[{1'b0,1'b0,s[0]}] ===d[{1'b0,1'b1,s[0]}]) \&\&
           (d[{1'b0,1'b0,s[0]}] ===d[{1'b1,1'b0,s[0]}]) \&\&
           (d[{1'b0,1'b0,s[0]}] ===d[{1'b1,1'b1,s[0]}]))
              lut6_mux8 = d[{1'b0,1'b0,s[0]}];
        else if (((s[1] ==1) || (s[1] ==0)) \&\&
        (d[{1'b0,s[1],1'b0}] ===d[{1'b0,s[1],1'b1}]) \&\&
           (d[{1'b0,s[1],1'b0}] ===d[{1'b1,s[1],1'b0}]) \&\&
           (d[{1'b0,s[1],1'b0}] ===d[{1'b1,s[1],1'b1}]))
              lut6_mux8 = d[{1'b0,s[1],1'b0}];
        else if (((s[2] ==1) || (s[2] ==0)) \&\&
        (d[{s[2],1'b0,1'b0}] ===d[{s[2],1'b0,1'b1}]) \&\&
           (d[{s[2],1'b0,1'b0}] ===d[{s[2],1'b1,1'b0}]) \&\&
           (d[{s[2],1'b0,1'b0}] ===d[{s[2],1'b1,1'b1}]))
              lut6_mux8 = d[{s[2],1'b0,1'b0}];
```

```
else
                lut6_mux8 = 1'bx;
  end
 endfunction
 function lut4_mux4;
  input [3:0] d;
 input [1:0] s;
 begin
      if ((s[1]^s[0] ==1) \mid | (s[1]^s[0] ==0))
          lut4_mux4 = d[s];
        else if ((d[0] === d[1]) \&\& (d[2] === d[3]) \&\& (d[0] === d[2]))
          lut4_mux4 = d[0];
        else if ((s[1] == 0) && (d[0] === d[1]))
          lut4_mux4 = d[0];
        else if ((s[1] == 1) \&\& (d[2] === d[3]))
          lut4_mux4 = d[2];
        else if ((s[0] == 0) && (d[0] === d[2]))
          lut4_mux4 = d[0];
        else if ((s[0] == 1) \&\& (d[1] === d[3]))
          lut4_mux4 = d[1];
        else
          lut4_mux4 = 1'bx;
  end
 endfunction
endmodule
```

#### A.9. LUT5 L

```
module LUT5_L (L0, I0, I1, I2, I3, I4);
parameter INIT = 32'h000000000;
input inj_c,I0, I1, I2, I3, I4;
output L0;
```

```
reg LO;
reg tmp;
always @(I4 or I3 or I2 or I1 or I0) begin
 tmp = I0 ^ I1 ^ I2 ^ I3 ^ I4;
 if (tmp == 0 || tmp == 1)
     LO1 = INIT[{I4, I3, I2, I1, I0}];
 else
   LO1 = lut4_mux4 (
                    { lut6_mux8 (INIT[31:24], {I2, I1, I0}),
                      lut6_mux8 (INIT[23:16], {I2, I1, I0}),
                      lut6_mux8 (INIT[15:8], {I2, I1, I0}),
                      lut6_mux8 (INIT[7:0], {I2, I1, I0}) }, { I4, I3});
end
function lut6_mux8;
input [7:0] d;
input [2:0] s;
begin
    if ((s[2]^s[1]^s[0] ==1) || (s[2]^s[1]^s[0] ==0))
        lut6_mux8 = d[s];
      else
        if (~(|d))
              lut6_mux8 = 1'b0;
        else if ((&d))
             lut6_mux8 = 1'b1;
        else if (((s[1]^s[0] ==1'b1) || (s[1]^s[0] ==1'b0)) \&\&
        (d[{1'b0,s[1:0]}] ===d[{1'b1,s[1:0]}]))
              lut6_mux8 = d[{1'b0,s[1:0]}];
        else if (((s[2]^s[0] ==1) || (s[2]^s[0] ==0)) \&\&
        (d[{s[2],1'b0,s[0]}] ===d[{s[2],1'b1,s[0]}]))
              lut6_mux8 = d[{s[2],1'b0,s[0]}];
        else if (((s[2]^s[1] ==1) || (s[2]^s[1] ==0)) \&\&
        (d[{s[2],s[1],1'b0}] ===d[{s[2],s[1],1'b1}]))
```

```
lut6_mux8 = d[{s[2],s[1],1'b0}];
        else if (((s[0] ==1) || (s[0] ==0)) \&\&
        (d[{1'b0,1'b0,s[0]}] ===d[{1'b0,1'b1,s[0]}]) \&\&
           (d[{1'b0,1'b0,s[0]}] ===d[{1'b1,1'b0,s[0]}]) \&\&
           (d[{1'b0,1'b0,s[0]}] ===d[{1'b1,1'b1,s[0]}]))
              lut6_mux8 = d[{1'b0,1'b0,s[0]}];
        else if (((s[1] ==1) || (s[1] ==0)) \&\&
        (d[{1'b0,s[1],1'b0}] ===d[{1'b0,s[1],1'b1}]) \&\&
           (d[{1'b0,s[1],1'b0}] ===d[{1'b1,s[1],1'b0}]) \&\&
           (d[{1'b0,s[1],1'b0}] ===d[{1'b1,s[1],1'b1}]))
              lut6_mux8 = d[{1'b0,s[1],1'b0}];
        else if (((s[2] ==1) || (s[2] ==0)) \&\&
        (d[{s[2],1'b0,1'b0}] ===d[{s[2],1'b0,1'b1}]) \&\&
           (d[{s[2],1'b0,1'b0}] ===d[{s[2],1'b1,1'b0}]) \&\&
           (d[{s[2],1'b0,1'b0}] ===d[{s[2],1'b1,1'b1}]))
              lut6_mux8 = d[{s[2],1'b0,1'b0}];
        else
              lut6_mux8 = 1'bx;
 end
endfunction
function lut4_mux4;
input [3:0] d;
input [1:0] s;
begin
    if ((s[1]^s[0] ==1) \mid | (s[1]^s[0] ==0))
        lut4_mux4 = d[s];
      else if ((d[0] === d[1]) \&\& (d[2] === d[3]) \&\& (d[0] === d[2]))
        lut4_mux4 = d[0];
      else if ((s[1] == 0) \&\& (d[0] === d[1]))
        lut4_mux4 = d[0];
      else if ((s[1] == 1) \&\& (d[2] === d[3]))
        lut4_mux4 = d[2];
      else if ((s[0] == 0) \&\& (d[0] === d[2]))
        lut4_mux4 = d[0];
      else if ((s[0] == 1) \&\& (d[1] === d[3]))
        lut4_mux4 = d[1];
        lut4_mux4 = 1'bx;
 end
```

#### A.10. LUT5 L MOD

```
module LUT5_L_mod (inj_c,L0, I0, I1, I2, I3, I4);
 parameter INIT = 32'h00000000;
  input inj_c,I0, I1, I2, I3, I4;
  output LO;
 reg LO1;
 reg tmp;
  assign L0 = (!inj_c) ? L01 : !L01;
  always @(I4 or I3 or I2 or I1 or I0) begin
   tmp = I0 ^ I1 ^ I2 ^ I3 ^ I4;
   if (tmp == 0 || tmp == 1)
       LO1 = INIT[{I4, I3, I2, I1, I0}];
   else
     LO1 = lut4_mux4 (
                      { lut6_mux8 (INIT[31:24], {I2, I1, I0}),
                        lut6_mux8 (INIT[23:16], {I2, I1, I0}),
                        lut6_mux8 (INIT[15:8], {I2, I1, I0}),
                        lut6_mux8 (INIT[7:0], {I2, I1, I0}) }, { I4, I3});
  end
  function lut6_mux8;
  input [7:0] d;
  input [2:0] s;
  begin
      if ((s[2]^s[1]^s[0] ==1) || (s[2]^s[1]^s[0] ==0))
```

```
else
        if (~(|d))
              lut6_mux8 = 1'b0;
        else if ((&d))
              lut6_mux8 = 1'b1;
        else if (((s[1]^s[0] ==1'b1) || (s[1]^s[0] ==1'b0)) \&\&
        (d[{1'b0,s[1:0]}] ===d[{1'b1,s[1:0]}]))
              lut6_mux8 = d[{1'b0,s[1:0]}];
        else if (((s[2]^s[0] ==1) || (s[2]^s[0] ==0)) \&\&
        (d[{s[2],1'b0,s[0]}] ===d[{s[2],1'b1,s[0]}]))
              lut6_mux8 = d[{s[2],1'b0,s[0]}];
        else if (((s[2]^s[1] ==1) || (s[2]^s[1] ==0)) \&\&
        (d[{s[2],s[1],1'b0}] ===d[{s[2],s[1],1'b1}]))
              lut6_mux8 = d[{s[2],s[1],1'b0}];
        else if (((s[0] ==1) || (s[0] ==0)) \&\&
        (d[{1'b0,1'b0,s[0]}] ===d[{1'b0,1'b1,s[0]}]) \&\&
           (d[{1'b0,1'b0,s[0]}] ===d[{1'b1,1'b0,s[0]}]) \&\&
           (d[{1'b0,1'b0,s[0]}] ===d[{1'b1,1'b1,s[0]}]))
              lut6_mux8 = d[{1'b0,1'b0,s[0]}];
        else if (((s[1] ==1) || (s[1] ==0)) \&\&
        (d[{1'b0,s[1],1'b0}] ===d[{1'b0,s[1],1'b1}]) &&
           (d[{1'b0,s[1],1'b0}] ===d[{1'b1,s[1],1'b0}]) \&\&
           (d[{1'b0,s[1],1'b0}] ===d[{1'b1,s[1],1'b1}]))
              lut6_mux8 = d[{1'b0,s[1],1'b0}];
        else if (((s[2] ==1) || (s[2] ==0)) \&\&
        (d[{s[2],1'b0,1'b0}] ===d[{s[2],1'b0,1'b1}]) \&\&
           (d[{s[2],1'b0,1'b0}] ===d[{s[2],1'b1,1'b0}]) \&\&
           (d[{s[2],1'b0,1'b0}] ===d[{s[2],1'b1,1'b1}]))
              lut6_mux8 = d[{s[2],1'b0,1'b0}];
        else
              lut6_mux8 = 1'bx;
 end
endfunction
function lut4_mux4;
input [3:0] d;
input [1:0] s;
begin
    if ((s[1]^s[0] ==1) \mid | (s[1]^s[0] ==0))
```

 $lut6_mux8 = d[s];$ 

```
lut4_mux4 = d[s];
        else if ((d[0] === d[1]) \&\& (d[2] === d[3]) \&\& (d[0] === d[2]))
          lut4_mux4 = d[0];
        else if ((s[1] == 0) \&\& (d[0] === d[1]))
          lut4_mux4 = d[0];
        else if ((s[1] == 1) \&\& (d[2] === d[3]))
          lut4_mux4 = d[2];
        else if ((s[0] == 0) \&\& (d[0] === d[2]))
          lut4_mux4 = d[0];
        else if ((s[0] == 1) \&\& (d[1] === d[3]))
          lut4_mux4 = d[1];
        else
          lut4_mux4 = 1'bx;
  end
 endfunction
endmodule
```

#### A.11. LUT6

```
module LUT6 (0, I0, I1, I2, I3, I4, I5);

parameter INIT = 64'h0000000000000000;
input I0, I1, I2, I3, I4, I5;
output 0;

reg 0;
reg tmp;

always @(I5 or I4 or I3 or I2 or I1 or I0) begin

tmp = I0 ^ I1 ^ I2 ^ I3 ^ I4 ^ I5;

if (tmp == 0 || tmp == 1)

0 = INIT[{I5, I4, I3, I2, I1, I0}];
else
```

```
0 = 1ut6_{mux8} (\{1ut6_{mux8} (INIT[63:56], \{I2, I1, I0\}), \})
                      lut6_mux8 (INIT[55:48], {I2, I1, I0}),
                      lut6_mux8 (INIT[47:40], {I2, I1, I0}),
                      lut6_mux8 (INIT[39:32], {I2, I1, I0}),
                      lut6_mux8 (INIT[31:24], {I2, I1, I0}),
                      lut6_mux8 (INIT[23:16], {I2, I1, I0}),
                      lut6_mux8 (INIT[15:8], {I2, I1, I0}),
                      lut6_mux8 (INIT[7:0], {I2, I1, I0}) }, {I5, I4, I3});
end
function lut6_mux8;
input [7:0] d;
input [2:0] s;
begin
if ((s[2]^s[1]^s[0] ==1) || (s[2]^s[1]^s[0] ==0))
    lut6_mux8 = d[s];
  else
    if (~(|d))
          lut6_mux8 = 1'b0;
    else if ((\&d))
          lut6_mux8 = 1'b1;
    else if (((s[1]^s[0] ==1'b1) || (s[1]^s[0] ==1'b0)) &
    & (d[{1'b0,s[1:0]}] == d[{1'b1,s[1:0]}]))
          lut6_mux8 = d[{1'b0,s[1:0]}];
    else if (((s[2]^s[0] ==1) || (s[2]^s[0] ==0)) \&\&
    (d[{s[2],1'b0,s[0]}] == d[{s[2],1'b1,s[0]}]))
          lut6_mux8 = d[{s[2],1'b0,s[0]}];
    else if (((s[2]^s[1] ==1) || (s[2]^s[1] ==0)) \&\&
    (d[{s[2],s[1],1'b0}]==d[{s[2],s[1],1'b1}]))
          lut6_mux8 = d[{s[2],s[1],1'b0}];
    else if (((s[0] ==1) || (s[0] ==0)) \&\&
    (d[{1'b0,1'b0,s[0]}] == d[{1'b0,1'b1,s[0]}]) \&\&
       (d[{1'b0,1'b0,s[0]}] == d[{1'b1,1'b0,s[0]}]) &&
       (d[{1'b0,1'b0,s[0]}] == d[{1'b1,1'b1,s[0]}]))
          lut6_mux8 = d[{1'b0,1'b0,s[0]}];
    else if (((s[1] ==1) || (s[1] ==0)) \&\&
    (d[{1'b0,s[1],1'b0}] == d[{1'b0,s[1],1'b1}]) \&\&
       (d[{1'b0,s[1],1'b0}] == d[{1'b1,s[1],1'b0}]) \&\&
       (d[{1'b0,s[1],1'b0}]==d[{1'b1,s[1],1'b1}]))
          lut6_mux8 = d[{1'b0,s[1],1'b0}];
    else if (((s[2] ==1) || (s[2] ==0)) \&\&
    (d[{s[2],1'b0,1'b0}] == d[{s[2],1'b0,1'b1}]) \&\&
```

### A.12. LUT6 MOD

```
module LUT6_mod (inj_c, 0, I0, I1, I2, I3, I4, I5);
 parameter INIT = 64'h0000000000000000;
  input inj_c,I0, I1, I2, I3, I4, I5;
  output 0;
 reg 01;
 reg tmp;
  assign 0 = (!inj_c) ? 01 : !01;
  always @(I5 or I4 or I3 or I2 or I1 or I0) begin
   tmp = I0 ^ I1 ^ I2 ^ I3 ^ I4 ^ I5;
   if (tmp == 0 || tmp == 1)
       01 = INIT[{I5, I4, I3, I2, I1, I0}];
   else
     O1 = lut6_mux8 ({lut6_mux8 (INIT[63:56], {I2, I1, I0}),}
                        lut6_mux8 (INIT[55:48], {I2, I1, I0}),
                        lut6_mux8 (INIT[47:40], {I2, I1, I0}),
                        lut6_mux8 (INIT[39:32], {I2, I1, I0}),
                        lut6_mux8 (INIT[31:24], {I2, I1, I0}),
                        lut6_mux8 (INIT[23:16], {I2, I1, I0}),
                        lut6_mux8 (INIT[15:8], {I2, I1, I0}),
```

```
lut6_mux8 (INIT[7:0], {I2, I1, I0}) }, {I5, I4, I3});
end
function lut6_mux8;
input [7:0] d;
input [2:0] s;
begin
if ((s[2]^s[1]^s[0] ==1) || (s[2]^s[1]^s[0] ==0))
    lut6_mux8 = d[s];
  else
    if (^{(|d)})
          lut6_mux8 = 1'b0;
    else if ((&d))
          lut6_mux8 = 1'b1;
    else if (((s[1]^s[0] ==1'b1) || (s[1]^s[0] ==1'b0)) \&\&
    (d[{1'b0,s[1:0]}] == d[{1'b1,s[1:0]}]))
          lut6_mux8 = d[{1'b0,s[1:0]}];
    else if (((s[2]^s[0] ==1) || (s[2]^s[0] ==0)) \&\&
    (d[{s[2],1'b0,s[0]}] == d[{s[2],1'b1,s[0]}]))
          lut6_mux8 = d[{s[2],1'b0,s[0]}];
    else if (((s[2]^s[1] ==1) || (s[2]^s[1] ==0)) \&\&
    (d[{s[2],s[1],1'b0}]==d[{s[2],s[1],1'b1}]))
          lut6_mux8 = d[{s[2],s[1],1'b0}];
    else if (((s[0] ==1) || (s[0] ==0)) \&\&
     (d[{1'b0,1'b0,s[0]}] == d[{1'b0,1'b1,s[0]}]) \&\&
       (d[{1'b0,1'b0,s[0]}] == d[{1'b1,1'b0,s[0]}]) \&\&
       (d[{1'b0,1'b0,s[0]}] == d[{1'b1,1'b1,s[0]}]))
          lut6_mux8 = d[{1'b0,1'b0,s[0]}];
    else if (((s[1] ==1) || (s[1] ==0)) \&\&
    (d[{1'b0,s[1],1'b0}] == d[{1'b0,s[1],1'b1}]) \&\&
       (d[{1'b0,s[1],1'b0}] == d[{1'b1,s[1],1'b0}]) \&\&
       (d[{1'b0,s[1],1'b0}]==d[{1'b1,s[1],1'b1}]))
          lut6_mux8 = d[{1'b0,s[1],1'b0}];
    else if (((s[2] ==1) || (s[2] ==0)) \&\&
    (d[{s[2],1'b0,1'b0}] == d[{s[2],1'b0,1'b1}]) \&\&
       (d[{s[2],1'b0,1'b0}] == d[{s[2],1'b1,1'b0}]) \&\&
       (d[{s[2],1'b0,1'b0}] == d[{s[2],1'b1,1'b1}]))
          lut6_mux8 = d[{s[2],1'b0,1'b0}];
    else
          lut6_mux8 = 1'bx;
 end
endfunction
```

### A.13. LUT6 L

```
module LUT6_L (LO, IO, I1, I2, I3, I4, I5);
 input IO, I1, I2, I3, I4, I5;
 output LO;
 reg LO;
 reg tmp;
 always @(I5 or I4 or I3 or I2 or I1 or I0) begin
   tmp = I0 ^ I1 ^ I2 ^ I3 ^ I4 ^ I5;
   if (tmp == 0 || tmp == 1)
      LO = INIT[{I5, I4, I3, I2, I1, I0}];
   else
    LO = lut6_mux8 ({lut6_mux8 (INIT[63:56], {I2, I1, I0}),}
                      lut6_mux8 (INIT[55:48], {I2, I1, I0}),
                      lut6_mux8 (INIT[47:40], {I2, I1, I0}),
                      lut6_mux8 (INIT[39:32], {I2, I1, I0}),
                      lut6_mux8 (INIT[31:24], {I2, I1, I0}),
                      lut6_mux8 (INIT[23:16], {I2, I1, I0}),
                      lut6_mux8 (INIT[15:8], {I2, I1, I0}),
                      lut6_mux8 (INIT[7:0], {I2, I1, I0}) }, {I5, I4, I3});
 end
 function lut6_mux8;
 input [7:0] d;
 input [2:0] s;
 begin
  if ((s[2]^s[1]^s[0] ==1) || (s[2]^s[1]^s[0] ==0))
```

```
lut6_mux8 = d[s];
  else
    if (~(|d))
          lut6_mux8 = 1'b0;
    else if ((&d))
          lut6_mux8 = 1'b1;
    else if (((s[1]^s[0] ==1'b1) || (s[1]^s[0] ==1'b0)) \&\&
    (d[{1'b0,s[1:0]}] == d[{1'b1,s[1:0]}]))
          lut6_mux8 = d[{1'b0,s[1:0]}];
    else if (((s[2]^s[0] ==1) || (s[2]^s[0] ==0)) \&\&
    (d[{s[2],1'b0,s[0]}] == d[{s[2],1'b1,s[0]}]))
          lut6_mux8 = d[{s[2],1'b0,s[0]}];
    else if (((s[2]^s[1] ==1) || (s[2]^s[1] ==0)) \&\&
    (d[{s[2],s[1],1'b0}] == d[{s[2],s[1],1'b1}]))
          lut6_mux8 = d[{s[2],s[1],1'b0}];
    else if (((s[0] ==1) || (s[0] ==0))
    && (d[{1'b0,1'b0,s[0]}] == d[{1'b0,1'b1,s[0]}]) &&
       (d[{1'b0,1'b0,s[0]}] == d[{1'b1,1'b0,s[0]}]) &&
       (d[{1'b0,1'b0,s[0]}] == d[{1'b1,1'b1,s[0]}]))
          lut6_mux8 = d[{1'b0,1'b0,s[0]}];
    else if (((s[1] ==1) || (s[1] ==0))
    && (d[{1'b0,s[1],1'b0}] == d[{1'b0,s[1],1'b1}]) &&
       (d[{1'b0,s[1],1'b0}] == d[{1'b1,s[1],1'b0}]) &&
       (d[{1'b0,s[1],1'b0}] == d[{1'b1,s[1],1'b1}]))
          lut6_mux8 = d[{1'b0,s[1],1'b0}];
    else if (((s[2] ==1) || (s[2] ==0))
    && (d[{s[2],1'b0,1'b0}]==d[{s[2],1'b0,1'b1}]) &&
       (d[{s[2],1'b0,1'b0}] == d[{s[2],1'b1,1'b0}]) \&\&
       (d[{s[2],1'b0,1'b0}] == d[{s[2],1'b1,1'b1}]))
          lut6_mux8 = d[{s[2],1'b0,1'b0}];
    else
          lut6_mux8 = 1'bx;
end
endfunction
```

endmodule

#### A.14. LUT6 L MOD

```
module LUT6_L (inj_c,LO, IO, I1, I2, I3, I4, I5);
```

```
parameter INIT = 64'h0000000000000000;
input inj_c,I0, I1, I2, I3, I4, I5;
output LO;
reg LO1;
reg tmp;
assign LO = (!inj_c) ? LO1 : !LO1;
always @(I5 or I4 or I3 or I2 or I1 or I0) begin
 tmp = I0 ^ I1 ^ I2 ^ I3 ^ I4 ^ I5;
 if (tmp == 0 || tmp == 1)
     LO1 = INIT[{I5, I4, I3, I2, I1, I0}];
 else
   LO1 = lut6_mux8 ({lut6_mux8 (INIT[63:56], {I2, I1, I0}),
                      lut6_mux8 (INIT[55:48], {I2, I1, I0}),
                      lut6_mux8 (INIT[47:40], {I2, I1, I0}),
                      lut6_mux8 (INIT[39:32], {I2, I1, I0}),
                      lut6_mux8 (INIT[31:24], {I2, I1, I0}),
                      lut6_mux8 (INIT[23:16], {I2, I1, I0}),
                      lut6_mux8 (INIT[15:8], {I2, I1, I0}),
                      lut6_mux8 (INIT[7:0], {I2, I1, I0}) }, {I5, I4, I3});
end
function lut6_mux8;
input [7:0] d;
input [2:0] s;
begin
 if ((s[2]^s[1]^s[0] ==1) || (s[2]^s[1]^s[0] ==0))
    lut6_mux8 = d[s];
  else
    if (^{\sim}(|d))
          lut6_mux8 = 1'b0;
    else if ((\&d))
```

```
lut6_mux8 = 1'b1;
      else if (((s[1]^s[0] ==1'b1) || (s[1]^s[0] ==1'b0)) \&\&
      (d[{1'b0,s[1:0]}] == d[{1'b1,s[1:0]}]))
            lut6_mux8 = d[{1'b0,s[1:0]}];
      else if (((s[2]^s[0] ==1) || (s[2]^s[0] ==0)) \&\&
      (d[{s[2],1'b0,s[0]}] == d[{s[2],1'b1,s[0]}]))
            lut6_mux8 = d[{s[2],1'b0,s[0]}];
      else if (((s[2]^s[1] ==1) || (s[2]^s[1] ==0)) \&\&
      (d[{s[2],s[1],1'b0}] == d[{s[2],s[1],1'b1}]))
            lut6_mux8 = d[{s[2],s[1],1'b0}];
      else if (((s[0] ==1) || (s[0] ==0)) \&\&
      (d[{1'b0,1'b0,s[0]}] == d[{1'b0,1'b1,s[0]}]) \&\&
         (d[{1'b0,1'b0,s[0]}] == d[{1'b1,1'b0,s[0]}]) \&\&
         (d[{1'b0,1'b0,s[0]}] == d[{1'b1,1'b1,s[0]}]))
            lut6_mux8 = d[{1'b0,1'b0,s[0]}];
      else if (((s[1] ==1) || (s[1] ==0)) \&\&
      (d[{1'b0,s[1],1'b0}] == d[{1'b0,s[1],1'b1}]) \&\&
         (d[{1'b0,s[1],1'b0}] == d[{1'b1,s[1],1'b0}]) &&
         (d[{1'b0,s[1],1'b0}] == d[{1'b1,s[1],1'b1}]))
            lut6_mux8 = d[{1'b0,s[1],1'b0}];
      else if (((s[2] ==1) || (s[2] ==0)) \&\&
      (d[{s[2],1'b0,1'b0}] == d[{s[2],1'b0,1'b1}]) \&\&
         (d[{s[2],1'b0,1'b0}] == d[{s[2],1'b1,1'b0}]) \&\&
         (d[{s[2],1'b0,1'b0}] == d[{s[2],1'b1,1'b1}]))
            lut6_mux8 = d[{s[2],1'b0,1'b0}];
      else
            lut6_mux8 = 1'bx;
  end
  endfunction
endmodule
```

# Apéndice B

# Codigo tima top

#### B.1. tima top.vhdl

```
library ieee;
use ieee.std_logic_1164.all;
_____
_____
entity tima_top is
  port(
     --ad : in std_logic_vector(31 downto 0);
      a,d,b, clk, sel: in std_logic;
     s: out std_logic
  );
end entity tima_top;
architecture arch_tima_top of tima_top is
------MUX-----
Component mux is
  port (
     a, b, sel: in std_logic;
     x: out std_logic
  );
end component;
-----FFD-----
Component flipflop is
```

```
port (
     d, clk: in std_logic;
     q: out std_logic
  );
end component;
-----
-----SIGNALS-----
signal out_and: std_logic;
signal out_ffd: std_logic;
_____
begin
  mux1: mux
  port map (a => out_ffd, b => out_and, sel => sel, x => s);
  flipflop1: flipflop
  --port map (d \Rightarrow ad(0), clk \Rightarrow clk, q \Rightarrow out\_ffd);
  port map (d => d, clk => clk, q => out_ffd);
  out_and <= a and b;</pre>
  --out\_and \le ad(1) and b;
end architecture arch_tima_top;
_____
\end{verbatim}
\subsection{FF}
\begin{verbatim}
library ieee;
use ieee.std_logic_1164.all;
_____
-----
entity flipflop is
  port(
     d, clk: in std_logic;
     q: out std_logic
  );
end entity flipflop;
_____
_____
Architecture arch_flipflop of flipflop is
begin
  p_ff: process(clk)
```

```
begin
     if(clk'event and clk = '1') then
        q \le d;
     end if;
  end process p_ff;
end architecture arch_flipflop;
_____
\end{verbatim}
  \subsection{MUX}
  \begin{verbatim}
_____
library ieee;
use ieee.std_logic_1164.all;
entity mux is
  port(
     a, b, sel: in std_logic;
     x: out std_logic
  );
end entity mux;
_____
Architecture arch_mux of mux is
begin
  x <= a WHEN sel = '0' ELSE b;
end architecture arch_mux ;
```

### B.2. Netlist tima top.vm

```
//
// Written by Synplify Premier
// Product Version "K-2015.09-SP1"
// Program "Synplify Premier", Mapper "maprc, Build 3057R"
// Thu Jun 23 08:41:45 2016
//
// Source file index table:
```

```
// Object locations will have the form <file>:<line>
// file 0 "\/softslin/synplifyvK2015_09_sp1/lib/vhd2008/std.vhd "
// file 1 "\/softslin/synplifyvK2015_09_sp1/lib/vhd/snps_haps_pkg.vhd "
// file 2 "\/softslin/synplifyvK2015_09_sp1/lib/vhd2008/std1164.vhd "
// file 3 "\/softslin/synplifyvK2015_09_sp1/lib/vhd2008/std_textio.vhd "
// file 4 "\/softslin/synplifyvK2015_09_sp1/lib/vhd2008/numeric.vhd "
// file 5 "\/softslin/synplifyvK2015_09_sp1/lib/vhd/umr_capim.vhd "
// file 6 "\/softslin/synplifyvK2015_09_sp1/lib/vhd2008/arith.vhd "
// file 7 "\/softslin/synplifyvK2015_09_sp1/lib/vhd2008/unsigned.vhd "
// file 8 "\/softslin/synplifyvK2015_09_sp1/lib/vhd/hyperents.vhd "
// file 9 "\/tima/solinasm/Downloads/TIMA/flipflop.vhd "
// file 10 "\/tima/solinasm/Downloads/TIMA/mux.vhd "
// file 11 "\/tima/solinasm/Downloads/TIMA/tima_top.vhd "
'timescale 100 ps/100 ps
module mux (
 a_c,
 b_c,
 out_ffd,
 sel_c,
 s_c
)
input a_c ;
input b_c;
input out_ffd ;
input sel_c ;
output s_c ;
wire a_c ;
wire b_c;
wire out_ffd ;
wire sel_c ;
wire s_c ;
wire GND ;
wire VCC;
// @10:18
 LUT4 x (
 .10(a_c),
 .I1(b_c),
 .I2(out_ffd),
 .13(sel_c),
 .0(s_c)
defparam x.INIT=16'h88F0;
 VCC VCC_cZ (
  .P(VCC)
```

```
);
 GND GND_cZ (
  .G(GND)
);
endmodule /* mux */
module flipflop (
 out_ffd,
 d_c,
 clk_c
)
output out_ffd ;
input d_c ;
input clk_c ;
wire out_ffd ;
wire d_c ;
wire clk_c ;
wire GND ;
wire VCC;
// @9:21
 FD q_Z (
  .Q(out_ffd),
 .D(d_c),
  .C(clk_c)
);
 VCC VCC_cZ (
  .P(VCC)
);
 GND GND_cZ (
  .G(GND)
);
endmodule /* flipflop */
module tima_top (
 a,
 d,
 b,
 clk,
 sel,
 s
)
input a ;
input d;
input b;
```

```
input clk;
input sel;
output s ;
wire a ;
wire d;
wire b;
wire clk;
wire sel;
wire s;
wire out_ffd ;
wire GND_x ;
wire VCC_x ;
wire a_c ;
wire d_c ;
wire b_c ;
wire clk_c;
wire sel_c ;
wire s_c ;
wire clk_ibuf_iso ;
wire GND ;
wire VCC;
 BUFG clk_ibuf (
  .I(clk_ibuf_iso),
  .0(clk_c)
);
  IBUFG clk_ibuf_iso_cZ (
  .O(clk_ibuf_iso),
  .I(clk)
);
// @11:11
 OBUF s_obuf (
  .O(s),
  .I(s_c)
);
// @11:10
 IBUF sel_ibuf (
  .O(sel_c),
  .I(sel)
);
// @11:10
 IBUF b_ibuf (
  .0(b_c),
  .I(b)
);
// @11:10
 IBUF d_ibuf (
```

```
.0(d_c),
  .I(d)
);
// @11:10
 IBUF a_ibuf (
  .O(a_c),
  .I(a)
);
// @11:44
 mux mux1 (
  .a_c(a_c),
  .b_c(b_c),
  .out_ffd(out_ffd),
  .sel_c(sel_c),
  .s_c(s_c)
);
// @11:47
 flipflop flipflop1 (
  .out_ffd(out_ffd),
  .d_c(d_c),
  .clk_c(clk_c)
);
 assign GND = 1'b0;
 assign VCC = 1'b1;
endmodule /* tima_top */
```

## B.3. Inyecciones en tima\_top.vm

```
module tima_top (
   inj,
   a,
   d,
   b,
   clk,
   sel,
   s
)
;
input [0 : 0] inj;
input a;
input d;
input b;
```

```
input clk;
input sel;
output s ;
wire a ;
wire d;
wire b;
wire clk;
wire sel;
wire s;
wire out_ffd ;
wire GND_x ;
wire VCC_x ;
wire a_c ;
wire d_c ;
wire b_c ;
wire clk_c ;
wire sel_c ;
wire s_c ;
wire clk_ibuf_iso ;
wire GND ;
wire VCC;
 BUFG clk_ibuf ( .I(clk_ibuf_iso),
    .0(clk_c)
);
  IBUFG clk_ibuf_iso_cZ ( .O(clk_ibuf_iso),
    .I(clk)
);
// @11:11
 OBUF s_obuf (.0(s),
    .I(s_c)
);
// @11:10
  IBUF sel_ibuf ( .O(sel_c),
    .I(sel)
);
// @11:10
  IBUF b_i ( .0(b_c),
    .I(b)
);
// @11:10
  IBUF d_{ibuf} ( .0(d_c),
    .I(d)
);
// @11:10
  IBUF a_ibuf (.0(a_c),
```

```
.I(a)
);
// @11:44
mux mux_uut (
    .a_c(a_c),
    .b_c(b_c),
    .out_ffd(out_ffd),
    .sel_c(sel_c),
    .s_c(s_c)
);
// @11:47
flipflop flipflop_uut (
 .inj(inj[0:0]),
    .out_ffd(out_ffd),
    .d_c(d_c),
    .clk_c(clk_c)
);
  assign GND = 1'b0; assign VCC = 1'b1; endmodule /* tima_top */
\end{verbatim}
\subsection{ FF}
\begin{verbatim}
module flipflop (
 inj,
 out_ffd,
 d_c,
  clk_c
)
input [0: 0] inj ;
output out_ffd ;
input d_c ;
input clk_c ;
wire out_ffd ;
wire d_c ;
wire clk_c;
wire GND ;wire VCC ;
// @9:21
 FD_{mod} q_Z (
 .inj(inj[0]),
    .Q(out_ffd),
    .D(d_c),
    .C(clk_c)
);
 VCC VCC_cZ ( .P(VCC)
```

```
);
 GND GND_cZ ( .G(GND)
);
endmodule /* flipflop */
\end{verbatim}
\subsection{ MUX}
\begin{verbatim}
module mux (
 inj,
 a_c,
 b_c,
 out_ffd,
 sel_c,
 s_c
)
input inj ;
input a_c ;
input b_c ;
input out_ffd ;
input sel_c ;
output s_c ;
wire a_c ;
wire b_c ;
wire out_ffd ;
wire sel_c ;
wire s_c ;
wire GND ;wire VCC ;
// @10:18
 LUT4 x ( .I0(a_c),
    .I1(b_c),
    .I2(out_ffd),
    .I3(sel_c),
    .0(s_c)
);
defparam x.INIT=16'h88F0;
 VCC VCC_cZ ( .P(VCC)
);
 GND GND_cZ ( .G(GND)
endmodule /* mux */
```

# Apéndice C

## AXI4

#### C.1. AXI4

```
library ieee;
use ieee.std_logic_1164.all;
use ieee.numeric_std.all;
entity myip_v1_0_S00_AXI is
 generic (
   -- Users to add parameters here
   -- User parameters ends
   -- Do not modify the parameters beyond this line
   -- Width of S_AXI data bus
   C_S_AXI_DATA_WIDTH : integer := 32;
   -- Width of S_AXI address bus
   C_S_AXI_ADDR_WIDTH : integer := 4
 );
 port (
   -- Users to add ports here
   -- User ports ends
   -- Do not modify the ports beyond this line
   -- Global Clock Signal
   S_AXI_ACLK : in std_logic;
   -- Global Reset Signal. This Signal is Active LOW
   S_AXI_ARESETN : in std_logic;
   -- Write address (issued by master, acceped by Slave)
   S_AXI_AWADDR : in std_logic_vector(C_S_AXI_ADDR_WIDTH-1 downto 0);
   -- Write channel Protection type. This signal indicates the
```

- -- privilege and security level of the transaction, and whether
- -- the transaction is a data access or an instruction access.
- S\_AXI\_AWPROT : in std\_logic\_vector(2 downto 0);
- -- Write address valid. This signal indicates that the master signaling -- valid write address and control information.
- S\_AXI\_AWVALID : in std\_logic;
- -- Write address ready. This signal indicates that the slave is ready -- to accept an address and associated control signals.
- S\_AXI\_AWREADY : out std\_logic;
- -- Write data (issued by master, acceped by Slave)
- S\_AXI\_WDATA : in std\_logic\_vector(C\_S\_AXI\_DATA\_WIDTH-1 downto 0);
- -- Write strobes. This signal indicates which byte lanes hold
  - -- valid data. There is one write strobe bit for each eight
  - -- bits of the write data bus.
- S\_AXI\_WSTRB : in std\_logic\_vector((C\_S\_AXI\_DATA\_WIDTH/8)-1 downto 0);
- -- Write valid. This signal indicates that valid write
  - -- data and strobes are available.
- S\_AXI\_WVALID : in std\_logic;
- -- Write ready. This signal indicates that the slave
  - -- can accept the write data.
- S\_AXI\_WREADY : out std\_logic;
- -- Write response. This signal indicates the status
  - -- of the write transaction.
- S\_AXI\_BRESP : out std\_logic\_vector(1 downto 0);
- -- Write response valid. This signal indicates that the channel
  - -- is signaling a valid write response.
- S\_AXI\_BVALID : out std\_logic;
- -- Response ready. This signal indicates that the master
  - -- can accept a write response.
- S\_AXI\_BREADY : in std\_logic;
- -- Read address (issued by master, acceped by Slave)
- S\_AXI\_ARADDR : in std\_logic\_vector(C\_S\_AXI\_ADDR\_WIDTH-1 downto 0);
- -- Protection type. This signal indicates the privilege
  - -- and security level of the transaction, and whether the
  - -- transaction is a data access or an instruction access.
- S\_AXI\_ARPROT : in std\_logic\_vector(2 downto 0);
- -- Read address valid. This signal indicates that the channel
  - -- is signaling valid read address and control information.
- S\_AXI\_ARVALID : in std\_logic;
- -- Read address ready. This signal indicates that the slave is
  - -- ready to accept an address and associated control signals.
- S\_AXI\_ARREADY : out std\_logic;
- -- Read data (issued by slave)
- S\_AXI\_RDATA : out std\_logic\_vector(C\_S\_AXI\_DATA\_WIDTH-1 downto 0);
- -- Read response. This signal indicates the status of the
  - -- read transfer.

```
S_AXI_RRESP : out std_logic_vector(1 downto 0);
   -- Read valid. This signal indicates that the channel is
       -- signaling the required read data.
   S_AXI_RVALID : out std_logic;
   -- Read ready. This signal indicates that the master can
       -- accept the read data and response information.
   S_AXI_RREADY : in std_logic
 ):
end myip_v1_0_S00_AXI;
architecture arch_imp of myip_v1_0_S00_AXI is
 -- AXI4LITE signals
 signal axi_awaddr : std_logic_vector(C_S_AXI_ADDR_WIDTH-1 downto 0);
 signal axi_awready : std_logic;
 signal axi_wready : std_logic;
 signal axi_bresp : std_logic_vector(1 downto 0);
 signal axi_bvalid : std_logic;
 signal axi_araddr : std_logic_vector(C_S_AXI_ADDR_WIDTH-1 downto 0);
 signal axi_arready : std_logic;
 signal axi_rdata : std_logic_vector(C_S_AXI_DATA_WIDTH-1 downto 0);
 signal axi_rresp : std_logic_vector(1 downto 0);
 signal axi_rvalid : std_logic;
 -- Example-specific design signals
 -- local parameter for addressing 32 bit / 64 bit C_S_AXI_DATA_WIDTH
 -- ADDR_LSB is used for addressing 32/64 bit registers/memories
  -- ADDR_LSB = 2 for 32 bits (n downto 2)
 -- ADDR_LSB = 3 for 64 bits (n downto 3)
 constant ADDR_LSB : integer := (C_S_AXI_DATA_WIDTH/32)+ 1;
 constant OPT_MEM_ADDR_BITS : integer := 1;
  -----
 ---- Signals for user logic register space example
  ______
  ---- Number of Slave Registers 4
 signal slv_reg0 :std_logic_vector(C_S_AXI_DATA_WIDTH-1 downto 0);
 signal slv_reg1 :std_logic_vector(C_S_AXI_DATA_WIDTH-1 downto 0);
 signal slv_reg2 :std_logic_vector(C_S_AXI_DATA_WIDTH-1 downto 0);
 signal slv_reg3 :std_logic_vector(C_S_AXI_DATA_WIDTH-1 downto 0);
 signal slv_reg_rden : std_logic;
 signal slv_reg_wren : std_logic;
 signal reg_data_out :std_logic_vector(C_S_AXI_DATA_WIDTH-1 downto 0);
 signal byte_index : integer;
begin
 -- I/O Connections assignments
```

```
S_AXI_AWREADY <= axi_awready;</pre>
S_AXI_WREADY <= axi_wready;</pre>
S_AXI_BRESP <= axi_bresp;</pre>
S_AXI_BVALID <= axi_bvalid;</pre>
S_AXI_ARREADY <= axi_arready;</pre>
S_AXI_RDATA <= axi_rdata;</pre>
S_AXI_RRESP <= axi_rresp;</pre>
S_AXI_RVALID <= axi_rvalid;</pre>
-- Implement axi_awready generation
-- axi_awready is asserted for one S_AXI_ACLK clock cycle when both
-- S_AXI_AWVALID and S_AXI_WVALID are asserted. axi_awready is
-- de-asserted when reset is low.
process (S_AXI_ACLK)
begin
  if rising_edge(S_AXI_ACLK) then
   if S_AXI_ARESETN = '0' then
     axi_awready <= '0';</pre>
   else
      if (axi_awready = '0' and S_AXI_AWVALID =
       '1' and S_AXI_WVALID = '1') then
        -- slave is ready to accept write address when
       -- there is a valid write address and write data
        -- on the write address and data bus. This design
        -- expects no outstanding transactions.
       axi_awready <= '1';</pre>
     else
       axi_awready <= '0';</pre>
     end if:
   end if;
 end if;
end process;
-- Implement axi_awaddr latching
-- This process is used to latch the address when both
-- S_AXI_AWVALID and S_AXI_WVALID are valid.
process (S_AXI_ACLK)
begin
  if rising_edge(S_AXI_ACLK) then
    if S_AXI_ARESETN = '0' then
     axi_awaddr <= (others => '0');
   else
     if (axi_awready = '0' and S_AXI_AWVALID =
        '1' and S_AXI_WVALID = '1') then
```

```
-- Write Address latching
       axi_awaddr <= S_AXI_AWADDR;</pre>
     end if;
   end if;
 end if;
end process;
-- Implement axi_wready generation
-- axi_wready is asserted for one S_AXI_ACLK clock cycle when both
-- S_AXI_AWVALID and S_AXI_WVALID are asserted. axi_wready is
-- de-asserted when reset is low.
process (S_AXI_ACLK)
begin
  if rising_edge(S_AXI_ACLK) then
   if S_AXI_ARESETN = '0' then
     axi_wready <= '0';</pre>
   else
     if (axi_wready = '0' and S_AXI_WVALID = '1' and S_AXI_AWVALID = '1') then
         -- slave is ready to accept write data when
         -- there is a valid write address and write data
         -- on the write address and data bus. This design
         -- expects no outstanding transactions.
         axi_wready <= '1';</pre>
     else
       axi_wready <= '0';</pre>
     end if;
   end if;
  end if;
end process;
-- Implement memory mapped register select and write logic generation
-- The write data is accepted and written to memory mapped registers when
-- axi_awready, S_AXI_WVALID, axi_wready and S_AXI_WVALID are asserted.
 Write strobes are used to
-- select byte enables of slave registers while writing.
-- These registers are cleared when reset (active low) is applied.
-- Slave register write enable is asserted when valid address and data
 are available
-- and the slave is ready to accept the write address and write data.
slv_reg_wren <= axi_wready and S_AXI_WVALID and axi_awready and S_AXI_AWVALID;
process (S_AXI_ACLK)
variable loc_addr :std_logic_vector(OPT_MEM_ADDR_BITS downto 0);
begin
  if rising_edge(S_AXI_ACLK) then
```

```
if S_AXI_ARESETN = '0' then
 slv_reg0 <= (others => '0');
 slv_reg1 <= (others => '0');
 slv_reg2 <= (others => '0');
 slv_reg3 <= (others => '0');
else
 loc_addr := axi_awaddr(ADDR_LSB +
   OPT_MEM_ADDR_BITS downto ADDR_LSB);
 if (slv_reg_wren = '1') then
   case loc_addr is
     when b"00" =>
       for byte_index in 0 to (C_S_AXI_DATA_WIDTH/8-1) loop
         if (S_AXI_WSTRB(byte_index) = '1') then
           -- Respective byte enables are asserted as per write strobes
           -- slave registor 0
           slv_reg0(byte_index*8+7 downto byte_index*8)
             <= S_AXI_WDATA(byte_index*8+7 downto byte_index*8);</pre>
         end if;
       end loop;
     when b"01" =>
       for byte_index in 0 to (C_S_AXI_DATA_WIDTH/8-1) loop
         if (S_AXI_WSTRB(byte_index) = '1') then
           -- Respective byte enables are asserted as per write strobes
           -- slave registor 1
           slv_reg1(byte_index*8+7 downto byte_index*8)
             <= S_AXI_WDATA(byte_index*8+7 downto byte_index*8);</pre>
         end if;
       end loop;
     when b"10" =>
       for byte_index in 0 to (C_S_AXI_DATA_WIDTH/8-1) loop
         if (S_AXI_WSTRB(byte_index) = '1') then
           -- Respective byte enables are asserted as per write strobes
           -- slave registor 2
           slv_reg2(byte_index*8+7 downto byte_index*8)
             <= S_AXI_WDATA(byte_index*8+7 downto byte_index*8);</pre>
         end if;
       end loop;
     when b"11" =>
       for byte_index in 0 to (C_S_AXI_DATA_WIDTH/8-1) loop
         if (S_AXI_WSTRB(byte_index) = '1') then
           -- Respective byte enables are asserted as per write strobes
           -- slave registor 3
           slv_reg3(byte_index*8+7 downto byte_index*8)
             <= S_AXI_WDATA(byte_index*8+7 downto byte_index*8);</pre>
         end if;
       end loop;
```

```
when others =>
           slv_reg0 <= slv_reg0;</pre>
           slv_reg1 <= slv_reg1;</pre>
           slv_reg2 <= slv_reg2;</pre>
           slv_reg3 <= slv_reg3;</pre>
       end case;
     end if;
   end if;
 end if;
end process;
-- Implement write response logic generation
-- The write response and response valid signals are asserted by the slave
-- when axi_wready, S_AXI_WVALID, axi_wready and S_AXI_WVALID are asserted.
-- This marks the acceptance of address and indicates the status of
-- write transaction.
process (S_AXI_ACLK)
begin
  if rising_edge(S_AXI_ACLK) then
   if S_AXI_ARESETN = '0' then
     axi_bvalid <= '0';</pre>
     axi_bresp <= "00"; --need to work more on the responses</pre>
   else
     if (axi_awready = '1' and S_AXI_AWVALID = '1'
       and axi_wready = '1' and S_AXI_WVALID = '1' and axi_bvalid = '0') then
       axi_bvalid <= '1';</pre>
       axi_bresp <= "00";
     elsif (S_AXI_BREADY = '1' and axi_bvalid = '1')
       then --check if bready is asserted while bualid is high)
       axi_bvalid <= '0';</pre>
         -- (there is a possibility that bready is always asserted high)
     end if;
   end if;
 end if;
end process;
-- Implement axi_arready generation
-- axi_arready is asserted for one S_AXI_ACLK clock cycle when
-- S_AXI_ARVALID is asserted. axi_awready is
-- de-asserted when reset (active low) is asserted.
-- The read address is also latched when S_AXI_ARVALID is
-- asserted. axi_araddr is reset to zero on reset assertion.
process (S_AXI_ACLK)
begin
```

```
if rising_edge(S_AXI_ACLK) then
    if S_AXI_ARESETN = '0' then
     axi_arready <= '0';</pre>
     axi_araddr <= (others => '1');
   else
     if (axi_arready = '0' and S_AXI_ARVALID = '1') then
       -- indicates that the slave has acceped the valid read address
       axi_arready <= '1';</pre>
       -- Read Address latching
       axi_araddr <= S_AXI_ARADDR;</pre>
       axi_arready <= '0';</pre>
     end if;
    end if;
  end if;
end process;
-- Implement axi_arvalid generation
-- axi_rvalid is asserted for one S_AXI_ACLK clock cycle when both
-- S_AXI_ARVALID and axi_arready are asserted. The slave registers
-- data are available on the axi_rdata bus at this instance. The
-- assertion of axi_rvalid marks the validity of read data on the
-- bus and axi_rresp indicates the status of read transaction.axi_rvalid
-- is deasserted on reset (active low). axi_rresp and axi_rdata are
-- cleared to zero on reset (active low).
process (S_AXI_ACLK)
begin
  if rising_edge(S_AXI_ACLK) then
   if S_AXI_ARESETN = '0' then
     axi rvalid <= '0':
     axi_rresp <= "00";</pre>
    else
     if (axi_arready = '1' and S_AXI_ARVALID = '1' and axi_rvalid = '0') then
       -- Valid read data is available at the read data bus
       axi_rvalid <= '1';</pre>
       axi_rresp <= "00"; -- 'OKAY' response</pre>
     elsif (axi_rvalid = '1' and S_AXI_RREADY = '1') then
       -- Read data is accepted by the master
       axi_rvalid <= '0';</pre>
     end if;
    end if;
  end if;
end process;
```

-- Implement memory mapped register select and read logic generation

```
-- Slave register read enable is asserted when valid address is available
  -- and the slave is ready to accept the read address.
  slv_reg_rden <= axi_arready and S_AXI_ARVALID and (not axi_rvalid) ;</pre>
 process (slv_reg0, slv_reg1, slv_reg2, slv_reg3,
   axi_araddr, S_AXI_ARESETN, slv_reg_rden)
 variable loc_addr :std_logic_vector(OPT_MEM_ADDR_BITS downto 0);
 begin
     -- Address decoding for reading registers
     loc_addr := axi_araddr(ADDR_LSB + OPT_MEM_ADDR_BITS downto ADDR_LSB);
     case loc_addr is
       when b"00" \Rightarrow
         reg_data_out <= slv_reg0;</pre>
       when b"01" =>
         reg_data_out <= slv_reg1;</pre>
       when b"10" =>
         reg_data_out <= slv_reg2;
       when b"11" \Rightarrow
         reg_data_out <= slv_reg3;
       when others =>
         reg_data_out <= (others => '0');
     end case;
 end process;
  -- Output register or memory read data
 process(S_AXI_ACLK) is
 begin
   if (rising_edge (S_AXI_ACLK)) then
     if (S_AXI_ARESETN = '0') then
       axi_rdata <= (others => '0');
     else
       if (slv_reg_rden = '1') then
         -- When there is a valid read address (S_AXI_ARVALID) with
         -- acceptance of read address by the slave (axi_arready),
         -- output the read dada
         -- Read address mux
           axi_rdata <= reg_data_out; -- register read data</pre>
       end if;
     end if;
   end if;
 end process;
  -- Add user logic here
  -- User logic ends
end arch_imp;
```