



## Laboratório 13

### Instruções:

- Quando for demonstrar seu trabalho, tome nota do número da placa utilizada. O número da placa será utilizado para atribuir a nota ao grupo.
- A última página deste documento contém um checklist com todos os arquivos que fazem parte da entrega.
- Os nomes dos arquivos devem ser seguidos, e isso faz parte da avaliação.
- A entrega deverá estar em único arquivo .ZIP, com o nome T\_Lab11\_RA.zip, T é a turma, e RA é o RA do componente do grupo que fará a entrega. Por exemplo, B\_Lab11\_123456.zip é a entrega do grupo do aluno com o RA 123456, na turma B.
- Não divida ou agrupe em pastas os arquivos dentro do .ZIP.
- A entrega deve ser feita pelo <u>Google Forms</u> (<a href="https://forms.gle/qBnoCDXBQec8tpvE6">https://forms.gle/qBnoCDXBQec8tpvE6</a>). Você deve estar autenticado com uma conta do Google - pode ser uma conta pessoal ou da DAC.
- Apenas um integrante do grupo precisa fazer a entrega.
- Preste especial atenção aos nomes das entidades e sinais (entradas e saídas) descritos nos laboratórios. Isso também faz parte da avaliação.
- Se mais do que um arquivo for recebido para a mesma entrega, o último recebido será considerado. Utilize o mesmo RA do aluno entregando.
- Faça o download do arquivo **lab11\_material\_v2020.1.zip**. Esse arquivo já contém as descrições de *entity* necessárias para implementar os circuitos. Utilize elas, e não as altere.





#### Memória

Projetar um sistema de memória a partir de um chip (módulo) básico de memória, de acordo com os passos de projeto abaixo.

**I.1.** Projete na entidade  $ram\_block < ram\_block.vhd> o$  módulo de memória RAM de 128 bytes (128 x 1B) da figura ao lado, <u>usando instanciação direta</u>. Observe os sinais separados para as palavras de dados de leitura (Q) e escrita (*Data*). A memória deve ter **escrita e leitura síncronas**, na borda de subida do clock, bastando colocar o endereço desejado para leitura e ativar um sinal de permissão de escrita (*WrEn*) para escrita.



#### ENTREGA: arquivo ram\_block.vhd.

**I.2.** Projete na entidade *ram* <ram.vhd> um sistema de memória RAM de 1KB, com organização de 256 x 4B, conforme a figura, utilizando 8 módulos *ram* desenvolvidos no item **I.1**. Considere que o barramento de endereços (*Address*) tem 10 bits (capacidade para endereçar 1024 linhas), e portanto alguns endereços serão inválidos. Utilize oito módulos *ram\_block*, conforme mostrado no diagrama



da figura abaixo. Para isso, você precisará projetar o decodificador de endereços. **IMPORTANTE**: a saída do sistema de memória (*DataOut*) deve ter alta impedância caso o endereço seja inválido.

#### ENTREGA: arquivo ram.vhd.



**I.3.** Desenhe o mapa de memória do sistema do item **I.2**. Indique no mapa quais módulos (de 1.1 a 2.4) mapeiam para quais regiões de endereçamento. Indique também as regiões válidas e não válidas.

**ENTREGA:** arquivo **ram\_map.pdf** com o mapa (formato livre).

Versão 22/04/2020.





# - ENTREGA -

Entregue um único arquivo comprimido em formato **ZIP** de nome **T\_Lab11\_RA.zip**, onde **RA** é o RA do aluno entregando e **T** é a turma, contendo:

- Arquivo **ram\_block.vhd** do item **I.1**.
- Arquivo ram.vhd do item I.2.
- Arquivo **ram\_map.vhd** do item **I.3**.

Versão 22/04/2020.