

# Introduzione:

Il Timer 555 è un circuito integrato progettato allo scopo di realizzare multivibratori. Lo schema a blocchi del circuito integrato "Timer 555" è illustrato in figura. Analisi dei componenti principali :



\* il componente utilizzato per le simulazioni con LTspice ha un comportamento ideale, infatti, pur avendo tutte le caratteristiche di quello reale, l'output è ad ampiezza pari alla tensione di alimentazione.

In realtà l'uscita dovrebbe essere compresa fra :

Vcc-1.5v e 0.1v

#### Pin:

- Massa: Da collegare al negativo dell'alimentazione
- 2. *Trigger:* Terminale di "start", tramite il quale si può mandare alta l'uscita
- Output: Uscita, può erogare o assorbire una corrente massima di 200mA
- 4. *Reset:* Attivo basso, normalmente non usato, da collegare a Vcc
- 5. Control: Normalmente da collegare a massa tramite una capacità (C1)
- 6. *Threshold:* Terminale di "stop", tramite il quale si può mandare bassa l'uscita
- 7. *Discharge:* Usato per scaricare un eventuale condensatore esterno
- 8. Vcc: Positivo dell'alimentazione.

#### **Descrizione:**

- → Sono presenti tre resistori uguali da 5K, aventi lo scopo di dividere la tensione di alimentazione Vcc in tre parti uguali e generare due tensioni di riferimento pari a 1/3Vcc e 2/3Vcc.
- → Le tensioni sopra indicate sono connesse a due comparatori che portano la propria uscita a valore logico "1" se la tensione sul morsetto + e' maggiore di quella sul morsetto .
- $\rightarrow$  Le uscite dei due comparatori sono applicate ad un flip-flop di tipo S-R.

Esso è un circuito logico con due ingressi e due uscite. L'ingresso S (Set), posto a 1 obbliga l'uscita Q a portarsi a 1;

l'ingresso R (Reset), posto a livello logico 1, porta l'uscita Q a zero, cioè l'azzera. I due ingressi non devono mai essere attivati contemporaneamente.

- → L'uscita dell'integrato corrisponde all'uscita Q negata del flip-flop negata ulteriormente con una porta not.
- → Vi è infine un transistor in configurazione on-off, collegato a Q negato. Semplificando, esso equivale ad un interruttore posto tra il piedino 7 e massa e tale interruttore è chiuso quando l'uscita è a 0, mentre è aperto quando l'uscita è a 1

#### Modalita':

#### Modalità Astabile :

Non ha bisogno di impulsi dall'esterno e commuta continuamente dallo stato alto a quello basso, a tempi prefissati. E' cioè caratterizzato da due tempi, quello di accensione e quello di spegnimento. Come esempio pratico si può pensare ad un semaforo lampeggiante o alle frecce dell'auto

## Modalità Monostabile :

Normalmente l'uscita si trova a livello basso. Ha un solo ingresso esterno; quando su di esso arriva un impulso il monostabile commuta, cioè va a livello alto, tornando però, dopo un certo tempo, nello stato iniziale. A provocare l'accensione è quindi un segnale esterno, mentre lo spegnimento è provocato dal trascorrere di un certo tempo.

# Modalità Bistabile:

L'uscita si può trovare a livello alto oppure basso per un tempo indefinito. Ha due ingressi esterni, uno di Start e uno di Stop, utilizzati per portare alta o bassa l'uscita. Tali ingressi non devono essere attivati contemporaneamente (perche', come dimostrato in seguito, portano ad un comportamento indesiderato del sistema.



**Primo caso:** (caso generale) Il duty cycle e' sempre maggiore del 50%

R1= $10K\Omega$ R2= $20 K\Omega$ C1= $0.01\mu$ F C2=680nF V1=6V



# Calcolo parametri:

tlow=0.693\*R2\*C2 thigh=0.693\*(R1+R2)\*C2

DutyCycle=thigh/(thigh+tlow)

T= 1/f =0.693\*(R1+2R2) \*C2

tlow=9.6ms thigh=14.1ms

DutyCycle=0.6 60%

T=23.7ms f=42Hz

Comando che permette la simulazione : 0,3 è come viene suddiviso l'asse delle ascisse in termini di tempo (verrà

suddiviso in slot da 30 ms)

<u>Grafico del comportamento</u>: V(threshold), che aumenta quando il circuito viene alimentato, arriva fino ad un valore di 2/3 Vcc per poi diminuire, per l'intervento dei comparatori, fino a 1/3 Vcc, dopodichè aumenta di nuovo.

Durante la salita del threshold, la V(out) si porta a valore alto mentre sulla discesa a valore basso.



**Secondo caso :** Diminuiamo la grandezza di C2 , così facendo dimostriamo che e' possibile aumentare le frequenza e diminuire il duty cycle (sempre tenendolo sopra il 50%)







# <u>Calcoli</u>:

Tlow=1.926 ms Thigh=2.079 ms DutyCycle= 0.52 52% T=3,465 ms f=288.6 Hz

# **Grafico del comportamento**:



#### Terzo caso:

DutyCycle= 0.17

T = 26.85 ms

<u>Problema</u>: con i primi 2 circuiti non è possibile ottenere un duty cycle inferiore al 50%, per ragioni matematiche, non possiamo ottenere un thigh più piccolo di tlow.

<u>Soluzione</u>: collegare un diodo in parallelo a R2.

17%

f= 37 Hz



Duty cycle del 17% → Il condensatore impiega più tempo a scaricarsi

\* Abbiamo utilizzato una R2 di 47K per un fatto di comodità visiva , infatti aumentando il tlow riusciamo a notare meglio il cambiamento di duty cycle dal grafico





#### Primo caso:

V1 = Vcc = 6V

# <u>Descrizione caratteristiche di V3</u>:

|              | Valore |
|--------------|--------|
| Vinitial [V] | 0      |
| Von [V]      | 6      |
| Tdelays [s]  | 0      |
| Trise [s]    | 1 u    |
| Tfall [s]    | 1 u    |
| Ton [s]      | 40 m   |
| Tperiod (s)  | 50 m   |
| N cycles     | 100    |



- → *Vinitial*: tensione del segnale basso (Vlow)
- → *Von*: tensione del segnale alto (Vhigh)
- → *Tdelays*: tempo di ritardo, dove inizia il segnale
- → *Trise*: tempo di salita (più piccolo possibile)
- → *Tfall*: tempo di discesa (più piccolo possibile)
- → *Ton*: tempo per quanto rimane alto in un periodo
- → *Tperiod*: quanto dura un periodo
- → *Ncycles*: numero di periodi

<sup>\*</sup> Abbiamo utilizzato un generatore di onda quadra (V3) per simulare il segnale di V(trigger) cioè il segnale di START (SET). Esso permette di stabilire quando attivare l'uscita (che si attiva sul fronte di discesa della V(trigger)



<u>Grafico</u>: Notare l'attivazione dell'uscita sul fronte di discesa di V(trigger) (start). Infatti sul fronte di discesa dello start il threshold comincia ad aumentare fino a raggiungere 2/3 Vcc e poi a dimunuire (durante la scarica del condensatore) fino allo 0v (si scarica completamente). \* Fino a quando non si ha un altro segnale di start il threshold non aumenta.



Osservazione: Aumentando il valore di C1 a 10 uF si nota che il threshold impiega più tempo per arrivare a regime e quindi il segnale di start durante la carica di C1 non influisce sull'uscita.





$$V1 = Vcc = 6V$$

- \* Abbiamo utilizzato un generatore di onda quadra (START) per simulare il segnale di V(trigger) cioè il segnale di START (SET) e un segnale di V(threshold) (STOP) per simulare il RESET.
- → START : Sul fronte di discesa attiva l'uscita.
- → STOP : Sul fronte di salita disattiva l'uscita.

#### <u>Descrizione caratteristiche di START</u>:

|              | Valore |
|--------------|--------|
| Vinitial [V] | 0      |
| Von [V]      | 6      |
| Tdelays [s]  | 0      |
| Trise (s)    | 1 u    |
| Tfall [s]    | 1 u    |
| Ton [s]      | 25 m   |
| Tperiod (s)  | 100 m  |
| N cycles     | 100    |

## Descrizione caratteristiche di STOP:



Schematico: R1:  $10K\Omega$ 

R2: 10KΩ C2: 0.01μF Il generatore di STOP e' posizionato in questo modo per garantire un segnale di 6v sul threshold



# Grafico:



**Modalità bistabile con start e stop attivi contemporaneamente**: Tramite l'imposizione di un delay del segnale di stop di 25ms abbiamo simulato il caso un cui l'uscita s attivi e si disattivi nello stesso momento.



**Osservazione**: Facendo lo zoom nell'istante in cui start e stop attivano e disattivano l'uscita notiamo un fenomeno detto di "Glitch" dovuto al software di simulazione.





INTRO: Il progetto della PCB è stato realizzato tramite EAGLE. L'obiettivo progettuale è la generazione di un circuito stampato che dia la possibilità di avere tutte e tre le modalità applicative del timer 555 sulla stessa PCB tramite l'utilizzo di un solo integrato, NE555D.

La soluzione adottata per quanto riguarda il passaggio da una modalità all'altra consiste nell'utilizzo di un integrato (CD4066) che permette di controllare degli switch, interni all'integrato, tramite dei segnali di comando.

Alla base del cambio modalità è presente un selettore a tre vie ( PCM13SMTR ). Esso semplifica la selezione manuale della combinazione giusta di switch per ottenere la modalità desiderata.

# CD4066



\* La PCB è formata da componenti unicamente SMD , fatta eccezione per i connettori di power supply e segnali.



**Schema generale del controllo modalità** : Ogni diodo ha la funzione di impedire una corrente di ritorno dovuta alla chiusura dello switch, che comprometterebbe il circuito. Come si può notare ogni posizione del selettore indica una modalità



\* L'alimentazione del circuito è di 6v DC ed è la stessa utilizzata per controllare gli switch tramite selettore. TRIMMER: (3313j-1-104E)

Per favorire la possibilità di poter modificare i tempi del segnale in uscita, si è ritenuto di utilizzare dei trimmer R1 e R2 al posto di resistori fissi, in modo che l'utente finale possa avere più controllo sul segnale di out e possa adattarlo a diverse applicazioni.



**Caratteristiche del trimmer:** 





| Stile   | Prodotto    | Giri | Tipo   | Resistenza | Potenza nom.      | Tolleranza | Coeff.<br>temp. | Range di<br>lav.    |
|---------|-------------|------|--------|------------|-------------------|------------|-----------------|---------------------|
| SMD/SMT | Single Turn | 1    | Cermet | 100 kOhms  | 125 mW<br>(1/8 W) | 20,00%     | 100 PPM /<br>C  | - 55 C to<br>+125 C |

# **SELETTORE:** (PCM13SMTR)

#### Tabella di verità :

| Switch | Astabile | Monostabile | Bistabile |
|--------|----------|-------------|-----------|
| A      | 1        | 0           | 0         |
| В      | 1        | 1           | 0         |
| С      | 0        | 1           | 0         |
| D      | 1        | 1           | 0         |
| E      | 1        | 1           | 0         |



# Connessione logica selettore / tabella di verità :



- S. Posizione 1 ( sinistra ) : Modalità Bistabile
- 2. Posizione 2 (centro): Modalità Monostabile
- 3. Posizione 3 (destra): Modalità Astabile



# **SCHEMATICO:**



## **CONNECTION BOARD:**

Larghezza: 50.78 mm Lunghezza: 31.42 mm

| Туре | Count | Metric [mm] | Imperial [mil] |
|------|-------|-------------|----------------|
| РТН  | 6     | 1.194       | 47             |
| NPTH | 2     | 0.900       | 35             |
| VIA  | 15    | 0.350       | 14             |



2D:





**CONCLUSIONI**: L'obiettivo era lo sviluppo di una scheda di ridotte dimensioni che desse la possibilità di utilizzare tutte e tre le modalità di funzionamento del timer555 e che fosse adattabile ad eventuali circuiti esterni tramite la modifica dei sui parametri principali; infatti, è possibile modificare in modo manuale le resistenze R1 e R2.