

Laboratório 5: Processos, Flip-Flops e Registradores

**EEL5105 – Circuitos e Técnicas Digitais** 

## **Objetivos**

- Entender o uso de *process* em VHDL.
- Trabalhar os conceitos de flip-flop e registrador.
- Implementar flip-flops e registradores em VHDL utilizando processes.
- Fazer estudos de caso visando fixar os conceitos estudados.

#### Process

- Permite modelar lógica sequencial em VHDL.
- Envolve atribuições baseadas em eventos:
   processo é disparado ou iniciado quando há
   mudanças de valores dos signals em sua
   sensitivity list.
- Process nunca termina (CÍCLICO): é
   disparado novamente SEMPRE que ocorrer
   alteração em algum parâmetro da
   sensitivity list.

```
library ieee;
use ieee.std logic 1164.all;
entity Sinais is port (
     C: in std logic;
     D: in std logic;
     Q: out std logic );
end Sinais;
architecture behy of Sinais is
     signal A, B: std logic;
begin _ - - -
     0 \le B;
     P1: process(C,D)
     begin
          B <= '0';
          if (C = '1') then
               B \leq D;
          end if:
     end process P1;
end behv;
```

#### Process

- Detalhes **MUITO** importantes:

  - Atribuições somente são efetivadas quando processo termina ou é suspenso.
  - Portanto, atribuições serão feitas apenasuma vez para cada execução do processo.

```
library ieee;
use ieee.std logic 1164.all;
entity Sinais is port (
     C: in std logic;
     D: in std logic;
     Q: out std logic );
end Sinais;
architecture behy of Sinais is
     signal A, B: std logic;
begin
     A \leq D;
     0 \le B;
     P1: process(C,D)
     begin
          _{1}B \le _{1}0';
         -1 if (C = '1') then
                B \leq D;
          Vend if:
     end process P1;
end behv;
```

#### Process

- Ou seja, se existirem várias atribuições a um mesmo sinal, APENAS a última atribuição será válida (por exemplo, somente B <= D para B no processo ao lado).
- Outros detalhes:
  - Não se pode declarar signals dentro de um processo.
  - Algumas estruturas só podem ser usadas dentro de processos (exemplo: if...then...else).

```
process (A,B,C,D)
begin
A <= '1';
B <= '1';
B <= D;
A <= not B;
C <= A and '1';
D <= C;
end process;</pre>
```

```
entity Ex is port (
   A: in std_logic;
   F: out std_logic );
end Ex;
```

Exemplo 1: Atribuições Concorrentes x Sequenciais
 De Introduction to Logic Circuits & Logic Design (LaMeres)

• Concorrente:

```
architecture Ex_arch of Ex is
    signal B: std_logic;
begin
    B <= A;
    F <= not B;
end Ex_arch;</pre>
```

Sequencial (process):







• Exemplo 2: Latch D sensível ao nível



| C(t) | Q(t+1) |                 |
|------|--------|-----------------|
| 0    | Q(t)   | (Mantém estado) |
| 1    | D(t)   | (Grava D)       |

```
library ieee;
use ieee.std_logic_1164.all;
entity D latch is port (
     C: in std logic;
     D: in std logic;
     Q: out std logic );
end D latch;
architecture behv of D latch is
begin
     process (C,D)
     begin
          if (C = '1') then
               O \leq D;
          end if;
     end process;
end behv;
```

• Exemplo 3: Flip-flop D



| CLK      | D(t) | Q(t+1) |
|----------|------|--------|
| 0        | Х    | Q(t)   |
| <b>↑</b> | D(t) | D(t)   |
| 1        | х    | Q(t)   |

```
library ieee;
use ieee.std logic 1164.all;
entity D FF is port (
     CLK: in std logic;
     D: in std logic;
     Q: out std logic );
end D FF;
architecture behv of D FF is
begin
     process (CLK)
     begin
          if (CLK'event and CLK = '1') then
               0 \le D;
          end if;
     end process;
end behv;
```

• Exemplo 4: Flip-flop D com Enable e Reset Assíncrono



```
library ieee;
use ieee.std logic 1164.all;
entity D FF is port (
     CLK,EN,RST,D: in std logic;
     Q: out std logic );
end D FF;
architecture behv of D FF is
begin
     process (CLK, RST)
     begin
          if (RST = '0') then
                0 <= '0';</pre>
          elsif (CLK'event and CLK = '1') then
                if (EN = '1') then
                     o \le D;
                end if;
          end if;
     end process;
end behv;
```



• Exemplo 5: Registrador de 4 bits



```
library ieee;
use ieee.std logic 1164.all;
entity Reg4 is port (
     CLK: in std logic;
     D: in std logic vector(3 downto 0);
     Q: out std logic vector(3 downto 0));
end Req4;
architecture behv of Reg4 is
begin
     process (CLK)
     begin
          if (CLK'event and CLK = '1') then
             \circ <= D;
          end if;
     end process;
end behv;
```

# **Tarefas**

#### Tarefa 1

- Montar um registrador de deslocamento usando o componente D\_FF apresentado anteriormente.
  - Saídas paralelas em LEDRs e entrada em SW(0);
  - Inicialmente, coloque clock em SW(1) para ver o funcionamento em "câmera lenta" e depois use CLK\_1Hz como sinal de clock.
    - CLK\_1Hz = clock de aproximadamente 1 Hz no Emulador.



#### Tarefa 1 - Parte 2

- Montar um registrador de deslocamento de 4 bits diretamente em um process, sem usar o componente D\_FF.
  - Dica: criar signal **QQ** e fazer QQ(3 downto 0) <= QQ(2 downto 0) & entrada; com a transição do clock.
  - Fazer a saída Q receber QQ fora do process:



#### Tarefa 1 - Parte 3

- Criar um testbench para o seu registrador de deslocamento
  - Para gerar um clock no testbench, basta:
    - Declarar um **signal** com valor inicial:
    - Na architecture do testbench, fazer: meuclock <= not meuclock after 5 ns;

signal meuclock: std logic := '0';

• Nesse exemplo, o clock obtido terá período de 10 ns.



### Tarefa 1 - Parte 4

Depois de testado, verificar funcionamento no DE1-SoC usando o Quartus.



#### Tarefa 2

- Modifique o contador de 4 bits cujo código é mostrado no próximo slide, de forma a obter uma contagem de 0 a 9. Inclua ainda:
  - Enable: pausa contagem
  - Clear: zera a contagem de forma assíncrona
  - Max: nível alto quando contagem atinge máximo



#### Tarefa 2

• Ideia é trabalhar diretamente no *process*, sem usar componentes

externos.



```
library ieee;
use ieee.std logic 1164.all;
use IEEE.std logic arith.all;
                                               Definição de um
use IEEE.std logic unsigned.all;
                                               valor inicial para
entity Conta4 is port (
                                               um signal.
  CLK: in std logic;
  S: out std logic vector(3 downto 0) );
end Conta4;
architecture behy of Conta4 is
  signal cnt: std_logic_vector(3 downto 0) ':= "0000";
begin
  process (CLK)
  begin
    if (CLK'event and CLK = '1') then
      cnt <= cnt + "0001";
    end if:
                         Essa soma requer o uso das
  end process;
                         bibliotecas de aritmética:
  S <= cnt;</pre>
                         std logic arith/std logic unsigned
end behv;
```

# Tarefa Avançada

- Montar um registrador multimodo de 8 bits.
  - Alternativas:
    - Projetar cada component e integrar em uma entidade topo;
    - Projetar em um process;
    - Mesclar as duas abordagens.
  - Dicas:
    - Deslocamento à direita >> de A:
       S <= "0" & A(7 downto 1);</li>
    - Deslocamento à esquerda << de A:</li>
       S <= A(6 downto 0) & "0";</li>

| s1 | s0 | Operação           |
|----|----|--------------------|
| 0  | 0  | Soma               |
| 0  | 1  | Carga paralela     |
| 1  | 0  | Desloca à direita  |
| 1  | 1  | Desloca à esquerda |

