# Une approche synchrone à la conception de systèmes embarqués temps réel

Dumitru Potop-Butucaru dumitru.potop@inria.fr cours EPITA, 2024, 6ème séance

#### Contenu de ce cours

- Implantation multi-cœurs (2<sup>e</sup> partie)
  - Organisation d'un exécutif cyclique simple
  - Interruptions, niveaux de privilèges
  - Synchronisation
    - Avec le temps réel (timers)
    - Entre cœurs
      - Sémaphores
      - Accès mémoire à effet de barrière
- Préparation du TP

#### Exécution multi-cœurs

Déclenchement timer (période = 1s)





















## Chaque cycle après démarrage



## Chaque cycle après démarrage



## Chaque cycle après démarrage



## Services système (à chaque cycle)



#### Configuration matérielle

- MMU et caches activés
  - Cohérence de caches
  - Nécessaire pour performance et synchronisation
- Timers
  - IRQ sur coeur 0, EL2
- Mailboxes (synchronisation entre coeurs)
  - IRQ sur coeurs 1-3, EL2
  - Synchronisation très précise
    - Inversions entre f et g durant l'exécution
- SVC = services système (interruptions synchrones)

### Synchronisation

- 1. Avec le temps réel : timers
  - Utilisation 1 : Compteurs qui peuvent être lus
    - E.g. fonction get\_cpuid (de svc.h)
  - Utilisation 2 : Alarmes configurables
  - Plusieurs timers disponibles : (SoC timer, multicore timer, core timers, GPU timer, USB timer...)
    - Le code fourni utilise le timer ARM (« local timer »)
      - Base à 38.4MHz (1s = 38400000 impulsions, cf. lignes 65-69 de armconfig.c)
      - Dérivé de la fréquence GPU et CPU, donc il faut fixer celles-ci (ajouts dans config.txt sur la carte SD)
      - https://datasheets.raspberrypi.com/bcm2836/bcm2836peripherals.pdf
    - Routage vers Core 0 (ligne 74 de arm-config.c)
    - Configuration par arm\_timer\_config\_el2() (arm-config.c)

### Synchronisation

#### 2. Entre coeurs

- a. Mailboxes
  - Nécessaires en l'absence de cohérence de caches
  - Plutôt utilisés pour communiquer entre processeurs (e.g. multi-core ARM <-> GPU)
  - Peu portable sur autres ISA
  - Configuration par arm\_timer\_config\_el2() (arm-config.c)
- b. Mémoire partagée

#### Synchronisation en mémoire partagée

- Vision matérielle plus portable que les mbox
  - Cohérence des caches requise
  - Plusieurs protocoles matériels instructions spécifiques
    - Load/Store-exclusive (e.g. ldxr/stxr)
    - Load-acquire/store-release (e.g. ldar/stlr)
    - Barrières (e.g. dmb)
- Vision logicielle très portable
  - Sémaphores binaires (mutexes)
  - Horloges vectorielles

### Sémaphores binaires

- Construction fondamentale en algorithmique parallèle et concurrente (cf. Edsger Dijkstra)
  - pthread\_mutex
  - Permet l'implantation de sections critiques
- Un type, deux opérations
  - type semaphore\_t à deux valeurs (0=disponible, 1=pris)
  - get(s)
    - Si le sémaphore « s » vaut 0, une des opérations « get(s) » active va obtenir le sémaphore, le faisant passer à 1. Les autres « get(s) » en attente restent en attente. Une fois lancé, « get(s) » se termine quand il obtient « s ».
  - release(s)
    - Met « s » à 0. Si « s » vaut 0, l'opération n'a aucun effet.
  - Initialement, tout sémaphore vaut 0

## Sémaphores binaires

Implémentation sous Aarch64 (semaphore.S)

```
// void semaphore_get(semaphore t s)
semaphore get:
       w2, 1 // registre w2 := 1
  mov
.lockloop:
  // Lire en w1 la location mémoire d'adresse x0, et y marquer l'accès exclusif.
  ldaxr w1, [x0]
  // Si la location [x0] est toujours en accès exclusif, y stocker 1.
  // Si succès, w3 vaudra 0.
  stxr w3, w2, [x0]
  cbnz w3, .lockloop // si stxr a échoué (un autre accès sépare ldaxr et stxr)
  cbnz w1, .lockloop // si la valeur initiale de [x0] n'est pas 0
   ret
// void semaphore release(semaphore t s)
semaphore release:
  stlrb wzr, [x0] // store release 0
   ret
```

Détails: <a href="https://developer.arm.com/documentation/den0024/a/Multi-core-processors/Multi-processing-systems/Synchronization">https://developer.arm.com/documentation/den0024/a/Multi-core-processors/Multi-processing-systems/Synchronization</a>

#### Sémaphores binaires

- Permet l'implantation de sections critiques
  - Exemple: accès au terminal pour l'impression
    - Un sémaphore « console\_sem ». Pour imprimer un string « str », un cœur doit obtenir ce sémaphore

```
// svc.c, lignes 10, 18-39
semaphore_get(&console_sem);
miniuart_puts(str);
semaphore_release(&console_sem);
```

 Prenons un nouvel exemple de spécification fonctionnelle Heptagon



Allocation&ordonnancement sur 2 coeurs



Synthèse des variables de communication C



Synthèse de code C (sauf synchronisation)



```
int x,y,u; <sup>}</sup>
int z = 123;
```

- Synthèse de code C (synchro entre nœuds)
  - En début de cycle: loc\_pc\_X = -1

}

- Synthèse de code C (remise à zéro)
  - En début de cycle: loc\_pc\_X = -1

```
void mif entry_point_cpu1(void){
void mif_entry_point_cpu0(void){
  g step(z, &y);
                                          f step(&x);
                                         loc pc 1 = 1;
  while(loc pc 1<1);
                                         m step(x, &u);
  h step(x, y, \&z);
  loc pc 0 = 1;
                                          while(loc pc 0<1);
                                          n step(u, z);
  while(loc pc 1<2);
                                         loc pc 1 = 2;
  loc pc 1 = -1;
  loc pc 0 = -1;
```

Mais ce code est incorrect sur un CPU moderne

- Caches L1 séparés => loc\_pc\_1 peut ne pas changer sur core 0 (si caches non-cohérents)
- Out-of-order execution => affectation de loc\_pc\_1 exécutée avant f => h peut utiliser une ancienne valeur de x

- AARCH64: accès mémoire à effet de barrière
  - Load-acquire (ldar), store-release (stlr)

- STLR: toutes les écritures le précédant dans le programme sont réalisées avant
- LDAR: toutes les lectures le suivant dans le programme sont réalisées après

- AARCH64: accès mémoire à effet de barrière
  - Load-acquire (ldar), store-release (stlr)

- STLR: toutes les écritures le précédant dans le programme sont réalisées avant
- LDAR: toutes les lectures le suivant dans le programme sont réalisées après

Synthèse de code C (y compris remise à zéro)

```
void mif_entry_point_cpu0(void){
                                       void mif_entry_point_cpu1(void){
 g step(z, &y);
                                         f step(&x);
                                         UPDATE CPU(loc pc 1,1);
 WAIT CPU (loc pc 1,1);
                                         m step(x, &u);
 h step(x, y, \&z);
 UPDATE CPU(loc pc 0,1);
                                         WAIT CPU (loc pc 0,1);
                                         n step(u, z);
 WAIT CPU (loc pc 1,2);
                                         UPDATE CPU(loc pc 1,2);
 loc pc 1 = -1 ;
 UPDATE CPU(loc pc 0,-1);
                                         WAIT END (loc pc 0);
```

#### Préparation du TP

- Objectif 1: mise en œuvre de l'exemple du transparent 32
  - Partir de l'exemple de l'archive demo-tp6.tar.gz
  - Ajouter a définition des fonctions m,n
    - demo-tp6/aarch64-cortexA53-rpi3runtime/application/nodes/nodes.c
    - Suivre le modèle de f,g,h (avec m(x) = x-17)
  - Ajouter la declaration de m,n
    - demo-tp6/aarch64-cortexA53-rpi3runtime/application/gen-t1042/nodes.h
  - Modifier la définition des variables C de communication
    - demo-tp6/aarch64-cortexA53-rpi3runtime/application/gen-t1042/variables.[ch]

### Préparation du TP

- Modifier les threads
  - demo-tp6/aarch64-cortexA53-rpi3runtime/application/gent1042/threads/thread\_cpuX.c
  - Ne garder que les fonctions mif\_entry\_point\_cpuX et une fonction global\_init vide
- Modifier la définition des variables de synchronisation loc\_pc\_X
  - demo-tp6/aarch64-cortexA53-rpi3runtime/application/gen-t1042/syncvars.[ch]
  - Initialiser les variables loc\_pc\_X à -1
- Compilation de boot.img, el0.img
  - Pas besoin de changer le fichier sur la carte SD
- Exécution sur carte Raspberry Pi