| Лабораторная работа №1 |            |      |   |       | M3139      | 2022     |
|------------------------|------------|------|---|-------|------------|----------|
| Построение             | ЛОГИЧЕСКИХ | CXEM | В | СРЕДЕ | Гоге Ан    | ІАСТАСИЯ |
| МОДЕЛИРОВАНИЯ          |            |      |   |       | Эдуардовна |          |

## 2. Цель работы

Построение кэша и моделирование системы "процессор-кэш-память" на языке описания Verilog.

## 3. Инструментарий

Язык Verilog, компиляция и симуляция – Icarus Verilog 11.

## 4. Формулировка задачи из условия

Задача представляет собой перемножение матриц а размером 64 х 32, в которой каждое число занимает 1 байт, и b размером 32 х 60, в которой каждое число занимает 2 байта. Данные о матрицах записаны в памяти с 0 по 2047 байта — а и с 2048 по 5887 — b. Результат умножения а и b — это матрица с размером 64 х 60, в которой каждое число занимает 4 байта. Она записывается в память с 5888 по 21 247 байт.

## 5. Вычисление недостающих параметров системы

Вычисленные параметры кэша и пямяти приведены в таблице 1, а размерность шин в таблице 2. (Жирным выделены известные данные)

| Кэш                                                     |                                |
|---------------------------------------------------------|--------------------------------|
| Размер кэша (CACHE_SIZE)                                | 2 Кб = 2 <sup>11</sup> байт    |
| Размер кэш-линии (CACHE_LINE_SIZE)                      | 16 байта = 2 <sup>4</sup> байт |
| Кол-во бит под тэг адреса (CACHE_TAG_SIZE)              | 8 бит                          |
| Кол-во кэш-линий (CACHE_LINE_COUNT)                     | 2 <sup>7</sup> байт            |
| Размер адреса (CACHE_ADDR_SIZE)                         | 18 бит                         |
| Размер смещения (CACHE_OFFSET_SIZE)                     | 4 бита                         |
| Кол-во бит под хранение индекса набора (CACHE_SET_SIZE) | 6 бит                          |
| Кол-во наборов кэш-линий (CACHE_SETS_COUNT)             | 2 <sup>6</sup> байт            |

| Ассоциативность (CACHE_WAY) | 2                                |
|-----------------------------|----------------------------------|
| Память                      |                                  |
| Размер памяти (MEM_SIZE)    | 256 Кбайт = 2 <sup>18</sup> байт |

Таблица 1.Параметры кэша и памяти

| Шина   | Обозначение                    | Размерность    |
|--------|--------------------------------|----------------|
| A1, A2 | ADDR1_BUS_SIZE, ADDR2_BUS_SIZE | 14 бит         |
| D1, D2 | DATA1_BUS_SIZE, DATA2_BUS_SIZE | 16 бит         |
| C1, C2 | CTR1_BUS_SIZE, CTR2_BUS_SIZE   | 3 бита, 2 бита |

Таблица 2.Размерности шин

#### Вычисления:

CACHE\_LINE\_COUNT = CACHE\_SIZE / CACHE\_LINE\_SIZE =  $2^{11}$  /  $2^4$  =  $2^7$  CACHE\_ADDR\_SIZE =  $\log_2(\text{MEM\_SIZE}) = \log_2(2^{18}) = 18$  бит CACHE\_OFFSET\_SIZE =  $\log_2(\text{CACHE\_LINE\_SIZE}) = \log_2(2^4) = 4$  бита CACHE\_SET\_SIZE = CACHE\_ADDR\_SIZE - CACHE\_OFFSET\_SIZE - CACHE\_TAG\_SIZE = 18 - 4 - 8 = 6 бит CACHE\_SETS\_COUNT =  $2^{\text{CACHE\_SETS\_SIZE}} = 2^6$  CACHE\_WAY = CACHE\_LINE\_COUNT / CACHE\_SETS\_COUNT =  $2^7$  /  $2^6$  =  $2^7$  ADDR1\_BUS\_SIZE =  $2^7$  max(CACHE\_TAG\_SIZE + CACHE\_SET\_SIZE, CACHE\_OFFSET\_SIZE) =  $2^7$  CACHE\_OFFSET\_SIZE =  $2^7$  CACHE\_OFFSET\_OFFSET\_SIZE =  $2^7$  CACHE\_OFFSET\_OFFSET\_SIZE =  $2^7$  CACHE\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_OFFSET\_O

ADDR2\_BUS\_SIZE = CACHE\_TAG\_SIZE + CACHE\_SET\_SIZE = 14 бит CTR1\_BUS\_SIZE = 3 бита (так как вариантов команд  $8 = 2^3$  и максимальный

номер команды 7)

CTR2\_BUS\_SIZE = 2 бита (так как вариантов команд  $3 < 2^2$  и максимальный номер команды 3)

# 6. Аналитическое решение задачи

Решение написано на C++, целиком его можно увидеть в листинге 1. Функция mmul выполняет задачу из условия. В переменной count\_tact считаются такты. В коде комментариями указано, чему соответствует каждое ее увеличение. mmul вызывает функцию check\_cache, которая проверяет, есть нужная линия в кэше, и соответствующе считает такты, промахи и попадания.

В результате были подучены такие значения:

Количество тактов – 4949975

Количество обращений к кэшу – 249600

Количество кэш-попаданий – 230698

Количество кэш-промахов – 18902

Процент попадания – 92.4271%

```
#include <bits/stdc++.h>
using namespace std;
const int M = 64;
const int N = 60;
const int K = 32;
const int CACHE WAY = 2;
const int CACHE SETS COUNT = 1 << 6;</pre>
const int CACHE SET SIZE = 6;
const int CACHE OFFSET SIZE = 4;
const int CACHE LINE SIZE = (1 << 4);</pre>
const int DATA2 BUS SIZE = 16;
const int SIZE A = 1;
const int SIZE B = 2;
const int SIZE C = 4;
int count tact = 0;
int count cache hit = 0;
int count cache miss = 0;
int cache[CACHE SETS COUNT][CACHE WAY];
int cache addr use[CACHE SETS COUNT][CACHE WAY];
int cache valid[CACHE SETS COUNT][CACHE WAY];
int cache dirty[CACHE SETS COUNT][CACHE WAY];
int pa;
int pb;
int pc;
void read in mem(int set, int tag, int count bytes) {
    if (cache_addr use[set][0] == 0) {
        if (cache dirty[set][0] == 1 && cache valid[set][0] == 1)
{
            count tact += 100 + 1; //write in mem
```

```
cache[set][0] = tag;
        cache valid[set][0] = 1;
        cache dirty[set][0] = 0;
        cache addr use[set][0] = 1;
        cache addr use[set][1] = 0;
    } else {
        if (cache dirty[set][1] == 1 \& \& cache valid[set][1] == 1)
{
            count tact += 100 + 1; //write in mem
        }
        cache[set][1] = tag;
        cache valid[set][1] = 1;
        cache dirty[set][1] = 0;
        cache addr use[set][1] = 1;
        cache addr use[set][0] = 0;
    }
}
void check cache(int addr, int count bytes, bool is write) {
    int tag = addr >> (CACHE SET SIZE + CACHE OFFSET SIZE);
    int set = (addr >> CACHE OFFSET SIZE) % (1 << CACHE SET SIZE);</pre>
    if (cache[set][0] == tag && cache valid[set][0] == 1){
        if (is write) {
            cache_dirty[set][0] = 1;
        cache addr use [set] [0] = 1;
        cache addr use[set][1] = 0;
        count cache hit++;
        count tact += 6 + (count bytes + 1) / 2;
    } else if (cache[set][1] == tag && cache valid[set][1] == 1) {
        if (is write) {
            cache_dirty[set][1] = 1;
        cache addr use[set][1] = 1;
        cache addr use[set][0] = 0;
        count cache hit++;
        count tact += 6 + (count bytes + 1) / 2;
    } else {
        count cache miss++;
        read in mem(set, tag, count bytes);
        count tact += 100 + 4 + 1;
        count tact += CACHE LINE SIZE / DATA2 BUS SIZE;
    }
void mmul() {
    count tact++; //int8 *pa = a;
    count tact++; //int32 *pc = c;
    pa = 0;
    pc = M * K * SIZE A + N * K * SIZE B;
    count_tact++; // initialization y
    for (int y = 0; y < M; y++) {
```

```
count tact++; //start of a new loop iteration
        count tact++; // initialization x
        for (int x = 0; x < N; x++) {
            pb = M * K * SIZE A;
            count_tact++; //start of a new loop iteration
            count tact++; //int16 *pb = b;
            count tact++; //int32 s = 0;
            // count tact++; // initialization k
            for (int k = 0; k < K; k++) {</pre>
                count tact++; //start of a new loop iteration
                count tact+= (1 + 5 + 1 + 1); //s += pa[k]*pb[x];
                check cache (pa + k * SIZE A, SIZE A, false);
                check cache(pb + x * SIZE B, SIZE B, false);
                count tact++; //pb += N;
                pb += N * SIZE B;
            count tact++; //pc[x] = s;
            check cache(pc + x * SIZE C, SIZE C, true);
        }
        pa += K * SIZE A;
        pc += N * SIZE C;
        count tact++; //pa += K;
        count tact++; //pc += N;
    count tact++; //exit out of function mmul;
int main() {
   mmul();
    cout << "Count tact: " << count_tact << "\n";</pre>
    cout << "Cache-hit percentage: ";</pre>
    cout << count_cache_hit << " " << count cache miss << " " <<</pre>
count cache miss + count cache hit << " ";</pre>
    cout << ((float)count cache hit / (float)(count cache hit +</pre>
count cache miss) * 100) << "%";</pre>
```

Листинг 1. Аналитическое решение

# 7. Моделирование заданной системы на Verilog

В системе присутствуют 3 модуля CPU, Cache и MemCTR. Они связаны проводами во вспомогательном модуле testbench. В нем так же считается синхронизация CLK и подается в остальные модули.

Подключение модулей - look-through. Это значит, что процессор соединен с кэшем, а кэш с памятью и общение процессора с памятью происходит только через кэш.

Все команды, адреса и данные передаются по проводам(если inout) или регистрам(если input или output). Чтобы передать что-то по регистру, нужно просто присвоить ему значение. Чтобы передавать значение про проводу, который является и входом и выходом нужно привязать его к регистру с посощью assign и присваивать значение этому регистру. Если одному проводу с разных регистров будут поданы значения не равные z, то на проводе получится x, поэтому после передачи команды всегда подаем на провод z и передаем команда по очереди, и тогда будет правильно приниматься значение, пришедшее от другого модуля.

Во всех модулях есть функция \_wait(count), которая пропускает count тактов.

Модули:

### 1. CPU

Этот модуль отправляет команды кэшу. Порядок записи little endian, это значит, что байты записываются от младшего к старшему. В initial указываются нужные команды. В нашем случае в нем написано решение данной задачи. Блок always в конце считает количество тактов.

Команды:

Запросы на чтение(READ8, READ16, READ32)(листинг 1)

Эти команды посылают кэшу по шине С1 сигналы 1, 2 или 3 соответственно, сет и тэг в первый такт и оффсет во второй. Потом ждут ответного сигнала от кэша и считывают полученные данные за один или 2 такта в зависимости от количества данных.

```
task automatic READ8 (int x, int k);
    C1 1 = 1;
    A1 = (pa + k * `SIZE A) >> `CACHE OFFSET SIZE;
    wait(1);
    \overline{A1} = (pa + k * `SIZE A) % (1 << `CACHE OFFSET SIZE);
    wait(1);
    C1 1 = 'hz;
    while (!(C1 === 7)) wait(1);
    wait(1);
    data a = D1;
     wait(1);
    C1 1 = 0;
    wait(1);
endtask
task automatic READ16(int x, int k);
    C1 1 = 2;
    A1 = (pb + x * `SIZE B) >> `CACHE OFFSET SIZE;
    wait(1);
    A1 = (pb + x * `SIZE B) % (1 << `CACHE OFFSET SIZE);
```

```
wait(1);
    C1 1 = 'hz;
    while (!(C1 === 7)) wait(1);
    wait(1);
    data b = D1;
    wait(1);
    C1 1 = 0;
    wait(1);
endtask
task automatic READ32(int aaaa);
    C1 1 = 3;
   A1 = aaaa >> `CACHE OFFSET SIZE;
    wait(1);
   A1 = aaaa % (1 << `CACHE OFFSET SIZE);
    wait(1);
   C1 1 = 'hz;
   while (!(C1 === 7)) wait(1);
    wait(1);
   data c = D1;
    wait(1);
   data c += (D1 << 16);
    wait(1);
   C1 1 = 0;
    wait(1);
endtask
```

Листинг 2. READ8, READ16, READ32

Запросы на запись(WRITE8, WRITE16, WRITE32)(листинг 3)

Эти команды посылают кэшу по шине С1 сигналы 5, 6 или 7 соответственно, сет и тэг, и первую порцию данных в первый такт и оффсет и вторую порцию данных, если это нужно, во второй. Потом ждут ответного сигнала от кэша.

```
task automatic WRITE8(int x);
    C1_1 = 7;
    D1_1 = s;
    A1 = (pc + x * `SIZE_C) >> `CACHE_OFFSET_SIZE;
    _wait(1);
    A1 = (pc + x * `SIZE_C) % (1 << `CACHE_OFFSET_SIZE);
    _wait(1);
    C1_1 = 'hz;
    while (!(C1 === 7)) _wait(1);
    _wait(1);
    C1_1 = 0;
endtask

task automatic WRITE16(int x);
    C1_1 = 7;</pre>
```

```
D1 1 = s;
   A1 = (pc + x * `SIZE C) >> `CACHE OFFSET SIZE;
    wait(1);
   A1 = (pc + x * `SIZE C) % (1 << `CACHE OFFSET SIZE);
    wait(1);
    C1 1 = 'hz;
   D1 1 = 'hz;
   while (!(C1 === 7)) wait(1);
    wait(1);
   C1 1 = 0;
endtask
task automatic WRITE32(int x);
   C1 1 = 7;
   D1 1 = s % (1 << 16);
   A1 = (pc + x * `SIZE C) >> `CACHE OFFSET SIZE;
    wait(1);
   D1 1 = (s >> 16);
   A1 = (pc + x * `SIZE_C) % (1 << `CACHE OFFSET SIZE);
    wait(1);
   C1 1 = 'hz;
   D1 1 = 'hz;
   while (!(C1 === 7)) wait(1);
    wait(1);
   C1 1 = 0;
endtask
```

Листинг 3. WRITE8, WRITE16, WRITE32

#### 2. Cache

Этот модуль принимает команды от СРU и исполняет их.

Политика замещения – LRU. Это значит, что если все кэш-линии с нужным заняты, а новую кэш-линю записать надо, заменяться будет та, которая была использована раньше.

Политика записи - write-back. Это значит, что при команде записи данные записываются только в кэш, а в память они переписываются только тогда, когда линия вытесняется. (После завершения выполнения программы можно было переписать в память все данные, которые хранятся только в кэше, чтобы матрица хранилась в самой памяти, но в тз это не было указано, поэтому я не стала)

Регистры и переменные (листинг 4):

cache – двумерный регистр, в котором хранятся кэш-линии

cache\_addr\_use – двумерный регистр, который хранит 2 значения для каждого сета. Строке из сета, которая была записана последней, соответствует значение 1, а второй строке или строке, в которой еще нет данных, соответствует значение 0.

line, data, addr, tag, set, offset – регистры и переменные для хранения кэшлинии, данных, адреса, тэга, сета и оффсета соответственно и взаимодействия разных функций с ними.

fd – для вывода в файл

ans\_cpu – регистр для хранения ответа на запрос о чтении для процессора, в ans\_cpu[0] хранится то, что будет передаваться в первый такт передачи данных, в ans\_cpu[1] – то, что будет передаваться во второй такт передачи данных(для READ32).

cache\_req – количество обращений к кэшу cache\_miss – количество кэш-промахов

cur\_c1 – для хранения текущего значения сигнала с C1

```
reg[2 + `CACHE_TAG_SIZE + `CACHE_LINE_SIZE_BYTE - 1 : 0]
cache[`CACHE_LINE_COUNT - 1 : 0];
reg[`CACHE_WAY - 1 : 0] cache_addr_use[`CACHE_SETS_COUNT - 1 : 0];
reg[2 + `CACHE_TAG_SIZE + `CACHE_LINE_SIZE_BYTE - 1 : 0] line;
reg[2 + `CACHE_TAG_SIZE + `CACHE_LINE_SIZE_BYTE - 1 : 0] data;
reg[`CACHE_ADDR_SIZE - 1 : 0] addr;
reg[`CACHE_TAG_SIZE - 1 : 0] tag;
reg[`CACHE_TAG_SIZE * 2) - 1: 0] set;
reg[`CACHE_SET_SIZE * 2) - 1: 0] offset;
int fd;
reg[15:0] ans_cpu[1:0];
int cache_req = 0;
int cache_miss = 0;
reg[`CTR1_BUS_SIZE - 1 : 0] cur_c1;
```

Листинг 4. Регистры и переменные

#### Чтение:

При чтении кэш получает сигнал по шине C1 равный 1, 2 или 3 в зависимости от того, сколько байтов нужно прочитать, тогда срабатывает условие в блоке always(листинг 5), и передается также tag и set по шине A1 в первый такт и offset по шине A1 в следующий.

```
READ (2);
        end else begin
             READ (4);
        end
    end else if (C1 === 5 || C1 === 6 || C1 === 7) begin
        cur c1 = C1;
        addr = A1;
        data = D1;
        _wait(1);
        addr = (addr << `CACHE_OFFSET SIZE) + A1;</pre>
        if (cur c1 === 5) begin
             wait(1);
            C1 1 = 0;
             WRITE (1);
        end else if (cur c1 === 6) begin
             wait(1);
            C1 1 = 0;
             WRITE (2);
        end else begin
            data = (data << 16) + D1;
             wait(1);
            C1 1 = 0;
             WRITE (4);
        end
        D1 1 = 'hz;
    end else if (C1 === 4) begin
        addr = A1;
        _wait(1);
        addr = (addr << `CACHE OFFSET SIZE) + A1;
         wait(1);
        C1 1 = 0;
         INVALIDATE LINE();
        C1 1 = 'hz;
    end
end
```

Листинг 5. Always-блок

В этот же такт в модуле запускается task \_READ(листинг 6). Который состоит из двух частей read\_in\_cache и answer\_CPU.

```
task automatic _READ(input int count_bytes);
    _wait(4);
    read_in_cache(count_bytes);
C1_1 = 7;
    _wait(1);
    answer_CPU(count_bytes);
C1_1 = 'hz;
endtask
```

Листинг 6. \_READ

В read\_in\_cache(листинг 7) проверяется есть ли кэш-линия с нужным тэгом. И если есть, это кеш-попадание. В cache\_addr\_use[set] отмечается, что последнее действие произведено с соответствующей строкой в кэше, и вызывается fill\_ans\_cpu(листинг 8), который собирает в ответ для CPU 1, 2 или 4 байта, в зависимости от count\_bytes. Если нет, то кэш-промах. Вызывается read\_in\_mem, который записывает данные из памяти в кэш, а потом снова read\_in\_cache, который уже не промахнется, так как мы только что записали в кэш нужную линию. Поскольку при любом обращении к кэшу в одном из вызовов функции read\_in\_cache мы зайдем в одно из двух первых условий, здесь считается именно количество обращений(cache\_req), а не попаданий.

```
task automatic read in cache (input int count bytes);
   ans cpu[0] = 0;
    ans cpu[1] = 0;
    tag = addr >> (`CACHE SET SIZE + `CACHE OFFSET SIZE);
    set = (addr >> `CACHE_OFFSET_SIZE) % (1 << `CACHE_SET_SIZE);</pre>
    offset = addr % (1 << `CACHE OFFSET SIZE);
    if (cache[(set << 1))][`CACHE LINE SIZE BYTE +</pre>
    `CACHE TAG SIZE - 1 : `CACHE LINE SIZE BYTE] == tag
    && cache [ (set << 1) ] [ `CACHE LINE SIZE BYTE +
    `CACHE TAG SIZE + 1] == 1) begin
        cache req++;
        cache addr use[set][0] = 1;
        cache addr use[set][1] = 0;
        fill ans cpu(0, count bytes);
    end else if (cache[(set << 1) + 1][`CACHE LINE SIZE BYTE +</pre>
    `CACHE TAG SIZE - 1 : `CACHE LINE SIZE BYTE] == tag
    && cache [ (set << 1) + 1] [ `CACHE LINE SIZE BYTE +
    `CACHE TAG SIZE + 1] == 1) begin
        cache req++;
        cache addr use[set][0] = 0;
        cache addr use[set][1] = 1;
        fill ans cpu(1, count bytes);
    end else begin
        cache miss++;
        read in mem();
        wait(1);
        read in cache (count bytes);
    end
endtask
```

Листинг 7. read\_in\_cache

```
task automatic fill_ans_cpu(int num_in_set, int count_bytes);
   if (count_bytes == 1) begin
      for (int v = 0; v < 8; v++) begin
        ans_cpu[0] = ans_cpu[0] + ((cache[(set << 1) +</pre>
```

```
num in set][offset * 8 + v]) << v);</pre>
        end
    end else if (count bytes == 2) begin
        for (int v = 0; v < 8; v++) begin
            ans cpu[0] = ans cpu[0] + ((cache[(set <math><< 1) +
            num in set][(offset + 1) * 8 + v]) << v);
        end
        ans cpu[0] = ans cpu[0] << 8;
        for (int v = 0; v < 8; v++) begin
            ans cpu[0] = ans cpu[0] + ((cache[(set <math><< 1) +
            num in set][offset * 8 + v]) << v);</pre>
        end
    end else begin
        int new_set = set;
        new set = set << 1;
        for (int u = 0; u < 2; u++) begin
            for (int v = 0; v < 8; v++) begin
                 ans cpu[u] = ans cpu[u] + ((cache[new set +
                 num in set] [ (offset + 1 + u * 2) * 8 + v])
                 << v);
            end
            ans cpu[u] = ans cpu[u] << 8;
            for (int v = 0; v < 8; v++) begin
                 ans cpu[u] = ans cpu[u] + ((cache[new set +
                 num in set][(offset + u * 2) * 8 + v]) << v);
            end
        end
    end
endtask
```

Листинг 8. fill\_ans\_cpu

Вернемся к read\_in\_mem(листинг 9), он отправляет памяти 2 по шине C2 и адрес по шине A2, то есть запрос на чтение данных, ждет ответ и считывает данные, которые отправляет память за 8 тактов, в переменную line. Дальше line записывается в кэш-линию, которая была использована раньше.

```
task automatic read_in_mem();
C2_1 = 2;
A2 = addr >> `CACHE_OFFSET_SIZE;
    _wait(1);
C2_1 = 'hz;
while (!(C2 === 1)) _wait(1);
line = 0;
for (int a = 0; a < 8; a++) begin
    line = line + (D2 << (16 * a));
    _wait(1);
end
if (cache_addr_use[set][0] == 0) begin
    if (cache[(set << 1)][`CACHE_LINE_SIZE_BYTE +</pre>
```

```
CACHE TAG SIZE == 1 &&
        cache[(set << 1))[`CACHE LINE SIZE BYTE +</pre>
         `CACHE TAG SIZE + 1] == 1) begin
             reg[`CACHE TAG SIZE - 1 : 0] new tag =
             (cache[(set << 1)][`CACHE LINE SIZE BYTE +</pre>
             `CACHE TAG SIZE - 1 : `CACHE LINE SIZE BYTE]);
            write in mem(0, set + (new tag << `CACHE_SET_SIZE));</pre>
             wait(1);
        end
        cache[(set << 1))[`CACHE LINE SIZE BYTE +</pre>
        `CACHE TAG SIZE - 1 : 0] = (tag <<
        `CACHE_LINE_SIZE_BYTE) + line;
        cache[(set << 1)][`CACHE LINE SIZE BYTE +</pre>
        `CACHE TAG SIZE + 1] = 1;
        cache[(set << 1))[`CACHE LINE SIZE BYTE +</pre>
        `CACHE TAG SIZE] = 0;
        cache addr use[set][0] = 1;
        cache addr use[set][1] = 0;
    end else begin
        if (cache[(set << 1) + 1][`CACHE LINE SIZE BYTE +</pre>
        `CACHE TAG SIZE] == 1 &&
        cache[(set << 1) + 1][`CACHE LINE SIZE BYTE +</pre>
         `CACHE TAG SIZE + 1] == 1) begin
             reg[`CACHE TAG SIZE - 1 : 0] new tag =
            (cache[(set << 1) + 1][`CACHE LINE SIZE BYTE +</pre>
            `CACHE_TAG_SIZE - 1 : `CACHE_LINE_SIZE_BYTE]);
            write in mem(1, set + (new tag << `CACHE SET SIZE));</pre>
             _wait(1);
        end
        cache[(set << 1) + 1][`CACHE LINE SIZE BYTE +</pre>
         `CACHE TAG SIZE - 1 : 0] = (tag <<
        `CACHE LINE SIZE BYTE) + line;
        cache[(set << 1) + 1][`CACHE LINE SIZE BYTE +</pre>
         `CACHE\ TAG\ SIZE\ +\ 1]\ =\ 1;
        cache[(set << 1) + 1][`CACHE LINE SIZE BYTE +</pre>
        `CACHE TAG SIZE] = 0;
        cache addr use [set] [1] = 1;
        cache addr use[set][0] = 0;
    end
endtask
```

Листинг 9. read\_in\_mem

Но перед этим, если в ней уже были данные, на которых стоял флаг dirty, эти старые данные переписываются в память. Для этого вызывается write\_in\_mem(листинг 10), который отправляет памяти 3 по шине C2(запрос на запить в память), адрес по шине A2 и в этот же такт начинает пересылать данные по шине D2. И в следующие 7 тактов отправляет остальные порции данных.

```
task automatic write_in_mem(input num_in_set,
```

```
reg[`CACHE TAG SIZE + `CACHE SET SIZE - 1 : 0] addr);
    A2 = addr;
    C2 1 = 3;
    for (int t = 0; t < (`CACHE LINE SIZE / 2); t++) begin</pre>
        reg[`DATA2 BUS SIZE - 1 : 0] data 1 = 0;
        for (int s = 0; s < 16; s++) begin</pre>
            data 1 += ((cache[(set << 1) +
            num in set][t * 16 + s]) << s);
        end
        D2 1 = data_1;
        wait(1);
        A2 = 'hz;
        C2 1 = 'hz;
    end
    D2 1 = 'hz;
    while (!(C2 === 1)) wait(1);
    wait(1);
   C2 1 = 0;
endtask
```

Листинг 10. write\_in\_mem

Дальше кеш отвечает памяти в блоке answer\_CPU(листинг 11). Он посылает CPU 7 по шине C1 и отпраляет данные.

```
task automatic answer_CPU(input int count_bytes); //+
   C1_1 = 7;
   if (count_bytes == 1 || count_bytes == 2) begin
       D1_1 = ans_cpu[0];
       _wait(1);
   end else begin
       D1_1 = ans_cpu[0];
       _wait(1);
       D1_1 = ans_cpu[1];
       _wait(1);
   end
   D1_1 = 'hz;
   C1_1 = 'hz;
endtask
```

Листинг 11. answer\_CPU

#### Запись:

При записи кэш получает сигнал по шине C1 равный 5, 6 или 7 в зависимости от того, сколько байтов нужно записать, тогда срабатывает условие в блоке always(листинг 5), и передается также tag и set по шине A1 и данные по шине D1 в первый такт и offset по шине A1(и еще порция данных, если команда WRITE32) в следующий.

В этот же так вызывается task \_WRITE(листинг 12). Он сначала запускает write\_in\_cache, и после его выполнения отправляем на один такт 7 по шине C1, чтобы сообщить CPU, что запись закончилась.

```
task automatic _WRITE(input int count_bytes);
    _wait(4);
    write_in_cache(count_bytes);
    C1_1 = 7;
    _wait(1);
    C1_1 = 'hz;
endtask
```

Листинг 12. WRITE

write\_in\_cache(листинг 13) проверяет, есть нужная линия в кэше. Если есть записывает туда данные, которые были считаны до этого, если нет запускает read\_in\_mem, который записывает нужную линию в кэш(его работа была описана раньше), а потом снова запускает write\_in\_cache, чтобы записать в нужную линию данные.

```
task automatic write in cache (input int count bytes);
    tag = addr >> (`CACHE SET SIZE + `CACHE OFFSET SIZE);
    set = (addr >> `CACHE_OFFSET_SIZE) % (1 << `CACHE_SET_SIZE);</pre>
    offset = addr % (1 << CACHE OFFSET SIZE);
    if (cache[(set << 1))][`CACHE LINE SIZE BYTE +</pre>
    `CACHE TAG SIZE - 1 : `CACHE LINE SIZE BYTE] === tag
    && cache [ (set << 1) ] [ `CACHE LINE SIZE BYTE + `CACHE TAG SIZE
    + 1] == 1) begin
        cache req++;
        cache[(set << 1)][`CACHE LINE SIZE BYTE +</pre>
        `CACHE TAG SIZE] = 1;
        cache addr use[set][0] = 1;
        cache addr use[set][1] = 0;
        for (int b = 0; b < count bytes; b++) begin</pre>
            for (int c = 0; c < 8; c++) begin</pre>
                 cache (set << 1) | (offset + b) * 8 + c]
                 = data[b * 8 + c];
            end
        end
    end else if (cache[(set << 1) + 1][`CACHE LINE SIZE BYTE +</pre>
    `CACHE TAG SIZE - 1 : `CACHE LINE SIZE BYTE] === tag
    && cache [ (set << 1) + 1] [ `CACHE_LINE_SIZE_BYTE +
     CACHE TAG SIZE + 1] == 1) begin
        cache req++;
        cache[(set << 1) + 1][`CACHE LINE SIZE BYTE +</pre>
        `CACHE TAG SIZE] = 1;
        cache addr use[set][0] = 0;
        cache addr use[set][1] = 1;
        for (int b = 0; b < count bytes; b++) begin</pre>
             for (int c = 0; c < 8; c++) begin</pre>
```

Листинг 13. write\_in\_cache

### INVALIDATE\_LINE:

В таком случае кэш получает сигнал по шине C1 равный, тогда срабатывает условие в блоке always(листинг 5), и передается также tag и set по шине A1 в первый такт и offset по шине A1 в следующий. В этот же такт запускается task \_INVALIDATE\_LINE(листинг 14). В нем проверяется, есть ли линия с указанным адресом в кэше, и если есть, она стирается из кэша и записывается в память с помощью write\_in\_mem.

```
task automatic INVALIDATE LINE();
    tag = addr >> (`CACHE SET SIZE + `CACHE OFFSET SIZE);
    set = (addr >> `CACHE OFFSET SIZE) % (1 << `CACHE SET SIZE);</pre>
    offset = addr % `CACHE_OFFSET_SIZE;
    if (cache[(set << 1))][`CACHE LINE SIZE BYTE +</pre>
    `CACHE TAG SIZE - 1 : `CACHE LINE SIZE BYTE] == tag) begin
        if (cache[(set << 1)][`CACHE LINE SIZE BYTE +</pre>
        `CACHE TAG SIZE] == 1 &&
        cache[(set << 1)][`CACHE_LINE SIZE BYTE +</pre>
        `CACHE TAG SIZE + 1] == 1) begin
            reg[`CACHE TAG SIZE - 1 : 0] new tag
            = (cache[(set << 1))][`CACHE LINE SIZE BYTE +</pre>
             `CACHE TAG SIZE - 1 : `CACHE LINE SIZE BYTE]);
            write in mem(0, set + ( new tag <<</pre>
             `CACHE SET SIZE));
             wait(1);
        end
        cache addr use[set][0] = 1;
        cache addr use[set][1] = 0;
        cache [ (set << 1) ] = 0;
    end else if (cache[(set << 1) + 1][`CACHE LINE SIZE BYTE +</pre>
    `CACHE TAG SIZE - 1 : `CACHE LINE SIZE BYTE] == tag) begin
        if (cache[(set << 1) + 1][`CACHE LINE SIZE BYTE +</pre>
        `CACHE TAG SIZE | == 1 &&
        cache[(set << 1) + 1][`CACHE LINE SIZE BYTE +</pre>
         `CACHE TAG SIZE + 1] == 1) begin
            reg[`CACHE TAG SIZE - 1 : 0] new tag
            = (cache[(set << 1) + 1][`CACHE LINE SIZE BYTE +</pre>
             `CACHE TAG SIZE - 1 : `CACHE LINE SIZE BYTE]);
```

Листинг 14. \_INVALIDATE\_LINE

Reset(листинг 15):

Bce кэш линии и cache\_addr\_use заполняются нулями. Эта функция запускается каждый раз в самом начале выполнения программы в блоке initial.

```
always @(posedge CLK && RESET == 1) begin
    reset();
end

task automatic reset();
    for (int r = 0; r < `CACHE_LINE_COUNT; r++) begin
        cache[r] = 0;
end
    for (int r = 0; r < `CACHE_LINE_COUNT; r++) begin
        cache_addr_use[r][0] = 0;
        cache_addr_use[r][1] = 0;
end
endtask</pre>
```

Листинг 15. Reset.

### **C\_DUMP**(листинг 16):

Кэш выводится в файл DUMP\_C.ext и количество кеш-попаданий, кэшпромахов и запросов в кэш в консоль.

Листинг 16. C\_DUMP

#### 3. MemCTR

Этот модуль принимает запросы от кэша и возвращает ему данные.

Переменные и регистры(листинг 17):

тет – сама память

addr – регистр для хранения адреса

fd – для вывода в файл

SEED – переменная заданная в условии лабораторной для генерации памяти

```
reg[7:0] mem[`MEM_SIZE - 1 : 0];
integer SEED = 225526;
int fd;
reg[`CACHE_ADDR_SIZE - 1 : 0] addr;
```

Листинг 17. Переменные и регистры

Чтение:

Когда в память по шине C2 приходит 2(запрос на чтение), в блоке always(листинг 18) срабатывает условие и запускается task \_READ\_LINE(листинг 19). В нем память принимает тэг и сет, тратит на это такт, ждет еще 99 и после этого начинает отравлять данные.

```
always @ (posedge CLK) begin
   if (C2 === 2) begin
        _READ_LINE();
   end else if (C2 === 3) begin
        _WRITE_LINE();
   end
end
```

Листинг 18. Блок always

```
task automatic _READ_LINE();
   addr = A2 << `CACHE_OFFSET_SIZE;
   _wait(1);
   C2_1 = 0;
   _wait(99);
   C2_1 = 1;
   for (int w = 0; w < 8; w++) begin
        D2_1 = (mem[addr + w * 2 + 1] << 8)
        + (mem[addr + w * 2]);
        _wait(1);
   end
   C2_1 = 'hz;
   D2_1 = 'hz;
endtask</pre>
```

## Листинг 19. \_READ\_LINE

Запись:

Когда в память по шине C2 приходит 3(запрос на запись), в блоке always(листинг 18) срабатывает условие и запускается task \_WRITE\_LINE (листинг 20). В нем память принимает тэг и сет и данные за 8 тактов, и ждет еще 92 и после этого посылает по C2 сигнал о том, что запись окончена.

Листинг 20. \_WRITE\_LINE

Reset(листинг 21):

Память заполняется случайными данными. Эта функция запускается каждый раз в самом начале выполнения программы в блоке initial.

```
always @ (posedge CLK && RESET == 1) begin
    reset();
end

task automatic reset();
    for (int h = 0; h < `MEM_SIZE; h += 1)
        mem[h] = $random(SEED)>>16;
endtask
```

Листинг 21. Reset

 $M_DUMP$ (листинг 22):

Память выводится в файл DUMP\_M.ext.

```
always @ (posedge CLK && M_DUMP == 1) begin
fd = $fopen ("DUMP_M.ext", "w");
for (int e = 0; e < `MEM_SIZE; e++)</pre>
```

```
$fdisplay (fd, "#%d# %b", e, mem[e]);
$fclose(fd);
end
```

Листинг 22. M\_DUMP

## 8. Воспроизведение задачи на Verilog

Чтобы воспроизвести заданную задачу был написан initial в модуле CPU(листинг нем исполняется задача, 23). B c задержками операций (сложение, присвоение т.д.). В значения И конце есть закомментированный код, который выводит записанные значения с(для проверки).

В конце выводятся:

Количество тактов – 4952948

Количество обращений к кэшу – 249600

Количество кэш-попаданий – 230698

Количество кэш-промахов – 18902

Процент попадания – 92.4271%

```
initial begin
   C DUMP = 0;
   M DUMP = 0;
   pa = 0;
    wait(1);//int8 *pa = a;
   pc = `M * `K * `SIZE A + `N * `K * `SIZE B;
    wait(1); //int32 *pc = c;
    wait(1); // initialization y
   for (int y = 0; y < M; y++) begin
       wait(1); //start of a new loop iteration
        wait(1); // initialization x
       for (int x = 0; x < `N; x++) begin
            wait(1); //start of a new loop iteration
            wait(1); //new variable
           \overline{pb} = M * K * SIZE A;
           wait(1); //int16 *pb = b;
            wait(1); // initialization k
           for (int k = 0; k < K; k++) begin
                wait(1); //start of a new loop iteration
               READ8 (x, k); // a
               READ16 (x, k); // b
               s += data a * data b;
                wait (1 + 5 + 1 + 1); // s += pa[k] * pb[x];
```

```
wait(1); // +
            end
             wait(1); // pc[x] = s;
            WRITE32(x); // c
        end
        pa += `K * `SIZE A;
        _wait(1); //pa += K;
        pc += `N * `SIZE C;
        _wait(1); //pc += N;
    end
    wait(1); //exit out function mmul;
    $display(count tact);
    C DUMP = 1;
    wait(1);
    C DUMP = 0;
    // pc = `M * `K * `SIZE A + `N * `K * `SIZE B;
    // for (int r = 0; r < M; r++) begin
           for (int y = 0; y < N; y++) begin
    //
               READ32 (pc);
               display("c = %0d, addr c = %d", data c, pc);
    //
    //
    //
          end
           $finish;
    // end
    $finish;
end
```

Листинг 23. Inititial в модуле CPU

# 9. Сравнение полученных результатов

Количества обращений к кэшу, кэш-попаданий и кэш-промахов, полученные в Verilog и в аналитическом решении, совпадают

Количества тактов отличаются незначительно из-за, того что некоторые задержки при передаче данных в реализации в Verilog были не учтены в аналитическом решении.

#### 10.Листинг кода

```
`define MEM_SIZE (1 << 18)
`define CACHE_SIZE (1 << 11)
`define CACHE_LINE_SIZE (1 << 4)
`define CACHE_LINE_COUNT (1 << 7)
`define CACHE_WAY 2
`define CACHE_SETS_COUNT (1 << 6)
`define CACHE_TAG_SIZE 8
`define CACHE_SET_SIZE 6
`define CACHE_OFFSET_SIZE 4
`define CACHE_ADDR_SIZE 18
```

```
define ADDR1 BUS SIZE 14
`define ADDR2 BUS SIZE 14
`define DATA1_BUS_SIZE 16
`define DATA2_BUS_SIZE 16
`define CTR1_BUS_SIZE 3
`define CTR2 BUS SIZE 2
`define SIZE A 1
`define SIZE B 2
`define SIZE C 4
`define M 64
`define N 60
`define K 32
module TestRam();
   reg CLK = 0;
    reg C DUMP;
    reg M DUMP;
    reg RESET = 0;
    reg[`ADDR1_BUS_SIZE - 1 : 0] A1;
    reg[`ADDR2_BUS_SIZE - 1 : 0] A2;
    wire[`DATA1_BUS_SIZE - 1 : 0] D1;
    wire[`DATA2_BUS_SIZE - 1 : 0] D2;
    wire[`CTR1 BUS SIZE - 1 : 0] C1;
    wire[`CTR2 BUS SIZE - 1 : 0] C2;
    CPU CPU(C_DUMP, M_DUMP, A1, D1, C1, CLK);
    Cache Cache (A2, D1, C1, D2, C2, A1, RESET, C DUMP, CLK);
    MemCTR MemCTR ( D2, C2, A2, RESET, M DUMP, CLK);
    int i;
    task automatic _wait(input int count);
        for (i = 0; i < count; i++) @ (posedge CLK);</pre>
    endtask
    always #1 CLK = ~CLK;
endmodule
module CPU(output reg C_DUMP,
    output reg M DUMP,
    output reg[`ADDR1_BUS_SIZE - 1 : 0] A1,
    inout wire[`DATA1 BUS SIZE - 1 : 0] D1,
    inout wire[`CTR1 BUS SIZE - 1 : 0] C1,
    input reg CLK
    );
    reg[`DATA1 BUS SIZE - 1 : 0] D1 1 = 'hz;
    reg[`CTR1_BUS_SIZE - 1 : 0] C1_1 = 'hz;
    assign D1 = D1 1;
    assign C1 = C1 1;
    int count tact = 0;
    int data a = 0;
    int data b = 0;
    int data c = 0;
    int s = 0;
    int pa;
```

```
int pb;
int pc;
task automatic _wait(input int count);
    for (int i = 0; i < count; i++) @(posedge CLK);</pre>
endtask
task automatic READ8 (int x, int k);
   C1 1 = 1;
   A1 = (pa + k * `SIZE A) >> `CACHE OFFSET SIZE;
    wait(1);
   A1 = (pa + k * `SIZE A) % (1 << `CACHE OFFSET SIZE);
    wait(1);
   C1 1 = 'hz;
   while (!(C1 === 7)) _wait(1);
    wait(1);
   data a = D1;
    wait(1);
   C1 1 = 0;
    wait(1);
endtask
task automatic READ16(int x, int k);
   C1_1 = 2;
   A1 = (pb + x * `SIZE_B) >> `CACHE_OFFSET_SIZE;
    _wait(1);
   \overline{A1} = (pb + x * `SIZE B) % (1 << `CACHE OFFSET SIZE);
    wait(1);
   C1 1 = 'hz;
   while (!(C1 === 7)) wait(1);
    wait(1);
   data b = D1;
    wait(1);
   C1 1 = 0;
    wait(1);
endtask
task automatic READ32 (int aaaa);
   C1 1 = 3;
   A1 = aaaa >> `CACHE_OFFSET_SIZE;
    wait(1);
   A1 = aaaa % (1 << `CACHE OFFSET SIZE);
    wait(1);
   C1 1 = 'hz;
    while (!(C1 === 7)) wait(1);
    wait(1);
    data c = D1;
    wait(1);
   data_c += (D1 << 16);
    wait(1);
   C1 1 = 0;
    wait(1);
endtask
task automatic WRITE8(int x);
   C1 1 = 7;
   D1_1 = s;
   A1 = (pc + x * `SIZE_C) >> `CACHE_OFFSET_SIZE;
```

```
A1 = (pc + x * `SIZE C) % (1 << `CACHE OFFSET SIZE);
    wait(1);
    C1 1 = 'hz;
    D1 1 = 'hz;
    while (!(C1 === 7)) wait(1);
    wait(1);
   C1_1 = 0;
endtask
task automatic WRITE16(int x);
   C1 1 = 7;
   D1 1 = s;
   A1 = (pc + x * `SIZE C) >> `CACHE OFFSET SIZE;
    wait(1);
   A1 = (pc + x *  `SIZE C) % (1 << `CACHE OFFSET SIZE);
    wait(1);
   C1 1 = 'hz;
   D1_1 = 'hz;
   while (!(C1 === 7)) wait(1);
    wait(1);
    C1 1 = 0;
endtask
task automatic WRITE32(int x);
   C1 1 = 7;
   D1 1 = s % (1 << 16);
   A1 = (pc + x * `SIZE C) >> `CACHE OFFSET SIZE;
    wait(1);
   D1_1 = (s >> 16);
   A1 = (pc + x * `SIZE C) % (1 << `CACHE OFFSET SIZE);
    wait(1);
   C1 1 = 'hz;
   D1 1 = 'hz;
    while (!(C1 === 7)) _wait(1);
    wait(1);
   C1 1 = 0;
endtask
initial begin
   C DUMP = 0;
   M DUMP = 0;
   pa = 0;
    wait(1);//int8 *pa = a;
    pc = `M * `K * `SIZE A + `N * `K * `SIZE B;
    _wait(1); //int32 *pc = c;
    wait(1); // initialization y
    for (int y = 0; y < M; y++) begin
        _wait(1); //start of a new loop iteration
        _{\text{wait}}(1); // \text{initialization } x
        for (int x = 0; x < `N; x++) begin
            wait(1); //start of a new loop iteration
            s = 0;
            wait(1); //new variable
            pb = `M * `K * `SIZE A;
            wait(1); //int16 *pb = b;
            wait(1); // initialization k
            for (int k = 0; k < K; k++) begin
                wait(1); //start of a new loop iteration
                READ8 (x, k); // a
```

```
READ16 (x, k); // b
                                                        s += data a * data b;
                                                         wait(1 + 5 + 1 + 1); // s += pa[k] * pb[x];
                                                        pb += `N * `SIZE B;
                                                        _wait(1); // +
                                             end
                                              wait(1); // pc[x] = s;
                                             WRITE32(x); // c
                                  end
                                  pa += `K * `SIZE A;
                                  _wait(1); //pa += K;
                                 pc += `N * `SIZE C;
                                  _wait(1); //pc += N;
                       end
                        _wait(1); //exit out function mmul;
                       $display(count tact);
                      C DUMP = 1;
                        wait(1);
                       C DUMP = 0;
                       // pc = `M * `K * `SIZE A + `N * `K * `SIZE B;
                       // for (int r = 0; r < M; r++) begin
                                   for (int y = 0; y < N; y++) begin
                                                  READ32 (pc);
                                                   delta = delt
                                                   pc += 4;
                                         end
                                          $finish;
                       // end
                       $finish;
           end
           always @ (posedge CLK) count tact++;
endmodule
module Cache (
           output reg[`ADDR2_BUS_SIZE - 1 : 0] A2,
           inout wire[`DATA1 BUS SIZE - 1 : 0] D1,
           inout wire[`CTR1 BUS SIZE - 1 : 0] C1,
           inout wire[`DATA2 BUS SIZE - 1 : 0] D2,
           inout wire[`CTR2 BUS SIZE - 1 : 0] C2,
           input reg[`ADDR1 BUS SIZE - 1 : 0] A1,
           input reg RESET,
           input reg C_DUMP,
           input reg CLK
           );
           reg[`DATA1 BUS SIZE - 1 : 0] D1 1 = 'hz;
           reg[`CTR1 BUS SIZE - 1 : 0] C1 1 = 'hz;
           reg[`DATA2 BUS SIZE - 1 : 0] D2 1 = 'hz;
           reg[`CTR2 BUS SIZE - 1 : 0] C2 1 = 'hz;
           assign D1 = D1_1;
           assign C1 = C1 1;
           assign D2 = D2_1;
           assign C2 = C2 1;
```

```
reg[2 + `CACHE TAG SIZE + `CACHE LINE SIZE BYTE - 1 : 0]
cache[`CACHE LINE COUNT - 1 : 0];
    reg[`CACHE WAY - 1 : 0] cache addr use[`CACHE SETS COUNT - 1 : 0];
    reg[2 + `CACHE_TAG_SIZE + `CACHE_LINE_SIZE_BYTE - 1 : 0] line;
    reg[2 + `CACHE_TAG_SIZE + `CACHE_LINE_SIZE_BYTE - 1 : 0] data;
    reg[`CACHE_ADDR_SIZE - 1 : 0] addr;
    reg[`CACHE TAG SIZE - 1 : 0] tag;
    reg[(`CACHE SET SIZE * 2) - 1: 0] set;
    reg[`CACHE OFFSET SIZE - 1 : 0] offset;
    int fd;
    reg[15:0] ans cpu[1:0];
    int cache req = 0;
    int cache miss = 0;
    reg[`CTR1_BUS_SIZE - 1 : 0] cur_c1;
    initial begin
        A2 = 0;
        reset();
    end
    always @ (posedge CLK & & RESET == 1) begin
        reset();
    end
    always @ (posedge CLK & & C DUMP == 1) begin
        fd = $fopen ("DUMP C.ext", "w");
        for (int j = 0; j < `CACHE_LINE_COUNT; j++)</pre>
            $fdisplay (fd, "#%d# %b", j, cache[j]);
        $fclose(fd);
        $display("cache hit, miss, sum", cache miss, cache req - cache miss,
cache req);
    end
    always @ (posedge CLK) begin
        if (C1 === 1 || C1 === 2 || C1 === 3) begin
            cur c1 = C1;
            addr = A1;
            _wait(1);
            addr = (addr << `CACHE_OFFSET_SIZE) + A1;</pre>
             wait(1);
            C1 1 = 0;
            if (cur c1 === 1) begin
                 READ (1);
            end else if (cur c1 === 2) begin
                _READ(2);
            end else begin
                _READ (4);
            end
        end else if (C1 === 5 || C1 === 6 || C1 === 7) begin
            cur c1 = C1;
            addr = A1;
            data = D1;
            wait(1);
            addr = (addr << `CACHE OFFSET SIZE) + A1;</pre>
            if (cur c1 === 5) begin
                 wait(1);
                C1_1 = 0;
                 WRITE (1);
```

```
end else if (cur c1 === 6) begin
             wait(1);
            C1 1 = 0;
             WRITE (2);
        end else begin
            data = (data << 16) + D1;
             wait(1);
            C1 1 = 0;
             WRITE (4);
        end
        D1 1 = 'hz;
    end else if (C1 === 4) begin
        addr = A1;
        wait(1);
        addr = (addr << `CACHE_OFFSET_SIZE) + A1;</pre>
        wait(1);
        C1_1 = 0;
        INVALIDATE LINE();
        C1 1 = 'hz;
    end
end
task automatic _wait(input count);
    for (int p = 0; p < count; p++) @(posedge CLK);</pre>
endtask
task automatic reset();
    for (int r = 0; r < `CACHE_LINE_COUNT; r++) begin</pre>
        cache[r] = 0;
    end
    for (int r = 0; r < `CACHE LINE COUNT; r++) begin</pre>
        cache addr use[r][0] = 0;
        cache addr use[r][1] = 0;
    end
endtask
task automatic _READ(input int count_bytes);
    wait(4);
   read in cache (count bytes);
   C1_1 = 7;
    wait(1);
   answer CPU(count bytes);
   C1 1 = 'hz;
endtask
task automatic _WRITE(input int count_bytes);
    wait(4);
   write in cache (count bytes);
   C1 1 = 7;
    wait(1);
   C1 1 = 'hz;
endtask
task automatic read in cache (input int count bytes);
   ans_cpu[0] = 0;
   ans cpu[1] = 0;
   tag = addr >> (`CACHE_SET_SIZE + `CACHE_OFFSET SIZE);
    set = (addr >> `CACHE_OFFSET_SIZE) % (1 << `CACHE_SET_SIZE);</pre>
    offset = addr % (1 << `CACHE OFFSET SIZE);</pre>
```

```
if (cache[(set << 1)][`CACHE LINE SIZE BYTE + `CACHE TAG SIZE - 1 :</pre>
`CACHE LINE SIZE BYTE] == tag
        && cache[(set << 1)][`CACHE_LINE_SIZE_BYTE + `CACHE_TAG_SIZE + 1] ==
1) begin
            cache req++;
            cache addr use[set][0] = 1;
            cache addr use[set][1] = 0;
             fill ans cpu(0, count bytes);
        end else if (cache[(set << 1) + 1][`CACHE LINE SIZE BYTE +</pre>
`CACHE_TAG_SIZE - 1 : `CACHE_LINE_SIZE_BYTE] == tag
        && cache [(set << 1) + 1] [`CACHE LINE SIZE BYTE + `CACHE TAG SIZE + 1]
== 1) begin
            cache req++;
            cache addr use[set][0] = 0;
             cache addr use[set][1] = 1;
             fill ans cpu(1, count bytes);
        end else begin
            cache miss++;
            read in mem();
             wait(1);
             read in cache (count bytes);
        end
    endtask
    task automatic fill ans cpu(int num in set, int count bytes);
        if (count bytes == 1) begin
             for (int v = 0; v < 8; v++) begin
                 ans cpu[0] = ans cpu[0] + ((cache[(set <math><< 1) +
num in set][offset * 8 + v]) << v);</pre>
        end else if (count bytes == 2) begin
            for (int v = 0; v < 8; v++) begin
                 ans cpu[0] = ans cpu[0] + ((cache[(set <math><< 1) +
num in set][(offset + 1) * 8 + v]) << v);
            end
             ans cpu[0] = ans cpu[0] << 8;
             for (int v = 0; v < 8; v++) begin</pre>
                 ans cpu[0] = ans cpu[0] + ((cache[(set <math><< 1) +
num in set][offset * 8 + v]) << v);</pre>
            end
        end else begin
            int new set = set;
            new set = set << 1;
            for (int u = 0; u < 2; u++) begin
                 for (int v = 0; v < 8; v++) begin
                     ans cpu[u] = ans cpu[u] + ((cache[new set +
num in set][(offset + 1 + u * 2) * 8 + v]) << v);
                 ans_cpu[u] = ans_cpu[u] << 8;</pre>
                 for (int v = 0; v < 8; v++) begin
                     ans cpu[u] = ans cpu[u] + ((cache[new set +
num in set][(offset + u * 2) * 8 + v]) << v);</pre>
                 end
             end
        end
    endtask
    task automatic read in mem();
        C2 1 = 2;
```

```
A2 = addr >> `CACHE OFFSET SIZE;
         wait(1);
        C2 1 = 'hz;
        while (!(C2 === 1)) wait(1);
        line = 0;
        for (int a = 0; a < 8; a++) begin</pre>
             line = line + (D2 << (16 * a));
             wait(1);
        end
        if (cache addr use[set][0] == 0) begin
             if (cache[(set << 1)][`CACHE LINE SIZE BYTE + `CACHE TAG SIZE] ==</pre>
1 &&
             cache[(set << 1)][`CACHE LINE SIZE BYTE + `CACHE TAG SIZE + 1] ==</pre>
1) begin
                 reg[`CACHE_TAG_SIZE - 1 : 0] new_tag = (cache[(set <<</pre>
1) ] [ CACHE LINE SIZE BYTE + CACHE TAG SIZE - 1 : CACHE LINE SIZE BYTE]);
                 write_in_mem(0, set + (new_tag << `CACHE_SET_SIZE));</pre>
                  wait(1);
             end
             cache[(set << 1)][`CACHE LINE SIZE BYTE + `CACHE TAG SIZE - 1 :</pre>
0] = (tag << `CACHE LINE SIZE BYTE) + line;</pre>
             cache[(set << 1)][`CACHE LINE SIZE BYTE + `CACHE TAG SIZE + 1] =</pre>
1;
             cache[(set << 1)][`CACHE LINE SIZE BYTE + `CACHE TAG SIZE] = 0;</pre>
             cache addr use[set][0] = 1;
             cache addr use[set][1] = 0;
        end else begin
             if (cache[(set << 1) + 1][`CACHE LINE SIZE BYTE +</pre>
`CACHE_TAG_SIZE] == 1 \& \&
             cache[(set << 1) + 1][`CACHE LINE SIZE BYTE + `CACHE TAG SIZE +</pre>
1] == 1) begin
                 reg[`CACHE_TAG_SIZE - 1 : 0] new tag = (cache[(set << 1) +</pre>
1][`CACHE LINE SIZE BYTE + `CACHE TAG SIZE - 1 : `CACHE LINE SIZE BYTE]);
                 write in mem(1, set + (new tag << `CACHE SET SIZE));</pre>
                 wait(1);
             cache[(set << 1) + 1][`CACHE LINE SIZE BYTE + `CACHE TAG SIZE - 1</pre>
: 0] = (tag << `CACHE LINE SIZE BYTE) + line;
             cache[(set << 1) + 1][`CACHE LINE SIZE BYTE + `CACHE TAG SIZE +</pre>
1] = 1;
             cache[(set << 1) + 1][`CACHE LINE SIZE BYTE + `CACHE TAG SIZE] =</pre>
0;
             cache addr use[set][1] = 1;
             cache addr use[set][0] = 0;
        end
    endtask
    task automatic answer CPU(input int count bytes); //+
        C1 1 = 7;
        if (count bytes == 1 || count bytes == 2) begin
            D1 1 = ans cpu[0];
             wait(1);
        end else begin
            D1_1 = ans cpu[0];
             wait(1);
             D1 1 = ans cpu[1];
             _{\mathrm{wait}}(\mathbf{1});
        end
        D1 1 = 'hz;
```

```
C1 1 = 'hz;
    endtask
    task automatic write in cache (input int count bytes);
        tag = addr >> (`CACHE SET SIZE + `CACHE OFFSET SIZE);
        set = (addr >> `CACHE_OFFSET_SIZE) % (1 << `CACHE_SET_SIZE);</pre>
        offset = addr % (1 << `CACHE_OFFSET_SIZE);</pre>
        if (cache[(set << 1)][`CACHE LINE SIZE BYTE + `CACHE TAG SIZE - 1 :</pre>
`CACHE_LINE_SIZE_BYTE] === tag
        && cache [(set << 1)][ CACHE LINE SIZE BYTE + CACHE TAG SIZE + 1] ==
1) begin
            cache req++;
            cache[(set << 1)][`CACHE LINE SIZE BYTE + `CACHE TAG SIZE] = 1;</pre>
            cache addr use[set][0] = 1;
            cache addr use[set][1] = 0;
            for (int b = 0; b < count bytes; b++) begin</pre>
                 for (int c = 0; c < 8; c++) begin</pre>
                     cache[(set << 1)][(offset + b) * 8 + c] = data[b * 8 +</pre>
c];
                 end
            end
        end else if (cache[(set << 1) + 1][`CACHE LINE SIZE BYTE +</pre>
`CACHE_TAG_SIZE - 1 : `CACHE_LINE_SIZE_BYTE] === tag
        && cache [(set << 1) + 1] [`CACHE LINE SIZE BYTE + `CACHE TAG SIZE + 1]
== 1) begin
            cache req++;
            cache[(set << 1) + 1][`CACHE LINE SIZE BYTE + `CACHE TAG SIZE] =</pre>
1;
            cache addr use[set][0] = 0;
            cache addr use[set][1] = 1;
            for (int b = 0; b < count bytes; b++) begin</pre>
                 for (int c = 0; c < 8; c++) begin
                     cache[(set << 1) + 1][(offset + b) * 8 + c] = data[b * 8]
+ c];
                 end
            end
        end else begin
            cache miss++;
            read in mem();
            _wait(1);
            write_in_cache(count_bytes);
        end
    endtask
    task automatic write in mem(input num in set, reg[`CACHE TAG SIZE +
`CACHE SET SIZE - 1 : 0] addr);
        A2 = addr;
        C2 1 = 3;
        for (int t = 0; t < (`CACHE LINE SIZE / 2); t++) begin</pre>
            reg[`DATA2_BUS_SIZE - 1 : 0] data 1 = 0;
            for (int s = 0; s < 16; s++) begin
                data 1 += ((cache[(set << 1) + num in set][t * 16 + s]) <<
s);
            end
            D2 1 = data 1;
             wait(1);
            A2 = 'hz;
            C2_1 = 'hz;
```

```
D2 1 = 'hz;
        while (!(C2 === 1)) wait(1);
         wait(1);
        C2 1 = 0;
    endtask
    task automatic _INVALIDATE LINE();
        tag = addr >> (`CACHE SET SIZE + `CACHE OFFSET SIZE);
        set = (addr >> `CACHE OFFSET SIZE) % (1 << `CACHE SET SIZE);</pre>
        offset = addr % `CACHE_OFFSET_SIZE;
        if (cache[(set << 1))][`CACHE LINE SIZE BYTE + `CACHE TAG SIZE - 1 :</pre>
`CACHE_LINE_SIZE_BYTE] == tag) begin
            if (cache[(set << 1)][`CACHE LINE SIZE BYTE + `CACHE TAG SIZE] ==</pre>
1 &&
            cache[(set << 1)][`CACHE LINE SIZE BYTE + `CACHE TAG SIZE + 1] ==</pre>
1) begin
                 reg[`CACHE_TAG_SIZE - 1 : 0] new tag = (cache[(set <<</pre>
1) ] [ `CACHE LINE SIZE BYTE + `CACHE_TAG_SIZE - 1 : `CACHE_LINE_SIZE_BYTE]);
                 write in mem(0, set + ( new tag << `CACHE SET SIZE));</pre>
                 _wait(1);
            end
            cache_addr_use[set][0] = 1;
            cache_addr_use[set][1] = 0;
            cache [ (set << 1) ] = 0;
        end else if (cache[(set << 1) + 1][`CACHE LINE SIZE BYTE +</pre>
`CACHE TAG SIZE - 1 : `CACHE LINE SIZE BYTE] == tag) begin
            if (cache[(set << 1) + 1][`CACHE LINE SIZE BYTE +</pre>
`CACHE TAG SIZE] == 1 &&
            cache[(set << 1) + 1][`CACHE LINE SIZE BYTE + `CACHE TAG SIZE +</pre>
1] == 1) begin
                 reg[`CACHE_TAG_SIZE - 1 : 0] new tag = (cache[(set << 1) +</pre>
1][`CACHE_LINE_SIZE_BYTE + `CACHE_TAG_SIZE - 1 : `CACHE_LINE_SIZE_BYTE]);
                 write in mem(0, set + ( new tag << `CACHE SET SIZE));</pre>
                 _wait(1);
            end
            cache addr use[set][0] = 0;
            cache addr use[set][1] = 1;
             cache [ (set << 1) + 1] = 0;
        end
    endtask
endmodule
module MemCTR(
    inout wire[`DATA2 BUS SIZE - 1 : 0] D2,
    inout wire[`CTR2_BUS_SIZE - 1 : 0] C2,
    input reg[`ADDR2_BUS_SIZE - 1 : 0] A2,
    input reg RESET,
    input reg M DUMP,
    input reg CLK
    );
    reg[`DATA2 BUS SIZE - 1 : 0] D2 1 = 'hz;
    reg[`CTR2 BUS SIZE - 1 : 0] C2 1 = 'hz;
    assign D2 = D2 1;
    assign C2 = C2 1;
    reg[7:0] mem[`MEM SIZE - 1 : 0];
```

```
integer SEED = 225526;
int fd;
reg[`CACHE_ADDR_SIZE - 1 : 0] addr;
initial reset();
always @ (posedge CLK && RESET == 1) begin
end
always @(posedge CLK && M_DUMP == 1) begin
    fd = $fopen ("DUMP_M.ext", "w");
    for (int e = 0; e < `MEM SIZE; e++)</pre>
        $fdisplay (fd, "#%d# %b", e, mem[e]);
    $fclose(fd);
end
always @ (posedge CLK) begin
    if (C2 === 2) begin
        _READ_LINE();
    end else if (C2 === 3) begin
        _WRITE_LINE();
    end
end
task automatic wait(input int count);
    for (int m = 0; m < count; m++) @ (posedge CLK);</pre>
endtask
task automatic reset();
    for (int h = 0; h < `MEM SIZE; h += 1)</pre>
        mem[h] = $random(SEED)>>16;
endtask
task automatic _READ_LINE();
   addr = A2 << `CACHE OFFSET SIZE;
    wait(1);
   C2 1 = 0;
    wait(99);
   C2_1 = 1;
    for (int w = 0; w < 8; w++) begin
        D2 1 = (mem[addr + w * 2 + 1] << 8) + (mem[addr + w * 2]);
        wait(1);
    end
    C2 1 = 'hz;
   D2 1 = 'hz;
endtask
task automatic _WRITE_LINE();
    addr = A2 << `CACHE_OFFSET_SIZE;</pre>
    for (int d = 0; d < 8; d++) begin
        mem[addr + d * 2] = D2 % (1 << 8);
        mem[addr + d * 2 + 1] = D2 >> 8;
        wait(1);
        C2_1 = 0;
    end
    wait(92);
    C2_1 = 1;
     wait(1);
```

```
C2_1 = 'hz;
endtask
endmodule
```

## Листинг 24. Verilog

```
#include <bits/stdc++.h>
using namespace std;
const int M = 64;
const int N = 60;
const int K = 32;
const int CACHE WAY = 2;
const int CACHE SETS COUNT = 1 << 6;</pre>
const int CACHE SET SIZE = 6;
const int CACHE OFFSET SIZE = 4;
const int CACHE LINE SIZE = (1 << 4);</pre>
const int DATA2 BUS SIZE = 16;
const int SIZE A = 1;
const int SIZE B = 2;
const int SIZE C = 4;
int count tact = 0;
int count cache hit = 0;
int count cache miss = 0;
int cache[CACHE SETS COUNT][CACHE WAY];
int cache addr use[CACHE SETS COUNT][CACHE WAY];
int cache valid[CACHE SETS COUNT][CACHE WAY];
int cache dirty[CACHE SETS COUNT][CACHE WAY];
int pa;
int pb;
int pc;
void read in mem(int set, int tag, int count bytes) {
    if (cache addr use[set][0] == 0) {
        if (cache dirty[set][0] == 1 && cache valid[set][0] ==
1) {
            count tact += 100 + 1; //write in mem
        cache[set][0] = tag;
        cache valid[set][0] = 1;
        cache dirty[set][0] = 0;
        cache addr use[set][0] = 1;
        cache addr use[set][1] = 0;
    } else {
        if (cache dirty[set][1] == 1 && cache valid[set][1] ==
1) {
            count tact += 100 + 1; //write in mem
```

```
cache[set][1] = tag;
        cache valid[set][1] = 1;
        cache dirty[set][1] = 0;
        cache addr use[set][1] = 1;
        cache addr use[set][0] = 0;
    }
void check cache(int addr, int count bytes, bool is write) {
    int tag = addr >> (CACHE SET SIZE + CACHE OFFSET SIZE);
    int set = (addr >> CACHE OFFSET SIZE) % (1 <<</pre>
CACHE SET SIZE);
    if (cache[set][0] == tag && cache valid[set][0] == 1){
        if (is write) {
            cache dirty[set][0] = 1;
        cache addr use[set][0] = 1;
        cache addr use[set][1] = 0;
        count cache hit++;
        count tact += 6 + (count bytes + 1) / 2;
    } else if (cache[set][1] == tag && cache valid[set][1] == 1)
        if (is write) {
            cache dirty[set][1] = 1;
        cache addr use[set][1] = 1;
        cache addr use[set][0] = 0;
        count cache hit++;
        count tact += 6 + (count bytes + 1) / 2;
    } else {
        count cache miss++;
        read in mem(set, tag, count bytes);
        count tact += 100 + 4 + 1;
        count tact += CACHE LINE SIZE / DATA2 BUS SIZE;
    }
void mmul() {
    count tact++; //int8 *pa = a;
    count tact++; //int32 *pc = c;
    pa = 0;
    pc = M * K * SIZE A + N * K * SIZE B;
    count tact++; // initialization y
    for (int y = 0; y < M; y++) {
        count_tact++; //start of a new loop iteration
        count tact++; // initialization x
        for (int x = 0; x < N; x++) {
            pb = M * K * SIZE A;
            count tact++; //start of a new loop iteration
            count_tact++; //int16 *pb = b;
            count tact++; //int32 s = 0;
            // count tact++; // initialization k
            for (int k = 0; k < K; k++) {</pre>
```

```
count tact++; //start of a new loop iteration
                count tact+= (1 + 5 + 1 + 1); //s +=
pa[k]*pb[x];
                check cache(pa + k * SIZE A, SIZE A, false);
                check cache(pb + x * SIZE B, SIZE B, false);
                count tact++; //pb += N;
                pb += N * SIZE B;
            count tact++; //pc[x] = s;
            check_cache(pc + x * SIZE C, SIZE C, true);
        pa += K * SIZE A;
        pc += N * SIZE C;
        count tact++; //pa += K;
        count_tact++; //pc += N;
    count tact++; //exit out of function mmul;
int main() {
    mmul();
    cout << "Count tact: " << count tact << "\n";</pre>
    cout << "Cache-hit percentage: ";</pre>
    cout << count cache hit << " " << count cache miss << " " <<
count_cache_miss + count_cache_hit << " ";</pre>
    cout << ((float)count cache hit / (float)(count cache hit +</pre>
count cache miss) * 100) << "%";
}
```

Листинг 25. Аналитическое решение