### Лабораторная работа №3.

## Разработка счетчика с заданным основанием счета на T-триггерах в среде Quartus

**Цель работы**. Разработать проект счетчика с заданным основанием счета на Т-триггерах в среде программирования Quartus.

# Краткие теоретические сведения

Разработка счетчика с заданным основанием счета является одной из типовых задач проектирования цифровых схем. Счетчик должен изменять значения выходных двоичных кодов от 0 до М-1 включительно, каждый М-й входной импульс должен приводить к обнулению счетчика, каждый последующий импульс вызывает последовательное увеличение на 1 выходного кода. При формировании такого цифрового устройства можно использовать различные триггеры, в данном случае — счетные триггеры (элементы tff в среде Quartus). При формировании проекта в графическом формате нужно создать синхронный счетчик: тактовые входы всех используемых элементов должны быть подсоединены к одному общему источнику сигнала тактирования (в данном случае — входной сигнал в виде последовательности импульсов). Управление состояниями триггеров должно быть организовано при помощи логических схем, выходы которых подсоединяются к управляющим входам триггеров (входам Т элементов tff).

#### Варианты заданий\*

Задание заключается в формировании проекта *синхронного* суммирующего счетчика с заданным основанием счета (М). Состояние двоичного кода, равное М, даже на очень краткое время, не допускается.

Для реализации заданного основания счета при выполнении лабораторной работы запрещается использовать принцип обратной связи на входы сброса триггеров вследствие общеизвестных недостатков такого подхода к разработке.

Варианты заданий приведены в таблице. Номер варианта студент получает во время занятий по дисциплине.

|      |    | таолица вариантов задании |    |    |    |    |    |    |    |    |    |    |    |    |    |  |
|------|----|---------------------------|----|----|----|----|----|----|----|----|----|----|----|----|----|--|
| Bap. | 1  | 2                         | 3  | 4  | 5  | 6  | 7  | 8  | 9  | 10 | 11 | 12 | 13 | 14 | 15 |  |
| M    | 15 | 17                        | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 14 | 3  | 5  | 6  | 7  | 9  |  |
| Bap. | 16 | 17                        | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 25 | 26 | 27 | 28 | 29 | 30 |  |
| M    | 10 | 11                        | 12 | 13 | 25 | 26 | 27 | 28 | 29 | 30 | 31 | 33 | 34 | 35 | 36 |  |

Габлица вариантов заланий

#### \*Примечание:

Если отчет представлен после указанной предельной даты выполнения работы, то, помимо основного задания, следует выполнить дополнительные задания:

- 1) реализовать вычитающий счетчик с тем же основанием счета;
- 2) реализовать схему счетчика на языке Verilog.

# Порядок выполнения работы

- 1. Получить вариант задания у преподавателя во время занятия по расписанию, удостовериться в правильном понимании задания и критериев его оценки.
- 2. Выбрать количество триггеров для счетчика. Заполнить таблицу истинности, необходимую для последующего расчета логических схем, управляющих состояниями триггеров.
- 3. Получить логические выражения для управляющих логических схем и минимизировать их.
- 4. Сформировать проект для ПЛИС, реализовав схему счетчика на Т-триггерах в графическом формате в среде Quartus.
- 5. Осуществить компиляцию и моделирование схемы проекта.
- 6. Убедиться в работе проекта в соответствии с данными полученного варианта, продемонстрировать работу преподавателю.
- 7. Сохранить проект, выйти из среды Quartus. Закончить работу.

#### Содержание отчета

- 1. Цель работы.
- 2. Вариант задания.
- 3. Краткое описание концепции разработки схемы.
- 4. Таблица истинности, необходимая для реализации счетчика.
- 5. Логические выражения, включая промежуточные выкладки, выполняемые в процессе минимизации.
- 6. Схема устройства в графическом формате в среде Quartus.
- 7. Временная диаграмма работы схемы в среде Quartus.
- 8. Перечисление ошибок, если они возникали в процессе работы и методов, применённых для их устранения.
- 9. Выводы.
- 10. Список используемых источников.

# Рекомендуемая литература

- 1. Проектирование встраиваемых систем на ПЛИС. / З.Наваби; перев. с англ. В.В. Соловьева. М.: ДМК Пресс, 2016. 464 с.
- 2. Проектирование цифровых устройств на ПЛИС: учеб. пособие / И.В. Ушенина. СПб: Лань, 2022. 408 с.
- 3. Цифровая схемотехника и архитектура компьютера / Д.М. Харрис, С.Л. Харрис; пер. с англ. ImaginationTechnologies. М.: ДМК Пресс, 2018. 792 с.
- 4. Логическое проектирование цифровых систем на основе программируемых логических интегральных схем / В. В. Соловьев, А. Климович. М.: Горячая линия Телеком, 2008. 376 с. [Библиотечный шифр 681.3 С 60].
- 5. Проектирование на ПЛИС. Архитектура, средства и методы: Курс молодого бойца = The design warrior's guido to FPGA's: пер. с англ. / К. Максфилд. М.: ДОДЭКА-XXI, 2007. 408 с. [Библиотечный шифр 004.4 М 17].
- 6. Разработка систем цифровой обработки сигналов на базе ПЛИС / Д. С. Потехин, И. Е. Тарасов. М.: Горячая линия Телеком, 2007. 248 с. [Библиотечный шифр 004 П 64].