# Comparação de Eficiência entre as linguagens OpenCL e CUDA em GPUs NVIDIA

Thiago de Gouveia Nunes Surpervior: Prof. Doutor Marcel P. Jackowski

24 de novembro de 2012

# Sumário

| 1                | Intr          | rodução                        | 3               |
|------------------|---------------|--------------------------------|-----------------|
|                  | 1.1           | Motivação                      | 3               |
|                  | 1.2           | Objetivos                      | 3               |
|                  | 1.3           | Problemas a serem resolvidos   | 3               |
| 2                | Con           | nceitos e Técnologias          | 4               |
|                  | 2.1           | High-Performance Computability | 4               |
|                  | 2.2           | GPU                            | 4               |
|                  | 2.3           | CUDA                           | 5               |
|                  |               | 2.3.1 Modelo de Plataforma     | 6               |
|                  |               | 2.3.2 Modelo de Programação    | 6               |
|                  |               | 2.3.3 Hierarquia de Memória    | 7               |
|                  | 2.4           | OpenCL                         | 8               |
|                  |               | 2.4.1 Modelo de Plataforma     | 8               |
|                  |               | 2.4.2 Modelo de Execução       | ç               |
|                  |               | ,                              | 10              |
|                  |               |                                | 11              |
| 3                | Ativ          | vidades Realizadas             | 13              |
|                  | 3.1           |                                | $\frac{1}{3}$   |
|                  | 3.2           | 1 ,                            | 13              |
|                  | J             |                                | 13              |
|                  |               |                                | 14              |
|                  | 3.3           |                                | 15              |
| 4                | Res           | ultados                        | 19              |
| -                | 4.1           |                                | 19              |
|                  | 1.1           |                                | 19              |
|                  | 4.2           |                                | $\frac{13}{23}$ |
|                  |               |                                |                 |
| 5                | Con           | nclusões                       | <b>2</b> 9      |
| $\mathbf{L}^{:}$ | ista          | de Figuras                     |                 |
|                  | 1             | <u> </u>                       | 19              |
|                  | _             | ·                              |                 |
|                  | 2             | Kernel Memory-Round OpenCL     | 90              |
|                  | $\frac{2}{3}$ | v 1                            | $\frac{20}{21}$ |

## 1 Introdução

## 1.1 Motivação

Em Computação de Alto Desempenho (HPC) existe uma parcela de supercomputadores montados com base em placas de processamento gráfico (GPU). O termo GPGPU (General-purpose computing on graphics processing units) é usado para denotar o uso de GPUs para executar programas de mais amplo espectro.

Duas linguagens são muito utilizadas atualmente para programação em ambientes GPGPU, OpenCL (Open Computing Language) e CUDA (Compute Unified Device Architecture). OpenCL é reconhecido como a melhor linguagem para ambientes GPGPU genéricos, enquanto o CUDA é a melhor para ambientes NVIDIA.

## 1.2 Objetivos

O objetivo do estudo é comparar a eficiência de programas escritos nessas duas linguagens rodando em uma placa NVIDIA GeForce GTX 460 e comparar o modo com que eles abstraem uma GPU, tornando possível rodar programas genéricos na mesma.

### 1.3 Problemas a serem resolvidos

Para realizar a comparação de eficiência entre as linguagens é necessário desenvolver dois algoritmos para testes, um que verifique a capacidade de processamento da linguagem e outro a capacidade de manipular memória. Além disso, é necessário comparar as abstrações para entender de onde vem a diferença de desempenho entre as linguagens.

## 2 Conceitos e Técnologias

## 2.1 High-Performance Computability

HPC nasceu da necessidade de poder computacional para resolver uma série de problemas, entre eles:

- Previsão climática
- Modelação molecular
- Simulações físicas
- Física quântica

Até o final dos anos 90 todos os supercomputadores tinham como base processadores vetoriais. Só no final da década seguinte, com o aumento do desempenho das GPUs, que alguns supercomputadores começaram a usar GPUs como suas fontes e processamento.

#### 2.2 GPU

A primeira GPU foi a GeForce 256, da NVIDIA, lançada em 1999. O hardware seguia um pipeline de 2 fases, uma que aplicava transformações em vértices e outro em pixels. Em 2001, a GeForce 3 trouxe o primeiro processador de vértices programável. Em 2005 a primeira GPU com um processador unificado, usado tanto para operações em pixels como em vértices, foi lançada para o console XBox 360. Para unificar os 2 processos do pipeline num único processador foi necessário generalizar esse processador, e essa generalização abriu as portas para programas genericos executarem na GPU.

A placa usada para os testes desse trabalho, a GeForce GTX460, usa a arquitetura Fermi, a segunda mais nova arquitetura da NVIDIA para GPUs. Essa arquitetura separa o fluxo de execução baseando-se no tipo de aplicação que será executada nela. Existe um fluxo para aplicações gráficas e outro para aplicações genéricas, que é o foco desse trabalho. Vamos estudar o fluxo generico abaixo.

A placa contém um escalonador implementado em hardware para threads. Ele é responsável por escalonar as threads que serão executadas nos streaming multiprocessors (SM). Os SM são conjuntos de 48 processadores, um pequeno bloco de memória própria, um cache de instruções e 8 unidades de funções especiais. A Geforce GTX 460 tem 7 SMs, totalizando 336 processadores.

O código que será executado em cada processador é chamado de **kernel**. Então, ao executar um kernel na GPU, o hardware criará threads, cada uma executando esse mesmo kernel mas com dados diferentes. Nas placas NVIDIA as threads são agrupadas em blocos, e esses blocos são escalonados para cada SM. Depois, todas as threads dentro de um bloco são divididas em pequenos grupos. Esses grupos chamados de **warp**[1], e cada warp é executado paralelamente dentro do mesmo SM para qual o bloco foi escalonado. Existe um limite para a quantidade de threads escalonadas para execução dentro de um SM, que é definida pelos recursos que cada thread consome. Por exemplo, não há como executar 10 threads que consomem 10 registradores cada em um SM com 90 registradores.

Outra parte importante do hardware é a memória, que é limitada em relação à da CPU. GPUs tem, em média, 1GB de memória, enquanto CPUs tem 4GB. O acesso a um mesmo bloco de memória é concorrente, mas ao utilizar os caches e leitura/escritas em conjunto podemos minimizar a taxa com que leituras/escritas conflitantes são feitas. Mas ainda sim é necessário atenção ao escrever um kernel. Dada a estrutura do hardware da GPU, é melhor deixar threads que façam operações sobre posições de memória próximas no mesmo SM, assim elas podem utilizar a memória compartilhada do mesmo, e elas podem requisitar em conjunto um mesmo bloco da memória principal, se necessário.

No caso da GTX460 cada SM tem um bloco de memória de 64KB. Esse bloco pode ser configurado para 16KB de memória compartilhada e 48KB de cache L1 ou vice versa. A memória principal da placa é de 1024MB com conexões de 256 bits. A placa também tem um cache L2 de 512KB.

Outro fator limitante é a transferência de dados da memória principal do computador para a memória principal da GPU. A transmissão é feita por um barramento PCI Express, com velocidades de até  $16\mathrm{GB/s}$  ( dado que o barramento seja utilizado somente pela GPU ). Essa transmissão é a parte mais lenta de todo o processo de execução na GPU e dado isso, em alguns casos é mais viável executar na GPU um pedaço do seu programa que seria executado na CPU do que retornar os dados computados na GPU para a CPU, executar esse pedaço específico, e passá-los de volta para a GPU para mais operações e novamente retornar esses dados para a CPU no final, passando duas vezes a mais pelo PCI Express.

Ao estudar como o código é executado nas GPUs NVIDIA descobrimos a existência de uma máquina virtual chamada de Parallel Thread Execution[4]. Todo kernel é primeiro compilado para um arquivo .ptx que é executado na GPU através da máquina PTX. Ela é utilizada para garantir a retrocompatibilidade de kernels em placas mais antigas.

## 2.3 CUDA

Compute Unified Device Architecture (CUDA)[2] é uma arquitetura de programação para GPUs criada pela NVIDIA. Ele adiciona suas diretrizes para as linguagens C, C++, FORTRAN e Java, permitindo que elas usem a GPU. Esse trabalho usa o CUDA junto com a linguagem C. A versão 1.0 do CUDA foi disponibilizada no inicio de 2007. Atualmente só existe um compilador para CUDA, o nvcc, e ele só da suporte para GPUs NVIDIA.

Para uma função executar na GPU ela precisa ser invocada de um programa da CPU. Chamamos esse programa de Host e a GPU onde o kernel irá executar de Device.

O CUDA implementa um conjunto virtual de instruções e memória, tornando os programas retroativos. O compilador primeiro compila o código em C para um intermediário, chamado de PTX, que depois será convertido em linguagem de máquina. Na conversão do PTX para linguagem de máquina o compilador verifica quais instruções o device suporta e converte o código para usar as instruções corretas. Para obter o maior desempenho possível, é importante saber para qual versão o código final será compilado, pois na passagem do código de uma versão maior para uma menor não existe a garantia que o algoritmo seguira as mesmas instruções, o compilador pode mudar um conjunto de instruções para

outro menos eficiênte, ou em alguns casos, algumas instruções não existem em versões mais antigas do hardware.

#### 2.3.1 Modelo de Plataforma

A inicialização dos recursos que o CUDA necessita para a comunicação com a GPU é feita no background da aplicação no momento da primeira chamada de alguma das diretivas do CUDA. Essa primeira diretiva terá um tempo maior de execução que chamadas subsequentes a mesma diretiva. Na inicialização o CUDA identifica os devices existentes e escolhe um deles para ser o responsável pelas execuções posteriores.

O próximo passo é a alocação de memória no device. As operações de leitura de memória de um kernel são feitas somente na memória de um device. A alocação dessa memória é feita pelo host, usando cudaMalloc(). Para copiar a memória do host para o device ou vice-versa, cudaMemcpy() é usada. Para liberar o espaço alocado após a execução basta usar o cudaFree(). Todas essas diretivas recebem um ponteiro do host, usado para o controle sobre qual posição da memória está sendo operado em cada operação.

O CUDA dá suporte a alocação de vetores em duas ou três dimensões através de: cudaMallocPitch() e cudaMalloc3D(), respectivamente. É necessário usar as modificações dos comandos Memcpy para duas ou três dimensões também, que são: cudaMemcpy2D(), cudaMemcpy3D().

#### 2.3.2 Modelo de Programação

Um kernel no CUDA é uma função C que será executada paralelamente n vezes em n threads diferentes na GPU. Um kernel pode ser definido em qualquer lugar do seu código, usando a declaração <code>\_\_global\_\_</code> do lado esquerdo do tipo de retorno do kernel. Para invocar um kernel, o host faz a chamada de uma função com a sintaxe parecida com o C, mas usa uma configuração de execução definida pelo CUDA, que usa a sintaxe <<<...>>> junto da chamada da função. Os parâmetros da configuração são o número de blocos de threads e o número de threads por blocos. Para somar dois vetores de tamanho M e guardar o resultado num outro vetor, o código é o seguinte:

```
__global__ void MatrixMulti ( float* a, float* b, float* c) {
   int i = threadIdx.x;
   a[i] = b[i] + c[i];
}

int main () {
   ...
   VecAdd<<<1,M>>>(a, b, c)
   ...
}
```

No kernel acima, a linha int i = threadIdx.x atribui a variável i o valor do indice da thread atual na primeira dimensão. A estrutura threadIdx é um vetor de 3 dimensões, logo as threads podem ser organizadas em 1, 2 ou 3 dimensões dentro de um device. As threads são organizadas por blocos. Cada bloco tem dimensões maleáveis, mas as GPUs atuais limitam para 1024 o número máximo

de threads por blocos. Cada bloco é lançado para execução em um processador diferente. Blocos são organizados em grids, que tem seu tamanho configurado na chamada o kernel, bem como o tamanho de cada bloco. No nosso exemplo acima, na linha VecAdd<<<1,M>>>(a,b,c), o 1 determina o número de blocos e o M o número de threads por bloco.

O CUDA supõem que todos os blocos podem ser executados de maneira independende, ou seja, eles podem executar tanto paralelamente quanto sequencialmente. Com isso, é possivel que o desempenho do código aumente em GPUs com mais processadores, sem que o programador tenha que modificar o código.

O CUDA sabe qual instruções ele pode executar dentro de um device baseandose no seu Compute Capability (Capacidade Computacional). A Compute Capability de um device são dois números, um que representa a arquitetura do device, e outro que representa melhorias numa arquitetura. A arquitetura Tesla, a primeira da NVIDIA a dar suporte a GPGPU, tem Compute Capability 1.x, a seguinte, a Tesla, tem 2.x e a atual, a Kepler, tem 3.x. Dentro de cada arquitetura, podem existir melhorias nas instruções, que são refletidas no número após o ponto, ou seja, uma placa com Compute Capability 2.1 tem instruções que uma 2.0 não tem.

#### 2.3.3 Hierarquia de Memória

No CUDA, a memoria é separada lógicamente em 4 locais:

- Registradores Toda variável de uma thread fica em registradores.
- Memória Local Memória acessivel por cada thread separadamente, mas de uso pouco provável. Ela só é usada se não existe mais espaço nos registradores ou se o compilador não ter certeza sobre o tamanho de um vetor.
- Memória Compartilhada Cada bloco de threads tem uma memória compartilhada. A memória compartilhada é separada em pequenos blocos independentes. Se uma requisição de leitura tem n endereços em n blocos diferentes, o tempo de leitura desses n endereços é igual ao tempo de leitura de 1 endereço. Caso duas leituras caiam no mesmo bloco, elas serão serializadas. A memória compatilhada fica em chips dentro dos SMs, logo seu acesso é mais rápido do que o acesso a memória global.
- Memória Global A memória global é acessivel por qualquer bloco em execução em um device. A memoria global não é resetada após a execução de um kernel, então chamadas subsequentes de um mesmo kernel simplesmente leêm os resultados da memória global. Existe um pedaço da memória global reservada para valores constantes do programa.

Por padrão, o compilador do CUDA cuida do gerenciamento da memória, ou seja, ele é o responsável por distribuir os dados entre os locais diferentes de memória. O programador pode dar dicas para o compilador usando qualificadores indicando o local que ele quer que aquele elemento fique na memória. Os possiveis qualificadores são:

• \_\_device\_\_ Fica na memória global.

- \_\_constant\_\_ Fica na area constante da memória global.
- \_\_shared\_\_ Fica na memória compartilhada das threads.
- \_\_restrict\_\_ Indica para o compilador que todos os ponteiros com esse qualificador apontam para locais diferentes da memória. Isso é importante pois o compilador pode fazer otimizações com o código sabendo dessa informação.

GPUs com Compute Cabapility maior ou igual a 2.0 podem alocar memória dentro do *device* em tempo de execução.

## 2.4 OpenCL

Open Computing Language (OpenCL)[3] é uma framework aberta para programação genérica para varios procesadores, dentre eles GPUs e CPUs. OpenCL da suporte para sistemas embarcados, sistemas pessoais, corporativos e até HPC. Ele consegue isso criando uma interface de baixo nível, ou seja, o mais próximo do hardware possivel, e mantendo auto desempenho, com uma abstração protátil. O OpencL também é uma API para controle de aplicações paralelas em sistemas com processadores heterogéneos. O OpenCL consegue, numa mesma aplicação, reconhecer vários processadores diferentes dentro de um mesmo computador, e executar códigos distintos entre eles, coordenando os hardwares. Aqui, como no CUDA, a parte do código executado na CPU é chamada de Host e o hardware que executa os kernels de Devices. É importante lembrar que dado essa generalização do OpenCL, é possível que a CPU onde o código do host esteja executando seja usada para rodar um kernel, e essa CPU passa a ser um device ao mesmo tempo em que roda o host. Tanto o fato do OpenCL ser aberto quanto o fato dele não se restringir a um hardware especifico fazem dele a linguagem mais usada para GPGPU fora de GPUs NVIDIA.

O framework do OpenCL pode ser explicado usando 4 modelos hierarquicos, que são:

- Plataforma
- Memória
- Execução
- Programação

#### 2.4.1 Modelo de Plataforma

No OpenCL existe um host conectado a um ou mais devices. Os devices são abstrações de uma GPU ou de uma CPU. Cada device é composto de uma ou mais Compute Unit (CU), e cada CU é composto de um ou mais Processing Element (PE). Por exemplo, uma CPU com 2 cores seria vista pelo OpenCL como um device com uma Compute Unit e 2 PRocessing Elements. O processamento dentro de um device ocorre num PE. O processamento é iniciado atravez de comandos que o host manda para o device. Os PEs podem executar tanto no modelo de SIMD (Instrução Unica, Multiplos Dados) ou SPMD (Procesuso Unico, Multiplos Dados). No SIMD, todas as threads executão a mesma operação ao mesmo tempo em dados diferentes e no SPMD cada thread tem um

ponteiro de instrução próprio. O responsável por iniciar a execução dos kernels nos PE é o host.

O OpenCL tem suporte para varios tipos de devices diferentes: GPUs, CPUs, DSP ou Cell/B.E. . Para manter a retrocompatibilidade do código, cada device guarda 3 números importantes para o OpenCL:

- A versão da plataforma Indica qual a versão da API que o *host* pode usar para se comunicar com o OpenCL. Diz respeito ao contexto, objetos de memória, filas de comando e *devices*.
- A versão do *device* Indica qual a capacidade de um *device*, como possíveis funções implementadas em hardware ou limites de memória.
- A versão da linguagem Indica o número de features do OpenCL implementadas no device.

O host usa a versão da linguagem para determinar o que pode ou não ser feito no device em momento de compilação. A versão da linguagem nunca é maior que a versão da plataforma, mas pode ser maior que a versão do device.

#### 2.4.2 Modelo de Execução

Com as plataformas definidas, vamos entender como o OpenCL cuida da execução dos kernels dentro de uma plataforma. Cada instância de um kernel rodando dentro de um Processing Element é chamada de Work-Item. Dentro de um device é criado um conjunto de indices de até 3 dimensões, onde cada ponto dentro desse conjunto de indices é um work-item. Como visto acima, cada work-item executa o mesmo código, mas com dados diferentes e, existinto pulos condicionais no código, o caminho de execução pode váriar.

Esse conjunto de indices é chamado de NDRange. Ele é definido por um vetor de tamanho N, N sendo o número de dimensões do NDRange, em que cada componente do vetor determina o tamanho de cada dimensão do NDRange.

Os work-items estão organizados dentro de work-groups. O OpenCL escalona a execução dos work-groups, ou seja, ele envia um work-group para a execução, fazendo com que todos os work-items dentro dele sejam executados, e quando esse terminar sua execução um novo work-group com novos work-items é enviado para execução até que todos os work-items sejam executados. O número de dimensões do NDRange, de work-items por dimensão do NDRange e o número de work-items por dimensão de um work-group devem ser definidos pelo host antes da chamada de execução do kernel. O número de work-items é definido pela multiplicação o número de work-items por dimensão do NDRange, e a quantidade de work-items por work-groups é definida pela multiplicação das dimensões de um work-group.

Cada work-item é identificado através de um ID único global ou um ID único local dentro de um work-group. Cada work-group é identificado por um ID global único, logo um work-item pode ser identificado ou pelo seu ID global ou pela combinação do seu ID local e do ID do seu work-group. Esses IDs são tuplas de 1, 2 ou 3 indices, variando de acordo com o tamanho do NDRange. Os indices desses IDs vão de M até  $M+\delta$ ,  $\delta$  sendo o tamanho da dimensão que a tupla representa e M o um valor inicial para os indices daquela dimensão definido na criação do NDRange pelo host.

Para controlar a execução de vários kernels ao mesmo tempo em devices diferentes, o OpenCL define um Context. Um Context é um conjunto de Devices, Kernels, Program Objects e Memory Objects. Devices e Kernels já foram explicados acima, e Memory Objects serão explicados na subseção abaixo. Program Objects são objetos que tem as seguintes informações:

- Binário que será transformado nas funções de um ou mais kernels;
- O número de kernels dentro desse binário;
- O log da compilação, caso necessário;
- Uma referência para o context e os devices que ele está associado.

O binário de um *Program Object* pode ser compilado em tempo de execução por uma função do OpenCL.

Com um conext criado e inicializado, o host controla a execução dele usando um objeto chamado **Command-Queue**. O host adiciona comando a uma command-queue que está associada a um context, e os comandos são executados dentro dos devices do context. Os comandos são divididos em 3 tipos:

• Comandos de execução de kernel;

```
clEnqueueNDRangeKernel(queue, kernel, 2, NULL,
    work dim, local dim, 0, NULL, &event);
```

• Comandos de transferência de memória;

```
clEnqueueWriteBuffer(queue, columnSize, CL_TRUE,
    0, sizeof(int), &sizeC, 0, NULL, &event);
```

• Comandos de sincronização.

```
clFinish (queue);
```

Esses comandos podem ser executados sequêncialmente, onde um comando na command-queue espera todos os anteriores a ele executarem para executar, ou de forma não sequêncial, onde a command-queue só define a ordem em que os comandos terão sua execução iniciada, mas não se eles devem esperar um comando anterior para rodarem.

#### 2.4.3 Modelo de Memória

As threads em execução num kernel tem acesso a 4 locais distintos de memória:

- 1. Memória Global Toda thread em execução num kernel tem acesso de escrita e leitura a essa região da memória.
- Memória Constante Toda thread em execução num kernel tem acesso de leitura a essa região da memória. Somente o host tem acesso de escrita a essa parte da memória.
- 3. Memória Local Todas as threads de um work-group tem acesso a essa região da memória. Dependendo do hardware, ela pode ser colocada numa região próxima da região de execução de um work-group ou na memória principal da GPU.

 Memória Privada - Região privada de uma thread, somente ela tem acesso a está região.

O host tem acesso de escrita e leitura na memória global e constante. O kernel tem acesso de escrita e memória em todas as localidades, a menos da local, onde ele só tem acesso de leitura. O OpenCL aplica uma consistência de meória relaxada, ou seja, não existem garantias que o estado de um bloco de memória acessado por um work-item seja igual para qualquer outro work-item acessando aquele bloco. A única consistência de memória garantida pelo OpenCL é de que dentro de uma barreira de um work-group, tanto a memória global quanto a local será igual para todos os work-itens dentro daquele work-group.

A iteração entre o modelo de memória do host e do device é feita através de uma API que ou copia dados para a GPU ou faz um mapeamento de um setor da memória do host para um setor da memória do device. A passagem da memíria é feita por uma Command-Queue. A transferência de dados é feita através de um tipo básico de objetos do OpenCL, os Memory Objects. eles podem ser de 2 tipos:

- Tipo buffer Representa tipos primitivos como int ou float, vetores e estruturas definidas pelo usuário. Eles são acessados pelo kernel através de um ponteiro, e são organizados de maneira sequêncial na memória. Não existe diferença entre o mêtodo de leitura ou escrita de um buffer.
- Tipo image Representa um buffer (não o tipo acima, mas o conceito de buffer na computação) de uma imagem ou de uma textura. Existe uma diferença entre os mêtodos de escrita e leitura de um image. Para ler ou escrever é necessário usar funções próprias do OpenCL. As funções de leitura transformam o tipo image num vetor de 4 componentes, e as funções de escrita transformam vetores de 4 componentes em uma componente do tipo image.

#### 2.4.4 Modelo de Programação

Existem 2 models de programação suportados pelo OpenCL:

- 1. Modelo de Dados Esse é o modelo mais comum usado pelo OpenCL, onde os indices do espaço de indices que cada work-item recebe definem um mapa one-to-one para os dados quie o kernel recebe do host. No OpenCL esse modelo é relaxado, já que os work-items podem estar associados a mais de um bloco de dados.
- 2. Modelo de Tarefas Esse modelo supõem que somente um work-item será executado em cada device, e que o programador será o responsável por paralelizar a aplicação usando ou vários kernels ou tipos vetoriais de dados que o device implemente.

Sobre a sincronização entre devicee hostno OpenCL, ela pode ser feita de 2 maneiras:

1. Pela barreira implicita na execução sequêncial da command-queue

2. Por eventos do OpenCL. Ao rodar um comando numa command-queue é possível adicionar um objeto do OpenCL chamado de evento, e podemos esperar esse evento ser concluído no host para continuar a execução.

## 3 Atividades Realizadas

## 3.1 Comparação das abstrações

Como as duas linguagens foram desenvolvidas com base num hardware em comum, as suas abstrações são bem parecidas. Cada uma delas tem uma abstração para as threads executando o kernel ( *work-item* para o OpenCL e *CUDA threads* para o CUDA).

Toda thread, em ambas as linguagens, tem um ID único que a identifica em relação a todas as threads em execução (o ID global) e um ID que a identifica unicamente dentro de um bloco (o ID local). O ID global é uma combinação do ID local com o ID do bloco. É comum usar o ID das threads para identificar quais os dados que ela irá receber. No exemplo desse trabalho, o ID global das threads é usado para determinar qual posição das matrizes ela irá usar nas suas operações.

Para representar a separação das threads nos blocos que serão excalonados para os SM, as duas linguagens implementam uma organização lógica para separar as threads em blocos (work-group no OpenCL e block no CUDA).

Os blocos são agrupados em um conjunto maior que engloba todas as threads de um kernel. No OpenCL, esse conjunto se chama *NDRange* e no CUDA *Grid.* O OpenCL cria um NDRange por execução do kernel e as dimensões do NDRange e dos work-groups dentro dele são iguais. O espaço de indices das threads de um NDRange pode começar tanto de zero quanto de um número definido pelo usuário, facilitanto operações em posições de memória deslocadas dentro do espaço de memória do problema.

Já no CUDA, os Grids podem ter sua dimensão diferente da dimensão dos blocks. O espaço de indices das threads é limitado a começar do zero. A execução de um kernel é representada por um único grid. Notou-se que o compilador do CUDA devolve um erro ao compilar um kernel que não respeita o tamanho máximo de threads num bloco, enquanto o OpenCL compila, mas o resultado da execução do kernel é sempre inesperado.

Sobre a memória, as duas linguagens deixam a criação e alocação da memória para o host. Cada uma delas define uma maneira diferente de tratar a memória. No CUDA a memória do device é tratada como um simples ponteiro. Já o OpenCL cria objetos de memória que serão mapeados para a memória do device. As operações de leitura e escrita nesses objetos são feitos através de uma fila de execução e de diretivas auxiliares para a inicialização e alocação.

A memória pode ser direcionada para qualquer um dos 4 espaços do device, usando modificadores especiais na declaração da variável dentro do kernel.

#### 3.2 Comparação de eficiencia

#### 3.2.1 Como fazer a comparação?

Bem, como fazer a comparação entre essas duas linguagens? A ideia é criar dois tipos de kernels nas duas linguagens, cada tipo para comparar duas caracteristicas importante das linguagens:

- O desempenho ao acessar a memória;
- A capacidade de utilizar o processamento da GPU.

#### 3.2.2 Montagem dos kernels

Para testar o desempenho ao acessar a memória, um kernel que faz a cópia de uma matriz de floats foi usado. O código desse kernel tanto em OpenCL:

As primeiras linhas de cada kernel determinam qual posição da matriz será copiada usando o ID global da thread. A última linha faz a cópia da matriz A para a matriz B.

Já para testar a capacidade do processamento das linguagens usamos um kernel que faz a multiplicação de duas matrizes de floats e guarda o resultado numa terceira. Em OpenCL:

```
__kernel void matrixmulti(__global float * MatrixA,
                               \_\_global \ float* \ MatrixB \,,
                               __global float * MatrixC,
                                _global int* N) {
    unsigned i = get_global_{\overline{id}(0)};
    unsigned j = get_global_id(1);
    unsigned k;
    MatrixC[i*(*N)+j] = 0;
    for (k = 0; k < (*N); k++)
      MatrixC[i*(*N)+j] += MatrixA[i*(*N)+k]*MatrixB[j+k*(*N)];
E em CUDA:
  __global__ void MatrixCopy (float * MatrixA,
                                 float * MatrixB,
                                 float * MatrixC,
                                 int N) {
    int row = blockIdx.x*blockDim.x+threadIdx.x;
    int column = blockIdx.y*blockDim.y+threadIdx.y;
    int k;
    MatrixC[column*N+row] = 0;
    for \ (k = 0; \ k < N; \ k \!+\!\!+ )
      MatrixC [column*N+row] += MatrixA [column*N+k] * MatrixB [k*N+row];
  }
```

Novamente, as primeiras linha fazem a distribuição da posição de memória para cada thread, enquanto as duas últimas linhas fazem a multiplicação em si.

## 3.3 Os arquivos .ptx

Ao executar um kernel numa GPU NVIDIA ele não é executado diretamente no hardware, na verdade ele passa pela máquina virtual PTX, como dito anteriormente. Ao descobrir esse fato, decidimos comparar os .ptx resultantes da compilação dos nossos kernels para a máquina PTX. Os arquivos ptx usam uma linguagem parecida com o **Assembly**, com comandos especiais para as operações únicas de uma GPU, como operações vetoriais.

Para gerar o PTX de um kernel basta acresentar a flag de compilação -ptx para o nvcc.

Os comandos PTX podem conter modificadores, por exemplo:

```
ld.param.u64 %rl1, [ Z10MatrixCopyPfS ii param 0];
```

em que o comando ld, usado para preencher algum endereço de memória, usa o modificador .param para carregar um parâmetro do kernel, enquanto no exemplo abaixo,

```
ld.global.f32 %f1, [%r16];
```

o mesmo comando usando em conjunto com o modificador .global irá buscar na memória global o que deve ser carregado para o registrador. Os modificadores .u64 e .f32 definem o tipo a ser tratado, no caso .u é um **Unsigned Int** e .f um **Float**, e o número define o tamanho do endereço.

Nas GPUs NVIDIA, onde várias threads comparlilham o mesmo ponteiro de instrução, cada thread pode modificar os seus registradores para que eles funcionem como registradores booleanos usando a diretiva .reg .pred. Com isso, esses registradores podem receber valores de operadores lógicos definidos dentro do PTX. Eles podem ser usandos em conjunto com o símbolo @, que no PTX define se uma instrução será ou não executada baseando-se no valor do operador lógico adjunto a ela. Por exemplo:

```
@%p1 bra BB0 3;
```

A instrução bra só será executada se o registrador p1 conter TRUE.

A instrução bra define uma separação na estrutura de execução de um warp. Ao encontrar um branch, todas as threads que seguirem esse branch ganham um novo apontador de instruções e continuam a sua execução em paralelo, criando um novo segmento de execução. Por exemplo, se de 16 threads 5 entram em um if e o restante passa por ele, temos 2 segmentos de execução. Todas as threads de um mesmo segmento são executadas concorrentemente, enquanto as threads de outro segmento esperam sua vez para executar. Então no nosso exemplo, no primeiro ciclo dos processadores de um SM 5 threads serão executadas, e no próximo ciclo 11 threads, e no seguinte as 5 iniciais, e assim por diante.

Agora que já cobrimos as peculiaridades importantes do PTX, vamos usar como exemplo para estudar a execução de um PTX o kernel de cópia de memória feito em CUDA.

```
.version 3.0
.target sm 20
.address\_size 64
. file 1 "/tmp/tmpxft 00001b52 00000000-9 memory.cpp3.i"
. file 2 "memory.cu"
.entry Z10MatrixCopyPfS ii(
  .\ param \ .\ u64 \ \underline{Z10MatrixCopyPfS\_ii\_param\_0}\ ,
  .param .u64 _Z10MatrixCopyPfS_ii_param_1,
  .param .u32 _Z10MatrixCopyPfS_ii_param_2,
  . param . u32 _{\rm Z10\,MatrixCopyPfS\_ii\_param\_3}
  . r\,e\,g . f\,3\,2
                 %f < 2 >;
  . {\tt reg} . {\tt s32}
                 %r < 13 >;
  .reg.s64
                 %rl <8>;
  ld.param.u64 \quad \%rl1 \;, \quad [\; \_Z10MatrixCopyPfS\_ii\_param\_0 \;] \;;
  ld.param.u64 %rl2, [_Z10MatrixCopyPfS_ii_param_1];
  ld.param.u32 - \%r1\;, \quad [\ \underline{Z}10MatrixCopyPfS\underline{\ ii}\ \underline{param}\underline{\ 3}\ ]\;;
  cvta.to.global.u64 %r13, %r12;
               \%r\,2\ ,\ \%\,n\,t\,i\,d\ .\,x\ ;
  mov.u32
               \%r3, \%ctaid.x;
  mov.u32
  mov.u32
               %r4, %tid.x;
  mad.lo.s32 %r5, %r2, %r3, %r4;
  mov. u32
              %r6, %ntid.y;
               %r7, %ctaid.y;
  mov. u32
              %r8, %tid.y;
  mov. u32
  mad.\ lo.\ s32 \ \ \%r9\ ,\ \%r6\ ,\ \%r7\ ,\ \%r8\ ;
  mad.lo.s32 %r10, %r5, %r1, %r9;
  cvta.to.global.u64~\%rl4~,~\%rl1~;
  mul.\,wide.\,s32-\%rl5\ ,\ \%r10\ ,\ 4;
              %r16, %r14, %r15;
%r17, %r13, %r15;
  add.s64
  add.s64
  ld.global.f32
                      %f1, [%rl6];
  st.global.f32
                       [\% \, r \, l7], \% \, f \, 1;
As primeiras linhas,
.version 3.0
. target sm 20
.address size 64
```

definem o ambiente que deve ser preparado na GPU para a execução do kernel. A primeira linha define a versão da máquina PTX, a segunda qual a versão da API de comunicação com a GPU deve ser usada e a última o tamanho do endereçamento a ser usado.

As próximas linhas,

```
. file 1 "/tmp/tmpxft_00001b52_00000000-9_memory.cpp3.i" . file 2 "memory.cu"
```

associam um inteiro aos arquivos que podem ser usados no kernel. Esses arquivos são acessados usando esse índice, caso necessário. Nesse caso o primeiro *file* associa a 1 o binário do kernel e a 2 o código fonte.

Agora, ao kernel em si. A próxima linha,

```
. entry _Z10MatrixCopyPfS_ii(
    .param .u64 _Z10MatrixCopyPfS_ii_param_0,
    .param .u64 _Z10MatrixCopyPfS_ii_param_1,
    .param .u32 _Z10MatrixCopyPfS_ii_param_2,
    .param .u32 _Z10MatrixCopyPfS_ii_param_3)
```

define tanto o ponto de entrada da execução quanto os parâmetros recebidos pelo kernel. A diretiva .entry define o ponto de inicio da execução do kernel. Os .param definem um meio do kernel acessar os parâmetros passados pelo Host, além de configurar o tamanho do endereçamento deles. O último parâmetro da diretiva .param é a tag que será usada pelo comando ld.param para carregar os parâmetros em registradores.

Já em execução, a primeira coisa que uma thread faz é alocar os registradores que ela irá usar, com a diretiva .reg,

Os parâmetros dessa diretiva definem o tipo do registrador (%f para **Float**) e o número de registradores (< n > para n registradores).

A próxima etapa carrega os parâmetros em registradores,

É importante lembrar que os dois primeiros parâmetros são ponteiros. Ao carregar um ponteiro num registrador, o PTX não sabe se esse endereço faz referência a memória local, global, constante ou a dividida entre as threads, então a próxima instrução é usada para transformar um ponteiro genérico em um ponteiro global. É possível determinar a qual posição da memória o ponteiro aponta ao definir os parâmetros, mas o CUDA não faz isso.

```
cvta.to.global.u64 %rl3, %rl2;
```

Com os parâmetros necessários carregados e devidamente ajustados, o próximo passo do kernel é calcular o índice da thread. A GPU tem 3 registradores específicos que guardam o índice local de uma thread. As próximas instruções mostram como calculcar o índice global de uma thread num kernel de 2 dimensões:

A instrução mov preenche um registrador com dados de uma posição não-genérica de memória. A instrução mad multiplica o segundo argumento pelo terceiro, soma o quarto à multiplicação e guarda o resultado total em um registrador. Os dois primeiros mad calculam os índices da thread, cada um numa dimensão diferente. O terceiro mad usa os dois índices e o parâmetro que contém o tamanho da matriz para calcular em qual posição da matriz a thread atual irá operar.

O que resta é copiar os dados de uma matriz para a outra.

O último parâmetro usado, o ponteiro para a matriz que será copiada, é transformado pela instrução cvta. Os dois add adicionam os índices da thread ao ponteiro das matrizes, criando um offset que referência a posição que aquela thread deve usar para a cópia. O ld carrega o valor dessa posição num registrador que depois é copiado para a matriz destino usando a instrução st, e por fim o kernel finaliza. Não foi encontrado nada na documentação do PTX nem nenhum motivo aparente no kernel que explique a multiplicação da posição da matriz que será operada por quatro, mas essa operação é constante nos dois tipos de kernel e tanto no OpenCL quanto no CUDA.

## 4 Resultados

## 4.1 Comparação de eficiencia

Cada kernel foi executado 3000 vezes em sequência. A GPU tem um mecânismo que faz um cache do código do kernel e também da memória que ele utiliza, então podemos desconsiderar a comunicação da CPU com a GPU neste caso, deixando os nossos resultados mais próximos do tempo de execução dos kernels.

É importante levar em conta que a GPU não estava rodando somente o kernel, já que os drivers necessários para a execução do mesmo estão atrelados ao X Window System, então o kernel sofreu interrupções na GPU, para que a interface gráfica do Ubuntu fosse renderizada.

#### 4.1.1 Gráficos

Nessa seção temos histogramas mostrando o tempo de execução de todos os kernels utilizados.

Os resultados dos kernels memory-bound:



Figura 1: Kernel Memory-Bound CUDA



Figura 2: Kernel Memory-Bound OpenCL

Os resultados dos kernels process-bound:



Figura 3: Kernel Process-Bound CUDA



Figura 4: Kernel Process-Bound OpenCL

Pelos gráficos apresentados acima, o CUDA apresenta uma velocidade de processamento, em média, dez vezes mais rápida que o OpenCL. Depois de verificar isso, estudei melhor o que poderia levar a essa diferença, e nesse ponto eu entendi como a máquina PTX funcionava na realidade. Como as duas linguagens convergem para o código PTX, o que faria diferença no desempenho seriam a compilação para o PTX e o escalonamento e divisão de trabalho para as threads. Na divisão de trabalho as duas linguagens são iguais, passando uma instância de kernel para cada thread e criando sempre threads novas, nunca reutilizando um grupo delas. O escalonamento em sí é identico para as duas linguagens, pois quem cuida do escalonamento é um pedaço do hardware da GPU, o que importa dado isso é o número de blocos e o número de threads por bloco mandados para o escalonador. Para retirar essa variável da equação eu fiz com que os kernels das duas linguagens usassem o mesmo número de blocos e o mesmo número de threads por bloco.

O que sobrou para justificar essa diferença de desempenho foi o PTX. Podemos verificar uma grande falha no compilador para PTX do OpenCL no código PTX dos kernels de multiplicação de matrizes. O do CUDA calcula a posição que será utilizada somente uma vez, e a cada passada do loop adiciona o valor de k, já o OpenCL calcula a toda passada essa posição e adicionar o k. Isso faz com que o desempenho do OpenCL seja inferior ao do CUDA, pois são com matrizes de tamanhho grande que se tem o melhor ganho de desempenho na GPU em comparação com uma CPU, e o OpenCL faz com que cada thread faça o mesmo cálculo para cada iteração no tamanho de uma linha dessas matrizes.

Mas por que o compilador do OpenCL é tão ineficiente? Ao fazer uma pesquisa sobre os drivers que o OpenCL usa para executar nas GPUs NVIDIA ( e são nesses drivers que o compilador se encontra ) descobri que a última atualização documentada desses drivers foi feita em Junho de 2010 para dar suporte a versão 1.1 do OpenCL. Dessa data até hoje os drivers não foram atualizados para fornecer acesso as melhorias que o hardware das GPUs sofreram.

## 4.2 Comparação dos .ptx

Vamos analisar os .ptx resultantes dos kernels de cópia das matrizes: O kernel do OpenCL:

```
.version 3.0
.\ target\ sm\_21,\ texmode\_independent
.address size 32
.entry matrixcopy(
    .param .u32 .ptr .global .align 4 matrixmulti param 0,
    .param .u32 .ptr .global .align 4 matrixmulti_param_1,
    .param .u32 .ptr .global .align 4 matrixmulti_param_2,
    .param .u32 .ptr .global .align 4 matrixmulti param 3
                  %f < 2>;
    . r\,e\,g . f\,3\,2
    . reg . s32\,
                  %r < 21 >;
    ld.param.u32
                     %r9, [matrixmulti_param_0];
    ld.param.u32
                     %r10, [matrixmulti param 1];
                     %r11, [matrixmulti_param_2];
    ld.param.u32
                %r1, %envreg3;
    mov.u32
                %r2, %ntid.x;
    mov\,.\,u32
                %r3, %ctaid.x;
    {
m mov} . {
m u32}
    mov. u32
                %r4, %tid.x;
    \operatorname{add}.s32
                \%r12, \%r4, \%r1;
    mad. lo. s32 \%r13, \%r3, \%r2, \%r12;
    mov.~u32
                %r5, %envreg4;
    mov.u32
                %r6, %ntid.y;
    {
m mov} . {
m u32}
                %r7, %ctaid.y;
    mov.u32
                %r8, %tid.y;
    add.s32
                %r14, %r8, %r5;
    mad. lo. s32 \% r15, \% r7, \% r6, \% r14;
                       \%r 16, [\%r 11];
    ld.global.u32
    mad. \ lo. \ s32 \ \ \%r17 \ , \ \%r15 \ , \ \%r16 \ , \ \%r13 \ ;
    {\rm shl} . {\rm b32}
                \%r\,1\,8\ ,\ \%r\,1\,7\ ,\ 2\,;
    add.s32
                \%r19 , \%r9 , \%r18 ;
    add.s32
                \%r20, \%r10, \%r18;
                       \%f1, [%r19];
    ld.global.f32
                       [\%r20], \%f1;
    st.global.f32
  }
E o do CUDA:
```

```
.version 3.0
.target sm 20
.address\_size 64
  . file 1 "/ \text{tmp} / \text{tmpxft} 00003b7f 00000000-9 memory.cpp3.i"
  . file 2 "memory.cu"
.entry Z10MatrixCopyPfS ii(
    .\ param \ .\ u64\ \_Z10 \\ Matrix Copy PfS\_ii\_param\ 0\ ,
    .\ param\ .\ u64\ \_Z10\,MatrixCopyPfS\_ii\_param\_1\,,
    .\;param\;\;.\;u32\;\;\_Z10\,MatrixCopyPfS\_ii\_param\_2\;,
    .param .u32 _Z10MatrixCopyPfS_ii_param_3
    . r\,e\,g . f\,3\,2
                   %f < 2 >;
    . reg . s32
                  %r < 13 >;
    .reg .s64
                  %rl <8>;
    ld.param.u64
                    %rl1 , [_Z10MatrixCopyPfS_ii_param_0];
                     %rl2, [_Z10MatrixCopyPfS_ii_param_1];
    ld.param.u64
    ld.param.\,u32~\%r1\,,~~[~Z10MatrixCopyPfS\_ii\_param~~3~];\\
    cvta.to.global.u64 %r13, %r12;
    mov.u32
                %r2, %ntid.x;
                %r3, %ctaid.x;
    mov.u32
    mov.~u32
                %r4, %tid.x;
    mad.\ lo\ .\ s3\ 2\ \ \%r\ 5\ ,\ \%r\ 2\ ,\ \%r\ 3\ ,\ \%r\ 4\ ;
    mov.u32
                %r6, %ntid.y;
                \%r7\ ,\ \%ctaid.y;
    mov.u32
    mov.u32
                %r8, %tid.y;
    mad. lo. s32 %r9, %r6, %r7, %r8;
    mad. lo. s32 %r10, %r9, %r1, %r5;
    cvta.to.global.u64 %rl4, %rl1;
    mul.wide.s32 %rl5, %r10, 4;
    add.s64
                %rl6, %rl4, %rl5;
                \%r17\ ,\ \%r13\ ,\ \%r15
    add.s64
    ld.global.f32
                       %f1, [%rl6];
    st.global.f32
                        [\% \text{ rl7}], \% \text{f1};
  }
```

A primeira diferença entre os .ptx está na configuração da máquina PTX. O OpenCL configura a Compute Capability para 2.1, enquanto o CUDA configura para 2.0. A configuração do CUDA foi feita via compilação usando a flag -arch=compute\_20, enquanto a do OpenCL foi automática. O OpenCL ainda define, por padrão, o método que ele usa para manipular texturas, com o parâmetro texmode\_independent da diretiva .target. O CUDA trabalha com endereçamento de 64 bits enquanto o OpenCL com de 32 bits.

Na declaração dos parâmetros, o OpenCL os define como ponteiros para a memória global e define o alinhamento em bytes da memória através do .align N, N sendo o número de bytes. Como foi dito anteriormente, o CUDA não define para qual tipo de memória os ponteiros apontarão, provavelmente para deixar que o PTX decida isso e otimize o acesso a memória, então é necessário

transformar os ponteiros de genéricos para globais.

O CUDA e o OpenCL usam o mesmo número de registradores, mas o CUDA usa 8 registradores de tamanho extendido ( .reg .s64 % rl < 8 > ) para computações com os parâmetros.

Ao calcular o índice global de uma thread, o OpenCL usa um registrador a mais que o CUDA, o envreg. A documentação do PTX define esse registrador como um registrador read-only com conteúdo definido pelo driver. Não existe nada falando sobre o conteúdo desse registrador tanto na documentação do OpenCL como na do PTX, mas dado que ele é somado ao ao índice de uma thread dentro de um bloco e o CUDA não permita indexação com um offset, esse registrador deve conter o offset dos índices dos work-item do OpenCL.

O resto do kernel é praticamente igual, a menos do endereçamento ( novamente, o CUDA usa 64 bits enquanto o OpenCL 32 ) e o fato do OpenCL optar por uma instrução shift left para multiplicar um número por 4 enquanto o CUDA usa uma instrução de multiplicação.

Agora vamos analizar os .ptx resultantes da compilação dos kernels de multiplicação de matrizes.

```
O .ptx do OpenCL:
 .version 3.0
.target sm 21, texmode independent
.address size 32
.entry matrixmulti(
    .param .u32 .ptr .global .align 4 matrixmulti param 0,
    .param .u32 .ptr .global .align 4 matrixmulti_param_1,
    .\ param\ .\ u32\ .\ ptr\ .\ global\ .\ align\ 4\ matrixmulti\_param\_2\ ,
    .param .u32 .ptr .global .align 4 matrixmulti_param_3
  {
    .reg .f32
                  %f < 5>;
                  %p < 3 >;
    .reg .pred
    .\,\mathrm{reg} .\,\mathrm{s32}
                  %r < 43 >;
    ld.param.u32 %r3, [matrixmulti_param_2];
    ld.param.\,u32 - \%r4\,, - [\,matrixmulti\_param\_3\,]\,;
    mov. u32
               \%r12, \%envreg3;
    mov . u32
               \%r13 , \%ntid.x;
               \%r14, \%ctaid.x;
    mov.u32
               \%r15, \%tid.x;
    mov.u32
               \%r20\ ,\ \%r15\ ,\ \%r12\ ;
    add.s32
    mad.lo.s32 %r5, %r14, %r13, %r20;
               %r16, %envreg4;
    mov. u32
               %r17, %ntid.y;
    mov\,.\,u32
               %r18, %ctaid.y;
    {
m mov} . {
m u32}
               \%r19, \%tid.y;
    mov.u32
               %r21, %r19, %r16;
    add.s32
    mad.lo.s32 %r6, %r18, %r17, %r21;
    ld.global.u32
                     \%r 22 , [\%r 4];
    mad.lo.s32 %r23, %r22, %r5, %r6;
```

```
{
m shl.b32}
               \%r24, \%r23, 2;
               \%r25, \%r3, \%r24;
    add.s32
               \%r26, 0;
    mov.u32
                       [\% r 25], \% r 26;
    st.global.u32
                      \%r 41, [\%r 4];
    ld.global.u32
                  \%p1, \%r41, 0;
    setp.eq.s32
    @%p1 bra BB0_3;
    {
m mov} . {
m u32}
               %r42, 0;
 BB0\quad 2:
    mad.\ lo\ .\ s32\ \ \%r28\ ,\ \%r41\ ,\ \%r5\ ,\ \%r42\ ;
               \%r29, \%r28, 2;
    \mathrm{shl} . \mathrm{b32}
    {\tt ld.param.u32-\%r37}\;,\;\; [\;matrixmulti\_param\_0\;]\;;
               \%r30, \%r37, \%r29;
    add.s32
    mad.lo.s32 %r31, %r41, %r42, %r6;
               \%r32, \%r31, 2;
    shl.b32
    ld.param.u32 %r38, [matrixmulti_param_1];
               %r33, %r38, %r32;
    add.s32
                      \%f1, [%r33];
    ld.global.f32
                      \%f2 , [\%r30];
    ld.global.f32
    mad.lo.s32 %r34, %r41, %r5, %r6;
               %r35, %r34, 2;
    shl.b32
    ld.param.u32 %r39, [matrixmulti_param_2];
               %r36, %r39, %r35;
    add.s32
    ld.global.f32 %f3, [%r36];
    fma.rn.f32 \%f4, \%f2, \%f1, \%f3;
                      [\% r36], \% f4;
    st.global.f32
    ld.param.\,u32-\%r40\;,\;\;[\,matrixmulti\_param\_3\,]\,;
                     \%r 41, [\%r 40];
    ld.global.u32
              \%r42, \%r42, 1;
    add.s32
    set \, p \, . \, lt \, . \, u32 \, - \, \, \%p2 \, , \, \, \, \%r42 \, , \, \, \%r41 \, ;
    @%p2 bra BB0_2;
 BB0 _3:
    ret:
  }
E o .ptx do CUDA:
version 3.0
. target sm\_20
.address_size 64
  . file 1 "/tmp/tmpxft_00001760_00000000-9_process.cpp3.i"
  .file 2 "process.cu"
.entry _Z10MatrixMultiPfS_S_i(
    . param u64 _Z10MatrixMultiPfS_S_i_param_0,
    .param .u32 _Z10MatrixMultiPfS_S_i_param_3
  {
    .reg .f32
                  %f < 7 >;
```

```
.reg .pred
                 %p < 3 >;
  .reg .s32
                 %r < 31 >;
  .reg .s64
                 %rl <20>;
  ld.param.u64 %rl11, [_Z10MatrixMultiPfS_S_i_param_0];
  ld.param.u64
                   %r112, [_Z10MatrixMultiPfS_S_i_param_1];
                   %rl13, [_Z10MatrixMultiPfS_S_i_param_2];
  ld.param.u64
  ld. param. \, u32 - \%r1 \, , \quad [ \, \_Z10 Matrix MultiPfS \_ S \_ i \_ param \_ 3 \, ] \, ;
  cvta.to.global.u64 %rl1, %rl12;
  cvta.to.global.u64 %rl2, %rl11;
              %r2, %ntid.x;
%r3, %ctaid.x;
%r4, %tid.x;
  mov. u32
  mov.u32
  mov.u32
  mad. lo. s32 %r10, %r2, %r3, %r4;
              %r5, %ntid.y;
%r6, %ctaid.y;
%r7, %tid.y;
  mov. u32
  mov.u32
  mov.u32
  mad.lo.s32 \ \%r11, \ \%r5, \ \%r6, \ \%r7;
  mad.\ lo\ .\ s3\ 2\ \ \%r12\ ,\ \%r11\ ,\ \%r1\ ,\ \%r10\ ;
  cvta.to.global.u64~\%rl14~,~\%rl13~;
  mul.wide.s32 \quad \%rl15 \ , \ \%r12 \ , \ 4;
              %rl3 , %rl14 , %rl15;
  add.s64
  mov.u32
              % r30, 0;
                    [\% r13], \% r30;
  st.global.u32
                   \%p1, \%r1, 1;
  setp.lt.s32
  @%p1 bra BB0 3;
  mul.wide.s32 %rl16, %r10, 4;
  add.s64
            %rl19 , %rl1 , %rl16 ;
  ld.param.u32 - \%r23\;, \quad \hbox{[$\_Z10MatrixMultiPfS\_S\_i\_param\_3$]}\;;
  mul.wide.s32 %rl5, %r23, 4;
  mul.\ lo\ .\ s32\ \ \%r18\ ,\ \%r23\ ,\ \%r11\ ;
  mul.wide.s32 \quad \%rl17 \;,\; \%r18 \;,\;\; 4;
              %rl18, %rl2, %rl17;
  add.s64
  mov.f32
              \%f6, 0f00000000;
BB0 2:
  ld.global.f32
                      \%f4, [%rl19];
                      \%f5, [\%rl18];
  ld.global.f32
  f\,m\,a\,.\,r\,n\,.\,f\,3\,2\,-\,\%f\,6\ ,\ \%f\,5\ ,\ \%f\,4\ ,\ \%f\,6\ ;
                    [% rl3], %f6;
  st.global.f32
              %rl19 , %rl19 , %rl5;
  add.s64
              %rl18 , %rl18 , 4;
  add.s64
              %r30, %r30, 1;
  add.s32
  ld.param.u32 %r22, [_Z10MatrixMultiPfS_S_i_param_3];
  setp.lt.s32
                   \%p2, \%r30, \%r22;
  @%p2 bra BB0 2;
BB0 3:
  ret;
```

Os dois .ptx ainda dividem as mesmas diferenças e semelhanças que os ante-

riores até o cálculo dos índices. Após calcular os índices, eles atribuem o valor 0 para a variável k, que será usada pelo loop que calcula o resultado da multiplicação das duas matrizes passadas para uma posição da matriz resultante. Aqui já vemos como os registradores lógicos e o símbolo @ são usados para controlar o fluxo dentro da linguagem PTX.

Esse kernel introduz uma instrução que ainda não foi apresentada, a fma. Ela faz a mesma coisa que a mad mas para floats, ou seja, ela multiplica o segundo parâmetro no terceiro, soma isso no quarto e guarda o resultado no primeiro. Ela garante que não ocorre perda de precisão.

## 5 Conclusões

Esse trabalho mostrou que o principais fatores que influenciam no desempenho de linguagens para GPU são: A abstração que a linguagem faz da GPU. Quanto mais rica ela for para expressar a execução de um kernel, mais controle o programador vai obter. Tanto o controle da execução quanto o conhecimento do hardware no qual o kernel vai executar são conhecimentos fundamentais para um programador GPGPU. Com os dois, é possível atingir o máximo desempenho, pois o programador está o mais próximo do hardware possível.

Outro fator de grande importância é a comunicação da linguagem com a GPU. O hardware das GPUs é constantemente melhorado, gerando arquiteturas diferentes; e novas funcionalidades são implementadas em cada atualização dentro de uma mesma arquitetura. Isso faz com que os drivers, o responsável por controlar o acesso do hardware pelo software, esteja sempre atualizado para garantir que as funcionalidades mais atuais possam ser usadas.

Mesmo que tanto o OpenCL como o CUDA tenham uma ótima abstração das GPUs, o CUDA leva a vantagem em desempenho em GPUs NVIDIA por ter seus drivers matidos sempre atualizados.

## Referências

- [1] Paulo Carlos Ferreira dos Santos. Ferramentas de extração de informações de desempenho em gpus nvidia. 2012.
- $[2] \ \ Khronos \ OpenCL \ Working \ Group. \ \ \textit{The OpenCL Specification.} \ \ 2012.$
- [3] NVIDIA. NVIDIA CUDA C Programming Guide. 2012.
- $[4] \ \ NVIDIA. \ \ PARALLEL \ \ THREAD \ \ EXECUTION \ ISA \ \ VERSION \ 3.1. \ 2012.$