# LABORATOR 6

- 1. Proiectarea memoriilor ROM
- 2. Proiectarea memoriilor RAM

## 1. Considerații teoretice

Se poate spune că orice circuit secvențial conține o memorie de un anumit tip, aceasta datorită faptului că orice bistabil sau latch înmagazinează informație pe un bit. Totuși când ne referim la o memorie ne gândim la o arie bi-dimensională, din care se accesează câte un rând de biți la un moment dat. În această secțiune a lucrării vor fi descrise câteva tipuri de memorii.

### 1.1 Memorii ROM

O memorie ROM (*Read Only Memory*) este un circuit combinațional cu *n* intrări și *b* ieșiri, după cum se poate observa și în figura 1. Intrările sunt numite *intrări de adresă* și se notează de obicei A0,A1...An-1. Ieșirile se numesc *ieșiri de date* și sunt notate D0, D1...Db-1. Se poate spune că o memorie ROM înmagazinează tabelul de adevăr al unei funcții logice cu n-intrări și b-ieșiri.

Deoarece memoria ROM este un circuit combinațional este îndreptățită observația că nu mai poate fi încadrată în clasa memorii, specifică după cum am menționat circuitelor secvențiale. Totuși memoria ROM poate fi gândită ca fiind un dispozitiv în care s-a înmagazinat informație la momentul în care a fost fabricată sau programată. Memoria ROM este o memorie *non-volatilă*, cea ce înseamnă că informația înmagazinată este păstrată chiar dacă memoria este deconectată de la sursa de energie.



Figura 1 Structura de bază a unei memorii ROM 2<sup>n</sup>xb

#### 1.2 Memorii RAM

Memoriile RAM fac parte din categoria *read/write memory* (RWM) cea ce înseamnă că informațiile vor putea fii atât citite din memorie cât și scrise.

Memoria RAM (*random access memory*) permite citirea și scrierea biților la adrese aleatoare. Aceste tipuri de memorii sunt memorii *volatile*, informația conținută se pierde când memoria este deconectată de la sursa de energie. Memoriile RAM pot fi SRAM sau DRAM.

Într-o memorie SRAM (*static-RAM*), odată scris un cuvânt la o locație, va rămâne acolo atâta timp cât cipul este conectat la o sursă de energie cu condiția ca la aceeași locație să nu fie scris un alt cuvânt. În memoriile DRAM (*dynamic-RAM*), datele stocate la fiecare locație trebuie reânprospătate periodic, prin citirea lor și apoi rescriere, altfel se pierd.

#### Memorii SRAM

La fel ca și memoriile ROM, RAM-urile au intrări de control, adresă și ieșiri de date dar în plus au și intrari de date. În figura 2 se pot vedea intrările și ieșirile unui RAM static cu caracteristicile  $2^n$  x b-biți , astfel fiind definită capacitatea memoriei (numărul maxim de locații de memorie și dimensiunea cuvintelor stocate).

Intrările de control sunt active pe nivel logic 0 și au următoarele funcții: - intrarea CS (*chip select*) activează cipul de memorie; - intrarea OE (*output enable*) permite transferul datelor de la o locație de memorie către ieșirea de date; - intrarea WE (*write enable*) selectează modul de lucru al memorie, datele sunt scrise în memorie (WE = 0) sau datele sunt citite din memorie (WE = 1).



Figura 2 Structura de bază a unei memorii RAM 2<sup>n</sup>xb

## Structura internă a memoriilor SRAM

Fiecare bit de memorie (sau celulă de memorie SRAM) are același comportament funcțional ca și cel al circuitului din figura 3. Elementul de stocare al unei memorii SRAM este latch-ul de tip D.



Figura 3 Structura celulei de memorie SRAM



Figura 4 Structura internă a unei memorii RAM 8x4

Când intrarea SEL\_L = 0, bitul stocat în latch este plasat la ieșirea celulei de memorie care este conectată la o linie de bit (vezi figura 4). Dacă SEL\_L și WR\_L iau valoarea logică 0 simultan latch-ul va fi deschis permițându-se înscrierea unei noi valori. Mai multe astfel de celule de memorie, împreună cu logica de comandă corespunzătoare formează un RAM static. În figura 4 este prezentat o memorie SRAM 8x4. Un decodor conectat la liniile de adresă selectează un anumit rând de celule al memoriei în funcție de adresa indicată la intrarea decodorului.

#### 2. Descrierea memoriilor în VHDL

## 2.1 Cod VHDL pentru memorie ROM

Deoarece conținutul unei memorii ROM se definește o singură dată pentru modelarea în VHDL a memoriei ROM putem definii o arie de valori constante corespunzătoare datelor stocate în memorie.

Prima versiune de memorie ROM - În codul din figura 5 apar definite două tipuri noi (types) de date, integer și array. Tipul integer definește numerele întregi cuprinse între –  $2^{31}+1$ și  $+2^{31}-1$ . Tipul array definește o arie de elemente de un anumit tip (în cazul nostru std\_logic\_vector). Fiecare element are un index în acest caz indexul fiecărui element al ariei este dat de numărul întreg corespunzător adresei de intrare. În linia de cod, corespunzătoare definirii ariei, cuvintele format bold sunt cuvintele cheie folosite la definirea acesteia.

```
library ieee;
use ieee.std logic 1164.all;
entity rom16x8 is
 port (address : in std logic vector (3 downto 0);
        data : out std logic vector (7 downto 0));
end entity rom16x8;
architecture RTL of rom16x8 is
  type rom array is array (0 to 15) of
std logic vector(7 downto 0);
 constant rom : rom array := (
                        "00000000", --00
                        "00010001", --11
                        "00100010", --22
                        "01000011", --43
                        "10000100", --84
                        "01000101", --45
                        "00100110", --26
                        "00010111", --17
                       "00001000", --08
                       "00011001", --19
                       "00101010", --2A
                       "01001011", --4B
                       "10001100", --8C
                       "01001101", --4D
                       "00101110", --2E
```

```
"00011111"); --1F
begin
  data <= rom(conv_integer(address));
end architecture RTL;</pre>
```

Figura 5. Cod VHDL pentru memoria ROM 16x8

- 1. Sintetizați și simulați codul din figura 5.
- 2. Definiți o listă de constrângeri (fișier UCF) astfel încât intrările (4 de adrese) să fie asignate comutatoarelor, iar ieșirile de date (8 biți) LED-urilor de pe placa DIO4.
- 3. Generați fișierul de implementare pentru placa Digilab2SB (circuit FPGA XC2S200E-200 din familia Spartan 2E) și testați memoria RAM în hardware.

A doua versiune de memorie ROM - În Figura 6 este prezentat un alt exemplu de modelare a unei memorii de tip ROM în VHDL. De această dată definirea se face într-un pachet separat de arhitectura modulului ROM. Dispozitivul este definit ca un tablou de constante, numit ROM. Fiecare linie din tablou definește conținutul unei adrese din ROM.

Numărul de locații de memorare și numărul de biți (dimensiunea) cuvântului pot fi schimbate ușor. Subtipul ROMRANGE specifică faptul că ROM conține locațiile de memorare 0,7. Constanta ROMWIDTH specifică dimensiunea cuvântului de 5 biți. După ce a fost definit ROM, se pot citi valorile ori de câte ori dorim.

```
package ROMS is -- declarare un ROM 5 x 8 numit ROM constant
 ROM WIDTH: INTEGER := 5;
    subtype ROM WORD is BIT VECTOR (1 to ROM WIDTH);
    subtype ROM RANGE is INTEGER range 0 to 7;
    type ROM TABLE is array (0 to 7) of ROM WORD;
  constant ROM: ROM TABLE := ROM TABLE'( ROM WORD'("10101"), --
continutul ROM
ROM WORD' ("10000")
ROM WORD'("11111")
ROM WORD'("11111")
ROM WORD' ("10000")
ROM WORD' ("10101")
ROM WORD'("11111")
ROM WORD'("11111"));
end package;
--entitate care folosește ROM
use work.ROMS.all;
entity ROM 5x8 is
  port (ADDR: in ROM RANGE;
                                 DATA:
  out ROM WORD);
end entity;
architecture BEHAVIOR of ROM 5x8 is
    DATA <= ROM(ADDR);
                          -- Citire din ROM
end architecture;
```

Figura 6. Al doilea model VHDL pentru o memorie de tip ROM.

Generator de forme de undă modelat ca și memorie ROM - În continuare, se va folosi dispozitivul ROM din aplicația anterioară pentru a implementa un generator de funcții (generator de forme de unda). Presupunem că se dorește obținerea formelor de undă din Figura 7.



Figura. 7. Forme de undă generate de un generator de funcții

Pentru obținerea modelului avem în vedere următoarele:

- 1. Mai întâi se declară un ROM ale cărui cuvinte să aibă dimensiunea suficientă pentru a stoca semnalele de ieșire (4 biți) și o capacitate suficient de mare pentru a reține toate momentele de timp (de la 0 la 12, aceasta înseamnă 13).
  - 2. Se definește ROM astfel încât fiecare pas în timp este reprezentat de o intrare în ROM.
- 3. Se creează un numărător care ciclează paşii în timp (adresele ROM), generând formele de undă la fiecare pas.

În Figura 8 se prezintă modelul acestui generator de forme de undă.

```
package ROMS is -- un ROM 4x13 numit ROM care contine formele de unda
    constant ROM WIDTH:
                          .. := 4;
    subtype ROM WORD is BIT VECTOR (1 to .....);
  subtype ROM RANGE is INTEGER range 0 to 12;
  type ROM TABLE is array (0 to 12) of ROM WORD;
  constant ROM: ROM TABLE := ROM TABLE'
  ( "1100", -- interval 0
    "...",
              -- interval 1
               -- interval 2
               -- interval 3
  "....",
                -- interval 12
end package;
use work.ROMS.all;
                      -- entitate care foloseste ROM
entity WAVEFORM is
   port (CLOCK: in BIT;
         RESET: in BOOLEAN;
         WAVES: out ROM WORD);
end entity;
architecture BEHAVIOR of WAVEFOR is
    signal STEP: ROM RANGE;
```

Figura 8. Modelul VHDL al unui generator de forme de undă

- 1. Completați programul din Figura 8 compilați-1 și simulați funcționarea circuitului.
- 2. Elaborați un raport scris care să conțină modelul VHDL complet (comentat) și formele de undă care demonstrează funcționarea corectă a circuitului în toate cazurile posibile.

## 2.2 Cod VHDL pentru memorie RAM

O memorie RAM static poate fi modelată în mod asemănător memoriei ROM. Semnalul corespunzător intrării de date va fi declarat de mod *inout* deoarece datele trebuie să poată fi scrise în RAM (*in*) și citite la ieșirea RAM-ului (*out*), deci în acest caz busul de date va fi comun pentru ambele operații.

```
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
use IEEE.STD LOGIC ARITH.ALL;
use IEEE.STD LOGIC UNSIGNED.ALL;
entity RAM16x8 is
  port (Address: in std logic vector (3 downto 0);
              Address: in INTEGER;
        Data: inout std logic vector(7 downto 0);
        CLK, CS, WE, OE: in std ulogic);
end entity RAM16x8;
architecture behavioral of RAM16x8 is
signal data In : std logic vector(7 downto 0);
signal data out : std logic vector(7 downto 0);
begin
p0: process (CLk) is
      type ram array is array (0 to 15) of
            std logic vector(7 downto 0);
```

```
variable mem: ram array;
      variable address v : integer;
    begin
   if clk'event and clk ='1' then
      address v := Conv integer (address);
     if cs = '0' then
          if oe='0' and we = '1' then
          Data out <= mem(address v);</pre>
          elsif oe='1' and we = '0' then
          mem(address v) := Data_in;
          else null;
          end if;
     end if;
   end if;
    end process p0;
p1:process (CS,OE, WE, Data, data in, data out)
     begin
     if cs = '0' then
          if oe='0' and we = '1' then
               data <= data out;</pre>
          elsif oe='1' and we = '0' then
               data <= (others => 'Z');
               data in <= data;</pre>
          else
                     data <= (others => 'Z');
          end if;
     end if;
     end process p1;
end architecture behavioral;
```

Figura 9. Cod VHDL pentru memoria SRAM 16x8

În figura 9 este prezentat codul VHDL al unei memorii SRAM 16x8. Semnalele de control definite în acest exemplu sunt CS, OE, WE toate cele trei semnale sunt active pe '0' logic. Ultimelor două nu li se poate atribui simultan valoarea logică '0', datele nu pot fi decât citite sau scrise în memorie. Dacă nici unul dintre cele două semnale nu este activ ieșirea va rămâne în starea de înaltă impedanță ('Z').

Din blocul proces se observă că memoria RAM este modelată comportamental ca și un tablou, dar spre deosebire de memoria ROM aceast tablou este definit ca variabilă în interiorul procesului. Valoarea implicită a unui semnal sau variabile este valoarea cea mai din stânga

corespunzătoare tipului semnalului sau variabilei. În cazul nostru valoarea cea mai din stânga corespunzătoare tipului *std\_logic* este 'U', astfel că întreaga arie corespunzătoare memoriei va fi inițializată cu valoarea 'U'.

- 4. Sintetizați și simulați codul din figura 9.
- 5. Definiți o listă de constrângeri (fișier UCF) să fie asignate comutatoarelor, butoanelor și LED-urilor de pe placa DIO4.
- 6. Generați fișierul de implementare pentru placa Digilab2SB (circuit FPGA XC2S200E-200 din familia Spartan 2E) și testați memoria RAM în hardware.