# Architekturbeschreibung: Mikrokontroller für FPGA-Board

### Gruppe 2

Jannik Graef 3392032 st161399@stud.uni-stuttgart.de
Tobias Weinschenk 3404690 st161650@stud.uni-stuttgart.de
Jochen Benzenhöfer 3456431 st166313@stud.uni-stuttgart.de
Alexander Bunz 3456583 st166212@stud.uni-stuttgart.de
Omar Al Kadri 3456978 st166418@stud.uni-stuttgart.de
Simon Naß 3460883 st166318@stud.uni-stuttgart.de
Jonas Unterweger 3464025 st167417@stud.uni-stuttgart.de

26. November 2021

| 1 Blockdiagram   |
|------------------|
|                  |
|                  |
|                  |
|                  |
|                  |
|                  |
|                  |
|                  |
|                  |
|                  |
| Blockdiagram.pdf |
|                  |
|                  |
|                  |
|                  |
|                  |
|                  |
|                  |
|                  |
|                  |
|                  |
|                  |
|                  |

### 2 Blockbeschreibungen

# 2.1 ALU ALU\_beschreibung.pdf

Die ALU führt Operationen auf zwei Eingabedaten aus. Die Operationen umfassen Arithmetische, Logische Verknüpfungen und Shift Operationen. Die Eingabedaten sind entweder Konstante Werte vom Instruction Decoder (kk) oder aus den Registern (sX,sY) geladene Werte. Sie werden an den Eingängen sA\_i und sB\_i angelegt. Der opcode\_select\_i Eingang (vom Instruction Decoder), entscheidet darüber, welche Operation auf den Eingabedaten ausgeführt wird. Das Ergebnis der ausgeführten Operation wird an sALU\_o angelegt. Die sZERO\_o und sCARRY\_o ausgänge werden je nach Operation, entsprechend der unten aufgeführten Tabelle, gesetzt.

| 2.2 Instruction Decoder                                                                                                                     |  |
|---------------------------------------------------------------------------------------------------------------------------------------------|--|
|                                                                                                                                             |  |
|                                                                                                                                             |  |
|                                                                                                                                             |  |
|                                                                                                                                             |  |
|                                                                                                                                             |  |
|                                                                                                                                             |  |
|                                                                                                                                             |  |
|                                                                                                                                             |  |
|                                                                                                                                             |  |
|                                                                                                                                             |  |
|                                                                                                                                             |  |
| ID_beschreibung.pdf                                                                                                                         |  |
|                                                                                                                                             |  |
|                                                                                                                                             |  |
|                                                                                                                                             |  |
|                                                                                                                                             |  |
|                                                                                                                                             |  |
|                                                                                                                                             |  |
|                                                                                                                                             |  |
|                                                                                                                                             |  |
|                                                                                                                                             |  |
|                                                                                                                                             |  |
| Der Instruction Decoder (ID) dekodiert die aus dem Instruktionsspeic<br>entsprechende Steuersignale an die einzelnen Komponenten. Die Instr |  |

Der Instruction Decoder (ID) dekodiert die aus dem Instruktionsspeicher geladenen Befehle und sendet entsprechende Steuersignale an die einzelnen Komponenten. Die Instruktionen, die vom ID verarbeitet werden, liegen am Eingang instruction\_i in form von 18 bit an. Je nach Instruktion, werden die Werte an den Ausgänge des ID entsprechend gesetzt. An sRegister\_X\_adresse\_o und sRegister\_Y\_adresse\_o werden die in den Instruktionen vorhandenen Register Adressen ausgegeben und ans Register weitergeleitet. Enthält die Instruktion konstanten, so werden diese entsprechen an die Ausgänge constant\_kk\_o (8 bit) und const\_aaa\_o (12 bit) angelegt. Die mux\_... Ausgänge, sowie der or\_PC\_o Ausgang, leiten entsprechend der eingegangenen Instruktion Steuerbits an verschiedene Multiplexer weiter. Der sA\_LU\_select\_o Ausgang gibt den Opcode der Instruction an die ALU weiter. Der sRam\_write\_or\_read\_o Ausgang signalisiert dem Speicher, ob ein Wert gelesen oder geschrieben werden soll. Die sRegister\_write\_enable\_o, sStack\_enable\_o, sRAM\_write\_or\_read\_o und sRAM\_enable\_o Ausgänge, steuern den zugriff auf Register, Stack und RAM.

### 2.3 Program Counter



Der Program Counter zeigt mit den Outputbits pc\_o auf die Position im Instruktionsspeicher, an welcher der aktuelle Befehl steht, der in den Instruktions Decoder geladen werden soll um ausgeführt zu werden. Bei jeder rising edge am clk\_i Input werden, falls das enable\_i Bit auf 1 gesetzt ist, die momentanen pc\_i Bits auf die pc\_o Bits übertragen, und damit der nächste Befehl geladen.

Durch ein setzten des reset\_i Bits auf 1 kann der Program Counter asynchron auf den ersten Befehl zurückgesetzt werden.

### 2.4 scratchpad RAM



Ein Zusätzlicher Speicher um Werte zu Speichern. Das write\_or\_read bit bestimmt ob gelesen oder geschreiben wird. Es wird entweder von address\_i auf read\_data gelesen oder es wird write\_data auf address\_i geschrieben. address\_i kommt entweder aus dem Register oder vom Instruction decoder. write\_data und read\_data sind beide mit dem Register verbunden. Es wird nur in den RAM geschrieben wenn enable auf 1 gesetzt ist.

### 2.5 Register



Speichert 8bit Werte. Ergebnisse der ALU werden meist hierhin geschrieben. Das Register hat einen 8-bit breiten Eingang write\_data\_i um Daten anzunehmen, welche gespeichert werden sollen. Hierzu gibt es noch einen 4-bit breiten Eingang write\_address\_i um das Register auszuwählen und das write\_enable\_i bit um das schreiben zu aktivieren. Um aus dem Register zu lesen gibt es zwei Eingänge read\_X\_address\_i umd read\_Y\_address\_i um die Register auszuwählen und zwei Ausgänge read\_X\_data\_o read\_Y\_data\_o auf welchen die Daten ausgegeben werden. So können zwei Werte aus dem Register gelesen werden. Über den reset\_i Eingang lässt sich das gesamte Register auf 0-Einträge zurücksetzen.

| 2.6 | Instruction Memory |
|-----|--------------------|
|     |                    |
|     |                    |
|     |                    |
|     |                    |
|     |                    |
|     |                    |
|     |                    |
|     |                    |
|     |                    |
| IP_ | beschreibung.pdf   |
|     |                    |
|     |                    |
|     |                    |
|     |                    |
|     |                    |
|     |                    |
|     |                    |
|     |                    |
|     |                    |

Ein Speicher in dem die Instruktionen als 18 Bit Werte gespeichert werden. Der Input(pc\_i) beschreibt die Stelle im Speicher, die derzeit ausgeführt wird und deshalb am Ausgang instruction\_o für den Instruction Decoder bereitliegt. Ändert sich der Input pc\_i ändert sich der Ausgang instruction\_o mit der nächsten steigenden Taktflanke von clk\_i.

| ack_beschr | eibung.pdf |  |  |
|------------|------------|--|--|
|            |            |  |  |
|            |            |  |  |
|            |            |  |  |

Ein Stackspeicher, der die Position des Program Counters vor einem Unterfunktionsaufruf speichert. Dabei werden die bei sPC\_i anliegenden Bits auf den Stack gespeichert, wenn write\_or\_read\_i auf 0 gesetzt ist, enable\_i auf 1 gesetzt ist und bei clk\_i ein rising edge vorliegt. Ist dagegen write\_or\_read\_i auf 1, werden bei der nächsten rising edge von clk\_i die oben auf dem Stack liegenden Bits auf den sStack\_o Output übertragen und vom Stack gelöscht. Ist enable\_i auf 0, so werden weder Daten auf den Stack gelegt, noch welche von ihm genommen.

Durch ein setzten von reset\_i auf 1 lässt sich der Stack asynchron resetten und damit leeren.

| Input/Output      |           |      |  |
|-------------------|-----------|------|--|
|                   |           |      |  |
|                   |           |      |  |
|                   |           |      |  |
|                   |           |      |  |
|                   |           |      |  |
|                   |           |      |  |
|                   |           |      |  |
|                   |           |      |  |
|                   |           |      |  |
|                   |           |      |  |
| _beschreibung.pdf |           |      |  |
|                   |           |      |  |
|                   |           |      |  |
|                   |           |      |  |
|                   |           |      |  |
|                   |           |      |  |
|                   |           |      |  |
|                   |           |      |  |
|                   |           |      |  |
|                   |           |      |  |
|                   | <br>( 1 1 | •\ 1 |  |

Die nach außen zu sendenden Signale(erhalten durch value\_i) werden am Port mit der Nummer gegeben durch port\_id\_i ausgegeben, falls in\_out\_i und enable\_i den Wert 1 enthält. Falls enable\_i den Wert 1 und in\_out\_i 0 enthält, wird der derzeit anliegende Wert beim Port der port\_id\_i in value\_o gespeichert.

## 3 Instruktionen

| Ir             | nstruktion   Beschreibung  | Funktion                                             |
|----------------|----------------------------|------------------------------------------------------|
| ADD sX, kk     | Addiert zum Register       | $sX \leftarrow sX + kk$                              |
|                | sX das Literal kk hinzu.   |                                                      |
| ADD sX, sY     | Addiert zum Register       | $sX \leftarrow sX + sY$                              |
|                | sX den Inhalt aus Regis-   |                                                      |
|                | ter sY hinzu.              |                                                      |
| ADDCY sX, kk   | Addiert zum Register       | $sX \leftarrow sX + kk + CARRY$                      |
|                | sX das Literal kk mit      |                                                      |
|                | Carry-Bit hinzu.           |                                                      |
| ADDCY sX, sY   | Addiert zum Register       | $sX \leftarrow sX + sY + CARRY$                      |
|                | sX den Inhalt aus Re-      |                                                      |
|                | gister sY mit Carry-Bit    |                                                      |
|                | hinzu.                     |                                                      |
| AND sX, kk     | Bitweises UND von Re-      | $sX \leftarrow sX \text{ AND kk}$                    |
|                | gister sX mit dem Lite-    |                                                      |
| AND W W        | ral kk.                    | V V AND V                                            |
| AND sX, sY     | Bitweises UND von Re-      | $sX \leftarrow sX \text{ AND } sY$                   |
|                | gister sX mit Register     |                                                      |
| CALL aaa       | sY. Bedingungsloser Aufruf | $TOS \leftarrow PC, PC \leftarrow aaa$               |
| CALL ada       | der Unterfunktion an       | $105 \leftarrow 10, 10 \leftarrow aaa$               |
|                | der Adresse aaa.           |                                                      |
| CALLC aaa      | Falls CARRY-Bit ge-        | if CARRY =1 TOS $\leftarrow$ PC, PC $\leftarrow$ aaa |
| CHEEC ada      | setzt, Aufruf der Unter-   |                                                      |
|                | funktion an der Adresse    |                                                      |
|                | aaa.                       |                                                      |
| CALLNC aaa     | Falls CARRY-Bit nicht      | if CARRY =0 TOS $\leftarrow$ PC, PC $\leftarrow$ aaa |
|                | gesetzt, Aufruf der        | ,                                                    |
|                | Unterfunktion an der       |                                                      |
|                | Adresse aaa.               |                                                      |
| CALLNZ aaa     | Falls ZERO-Bit nicht       | if ZERO=0 TOS $\leftarrow$ PC, PC $\leftarrow$ aaa   |
|                | gesetzt, Aufruf der        |                                                      |
|                | Unterfunktion an der       |                                                      |
|                | Adresse aaa.               |                                                      |
| CALLZ aaa      | Falls ZERO-Bit gesetzt,    | if ZERO=1TOS $\leftarrow$ PC, PC $\leftarrow$ aaa    |
|                | Aufruf der Unterfunkti-    |                                                      |
|                | on an der Adresse aaa.     |                                                      |
| COMPARE sX, kk | Vergleicht Register sX     | $if sX = kk ZERO \leftarrow 1,$                      |
|                | mit dem Literal kk.        | $if sX < kk CARRY \leftarrow 1$                      |
|                | Setzt das CARRY und        |                                                      |
|                | ZERO flag wie ange-        |                                                      |
|                | geben, Register bleiben    |                                                      |
|                | dabei unverändert.         |                                                      |
| COMPARE sX, sY | Vergleicht Register sX     | $sX = sY ZERO \leftarrow 1,$                         |
|                | mit dem Register sY.       | if $sX < sY CARRY \leftarrow 1$                      |
|                | Setzt das CARRY und        |                                                      |
|                | ZERO flag wie ange-        |                                                      |
|                | geben, Register bleiben    |                                                      |
|                | dabei unverändert.         |                                                      |
| Ш              | <u> </u>                   | <u> </u>                                             |

| <u> </u>        | Instruktion   Beschreibung | Funktion                                          |
|-----------------|----------------------------|---------------------------------------------------|
| FETCH sX, (sY)  | Lese scratchpad RAM        | $sX \leftarrow RAM[(sY)]$                         |
|                 | von der in Register        | /-                                                |
|                 | sY gespeicherten Adres-    |                                                   |
|                 | se in Register sX          |                                                   |
| FETCH sX, ss    | Lese scretchpad RAM        | $sX \leftarrow RAM[ss]$                           |
|                 | von Adresse ss in Regis-   |                                                   |
|                 | ter sX                     |                                                   |
| INPUT sX, (sY)  | Lese Wert des Input-       | $PORT\_ID \leftarrow sY, sX \leftarrow IN\_PORT$  |
|                 | Port, welcher vom          |                                                   |
|                 | Register sY spezifiziert   |                                                   |
|                 | wird, in das Register      |                                                   |
|                 | sX.                        |                                                   |
| INPUT sX, pp    | Lese Wert des Input-       | $PORT\_ID \leftarrow pp, sX \leftarrow IN\_PORT$  |
|                 | Port, welcher von pp       |                                                   |
|                 | spezifiziert wird, in das  |                                                   |
|                 | Register sX.               |                                                   |
| JUMP aaa        | Bedingungsloser Sprung     | $pc \leftarrow aaa$                               |
|                 | nach aaa.                  | _                                                 |
| JUMPC aaa       | Falls das CARRY-Bit        | if CARRY=1 pc $\leftarrow$ aaa                    |
|                 | gesetzt ist, springe zu    | -                                                 |
|                 | aaa.                       |                                                   |
| JUMPNC aaa      | Falls das CARRY-Bit        | if CARRY=0 pc ← aaa                               |
|                 | nicht gesetzt ist, sprin-  | _                                                 |
|                 | ge zu aaa.                 |                                                   |
| JUMPNZ aaa      | Falls das ZERO-Bit         | if ZERO=0 pc ← aaa                                |
|                 | nicht gesetzt ist, sprin-  | -                                                 |
|                 | ge zu aaa.                 |                                                   |
| JUMPZ aaa       | Falls das ZERO-Bit ge-     | if ZERO=1 pc $\leftarrow$ aaa                     |
|                 | setzt ist, springe zu aaa. |                                                   |
| LOAD sX, kk     | Lade das Literal kk in     | $sX \leftarrow kk$                                |
|                 | das Register sX.           |                                                   |
| LOAD sX, sY     | Lade den Inhalt des Re-    | $sX \leftarrow sX$                                |
|                 | gisters sY in das Regis-   |                                                   |
|                 | ter sX.                    |                                                   |
| OR sX, kk       | Bitweise OR von Regis-     | $sX \leftarrow sX \ OR \ kk$                      |
|                 | ter sX mit literal kk.     |                                                   |
| OR sX, sY       | Bitweise OR von Regis-     | $sX \leftarrow sX \ OR \ sY$                      |
|                 | ter sX mit Register sY.    |                                                   |
| OUTPUT sX, (sY) | Schreibe Register sX       | $PORT\_ID \leftarrow sY, OUT\_PORT \leftarrow sX$ |
|                 | zum in sY gespeicherten    |                                                   |
|                 | output Port.               |                                                   |
| OUTPUT sX, pp   | Schreibe Register sX zu    | $PORT_D \leftarrow pp, OUT_PORT \leftarrow sX$    |
|                 | output Port pp.            |                                                   |
| RETURN          | Bedingungslose             | $PC \leftarrow TOS+1$                             |
|                 | Rückkehr von der           |                                                   |
|                 | Unterfunktion.             |                                                   |
| RETURNC         | Falls Carry-Bit gesetzt,   | If CARRY=1, PC $\leftarrow$ TOS+1                 |
|                 | Rückkehr von der Un-       |                                                   |
|                 | terfunktion.               |                                                   |
| RETURNNC        | Falls Carry-Bit nicht ge-  | If CARRY=0, PC $\leftarrow$ TOS+1                 |
|                 | setzt, Rückkehr von der    |                                                   |
|                 | Unterfunktion.             |                                                   |

|                  | Instruktion Beschreibung      | Funktion                                                |
|------------------|-------------------------------|---------------------------------------------------------|
| RETURNZ          | Falls Zero-Bit gesetzt,       | If ZERO=1, PC $\leftarrow$ TOS+1                        |
|                  | Rückkehr von der Un-          |                                                         |
|                  | terfunktion.                  |                                                         |
| RETURNNZ         | Falls Zero-Bit nicht ge-      | If ZERO=0, PC $\leftarrow$ TOS+1                        |
| TELI OTTIVIZ     | setzt, Rückkehr von der       | 11 22100-0, 1 0 \ 1 05   1                              |
|                  | Unterfunktion.                |                                                         |
| RL sX            | Rotiert Register sX           | $sX \leftarrow sX[6:0], sX[7], CARRY \leftarrow sX[7]$  |
| ILL SA           | einen Schritt nach            | $SA \leftarrow SA[0.0], SA[1], CARREL \leftarrow SA[1]$ |
|                  |                               |                                                         |
| RR sX            | links.                        | V . V[o] V[71] CADDV . V[o]                             |
| RK SA            | Rotiert Register sX           | $sX \leftarrow sX[0], sX[7:1], CARRY \leftarrow sX[0]$  |
|                  | einen Schritt nach            |                                                         |
| CT o T           | rechts.                       | VI VIOLE OF DAY VIET                                    |
| SL0 sX           | Schiebe Register sX           | $sX \leftarrow sX[6:1], 0, CARRY \leftarrow sX[7]$      |
|                  | links, mit 0 aufgefüllt.      |                                                         |
| SL1 sX           | Schiebe Register sX           | $sX \leftarrow sX[6:1],1, CARRY \leftarrow sX[7]$       |
|                  | links, mit 1 aufgefüllt.      |                                                         |
| SLA sX           | Schiebe Register sX           | $sX \leftarrow sX[6:1], CARRY, CARRY \Leftarrow sX[7]$  |
|                  | links durch alle Bits,        |                                                         |
|                  | inklusive Carry.              |                                                         |
| SLX sX           | Schiebe Register sX           | $sX \leftarrow sX[6:1], sX[0], CARRY \leftarrow sX[7]$  |
|                  | links. Bit $sX[0]$ unbe-      |                                                         |
|                  | troffen.                      |                                                         |
| SR0 sX           | Schiebe Register sX           | $sX \leftarrow 0, sX[7:1], CARRY \leftarrow sX[0]$      |
|                  | rechts, mit 0 aufgefüllt.     |                                                         |
| SR1 sX           | Schiebe Register sX           | $sX \leftarrow 1, sX[7:1], CARRY \leftarrow sX[0]$      |
|                  | rechts, mit 1 aufgefüllt.     | , , ,                                                   |
| SRA sX           | Schiebe Register sX           | $sX \leftarrow CARRY, sX[7:1], CARRY \leftarrow sX[0]$  |
|                  | durch alle bits, inklusi-     | , , ,                                                   |
|                  | ve Carry.                     |                                                         |
| SRX sX           | Arithmetisches rechts-        | $sX \leftarrow s[7], sX[7:1], CARRY \leftarrow sX[0]$   |
|                  | schieben von Register         |                                                         |
|                  | sX mit Vorzeichenerwei-       |                                                         |
|                  | terung.                       |                                                         |
| STORE sX, (sY)   | Schreibe Register sX in       | $RAM[(sY)] \leftarrow sX$                               |
| DIOILE 521, (51) | scratchpad RAM an der         | 10.11/1[(0.1.)] / 0.17                                  |
|                  | in Register sY gespei-        |                                                         |
|                  | cherten Adresse.              |                                                         |
| STORE sX, ss     | Schreibe Register sX an       | $RAM[ss] \leftarrow sX$                                 |
| BIORE SA, SS     |                               | $[NAW[SS] \leftarrow SA$                                |
|                  | Adresse ss in scratchpad RAM. |                                                         |
| CIID V 11        |                               | $sX \leftarrow sX$ -kk                                  |
| SUB sX, kk       | Subtrahiere literal kk        | $SA \leftarrow SA-KK$                                   |
| CITE XI XI       | von Register sX.              | 77 77 77                                                |
| SUB sX, sY       | Subtrahiere Register sY       | $sX \leftarrow sX-sY$                                   |
| 0777             | von Register sX.              |                                                         |
| SUBCY sX, kk     | Subtrahiere literal kk        | $sX \leftarrow sX$ -kk-CARRY                            |
|                  | von Register sX mit           |                                                         |
|                  | Carry.                        |                                                         |
| SUBCY sX, sY     | Subtrahiere Register sY       | $sX \leftarrow sX-sY-CARRY$                             |
|                  | von Register sX mit           |                                                         |
|                  | Carry.                        |                                                         |

| Ī           | Instruktion Beschreibung                                                                                        | Funktion                                                                                                |
|-------------|-----------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------|
| TEST sX, kk | Teste Bits in Register sX gegen literal kk. Update Carry und Zero flags. Register bleiben unverändert.          | $ if(sX \ AND \ kk) = 0 \ ZERO \leftarrow 1, $ $ CARRY \leftarrow odd \ parity \ of \ (sX \ AND \ kk) $ |
| TEST sX, sY | Teste Bits in Register sX gegen Bits in Register sY. Update Carry und Zero flags. Register bleiben unverändert. | $ if(sX \ AND \ sY) = 0 \ ZERO \leftarrow 1, $ $ CARRY \leftarrow odd \ parity \ of \ (sX \ AND \ sY) $ |
| XOR sX, kk  | Bitweise XOR von Register sX mit literal kk.                                                                    | $sX \leftarrow sX \ XOR \ kk$                                                                           |
| XOR sX, sY  | Bitweise XOR von Register sX mit Register sY.                                                                   | $sX \leftarrow sX \ XOR \ sY$                                                                           |

| Instruktion   ZERO | CARI                                           | RY opcode                           |        |
|--------------------|------------------------------------------------|-------------------------------------|--------|
| ADD sX, kk         | if (sX + kk = (0  or  256)): ZERO =            |                                     | 000001 |
| ,                  | 1,                                             | else: $CARRY = 0$                   |        |
|                    | else: $ZERO = 0$                               |                                     |        |
| ADD sX, sY         | if $(sX + sY = (0 \text{ or } 256))$ : ZERO =  | if $((sX + sY) > 255)$ : CARRY = 1, | 000000 |
|                    | 1,                                             | else: $CARRY = 0$                   |        |
|                    | else: $ZERO = 0$                               |                                     |        |
| ADDCY sX, kk       | if $(sX + kk + CARRY = (0 \text{ or } 256))$ : | if $((sX + kk + CARRY) > 255)$ :    | 000011 |
|                    | ZERO = 1,                                      | CARRY = 1,                          |        |
|                    | else: $ZERO = 0$                               | else: $CARRY = 0$                   |        |
| ADDCY sX, sY       | if $(sX + sY + CARRY = (0 \text{ or } 256))$ : | if $((sX + sY + CARRY) > 255)$ :    | 000010 |
|                    | ZERO = 1,                                      | CARRY = 1,                          |        |
|                    | else: $ZERO = 0$                               | else: $CARRY = 0$                   |        |
| AND sX, kk         | if $(sX = 0)$ : ZERO = 1,                      | 0                                   | 001001 |
|                    | else: $ZERO = 0$                               |                                     |        |
| AND sX, sY         | if $(sX = 0)$ : ZERO = 1,                      | 0                                   | 001000 |
|                    | else: $ZERO = 0$                               |                                     |        |
| CALL aaa           | -                                              | -                                   | 100001 |
| CALLC aaa          | -                                              | -                                   | 100010 |
| CALLNC aaa         | -                                              | -                                   | 100011 |
| CALLNZ aaa         | -                                              | -                                   | 100100 |
| CALLZ aaa          | -                                              | -                                   | 100101 |
| COMPARE sX, kk     | if $(sX = kk)$ : ZERO = 1,                     | if $(kk > sX)$ : $CARRY = 1$ ,      | 011011 |
|                    | else: $ZERO = 0$                               | else: $CARRY = 0$                   |        |
| COMPARE sX, sY     | if $(sX = sY)$ : ZERO = 1,                     | if $(sY > sX)$ : CARRY = 1,         | 011010 |
|                    | else: $ZERO = 0$                               | else: $CARRY = 0$                   |        |
| FETCH sX, (sY)     | -                                              | -                                   | 010010 |
| FETCH sX, ss       | -                                              | -                                   | 010011 |
| INPUT sX, (sY)     | -                                              | -                                   | 010110 |
| INPUT sX, pp       | -                                              | -                                   | 010111 |
| JUMP aaa           | -                                              | -                                   | 100110 |
| JUMPC aaa          | -                                              | -                                   | 100111 |
| JUMPNC aaa         | -                                              | -                                   | 101000 |
| JUMPNZ aaa         | -                                              | -                                   | 101001 |
| JUMPZ aaa          | -                                              | -                                   | 101010 |
| LOAD sX, kk        | -                                              | -                                   | 001111 |
| LOAD sX, sY        | -                                              | -                                   | 001110 |
| OR sX, kk          | if $(sX = 0)$ : ZERO = 1,                      | 0                                   | 001011 |
|                    | else: $ZERO = 0$                               |                                     |        |
| OR sX, sY          | if $(sX = 0)$ : ZERO = 1,                      | 0                                   | 001010 |
|                    | else: $ZERO = 0$                               |                                     |        |
| OUTPUT sX, (sY)    | -                                              | -                                   | 010100 |
| OUTPUT sX, pp      | -                                              | -                                   | 010101 |
| RETURN             | -                                              | -                                   | 111010 |
| RETURNC            | -                                              | -                                   | 111011 |
| RETURNNC           | -                                              | -                                   | 111100 |
| RETURNZ            | -                                              | -                                   | 111101 |
| RETURNNZ           | -                                              | -                                   | 111110 |
| RL sX              | if $(sX = 0)$ : ZERO = 1,                      | CARRY = sX[7]                       | 110000 |
|                    | else: $ZERO = 0$                               |                                     |        |
| RR sX              | if $(sX = 0)$ : ZERO = 1,                      | CARRY = sX[0]                       | 110001 |
|                    | else: $ZERO = 0$                               |                                     |        |

| Instruktion   ZERO | CARF                                                                            | Y opcode                                                          | e      |
|--------------------|---------------------------------------------------------------------------------|-------------------------------------------------------------------|--------|
| SL0 sX             | if $(sX = 0)$ : ZERO = 1,<br>else: ZERO = 0                                     | CARRY = sX[7]                                                     | 110010 |
| SL1 sX             | if $(sX = 0)$ : ZERO = 1,<br>else: ZERO = 0                                     | CARRY = sX[7]                                                     | 110011 |
| SLA sX             | if $(sX = 0)$ : ZERO = 1,<br>else: ZERO = 0                                     | CARRY = sX[7]                                                     | 110100 |
| SLX sX             | if $(sX = 0)$ : ZERO = 1,<br>else: ZERO = 0                                     | CARRY = sX[7]                                                     | 110101 |
| SR0 sX             | if $(sX = 0)$ : ZERO = 1,<br>else: ZERO = 0                                     | CARRY = sX[0]                                                     | 110111 |
| SR1 sX             | if $(sX = 0)$ : ZERO = 1,<br>else: ZERO = 0                                     | CARRY = sX[0]                                                     | 110111 |
| SRA sX             | if $(sX = 0)$ : ZERO = 1,<br>else: ZERO = 0                                     | CARRY = sX[0]                                                     | 111000 |
| SRX sX             | if $(sX = 0)$ : ZERO = 1,<br>else: ZERO = 0                                     | CARRY = sX[0]                                                     | 111001 |
| STORE sX, (sY)     | -                                                                               | -                                                                 | 010000 |
| STORE sX, ss       | -                                                                               | -                                                                 | 010001 |
| SUB sX, kk         | if $((sX - kk) = 0)$ : ZERO = 1,                                                | if $((sX - kk) < 0)$ : CARRY = 1,                                 | 000101 |
|                    | else: $ZERO = 0$                                                                | else: $CARRY = 0$                                                 |        |
| SUB sX, sY         | if $((sX - sY) = 0)$ : ZERO = 1,<br>else: ZERO = 0                              | if $((sX - sY) < 0)$ : CARRY = 1,<br>else: CARRY = 0              | 000100 |
| SUBCY sX, kk       | if $((sX - kk - CARRY) = (0 \text{ or } -256)$ :<br>ZERO = 1,<br>else: ZERO = 0 | if $((sX - kk - CARRY) < 0)$ : CARRY<br>= 1,<br>else: CARRY = 0   | 000111 |
| SUBCY sX, sY       | if $((sX - sY - CARRY) = (0 \text{ or } -256)$ :<br>ZERO = 1,<br>else: ZERO = 0 | if $((sX - sY - CARRY) < 0)$ : CAR-<br>RY = 1,<br>else: CARRY = 0 | 000110 |
| TEST sX, kk        | if $(AND\_TEST = 0)$ : $ZERO = 1$ , else: $ZERO = 0$                            | if $(XOR\_TEST = 1)$ : $CARRY = 1$ , else: $CARRY = 0$            | 011001 |
| TEST sX, sY        | if $(AND\_TEST = 0)$ : $ZERO = 1$ , else: $ZERO = 0$                            | if $(XOR\_TEST = 1)$ : $CARRY = 1$ , else: $CARRY = 0$            | 011000 |
| XOR sX, kk         | if $(sX = 0)$ : ZERO = 1,<br>else: ZERO = 0                                     | 0                                                                 | 001101 |
| XOR sX, sY         | if $(sX = 0)$ : ZERO = 1,<br>else: ZERO = 0                                     | 0                                                                 | 001100 |

# 4 Aufgabenaufteilung

| N   | Vr. Arbeitspaket JC   | T | N JI | 3 AI | B OA | K SN | l JU |   |
|-----|-----------------------|---|------|------|------|------|------|---|
| 10  | Instruktionen         | * |      |      | *    |      |      |   |
| 20  | Blockdiagram          |   |      | *    |      |      | *    |   |
| 30  | Register              |   | *    |      |      |      |      |   |
| 40  | RAM                   | * |      |      |      |      |      |   |
| 50  | PC                    |   |      |      |      |      |      | * |
| 51  | Instruction Memory    |   |      | *    |      |      |      |   |
| 60  | I/O                   |   |      | *    |      |      |      |   |
| 71  | ALU Aritmetik         |   |      |      |      | *    |      |   |
| 72  | ALU Logik             |   |      |      |      |      | *    |   |
| 73  | ALU Shift             |   |      |      | *    |      |      |   |
| 74  | ALU Verifikation      |   |      |      |      |      | *    |   |
| 14  | 10 einfache Testfälle |   |      |      |      |      |      |   |
| 80  | Decoder               |   |      |      |      | *    |      |   |
| 90  | Assembler             |   |      |      | *    |      |      |   |
| 100 | Test Register         |   |      | *    |      |      |      |   |
| 110 | Test RAM              |   |      |      |      |      |      | * |
| 120 | Test PC               |   |      |      |      |      | *    |   |
| 130 | Test I/O              |   |      |      | *    |      |      |   |
| 140 | Test ALU              | * |      |      |      |      |      |   |
| 150 | Test Decoder          |   | *    |      |      |      |      |   |