# 6 CARRY-LOOKAHEAD ADDERS AND VARIATIONS IN FAST ADDERS

### **Chapter Goals**

- 1.- Understand the carry-lookahead method and its many variations used in the design of fast adders.
- 2.- Study alternatives to the carry-lookahead method for designing fast adders

## **Chapter Highlights**

Single- and multilevel carry lookahead.

Various designs for log-time adders.

Relating the carry determination problem to parallel prefix computation.

Implementing fast adders in VLSI

Apr. 2012

Computer Arithmetic, Addition/Subtraction

S

Neste capitulo vão ser explicados os somadores com "carry Lookahead", bem como variações de somadores que possuem o intuito de atingir maiores velocidades de computação.



Vejamos os tópicos que serão apresentados.

### **6.1 UNROLLING THE CARRY RECURRENCE**

Recall the *generate*, *propagate*, *annihilate*, and *transfer* signals:

| <u>Signal</u>  | <u>Binary</u>                                |  |
|----------------|----------------------------------------------|--|
| $g_i$          | $x_i y_i$                                    |  |
| $p_i$          | $x_i \oplus y_i$                             |  |
| a <sub>i</sub> | $x_i'y_i' = (x_i \vee y_i)'$                 |  |
| $t_i$          | $x_i \vee y_i$                               |  |
| $S_i$          | $x_i \oplus y_i \oplus c_i = p_i \oplus c_i$ |  |

The carry recurrence can be unrolled to obtain each carry signal directly from inputs, rather than through propagation

```
c_{i} = g_{i-1} \vee c_{i-1} p_{i-1}
= g_{i-1} \vee (g_{i-2} \vee c_{i-2} p_{i-2}) p_{i-1}
= g_{i-1} \vee g_{i-2} p_{i-1} \vee c_{i-2} p_{i-2} p_{i-1}
= g_{i-1} \vee g_{i-2} p_{i-1} \vee g_{i-3} p_{i-2} p_{i-1} \vee c_{i-3} p_{i-3} p_{i-2} p_{i-1}
= g_{i-1} \vee g_{i-2} p_{i-1} \vee g_{i-3} p_{i-2} p_{i-1} \vee g_{i-4} p_{i-3} p_{i-2} p_{i-1}
= g_{i-1} \vee g_{i-2} p_{i-1} \vee g_{i-3} p_{i-2} p_{i-1} \vee g_{i-4} p_{i-3} p_{i-2} p_{i-1}
= \dots
```

Computer Arithmetic, Addition/Subtraction

O somador ripple carry, embora simples em seu conceito, tem um longo atraso de computação devido às muitas portas no caminho crítico, que sai do bit menos significativo indo até o bit mais significativo.

O somador carry lookahead pode ser uma solução para uma computação mais rápida, quando comparado ao ripple carry.

Observemos os dois sinais pi e gi. A função pi = xi \* yi é chamada de função de propagação. Sempre que pi for igual a 1, um carry de entrada é propagado através da posição do bit de Ci para Ci+1. Para pi igual a 0, a propagação do transporte através da posição do bit é bloqueada. A função gi = xi · yi e é chamada de função de geração. Sempre que gi é igual a 1, a saída de transporte da posição é 1, independentemente do valor de pi, portanto, um transporte foi gerado na posição. Quando gi é 0, um carry não é gerado, de modo que Ci+1 é 0 se o carry propagado pela posição de Ci também for 0. As funções de geração e propagação correspondem exatamente a um meio somador (half adder).

O carry lookahead é obtido desenvolvendo a relação de recorrência para ci, como demonstrado no slide.



Teoricamente, o que vamos buscando é fazer um somador sem propagação de (carry).

Como vemos a complexidade aumenta para entradas mais a esquerda (veja o número de setas que entram nos blocos).

Um Fan-in muito maior do que 4 é impraticável para portas CMOS únicas, devido à baixa imunidade a ruídos, problemas nos tempos de subida e descida e, portanto, maior atraso. Para a maioria das implementações, realizamos blocos carry lookahead de, no máximo, tamanho 4.



Vejamos a implementação acima. Aqui estão descritos os sinais c1, c2, c3 e c4 para um CLA de 4 bits.

Para reduzir a complexidade de c4 usamos c3 directamente na implementação. Isso porque o sinal c3, que pode ser observado na equação, se repete em parte do sinal da equação c4.



Então, como vimos anteriormente para uma implementação real e para reduzir o fan-in e custos associados a area, podemos re-utilizar computações já implementadas como é mostrado aqui.

# 6.1 UNROLLING THE CARRY RECURRENCE: ONE SOLUTION TO THE FAN-IN PROBLEM

### Multilevel lookahead

Example: 16-bit addition

Radix-16 (four digits)

Two-level carry lookahead (four 4-bit blocks)

Either way, the carries  $c_4$ ,  $c_8$ , and  $c_{12}$  are determined first

ון היים ביים

Computer Arithmetic, Addition/Subtraction

Nos exemplos anteriores vimos que podemos reutilizar porções de hardware que precedem um determinado sinal. No exemplo de circuito de 4 bits, vimos que c3 é utilizado para formular c4.

Considere então a adição de 16 bits de dois números binários que são caracterizadas por seus sinais gi e pi. Para cada dígito, estendende-se da posição de bit i para a posição de bit i + 3 dos números binários originais (onde i é um múltiplo de 4), os sinais de "generate" e "propagate" podem ser derivados da seguinte forma:

$$g[i,i+3] = (gi+3) \ \lor \ (gi+2)(pi+3) \ \lor \ (gi+1)(pi+2)(pi+3) \ \lor \ (gi)(pi+1)(pi+2)$$
 $(pi+3)$ 
 $p[i,i+3] = (pi)(pi+1)(pi+2)(pi+3)$ 

As equações que precedem i+3 podem ser interpretadas da mesma maneira que as equações de carry desenvolvidas no slide 3: as posições de quatro bits propagam coletivamente um carry ci de entrada se e somente se cada uma das quatro posições se propagar; eles geram coletivamente um transporte se um transporte é produzido na posição i + 3, ou é produzido na posição i + 2 e propagado pela posição i + 3. Veja então que podemos realizar o calculo dos carrys em blocos de 4 bits.



Então, podemos projetar nosso gerador de carry lookahead como um bloco de 4 bits, combinando os sinais g e p de blocos adjacentes ou sobrepostos.



Dado o gerador de carry lookahead de 4 bits se torna fácil sintetizar somadores mais amplos com base em um esquema de carry lookahead multinível



Por exemplo, para construir um somador de carry lookahead de dois níveis de 16 bits, precisamos de quatro somadores de 4 bits e um gerador de carry lookahead de 4 bits, conectado entre si.

Já o slide acima, dá um exemplo de somador de 64 bits, que pode ser realizado com 16 somadores de 4 bits e 5 geradores de carry lookahead também de 4 bits.



Considere dois blocos que se sobrepõe. Os chamaremos de B' e B" e seus pares de sinais de geração e propagação associados (g', p') e (g", p"), respectivamente. Conforme mostrado na figura, os sinais de geração e propagação para o bloco B, mesclado, podem ser obtidos a partir das equações:

$$g=g" \lor g' p"$$
  
 $p=p'.p"$ 

Ou seja, a geração de carry no bloco maior ocorre se o grupo da esquerda gera um carry (g") ou o grupo da direita gera um carry e o da esquerda o propaga (g'p"), enquanto a propagação ocorre se ambos os grupos propagam o carry (p'.p")

Notamos que na figura que ilustra o bloco B, os índices i0, j0, i1 e j1 que definem os dois blocos sobrepostos são de fato imateriais e as mesmas expressões podem ser escritas para quaisquer dois grupos adjacentes de qualquer largura.

# **6.4 CARRY DETERMINATION AS PREFIX COMPUTATION:** FORMULATING THE PREFIX COMPUTATION PROBLEM

The problem of carry determination can be formulated as:

Carry-in can be viewed as an extra (-1) position:  $(g_{-1}, p_{-1}) = (c_{in}, 0)$ 

The desired pairs are found by evaluating all prefixes of

$$(g_0, p_0) \notin (g_1, p_1) \notin \dots \notin (g_{k-2}, p_{k-2}) \notin (g_{k-1}, p_{k-1})$$

The carry operator  $\phi$  is associative, but not commutative  $[(g_1, p_1) \phi (g_2, p_2)] \phi (g_3, p_3) = (g_1, p_1) \phi [(g_2, p_2) \phi (g_3, p_3)]$ 

Prefix sums analogy:

Given 
$$x_0$$
  $x_1$   $x_2$  ...  $x_{k-1}$   
Find  $x_0$   $x_0+x_1$   $x_0+x_1+x_2$  ...  $x_0+x_1+...+x_{k-1}$ 

Computer Arithmetic Addition/Subtraction

Vamos definir então um novo operador com o intuito de determinar o sinal de "carry" de forma mais rápida. O operador

¢ (g, p) facilitará as computações que seguirão.

$$(g, p) = (g', p') \notin (g'', p'')$$
 significa  $g = g'' \lor g' p''$ ,  $p = p' p''$ 

O operador ¢ é associativo, o que significa que a ordem de avaliação não afeta o valor da expressão. Etretanto não é comutativo, pois g" V g' p" em geral não é igual a g' V g" p'.

De forma mais simplificada, nosso objetivo será calcular o sinal "g". O "g" será equivalente aos carries que serão aplicados na soma final.



Chamaremos essas novas previsões que determinarão os sinais de carry de redes de prefixos. Cada circulo no gráfico de prefixos consiste na aplicação do operador  $\phi$ . Então o circulo que está ligado aos primeiros sinais X1 e X0 serão equivalentes à g = g"  $\forall g'p$ " , p = p' p" gerando tanto um sinal g quanto um sinal p na saida.

Ao fim do cálculo e dada entradas iniciais do circuito iguais a 'x" e "y", podemos utilizar o sinal "g" para fazer a soma "x" xor "y" xor "g".

Podemos usar várias estratégias para sintetizar uma rede de soma de prefixo paralela. A Figura 6.7 é baseada em uma abordagem de dividir e conquistar, conforme proposto por Ladner e Fischer

As entradas k / 2 de ordem inferior são processadas pela sub-rede à direita para calcular as somas de prefixo s0, s1, ..., sk / 2-1.

As somas de prefixo parciais são calculadas para os valores k / 2 de ordem mais alta (a sub-rede esquerda). Por sim, sk / 2-1 (a saída mais à esquerda da primeira sub-rede) é adicionado a eles para completar o cálculo.



Uma segunda maneira, ainda considerando o método de dividir e conquistar para calcular somas de prefixo, é o método proposto por Brent e Kung, que está representado na Fig. 6.8.

Aqui, as entradas são primeiro combinadas em pares para obter a seguinte sequência de comprimento k / 2:



Aqui apresentamos um somador BK de 8-bis.

O sinal entre barras "[]" que entram na malha de prefixos são equivalentes aos sinais porpagate e generate calculados a partir dos números os quais deseja-se somar.

## Por exemplo:

(Sinal g) (Sinal p) 
$$gi = xi$$
 or  $yi$   
[ 0 , 0 ]  $pi = xi$  and  $yi$ 

Geraremos então um novo sinal em cada etapa para "p" e para "g".

E como já havia sido citado, ao fim do cálculo e dada entradas iniciais do circuito iguais a 'x" e "y", podemos utilizar o sinal "g" para fazer a soma " $x \downarrow i$ " xor " $y \downarrow i$ " xor " $g \downarrow i j$ ".



Aqui vemos um gráfico de Brent-kung de 16 bits.

Observe que, embora este gráfico da Fig. 6.9 pareça ter sete níveis, dois dos níveis próximos ao meio são independentes, o que implica um único nível de atraso. Em geral, um gráfico de prefixo paralelo de Brent-Kung com entrada k terá um atraso de 2 log2 k - 2 níveis e um custo de 2k - 2 - log2 k células.



A Figura 6.10 mostra um gráfico de prefixo paralelo de Kogge-Stone que tem o mesmo atraso do projeto mostrado na Fig. 6.7, mas evita seu problema de fanout por meio de distribuições dos cálculos.

Um gráfico de prefixo paralelo de Kogge-Stone com entrada k tem um atraso de log2 k níveis e um custo de k log2 k - k + 1 células. Este representa a implementação mais rápida possível de um cálculo de prefixo paralelo se apenas blocos de duas entradas forem permitidos. No entanto, seu custo pode ser proibitivo para k grandes, tanto em termos do número de células quanto da fiação densa entre elas.



Muitos outros projetos de rede de prefixo paralelo são possíveis.

Por exemplo, realizando a combinação do circuito de Brent – Kung e Kogge-Stone para formar designs híbridos. Na Fig. 6.11, os quatro elementos intermediários dos seis níveis no projeto da Fig. 6.9 (representando um cálculo de prefixo paralelo de oito entradas) foram substituídos pela rede Kogge-Stone de oito entradas. O design resultante tem cinco níveis e 32 células, colocando-o entre os designs Brent – Kung original (seis níveis, 26 células) e Kogge – Stone original (quatro níveis, 49 células).

# 6.5 ALTERNATIVE PARALLEL PREFIX NETWORKS: SPEED-COST TRADEOFFS IN CARRY NETWORKS

| Method         | Delay                    | Cost                     |
|----------------|--------------------------|--------------------------|
| Ladner-Fischer | log₂k                    | (k/2) log <sub>2</sub> k |
| Kogge-Stone    | log₂k                    | $k \log_2 k - k + 1$     |
| Brent-Kung     | 2 log <sub>2</sub> k – 2 | $2k - 2 - \log_2 k$      |
| Han Carlson    | log <sub>2</sub> k +1    | (k/2) log <sub>2</sub> k |

# k= 16-bits

| Method         | Delay | Cost |
|----------------|-------|------|
| Ladner-Fischer | 4     | 32   |
| Kogge-Stone    | 4     | 49   |
| Brent-Kung     | 6     | 26   |
| Han Carlson    | 5     | 32   |

Computer Arithmetic, Addition/Subtraction

Aqui vemos uma relação entre custo e atraso dos gráficos que foram apresentados.

# **PROBLEMAS**

**Problema 6.1** Obtenha os gráficos para valores pares  $n \in [4, 32]$  dos somadores Ladner-Fisher (LF), Brent-Kung (BK), Kogge-Stone (KS), e Han-Carlson (HC) para:

- a)Área.
- b)Atraso.
- c)Produto área atraso (AT)
- d)Produto área atraso quadrado (AT²).
- e)Fan-out.

Indique qual é a melhor opção para as diferentes figuras de mérito apresentadas acima.

ר ארו זג

Gabarito no Moodle



Agora, considere um grupo ou bloco de 4 bits em um somador "ripple carry", iniciando de um estágio i ao estágio i + 3, onde i é um múltiplo de 4. Para o estágio i, um carry se propaga por meio desse grupo de 4 bits se e somente se ele se propaga por todos os quatro estágios. Assim, um sinal de propagação de grupo é definido como p [i, i + 3] = (pipi + 1) (pi + 2) (pi + 3), e que por sua vez são computáveis a partir de sinais de propagação individuais por uma única porta AND de quatro entradas.

Desta forma, para acelerar a propagação do carry, pode-se estabelecer caminhos de "desvio" ou "pular" (skip) em torno de blocos de 4 bits, como mostrado na Fig. 7.1b. Observe que o bloco de 4 bits possui um sinal de controle (enable) para o multiplexidor, que é proveniente da função p [i, i+3] = (pipi+1)(pi+2) (pi+3)].



Desta forma faremos uma analogia. Suponha que o tempo de condução seja o mesmo para um quarteirão da cidade ou um "quarteirão" da rodovia (entre duas saídas).

Caso se saiba se haverá um sinal vermelho em um dos conjuntos de 4 sinais de transito adjacentes em um determinaod bloco, podemos evitar o bloco completo pegando a "via-expressa". [Sabemos que "o sinal estará vermelho" pela função p [i, i+3] = (pipi+1) (pi+2) (pi+3)]



Um somador de carry-select (nível único) combina três somadores de k / 2 bits de qualquer projeto em um somador de k bits (Observar na Fig. 7.9).

Um somador de k / 2 bits é usado para calcular a metade inferior da soma de k bits diretamente.

Dois somadores k/2 bits são usados para calcular os k/2 bits superiores da soma e o carry-out em dois cenários diferentes: ck/2 = 0 ou ck/2 = 1. Os valores corretos para o carry-out do somador e os bits de soma nas posições k/2 a k-1 são selecionados quando o valor de ck/2 se torna conhecido.



A Figura 7.10 mostra como a ideia de carry-select pode ser levada um passo adiante para obter um somador de carry-select de dois níveis.

Os bits de soma e carry-ou são calculados para cada bloco de k / 4 bits (exceto para o mais à direita) em dois cenários.

Os três multiplexadores de primeiro nível, cada um dos quais com k/4+1 bits de largura, mesclam os resultados de blocos de k/4 bits com os de blocos de k/2 bits. Observe como os sinais de transferência dos somadores que abrangem as posições de bit k/2 a 3k/4-1 são usados para selecionar os k/4 bits mais significativos da soma nos dois cenários de ck/2=0 ou ck/2=1. Nesse estágio, k/2 bits da soma final são conhecidos.

O multiplexador de segundo nível, que tem k/2 + 1 bits de largura, é usado para selecionar os valores apropriados para os k/2 bits superiores da soma (posições k/2 a k-1) e do carry-out.

# **PROBLEMAS**

**Problema 6.2** Faça a comparação da área, atraso e produto área atraso (AT) para um *Carry-Select-Adder* de 64-bits dividido em a) 4 somas e b) 2 somas. Assuma que a área e o atraso do somador está expressado como  $n \times A_{adder}$ ,  $n \times T_{adder}$  respectivamente, sendo n o número de bits, e a área e atraso do multiplexador 2:1 como uma unidade  $(2/3) \times A_{adder}$ ,  $(2/3) \times T_{adder}$ 

מט שטו זי

Gabarito no Moodle



Aqui vemos um relação de probabilidade de propagação de carry.

O comprimento médio da cadeia de carry mais longa na adição de k bits é estritamente menor que log 2 k.

# **PROBLEMAS**

**Problema 6.3.** Uma entrada fixa  $A = 31727_{10}$  deve ser somada com entradas variáveis B e C, todas de 16-bits. Ditas entradas variáveis só podem ter os seguintes valores:

- B =  $\{2638_{10}, 31439_{10}, 14923_{10}\}.$
- $C = \{3041_{10}, 15343_{10}, 3192_{10}\}.$

Qual das somas pode ser implementada com um atraso menor?

**Problema 6.4**. Dois vetores de 12 bits A e B precisam de ser somados, onde A é sempre múltiplo  $100_{(10)}$  e B múltiplo de  $48_{(10)}$ . Considerando os tempos de atraso do problema 6.2, obtenha a soma dos vectores com um atraso máximo de  $5\times T_{adder}$ .

לכי זתו ומ

Gabarito no Moodle

# 7.6 MODULAR TWO-OPERAND ADDERS mod- $2^k$ : Ignore carry out of position k-1mod- $(2^k-1)$ : Use End-Around Carry (EAC) mod- $(2^k+1)$ : Use Inverted End-Around Carry (IEAC) Number Std. binary 0 00...000 1 00...001 2 00...010 ... ... $2^k-1$ 01...111 $2^k$ 10...000

Lembrando da aula 4 temos:



Considere a soma  $(x + y) \mod m$ , sendo o módulo m igual a 15.

Caso x+y for igual a 4 por exemplo e porntanto menor do que 15 teremos que  $(x + y) \mod m$  é igual ao próprio 4.

Entretanto caso a soma x+y for igual a 19, teríamos que o resultado correto de  $(x + y) \mod m$  seria igual a 4.

Desta forma, para implementação do circuito que realizará tal contagem teremos que realizar tanto a soma x+y normal quanto a soma de x+y-m. Escolheremos o resultado de x+y quando o resultado for menor do que o módulo. Do contrário escolheremos o resultado de x+y-m, por meio do mux.

# **PROBLEMAS**

**Problema 6.5.** Implemente os seguintes somadores modulares:

- a)|A+B|<sub>29</sub>.
- b)||A+B|<sub>27</sub>+C|<sub>29</sub>.
- c) $||A+B|_{11}+C|_{13}$ .
- d) $|A+B|_{59}$
- e) $|A+B|_{15}$

SLIDE 30

Gabarito no Moodle