### Universidade de Aveiro

## Arquiteturas de Alto Desempenho

trabalho nr.2



Guilherme Duarte (107766), Guilherme Andrade (107696)

Departamento de Eletrónica, Telecomunicações e Informática

December 27, 2024

| Intro | duçãodução                                           | 3  |
|-------|------------------------------------------------------|----|
| 1 Si  | ingle-cycle implementation                           | 5  |
| 1.1Ir | nplementação do Register                             | 5  |
| 1.    | 1.1 Explicação do Código do Register                 | 6  |
| 1.    | 1.2 Explicação dos resultados esperados na testbench | 7  |
| 1.2Ir | nplementação do Adder_n                              | 8  |
| 1.    | 2.1 Explicação do xor_gate_3 e testbench             | 8  |
| 1.    | 2.2 Explicação do and_gate_2 e testbench             | 9  |
| 1.    | 1.3 Explicação do or_gate_3 e testbench              | 10 |
| 1.    | 1.4 Explicação do full_adder e testbench             | 11 |
| 1.    | 1.5 Explicação do adder_n e testbench                | 13 |
| 1.3Ir | nplementação do triple_port_ram e testbench          | 15 |
| 1.4Ir | nplementação do accumulator                          | 18 |
| 2.1Pi | ipelined implementation                              | 21 |
| 3.1M  | odified accumulator                                  | 23 |
| 3.1.1 | Implementação do Barrel_shifter                      | 23 |
| 3.1.2 | Implementação do Accumulator with Barrel shifter     | 26 |

# List of Figures

| Figura 1: Circuito lógico utilizado                                       | 4         |
|---------------------------------------------------------------------------|-----------|
| Figura 2:Register Block                                                   | 5         |
| Figura 3: Register Block Code                                             | 5         |
| Figura 4: Código da Testbench                                             | 7         |
| Figura 5: Resultados da testbench                                         | 7         |
| Figura 6: xor_gate_3 Código                                               | 8         |
| Figura 7: Código da Testbench do xor_gate_3                               | 8         |
| Figura 8: Resultado da Simulação da Testbench do xor_gate_3               |           |
| Figura 9: and_gate_2 Código                                               | 9         |
| Figura 10: Código da Testbench do and_gate_2                              | 9         |
| Figura 11: Resultado da Simulação da Testbench do and_gate_2              | 10        |
| Figura 12: or_gate_3 Código                                               | 10        |
| Figura 13: Código da Testbench do or_gate_3                               | 10        |
| Figura 14: Resultado da Simulação da Testbench do or_gate_3               | 11        |
| Figura 15: full_adder Código                                              | 11        |
| Figura 16: Código da Testbench do full_adder                              | 12        |
| Figura 17: Resultado da Simulação da Testbench do full_adder              | 12        |
| Figura 18: adder_n Código                                                 | 13        |
| Figura 19: Código da Testbench do adder_n                                 | 14        |
| Figura 20: Resultado da Simulação da Testbench do adder_n                 | 14        |
| Figura 21: triple_port_ram Código                                         | 15        |
| Figura 22: Código da Testbench do triple_port_ram                         | 17        |
| Figura 23: Resultado da Simulação da Testbench do triple_port_ram         | 17        |
| Figura 24: Accumulator Código                                             | 18        |
| Figura 25: Resultado da Simulação da Testbench do accumulator             | 20        |
| Figura 26: Barrel_shifter Código                                          | 23        |
| Figura 27: Código da Testbench do Barrel_shifter                          | 24        |
| Figura 28: Resultado da Simulação da Testbench do barrel_shifter          | 25        |
| Figura 29: Accumulator with Barrel_shifter Código                         | 26        |
| Figura 30: Resultado da Simulação da Testbench do accumulator with barrel | shifter27 |

## Introdução

Este projeto integra a disciplina de Arquiteturas de Alto Desempenho (AAD) do ano letivo de 2024/2025 e tem como objetivo principal o desenvolvimento e simulação de um circuito lógico sequencial utilizando a linguagem VHDL. O circuito implementa um acumulador indexado, cujo comportamento é baseado numa função em C fornecida. A tarefa inclui a descrição de diferentes arquiteturas do circuito, bem como a criação de bancadas de teste (testbenches) para validar o seu funcionamento.

O acumulador deverá ser concebido para receber e processar valores de entrada em cada ciclo de relógio, realizando operações de leitura, incremento e escrita. Adicionalmente, o projeto explora variantes do acumulador, incluindo implementações com diferentes ciclos de relógio e a introdução de componentes adicionais, como um barrel shifter para operações de deslocamento.

As principais etapas deste trabalho incluem:

- 1. **Implementação de ciclo único**, onde as operações de leitura, soma e escrita ocorrem no mesmo ciclo de relógio.
- Implementação pipeline, distribuindo as operações por dois ciclos de relógio, assegurando o tratamento de situações específicas, como o uso de endereços consecutivos.
- 3. **Extensões opcionais**, tais como o uso de deslocamento no incremento e a integração de componentes eficientes, como o barrel shifter.

Este trabalho não se limita à implementação funcional do circuito, mas também inclui a optimização do seu desempenho e a determinação do menor período de relógio funcional. O desenvolvimento requer o domínio das entidades VHDL fornecidas e a adaptação de módulos pré-definidos, como o *adder\_n* e o *dual\_port\_ram*.

## Capítulo 1

## Tarefa 1



Figura 1: Circuito lógico utilizado

### 1 Single-cycle implementation

### 1.1 Implementação do Register



Figura 2:Register Block

```
library IEEE;
use IEEE.std_logic_1164.all;
entity vector_register is
    generic
    (
        DATA_BITS : integer range 1 to 32 := 4
);
    port
    (
        clock : in std_logic;
        d : in std_logic_vector(DATA_BITS-1 downto 0);
        q : out std_logic_vector(DATA_BITS-1 downto 0) := (others => '0');
        en : in std_logic
    );
end vector_register;

architecture behavioral of vector_register is
begin
    process(clock) is
    begin
    if rising_edge(clock) and en = '1' then
        q <= transport d after 10 ps;
    end if;
end process;
end behavioral;</pre>
```

Figura 3: Register Block Code

#### 1.1.1 Explicação do Código do Register

A entidade vector\_register define a interface externa do componente. Um dos parâmetros genéricos, chamado DATA\_BITS, permite configurar o tamanho do vetor de dados de entrada (d) e saída (q), permitindo que o registo armazene palavras de dados com um número variável de bits, entre 1 e 32. Por predefinição, este parâmetro está configurado para 4 bits. Isto torna o componente flexível e reutilizável em diferentes contextos onde seja necessário armazenar vetores de diferentes tamanhos.

O componente possui quatro portas de entrada e saída. O sinal clock é o sinal de relógio que sincroniza o funcionamento do registo. A entrada d é o vetor de dados que se pretende armazenar no registo, enquanto a saída q é o vetor onde o valor armazenado é disponibilizado após a atualização. Inicialmente, a saída q é configurada para ter todos os seus bits a zero, como indicado pela atribuição (others => '0'). Por fim, o sinal en é um sinal de habilitação, que determina se o valor de entrada deve ou não ser armazenado no registo durante o próximo ciclo de relógio.

Na arquitetura, chamada behavioral, é descrito o funcionamento interno do registo. Este comportamento é implementado através de um processo sensível ao sinal de relógio (clock). Dentro deste processo, é verificada a ocorrência de uma borda ascendente do relógio, ou seja, o momento em que o sinal de relógio muda do nível lógico 0 para o nível lógico 1. Este tipo de deteção é feito utilizando a função rising\_edge(clock).

Quando uma borda ascendente do relógio é detetada, o registo verifica o estado do sinal de habilitação (en). Se este sinal estiver ativo, ou seja, com valor lógico 1, o registo atualiza a saída q com o valor presente na entrada d. Esta atribuição de valor é feita utilizando um atraso de transporte (transport), que simula um atraso de 10 picosegundos na propagação do sinal. Este atraso é utilizado principalmente em simulações para modelar comportamentos físicos realistas, mas não afeta o comportamento lógico do registo no hardware.

Se o sinal de habilitação não estiver ativo (en = '0'), o registo mantém o valor armazenado anteriormente, sem alterações na saída q. Desta forma, o componente garante que os valores só são atualizados quando desejado, proporcionando controlo adicional sobre o armazenamento de dados.

1.1.2 Explicação dos resultados esperados na testbench

```
stim_proc: process
begin
   -- Test case 1: Enable is '0', no data should be loaded
   tb_d <= "0001";
   tb_en <= '0';
   wait for 40 ns;

   -- Test case 2: Enable is '1', data should be loaded
   tb_en <= '1';
   tb_d <= "0010";
   wait for 40 ns;

   -- Test case 3: Change data while enabled
   tb_d <= "0100";
   wait for 40 ns;

   -- Test case 4: Disable enable, data should not change
   tb_en <= '0';
   tb_d <= "1000";
   wait for 40 ns;

   -- End simulation
   wait;
end process;</pre>
```

Figura 4: Código da Testbench

| Clock | Enable(en) | Input(d,decimal) | Output(q,decimal) |
|-------|------------|------------------|-------------------|
| 0     | 0          | 1                | 0                 |
| 1     | 0          | 1                | 0                 |
| 2     | 1          | 2                | 2                 |
| 3     | 1          | 4                | 4                 |
| 4     | 0          | 8                | 4                 |



Figura 5: Resultados da testbench

### 1.2 Implementação do Adder\_n

#### 1.2.1 Explicação do xor\_gate\_3 e testbench

- 1. O componente recebe três entradas lógicas (input0, input1, input2).
- 2. Realiza a operação XOR sobre estas três entradas, seguindo as regras da lógica XOR.
- 3. Atribui o resultado à saída output0, com um atraso de transporte de 20 ps (útil para simulações).

```
library IEEE;
use IEEE.std_logic_1164.all;
entity xor_gate_3 is
    port(input0 : in std_logic;
        input1 : in std_logic;
        input2 : in std_logic;
        output0 : out std_logic;
        output0 : out std_logic);
end xor_gate_3;

architecture behavioral of xor_gate_3 is
begin
    output0 <= transport input0 xor input1 xor input2 after 20 ps;
end behavioral;</pre>
```

| Input0 | Input1 | Input2 | Output0 |
|--------|--------|--------|---------|
| 0      | 0      | 0      | 0       |
| 0      | 0      | 1      | 1       |
| 0      | 1      | 0      | 1       |
| 0      | 1      | 1      | 0       |
| 1      | 0      | 0      | 1       |
| 1      | 0      | 1      | 0       |
| 1      | 1      | 0      | 0       |
| 1      | 1      | 1      | 1       |

Figura 6: xor\_gate\_3 Código

```
stim_proc: process
begin
   -- Test case 1: All inputs are '0'
   tb_input0 <= '0';
   tb_input1 <= '0';
   tb_input2 <= '0';
   wait for 50 ps;

   -- Test case 2: One input is '1'
   tb_input0 <= '1';
   tb_input2 <= '0';
   wait for 50 ps;

   -- Test case 3: Two inputs are '1'
   tb_input1 <= '1';
   tb_input1 <= '1';
   tb_input2 <= '0';
   wait for 50 ps;

   -- Test case 4: All inputs are '1'
   tb_input0 <= '1';
   tb_input1 <= '1';
   tb_input2 <= '1';
   wait for 50 ps;

   -- Test case 5: Alternating inputs
   tb_input1 <= '1';
   tb_input1 <= '1';
   tb_input2 <= '1';
   wait for 50 ps;

   -- Test case 6: Another alternating pattern
   tb_input0 <= '1';
   tb_input0 <= '1';
   tb_input0 <= '1';
   tb_input1 <= '1';
   wait for 50 ps;

   -- Test case 6: Another alternating pattern
   tb_input0 <= '1';
   tb_input2 <= '1';
   wait for 50 ps;
</pre>
```

Figura 7: Código da Testbench do xor\_gate\_3



Figura 8: Resultado da Simulação da Testbench do xor\_gate\_3

### 1.2.2 Explicação do and\_gate\_2 e testbench

```
library IEEE;
use IEEE.std_logic_1164.all;
entity and_gate_2 is
  port(input0 : in std_logic;
     input1 : in std_logic;
     output0 : out std_logic);
end and_gate_2;

architecture behavioral of and_gate_2 is
begin
  output0 <= transport input0 and input1 after 10 ps;
end behavioral;</pre>
```

Figura 9: and\_gate\_2 Código

- 1. Este componente recebe dois sinais de entrada (input0 e input1).
- 2. Realiza a operação lógica AND entre as duas entradas.
- 3. Atribui o resultado da operação à saída outputo, com um atraso simulado de 10 ps.

| stim_proc: process begin                       |
|------------------------------------------------|
|                                                |
| Test case 1: Both inputs are '0'               |
| tb_input0 <= '0';                              |
| tb_input1 <= '0';                              |
| wait for 50 ps;                                |
|                                                |
| Test case 2: First input is '1', second is '0' |
| tb input0 <= '1';                              |
| tb input1 <= '0':                              |
| wait for 50 ps;                                |
| walt for 50 ps,                                |
|                                                |
| Test case 3: First input is '0', second is '1' |
| tb_input0 <= '0';                              |
| tb_input1 <= '1';                              |
| wait for 50 ps;                                |
|                                                |
| Test case 4: Both inputs are '1'               |
| tb_input0 <= '1';                              |
| tb input1 <= '1':                              |
| wait for 50 ps;                                |
| nate 101 30 p3;                                |
| End of simulation                              |
|                                                |
| wait;                                          |
| end process;                                   |
| F: 10. C(1: 1- T111, 1                         |

 Input0
 Input1
 Output0

 0
 0
 0

 0
 1
 0

 1
 0
 0

 1
 1
 1

Figura 10: Código da Testbench do and\_gate\_2



Figura 11: Resultado da Simulação da Testbench do and\_gate\_2

### 1.1.3 Explicação do or\_gate\_3 e testbench

```
library IEEE;
use IEEE.std_logic_1164.all;
entity or_gate_3 is
  port(input0 : in std_logic;
    input1 : in std_logic;
    input2 : in std_logic;
    output0 : out std_logic;
    output0 : out std_logic);
end or_gate_3;
architecture behavioral of or_gate_3 is
begin
  output0 <= transport input0 or input1 or input2 after 15 ps;
end behavioral;</pre>
```

Figura 12: or\_gate\_3 Código

- 1.O componente recebe três sinais de entrada (input0, input1, input2).
- 2. Realiza a operação lógica OR entre as três entradas.
- 3. Atribui o resultado à saída output0 com um atraso de propagação de 15 ps.

Figura 13: Código da Testbench do or\_gate\_3

| Input0 | Input1 | Input2 | Output0 |
|--------|--------|--------|---------|
| 0      | 0      | 0      | 0       |
| 0      | 0      | 1      | 1       |
| 0      | 1      | 0      | 1       |
| 0      | 1      | 1      | 1       |
| 1      | 0      | 0      | 1       |
| 1      | 0      | 1      | 1       |
| 1      | 1      | 0      | 1       |
| 1      | 1      | 1      | 1       |



Figura 14: Resultado da Simulação da Testbench do or\_gate\_3

### 1.1.4 Explicação do full\_adder e testbench

Figura 15: full\_adder Código

- 1. O componente calcula o bit de soma (s) utilizando uma porta XOR de três entradas (xor\_gate\_3).
- 2. O componente calcula os três termos AND necessários (a AND b, a AND c\_in, e b AND c\_in) usando três portas and\_gate\_2.
- 3. Os resultados das três operações AND são combinados numa porta OR de três entradas (or\_gate\_3) para gerar o bit de transporte (c\_out).

```
-- Stimulus process

begin
-- Test case 1: 0 + 0 + 0

tb_a <= '0'; tb_b <= '0'; tb_c_in <= '0';

wait for 50 ps;

-- Test case 2: 0 + 0 + 1

tb_a <= '0'; tb_b <= '0'; tb_c_in <= '1';

wait for 50 ps;

-- Test case 3: 0 + 1 + 0

tb_a <= '0'; tb_b <= '1'; tb_c_in <= '0';

wait for 50 ps;

-- Test case 4: 0 + 1 + 1

tb_a <= '0'; tb_b <= '1'; tb_c_in <= '1';

wait for 50 ps;

-- Test case 5: 1 + 0 + 0

tb_a <= '1'; tb_b <= '0'; tb_c_in <= '0';

wait for 50 ps;

-- Test case 6: 1 + 0 + 1

tb_a <= '1'; tb_b <= '0'; tb_c_in <= '1';

wait for 50 ps;

-- Test case 7: 1 + 1 + 0

tb_a <= '1'; tb_b <= '1'; tb_c_in <= '0';

wait for 50 ps;

-- Test case 8: 1 + 1 + 1

tb_a <= '1'; tb_b <= '1'; tb_c_in <= '1';

wait for 50 ps;

-- End simulation

wait;
end process;
```

| Α | В | C_in | S(Soma) | C_out(carry) |
|---|---|------|---------|--------------|
| 0 | 0 | 0    | 0       | 0            |
| 0 | 0 | 1    | 1       | 0            |
| 0 | 1 | 0    | 1       | 0            |
| 0 | 1 | 1    | 0       | 1            |
| 1 | 0 | 0    | 1       | 0            |
| 1 | 0 | 1    | 0       | 1            |
| 1 | 1 | 0    | 0       | 1            |
| 1 | 1 | 1    | 1       | 1            |

Figura 16: Código da Testbench do full\_adder



Figura 17: Resultado da Simulação da Testbench do full\_adder

#### 1.1.5 Explicação do adder\_n e testbench



```
library IEEE;
use IEEE.std_logic_1164.all;
--use IEEE.numeric_std.all;
              : positive := 8);
: in std >
entity adder_n is
 generic(N
          (a : in std_logic_vector(N-1 downto 0);
b : in std_logic_vector(N-1 downto 0);
c_in : in std_logic;
                 : out std_logic_vector(N-1 downto 0);
          c_out : out std_logic);
end adder_n;
architecture structural of adder_n is
  signal s_carry_in : std_logic_vector(N-1 downto Θ);
  signal s_carry_out : std_logic_vector(N-1 downto 0);
 s_carry_in(0) <= c_in;</pre>
 c_out <= s_carry_out(N-1);</pre>
 gen_adder : for i in 0 to (N-1) generate
       adder: entity work.full_adder(structural)
                         port map(a
                                       => a(i),
                                   ь
                                          => b(i),
                                   c_in => s_carry_in(i),
                                   s
                                         => s(i),
                                   c_out => s_carry_out(1));
  end generate;
  gen_carry : for i in 1 to (N-1) generate
    s_carry_in(i) <= s_carry_out(i-1);</pre>
  end generate;
end structural;
```

Figura 18: adder\_n Código

- 1. O somador menos significativo (bit 0) calcula a soma de a(0), b(0) e c\_in, gerando o bit de soma s(0) e o transporte s\_carry\_out(0).
- 2. O transporte gerado (s\_carry\_out(0)) é propagado para o próximo somador.
- 3. Este processo continua para os bits seguintes, com cada somador processando um bit correspondente e propagando o transporte.
- 4. O somador mais significativo gera o transporte final, atribuído à saída c\_out.

```
stim_proc: process
   - Test case 1: Add two zeros
 tb_a <= "00000000";
tb_b <= "00000000";
 tb_c_in <= '0';
 wait for 100 ps;
   - Test case 2: Add 1 + 1 with no carry in
 tb_a <= "00000001";
 tb_b <= "00000001";
 tb_c_in <= '0';
 wait for 100 ps;
 tb_a <= "00000001";
 tb_b <= "00000001";
 tb_c_in <= '1';
 wait for 100 ps;
 tb_a <= "111111111";
 tb_b <= "00000001";
 tb_c_in <= '0';
 wait for 100 ps;
 tb_b <= "10000000";
 tb_c_in <= '0';
 wait for 100 ps;
 tb_a <= "01010101";
 tb_b <= "01010101";
 tb_c_in <= '0';
  wait for 100 ps;
```

| a(decimal) | b(decimal) | c_in | s(decimal) | c_out |
|------------|------------|------|------------|-------|
| 0          | 0          | 0    | 0          | 0     |
| 1          | 1          | 0    | 2          | 0     |
| 1          | 1          | 1    | 3          | 0     |
| 255        | 1          | 0    | 0          | 1     |
| 128        | 128        | 0    | 0          | 1     |
| 85         | 85         | 0    | 170        | 0     |

Figura 19: Código da Testbench do adder\_n



Figura 20: Resultado da Simulação da Testbench do adder\_n

1.3 Implementação do triple\_port\_ram e testbench

```
library IEEE;
       IEEE.std_logic_1164.all;
      IEEE.numeric_std.all;
entity triple_port_ram is
  generic
   ADDR_BITS : integer range 2 to 16;
   DATA_BITS : integer range 1 to 32
  );
   clock
              : in std_logic;
   write_addr : in std_logic_vector(ADDR_BITS-1 downto 0);
   write_data : in std_logic_vector(DATA_BITS-1 downto 0);
   read_addr : in std_logic_vector(ADDR_BITS-1 downto 0);
   read_data : out std_logic_vector(DATA_BITS-1 downto 0) := (others => '0');
   aux_read_addr : in std_logic_vector(ADDR_BITS-1 downto 0);
   aux_read_data : out std_logic_vector(DATA_BITS-1 downto 0) := (others => '0')
  );
end triple_port_ram;
architecture behavioral of triple_port_ram is
  type ram_t is array(0 to 2**ADDR_BITS-1) of std_logic_vector(DATA_BITS-1 downto 0);
  signal ram : ram_t := (others => (others => '0'));
 process(clock) is
    if rising_edge(clock) then
     ram(to_integer(unsigned(write_addr))) <= write_data;
  process(clock) is
    if rising_edge(clock) then
      read_data <= transport ram(to_integer(unsigned(read_addr))) after 200 ps;</pre>
   end if;
    aux read port (asynchronous, read old data, warning, no process)
  aux_read_data <= transport ram(to_integer(unsigned(aux_read_addr))) after 200 ps;</pre>
end behavioral;
```

Figura 21: triple\_port\_ram Código



#### **Funcionamento**

#### 1. Escrita síncrona:

- Os dados são escritos na memória na borda ascendente do relógio.
- A escrita ocorre no endereço especificado por write\_addr.

#### 2. Leitura síncrona:

- Os dados são lidos da memória na borda ascendente do relógio.
- O dado no endereço especificado por read\_addr é atribuído a read\_data.

#### 3. Leitura auxiliar assíncrona:

 Os dados são lidos continuamente (independentemente do relógio) no endereço especificado por aux\_read\_addr e atribuídos a aux\_read\_data.

#### Características

#### a) Três portas independentes:

i. Uma para escrita e duas para leitura, permitindo operações simultâneas de leitura e escrita em endereços diferentes.

#### b) Leitura síncrona e assíncrona:

 i. A leitura principal (read\_data) é sincronizada com o relógio, enquanto a leitura auxiliar (aux\_read\_data) é assíncrona.

#### c) Atraso de transporte:

i. Simula o tempo físico necessário para acessar os dados da memória (200 ps).

| Clo<br>ck | Write_Ad<br>dr(dec) | Write_Dat<br>a(dec) | Read_Ad<br>dr(dec) | Read_<br>Data | Aux_Read_A<br>ddr(dec) | Aux_Read_D<br>ata(dec) |
|-----------|---------------------|---------------------|--------------------|---------------|------------------------|------------------------|
| cyc<br>le |                     |                     |                    |               |                        |                        |
| 1         | 0                   | 170                 | -                  | -             | -                      | -                      |
| 2         | -                   | -                   | 0                  | 170           | -                      | -                      |
| 3         | 1                   | 204                 | -                  | -             | -                      | -                      |
| 4         | -                   | -                   | -                  | -             | 1                      | 204                    |
| 5         | 2                   | 240                 | -                  | -             | -                      | -                      |
| 6         | _                   | -                   | _                  | -             | 2                      | 240                    |
| 7         | 15                  | 15                  | -                  | -             | -                      | -                      |
| 8         | -                   | -                   | 15                 | 15            | -                      | -                      |

```
begin

-- Test case 1: Write data to address 0 and read back
tb_write_addr <= "0000";
tb_write_data <= "10101010";
wait for 20 ns;

tb_read_addr <= "0000";
wait for 20 ns;

-- Test case 2: Write data to address 1 and read from aux port
tb_write_addr <= "0001";
tb_write_data <= "11001100";
wait for 20 ns;

tb_aux_read_addr <= "0001";
wait for 20 ns;

-- Test case 3: Write data to address 2 and read asynchronously
tb_write_addr <= "0010";
tb_write_data <= "111100000";
wait for 20 ns;

tb_aux_read_addr <= "0010";
wait for 20 ns;

-- Test case 4: Write data to address 15 and read back
tb_write_addr <= "1111";
tb_write_data <= "000001111";
wait for 20 ns;

tb_read_addr <= "1111";
wait for 20 ns;

-- End simulation
wait;
end process;
```

Figura 22: Código da Testbench do triple\_port\_ram



Figura 23: Resultado da Simulação da Testbench do triple\_port\_ram

1.4 Implementação do accumulator

```
entity accumulator is
               ADDR BETS : integer range 2 to 8 := 4;
DATA BETS : integer range 4 to 32 := 8;
DATA_BETS_LOG2 : integer range 1 to 4 := 3
               clack : in std_logic;
write_addr : in std_logic_vector(ADDR_BITS-1 downto 0);
write_inc : in std_logic_vector(DAIA_BITS-1 downto 0);
read_addr : in std_logic_vector(ADDR_BITS-1 downto 0);
read_data : out std_logic_vector(DAIA_BITS-1 downto 0)
       signal s_write_addr_stable : std_logic_vector(ACOR_BITS-1 dounto 0);
signal s_write_inc_stable : std_logic_vector(2"DAIA_BITS_LOG2-1 dounto 0);
signal s_walue_to_write : std_logic_vector(2"DAIA_BITS_LOG2-1 dounto 0);
signal s_wax_read_dats : std_logic_vector(2"DAIA_BITS_LOG2-1 dounto 0);
              ddr_reg : entity work.vector_register(behavioral)
                          eneric map (
DATA BITS => ADDR BITS
                      clock => clock,
d => write_addr,
                                                      => s write addr stable,
                    c_reg : entity work.vector_register(behavioral)
                          eneric map (
DATA BITS => 2""DATA BITS LOGZ
                      crt map (
clock => clock,
d => write_inc,
q => s_write_inc_stable,
q => c_q -- 
                dder : entity work.adder_n(structural)
generic nap {
N => 2**DAIA_BITS_LOG2

    a party-end_data,
    b partite_inc_atable, -- Alteror para user o shifter, se necessário c_in para user o shifter.

                                                  es a_walue_to_write,
                        ory : entity work.triple_port_ram(behavioral)
poeric map (
ACOR_BITS => ACOR_BITS,
BATA_BITS => 2°°BATA_BITS_LOG2
                        end structural;
```

Figura 24: Accumulator Código

#### Arquitetura structural:

#### **Sinais internos:**

- s write addr stable: Registrador que armazena o endereço de escrita.
- s write inc stable: Registrador que armazena o incremento de escrita.
- s value to write: Armazena o valor a ser escrito na memória.
- s aux read data: Armazena os dados lidos da memória auxiliarmente.

#### Componentes principais

#### I. Registrador de endereço (addr reg):

- **a.** Componente vector\_register usado para armazenar o endereço de escrita.
- **b.** Sincronizado com o sinal de relógio.

addr\_reg : entity work.vector\_register(behavioral)

#### II. Registrador de incremento (inc reg):

- **a.** Outro componente vector\_register, usado para armazenar o valor de incremento.
- b. Também sincronizado com o relógio.

inc\_reg : entity work.vector\_register(behavioral)

#### III. Somador (adder):

- a. Componente adder\_n, que realiza a soma entre o valor lido da memória (s\_aux\_read\_data) e o incremento armazenado (s write inc stable).
- b. O resultado da soma é armazenado em s value to write.

adder: entity work.adder\_n(structural)

#### IV. Memória (memory):

- **a.** Componente triple\_port\_ram, usado como uma memória RAM com três portas:
  - i. Porta de escrita para armazenar dados em endereços.
  - ii. Porta de leitura principal para acessar dados.
  - iii. Porta de leitura auxiliar para acessar dados adicionais.

memory: entity work.triple\_port\_ram(behavioral)

#### Fluxo de dados

- O endereço de escrita (write\_addr) é armazenado no registrador s write addr stable.
- ➤ O incremento de escrita (write\_inc) é armazenado no registrador s\_write\_inc\_stable.
- A memória é lida no endereço especificado pelo endereço auxiliar (aux read addr), e os dados lidos são armazenados em s aux read data.
- > O somador combina o valor lido da memória com o incremento armazenado, gerando o valor a ser escrito (s value to write).
- A memória é atualizada no endereço especificado (write\_addr) com o valor calculado (s value to write).
- > O dado no endereço especificado pela porta de leitura principal (read\_addr) é disponibilizado na saída read data.

A testbench utilizada para testes foi a fornecida pelo professor:

| Clock | Endereço(s_write_addr) | Incremento(s_write_inc) | Valor<br>acumulado(dec) |
|-------|------------------------|-------------------------|-------------------------|
| T=0   | 3                      | 7                       | 7                       |
| T=1   | 15                     | 3                       | 3                       |
| T=2   | 3                      | 1                       | 8(7+1)                  |
| T=3   | 3                      | 7                       | 15(8+7)                 |
| T=4   | 5                      | 64                      | 64                      |
| T=5   | 4                      | 1                       | 1                       |
| T=6   | 4                      | 16                      | 17(1+16)                |
| T=7   | 3                      | 1                       | 16(15+1)                |
| T=8   | 10                     | 100                     | 100                     |
| T=9   | 2                      | 17                      | 17                      |

| Endereço | Valores Acumulados |
|----------|--------------------|
| a[2]     | 17                 |
| a[3]     | 7->8->15->16       |
| a[4]     | 1->17              |
| a[5]     | 64                 |
| a[10]    | 100                |
| a[15]    | 3                  |



Figura 25: Resultado da Simulação da Testbench do accumulator

## Capítulo 2

## Tarefa 2

2.1 Pipelined implementation

Figura 26: Accumulator Código pipelined

#### • Estabilização dos Dados

write\_addr e write\_inc são registrados para garantir que seus valores estejam estáveis durante o ciclo de clock.

#### • Estágio 1 do Pipeline

Os dados lidos da memória (s\_aux\_read\_data) são registados como s\_stage1\_read\_data.

O endereço de escrita e o incremento também são registados (s\_stage1\_write\_addr e s\_stage1\_write\_inc).

#### • Detecção de Hazard

Verifica se o endereço de escrita atual coincide com o endereço usado anteriormente (s\_stage2\_write\_addr).

Em caso positivo, usa o resultado da operação anterior (s\_stage2\_result) como entrada para o somador; caso contrário, usa os dados lidos.

#### • Cálculo da Soma

O somador calcula o valor acumulado com base em suas entradas (adder\_a e adder\_b).

#### • Escrita na Memória

O resultado da soma (s\_value\_to\_write) é armazenado em s\_stage2\_result e escrito na memória no endereço correspondente (s\_stage2\_write\_addr).

#### • Leitura da Memória

Um endereço de leitura externo (read\_addr) é usado para acessar e retornar o valor da memória através de read\_data.



Figura 27: Resultado da Simulação da Testbench do accumulator pipelined

## Capítulo 3

## Tarefa 3

#### 3.1 Modified accumulator

3.1.1 Implementação do Barrel\_shifter

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
use IEEE.NUMERIC_STD.ALL;
entity barrel_shifter is
    generic (
        DATA_BITS_LOG2 : integer := 4 -- log2(DATA_WIDTH)
    );
    port (
        data_in : in std_logic_vector((2**DATA_BITS_LOG2)-1 downto 0);
               : in std_logic_vector(DATA_BITS_LOG2-1 downto 0);
        data_out : out std_logic_vector((2**DATA_BITS_LOG2)-1 downto 0)
    );
end barrel shifter;
architecture behavioral of barrel_shifter is
    process(data_in, shift)
        variable temp_data_var : unsigned((2**DATA_BITS_LOG2)-1 downto 0);
    begin
        temp_data_var := unsigned(data_in);
        temp_data_var := temp_data_var sll to_integer(unsigned(shift));
        data_out <= std_logic_vector(temp_data_var);</pre>
    end process;
end behavioral;
```

Figura 28: Barrel\_shifter Código

#### **Funcionamento**

- 1. O circuito recebe um vetor de entrada (data\_in) e um vetor de controle (shift) que especifica o número de posições para deslocar.
- 2. Realiza o deslocamento lógico à esquerda dos bits do vetor de entrada.
- 3. O resultado do deslocamento é disponibilizado na saída data out.

```
stim_proc: process
  shift <= "0000"; -- Shift por 0 bits
  wait for 10 ns;
  shift <= "0001"; -- Shift por 1 bit
wait for 10 ns;</pre>
  shift <= "0011";
  shift <= "0100"; -- Shift por 4 bits
  wait for 10 ns;
  shift <= "0101"; -- Shift por 5 bits
wait for 10 ns;</pre>
  shift <= "0111"; -- Shift por 7 bits
wait for 10 ns;</pre>
  shift <= "1111";
  shift <= "1000"; -- Shift por 8 bits
  wait for 10 ns;
  shift <= "1010"; -- Shift por 10 bits
  wait for 10 ns;
  data_in <= "0000000011111111"; -- Valor: 255
  shift <= "1111"; -- Shift por 15 bits
  wait for 10 ns;
```

| Test case | Data_in(bin)     | Shift(dec) | Data_out(bin)     |
|-----------|------------------|------------|-------------------|
| 1         | 000000000010010  | 0          | 000000000010010   |
| 2         | 000000000010010  | 1          | 000000000100100   |
| 3         | 000000000010010  | 3          | 000000010100000   |
| 4         | 000000000010010  | 4          | 000001001000000   |
| 5         | 000000000010010  | 5          | 0000010010000000  |
| 6         | 000000000010010  | 7          | 0100100000000000  |
| 7         | 000000000010010  | 15         | 10000000000000000 |
| 8         | 000000000010010  | 8          | 1001000000000000  |
| 9         | 000000000010010  | 10         | 0100100000000000  |
| 10        | 0000000011111111 | 15         | 1000000000000000  |

Figura 29: Código da Testbench do Barrel\_shifter



Figura 30: Resultado da Simulação da Testbench do barrel\_shifter

## 3.1.2 Implementação do Accumulator with Barrel\_shifter

Figura 31: Accumulator with Barrel\_shifter Código

#### Mudanças principais

#### 1. Adição de um registrador para write\_shift:

- a. Um registrador adicional foi introduzido para armazenar o valor do deslocamento (write\_shift). Este valor será usado pelo barrel shifter para realizar deslocamentos lógicos nos dados de incremento antes da soma
- b. Este registrador é instanciado como outro componente vector\_register.

#### 2. Introdução do barrel shifter:

a. Um **barrel shifter** foi adicionado para deslocar os dados de incremento (write\_inc) com base no valor armazenado em write\_shift. O resultado do deslocamento é armazenado no sinal s shifted write inc.

#### 3. Modificação no somador (adder):

- a. O somador agora recebe os dados deslocados (s\_shifted\_write\_inc) como entrada em vez do incremento bruto (write inc).
- b. Isto permite realizar acumulações baseadas em valores deslocados dinamicamente.

#### 4. Sinais internos adicionais:

- a. s\_write\_shift\_stable: Registrador que armazena o valor do deslocamento estável.
- b. s\_shifted\_write\_inc: Sinal que armazena o resultado do deslocamento realizado pelo barrel shifter.

A testbench utilizada para testes foi a fornecida pelo professor:

#### cycle Write\_addr Write\_inc Write\_shift Shift\_inc Aux\_read\_data Value\_to\_write

| 0 | 3  | 7   | 0 | 7          | 0  | 7   |
|---|----|-----|---|------------|----|-----|
| 1 | 15 | 3   | 4 | 48         | 0  | 48  |
| 2 | 3  | 1   | 1 | 2          | 7  | 9   |
| 3 | 3  | 7   | 0 | 7          | 9  | 16  |
| 4 | 5  | 64  | 1 | 128        | 0  | 128 |
| 5 | 4  | 1   | 6 | 64         | 0  | 64  |
| 6 | 4  | 16  | 6 | 1024(over) | 64 | 64  |
| 7 | 3  | 1   | 4 | 16         | 16 | 32  |
| 8 | 10 | 100 | 2 | 400(over)  | 0  | 144 |
| 9 | 2  | 17  | 1 | 34         | 0  | 34  |



Figura 32: Resultado da Simulação da Testbench do accumulator with barrel\_shifter