## Universidade Federal de Pernambuco

Emmanuel Silva Nascimento Guilherme Vinicius Nigro Braga Ruan Alexandre Ferreira Da Silva João Gabriel Valentim Dias Erick Martins Gomes Vieira

Relatório da APS4 Nível do Sistema de Computador

Recife 2024

# NandGame

#### Memória

A memória é a parte onde guardamos as informações que serão utilizadas pela CPU no funcionamento do computador, ela é separada em 3 partes:

 $ROM \rightarrow \acute{E}$  a memória onde guardamos as instruções que serão enviadas à CPU.

 $\mathsf{RAM} \to \mathsf{E}$  a memória temporária do computador, normalmente utilizada para guardar dados que serão usados pela CPU.

 $IO \rightarrow \acute{E}$  a memória que guarda as entradas e saídas do do computador, para que possam ser lidas pelo computador (no caso da entrada), e para ser lida por outros componentes fora do computador (no caso da saída).

Após utilizar os módulos fornecidos pelo arquiteto, fomos capazes de juntar todas em memory.v e criar o testbench para a compilação e a simulação em ondas.

Fotos dos testes no testbench:

```
// Reset
reset = 0;
#10;
reset = 1;
#10;

// Ler ROM
address = 8'd0;
#10;

#10;

// Escrever e ler na RAM
write = 1;
address = 8'd128;
data_in = 8'h55;
#10;

write = 0;
address = 8'd128;
#10;

// Escrever e ler porta de saida
write = 1;
address = 8'hE0;
#10;

// Escrever e ler porta de saida
write = 1;
address = 8'hE0;
#10;

// Reset
reset = 0;
#10;
reset = 1;
#10;

$finish;
```

#### Fotos das simulações em onda pelo gtkwave:



### Agora explicando cada teste:

Primeiro temos um reset para reiniciar a máquina. 10ns para os tempos de espera da máquina, o reset está em negedge então ele ficará como "1" o teste inteiro até ser atualizado para 0 pela borda negativa.

Segundo temos a leitura da ROM onde lemos o endereço 00 na ROM nos dando o valor 86, que significa load\_A imediato, e após 10ns lemos o endereço 01 da ROM, que armazena o valor 07, após isso temos mais 10ns.

Terceiro temos a escrita da RAM, o sinal write sobe para 1, o que significa que devemos armazenar o valor 55 no endereço 80, após isso temos 10ns de espera para poder ler o endereço 80 na RAM, que mostra exatamente o valor 55.

Após isso temos a escrita e leitura na porta de saída, write sobre para 1 e é nos dado o endereço da porta 0 (E0) e o valor a armazenar (AA), após isso temos mais 10ns de espera, write cai para 0 e nos é dado o endereço E0 novamente, só que dessa vez para ler a porta 0, que mostra o valor AA.

Por último temos mais um reset, ele começa com 0, e quando sobe para 1, todas as saídas caem para 0.

### Data Path

O data path é um conjunto de componentes que executam as operações de dados dentro da CPU. Nele estão presentes os elementos responsáveis pelo transporte e processamento dos dados, registradores, ALU, multiplexadores, etc.

Após concluir o módulo data\_path.v fornecido pelo engenheiro, criamos um testbench para testar casos essenciais que o data path deve cobrir. Carregamento dos registradores A, B, PC e IR, enviar dados para a memória via barramento de dados, operações da ALU e endereçamento de dados via MAR.

#### Testes do testbench:

```
from_memory = 8'h45;
Bus2_Sel = 2'b10;
#20 IR_Load = 1;
#10 IR_Load = 0;
from_memory = 8'hE8;
#20 PC_Load = 1;
#10 PC_Load = 0;
from_memory = 8'h18;
#20 A_Load = 1;
#10 A_Load = 0;
from_memory = 8'hBB;
#20 B Load = 1;
#10 B_Load = 0;
#20 Bus1_Sel = 01;
#30 Bus1_Sel = 10;
#30 ALU_Sel = 3'b000; // A + B
CCR_Load = 1;
#10 CCR_Load = 0;
#30 ALU Sel = 3'b010; // A - B
CCR_Load = 1;
#10 CCR Load = 0;
#30 ALU_Sel = 3'b111; // ~A
CCR Load = 1;
#10 CCR_Load = 0;
// Send Alu Result to address
Bus2_Sel = 2'b00;
MAR_Load = 1;
#10 MAR_Load = 0;
```

#### Simulando os dados obtidos no GTKWave obtivemos o seguinte resultado:



Com isso concluímos que ao receber os dados corretos da control unit, o data path consegue realizar suas operações corretamente.

### **Control Unit**

A Control Unit é responsável por dirigir as operações da CPU, gerando os sinais de controle necessários para coordenar e controlar o data path durante a execução das instruções. Ela interpreta as instruções decodificadas e gera sinais que determinam quais operações devem ser realizadas, quais dados devem ser utilizados e para onde os resultados devem ser direcionados.

Antes de concluirmos o módulo control\_unit.v fornecido para o engenheiro, definimos as instruções que poderiam ser usadas pela nossa CPU no arquivo instructions.v, dessa forma as definições poderiam ser chamadas em outros arquivos posteriormente.

Instruções do instructions.v:

```
`define LDA_IMM 8'h86 // Load Register A (Immediate Addressing)
   `define LDA DIR 8'h87 // Load Register A from memory (RAM or IO) (Direct Addressing)
 4 `define LDB_IMM 8'h88 // Load Register B (Immediate Addressing)
 5 `define LDB_DIR 8'h89 // Load Register B from memory (RAM or IO) (Direct Addressing)
   `define STA_DIR 8'h96 // Store Register A to memory (RAM or IO)
    `define STB_DIR 8'h97 // Store Register B to memory (RAM or IO)
    `define STR_DIR 8'h98 // Store Result of Operation to memory (RAM or IO)
11 `define ADD AB 8'h42 // A <= A + B
13 `define AND_AB 8'h44 // A <= A & B
15 `define INCA 8'h46 // A <= A + 1
16 `define DECA 8'h48 // A <= A - 1
   `define XOR_AB 8'h4A // A <= A ^ B
18 `define NOTA 8'h4B // A <= \simA
19 `define INCB 8'h4C // B <= B + 1
21 `define NOTB 8'h4E // B <= \simB
22 `define SUB_BA 8'h4F // B <= B - A
                 8'h20 // Branch Always to (ROM) Address
    `define BRA
   `define BMI
   `define BMI 8'h21 // Branch if N == 1 to (ROM) Address 
 `define BPL 8'h22 // Branch if N == 0 to (ROM) Address
28 `define BEQ 8'h23 // Branch if Z == 1 to (ROM) Address
29 `define BNE 8'h24 // Branch if Z == 0 to (ROM) Address
30 `define BVS 8'h25 // Branch if V == 1 to (ROM) Address
31 `define BVC 8'h26 // Branch if V == 0 to (ROM) Address
32 `define BCS 8'h27 // Branch if C == 1 to (ROM) Address
33 `define BCC 8'h28 // Branch if C == 0 to (ROM) Address
```

Após isso, concluindo a control\_unit.v, ela era capaz de realizar qualquer uma das instruções definidas.

Para testar a control unit, criamos um testbench que contempla todas as instruções possíveis. Não poderei mostrar todas as formas de onda aqui, porém elas estarão presentes junto aos arquivos do código fornecidos posteriormente.

Instruções do testbench:

```
46 instruction sequence[0] = 8'h86; // LDA IMM
47 instruction sequence[1] = 8'h87; // LDA DIR
48 instruction sequence[2] = 8'h88; // LDB IMM
49 instruction_sequence[3] = 8'h89; // LDB_DIR
   instruction sequence[4]
                            = 8'h96; // STA DIR
51
   instruction_sequence[5] = 8'h97; // STB_DIR
52
   instruction_sequence[6] = 8'h98; // STR_DIR
    instruction_sequence[7] = 8'h42; // ADD_AB
    instruction_sequence[8] = 8'h43; // SUB_AB
    instruction_sequence[9] = 8'h44; // AND_AB
    instruction_sequence[10] = 8'h45; // OR_AB
    instruction_sequence[11] = 8'h46; // INCA
    instruction_sequence[12] = 8'h48; // DECA
    instruction_sequence[13] = 8'h4A; // XOR_AB
    instruction_sequence[14] = 8'h4B; // NOTA
    instruction_sequence[15] = 8'h4C; // INCB
    instruction_sequence[16] = 8'h4D; // DECB
62
    instruction_sequence[17] = 8'h4E; // NOTB
    instruction sequence[18] = 8'h4F; // SUB BA
    instruction sequence[19] = 8'h20; // BRA
    instruction_sequence[20] = 8'h21; // BMI True
    instruction sequence[21] = 8'h21; // BMI False
    instruction_sequence[22] = 8'h22; // BPL True
    instruction_sequence[23] = 8'h22; // BPL False
70
    instruction_sequence[24] = 8'h23; // BEQ True
    instruction_sequence[25] = 8'h23; // BEQ False
71
    instruction_sequence[26] = 8'h24; // BNE True
72
    instruction sequence[27] = 8'h24; // BNE False
    instruction_sequence[28] = 8'h25; // BVS True
    instruction sequence[29] = 8'h25; // BVS False
76
    instruction sequence[30] = 8'h26; // BVC True
    instruction sequence[31] = 8'h26; // BVC False
    instruction_sequence[32] = 8'h27; // BCS True
    instruction_sequence[33] = 8'h27; // BCS False
79
    instruction_sequence[34] = 8'h28; // BCC True
    instruction_sequence[35] = 8'h28; // BCC
81
                                              False
```

```
for (i = 0; i < 30; i = i + 1) begin
       @(posedge IR_Load);
98
       IR = instruction sequence[i];
      case (i)
100
         20: CCR Result = 4'b1000; // BMI True
101
         21: CCR Result = 4'b0000; // BMI False
102
         22: CCR_Result = 4'b0000; // BPL True
103
         23: CCR_Result = 4'b1000; // BPL False
         24: CCR Result = 4'b0100; // BEQ True
         25: CCR Result = 4'b0000; // BEQ False
106
         26: CCR Result = 4'b0000; // BNE True
         27: CCR_Result = 4'b0100; // BNE False
108
         28: CCR_Result = 4'b0010; // BVS True
109
         29: CCR Result = 4'b0000; // BVS False
110
         30: CCR Result = 4'b0000; // BVC True
111
112
         31: CCR_Result = 4'b0010; // BVC False
113
         32: CCR_Result = 4'b0001; // BCS True
         33: CCR_Result = 4'b0000; // BCS False
114
         34: CCR_Result = 4'b0000; // BCC True
115
         35: CCR_Result = 4'b0001; // BCC False
116
117
       endcase
118
     end
```

### Formas de onda das três primeiras instruções:



Analisando as formas de onda percebemos que cada instrução está sendo executada perfeitamente.

## Computer

Finalizando todos os módulos componentes, finalmente estávamos aptos para juntar cada módulo para formar o computador.

Para testar nosso computador, desenvolvemos um programa nulificador de contas. Esse programa usa como input um conta matemática qualquer A - B e é capaz de transformar o resultado em 0 executando um algoritmo que vai ser melhor entendido ao ver o programa. O programa foi armazenado na rom para leitura pela CPU.

Código do programa nulificador de contas:

```
••
13 ROM[0] = `LDA_IMM; // Carrega o registrador A com um valor imediato
14 ROM[1] = 8'h07;  // Valor para A
15 ROM[2] = `LDB_IMM;  // Carrega o registrador B com um valor imediato
16 ROM[3] = 8'h09;  // Valor para B
17 ROM[4] = `SUB_AB;  // Subtrai B de A, resultado em A
18 ROM[5] = `STR_DIR; // Armazena o resultado em um endereço da RAM
19 ROM[6] = 8'h80; // Endereço na RAM para armazenar o resultado
20 ROM[7] = BEQ;
                             // Se o resultado for zero, salta para End
21 ROM[8] = 8'h11; // Endereço para salto (End)
22 ROM[9] = `BMI; // Se o resultado for negat
22 ROM[9] = `BMI;
23 ROM[10] = 8'h0D;
24 ROM[11] = `DECA;
25 ROM[11] = `BRA; // Salta de volta para armazenar
26 ROM[13] = 8'h05; // Endereço de volta para STR_DIR
                            // Neg: Incrementa A
27 ROM[14] = `INCA;
28 ROM[15] = `BRA;
29 ROM[16] = 8'h05; // Endereço de volta para STR_DIR
30 ROM[17] = `LDA_DIR; // End: Carrega o valor final de A da RAM
31 ROM[18] = 8'h80; // Endereço na RAM onde o resultado foi armazenado
32 ROM[19] = `STA_DIR; // Armazena o valor final em um endereço de saída
33 ROM[20] = 8'hE0; // Endereço da saída

34 ROM[21] = `BRA; // Salta para o inío

35 ROM[22] = 8'h00; // Endereço do início
                              // Endereço do início do programa
```

O testbench de execução do programa apenas resetava o computador para que funcionasse corretamente, pois não usamos portas IO para execução do programa, porém elas poderiam ser utilizadas sem quaisquer problemas.

As formas de onda de resultado do GTKWave mostraram que o computador conseguiu obter um resultado satisfatório, anulando a conta inicial e voltando ao loop do começo do programa. Em um caso de um computador real a subtração A - B seria alterada conforme os inputs do usuário na IO do computador e com isso o

computador faria passos diferentes para cada input. Como no nosso caso a subtração A - B continua a mesma, analisar apenas um loop já é satisfatório para nosso teste.

#### Formas de onda de resultado:





Para melhor entendimento, as ações que o computador realiza são:

- 1 Gravar um valor no registrador A, um valor no registrador B e realizar a subtração;
- 2 Armazena o valor na RAM;
- 3 Verifica que o resultado deu negativo;
- 4 Faz um jump para o End (incrementar A);
- 5 Faz um jump para armazenar o valor de A novamente;
- 6 Faz os passos 3, 4 e 5 novamente, A agora é 0;
- 7 Verifica que A é 0 e faz um jump para o End;
- 8 Coloca A em um endereço de saída;
- 9 Volta para o começo do loop.

## Auto Avaliação

O sucesso do projeto foi algo bem satisfatório para a equipe. Analisar um computador por dentro e desenvolvê-lo inicialmente parecia algo extremamente desafiador, mas com o desenvolvimento do projeto vimos que era possível. Quando finalmente conseguimos fazer o computador funcionar achamos muito interessante como cada coisa se relacionava para tudo dar certo no final. Acreditamos que talvez para melhorar o nosso próximo projeto talvez nós devêssemos inovar com criatividade, fazendo algo além do que foi pedido. Com base no sucesso que obtivemos, consideramos o nosso projeto nota 9.