| סדנה                                                                   | נושא תרגול                                                                                                              | מספר<br>תרגול | נושא הרצאה                                                                                                                                                                                   | מס<br>הרצאה |
|------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------|---------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------|
|                                                                        | יצוג מספרים<br>מעבר בין בסיסים<br>משלים ל-2<br>נקודה צפה                                                                | _ 1           | מבוא.<br>ארכיטקטורה של מחשב <i>RISC — V</i><br>שפת אסמבלי                                                                                                                                    | L1a         |
|                                                                        | שגיאות וקודים לתיקון<br>שגיאות                                                                                          |               | פקודות המעבד<br>PC<br>קפיצות ולולאות                                                                                                                                                         | L1b         |
|                                                                        | תכנות בשפת אסמבלי,<br>שימוש בסימולטור<br>אסמבלי                                                                         | 2             | אלגברת מיתוג, עיקרון הדואליות, פונקציות מיתוג,<br>חוקי דה-מורגן,<br>ריבוי ייצוגים (שער, טבלת אמת, ביטוי<br>מיתוג, תיאור ורילוג)                                                              | L2a         |
|                                                                        | תכנית ללא חוגים ועם<br>חוגים<br>הרצה על סימולטור<br>אסמבלי                                                              | _             | מפת קרנו, צמצום פונקציות, צירופי ברירה, הרחבת<br>שנון\בול, מערכת פעולות שלמה                                                                                                                 | L2b         |
| לוגיקה צירופית<br>בשפת ורילוג,<br>שימוש<br>בסימולטור ,<br>השהיית שערים | ביטויי מיתוג על ידי בשפת ו<br>פעולות באלגברת שימ<br>מיתוג בסימול                                                        | 3             | הפשטה דיגיטלית (רמות מתח), הפשטת<br>הטרנזיסטור כמתג, בניית שערים באמצעות מתגים,<br>זמן התפשטות (ארבעה מודלים),<br>האזארד סטטי ודינמי, אנרגיה לחישוב, מימוש bus<br>באמצעות מתגים, fanout/load | L3a         |
|                                                                        | צמצום ביטוי מיתוג ע"י<br>מפת קרנו<br>מערכת פעולות שלמה                                                                  |               | לוגיקה צירופית—רכיבים:<br>decoder, mux, encoder, selector, switch                                                                                                                            | L3b         |
|                                                                        | שערים לוגיים<br>ייצוג השערים (ציור,<br>טבלת אמת, וורילוג)<br>בניית רכיבים לוגיים<br>ופונקציות צירופיות<br>באמצעות שערים | 4             | לוגיקה לחישובים אריתמטיים:<br>Full adder, ripple carry adder, carry lookahead<br>RISC-V של<br>גילוי תקלות בלוגיקה צירופית                                                                    | L4a         |
| מכונת מצבים<br>בשפת ורילוג ,<br>וידוא זמן מחזור                        | תזמון שערים לוגיים                                                                                                      |               | זיכרונות, מנעד גודל / מהירות / אנרגיה<br>לוגיקה סדרתית: פליפ-פלופ, שעון, (מטה-<br>סטביליות) רגיסטר הזזה<br>Register File של RISC-V                                                           | L4b         |
|                                                                        | רכיבים לוגיים (ביטויי<br>מיתוג, ציור וורילוג,<br>ייצוג<br>one-hot<br>מפענח, מקודד, בורר,<br>בורר קדימות                 | 5             | מכונות מצבים מילי / מור<br>ייצוג באמצעות ביטוי רגולרי                                                                                                                                        | L5a         |
|                                                                        | מולטיפלקסר, משווה,<br>מקסימום. מימוש<br>פונקציות באמצעות<br>מפענחים ובוררים                                             |               | סינטזה של מכונת מצבים סופית<br>ייצוג באמצעות ורילוג                                                                                                                                          | L5 <i>b</i> |
|                                                                        | D פליפ-פלופ מסוג<br>כולל תזמונים<br>תזמון מערכת                                                                         | 6             | מערכות סינכרוניות, תזמון, מסלול קריטי, סטיית שעון<br>מגבלות של מכונות מצבים                                                                                                                  | L6a         |
|                                                                        | ונזמון מערכונ<br>סינכרונית<br>סינתזה של מערכות                                                                          | 7             | מגבלוות של מכונוות מצבים<br>בדיקת תקלות ע"י scan                                                                                                                                             | L6b         |
|                                                                        | סינכרוניות<br>סינתזה של מערכות                                                                                          | ,             | צינור מערכת לוגית                                                                                                                                                                            | L7a         |
|                                                                        | סינכרוניות<br>pipeline                                                                                                  | 8             | זמן ביצוע מול תפוקה<br>תקשורת טורית אסינכרונית                                                                                                                                               | L7b<br>L8a  |

|                       | תקשורת טורית<br>אסינכרונית   |    | פקודות זיכרון, אופני מיעון לזיכרון                                | L8b  |
|-----------------------|------------------------------|----|-------------------------------------------------------------------|------|
|                       |                              | 9  | המחסנית, שגרות, העברת שליטה ומידע בין<br>שגרות, רקורסיה           | L9a  |
|                       |                              |    | מימוש מעבד מחזור יחיד                                             | L9b  |
| תרגול חזרה<br>למבחן 1 | Single cycle RISC-V          | 10 | מימוש מעבד של מספר מחזורים, הפרדה בין<br>בקר למסלול נתונים        | L10a |
|                       |                              |    | מימוש בקר באמצעות מיקרו-קוד                                       | L10b |
| תרגול חזרה            | Multi cycle RISC-V           | 11 | פסיקות וטיפול במצבים חריגים                                       | L11a |
| למבחן 2               |                              | 11 | מימוש מעבד מצונר                                                  | L11b |
|                       | RISC-V -תלויות ב<br>Pipeline | 12 | תלויות נתונים, תלויות מבניות ותלויות בקרה<br>(קפיצות) במעבד מצונר | L12a |
|                       |                              |    | תלויות מידע במעבד מצונר                                           | L12b |