## Динамические предсказатели переходов

В обычной конвеерной реализации предсказывалось что переход не будет выполнен, и после неправильного предсказания должны быть очищены все стадии до неправильного предсказания. Динамический предсказатель условных переходов позволяет уменьшить вероятность неправильного перехода, тем самым ускоряя выполнение програмы при одной тактовой частоте. Динамические предсказатели переходов отличается от статического тем что он использует историю выполнения программы для принятия решения о переходе. Адреса переходов и решение о тем будет ли выполнен переход содержится в буфере целевых адресов ветвления.

Управляющий автомат будет содержать 4 состояния:



Рис 1. Диаграмма состояний двухбитного предсказателя переходов

Кодирование состояний: Найболее правильным будет выбрать начальным состоянием то что переход скорей всего выполнится или скорей всего не выполнится, так как автомат сможет перейти сразу в одно из двух состояний.

- 00 переход скорее всего не выполнится;
- 01 переход точно не выполнится;
- 10 переход скорее всего выполнится;
- 11 переход точно выполнится;

Выходной сигнал автомата будет браться из старшего бита состояния.

Описание на Verilog в файле DynamicPredictors.v

Так же потребуется расширить мультеплексор (PC1Mux) с которого счетчик команд берет заначение, и изменить управляющий сигнал.

i\_mux2(outDBP[30:1]) – адрес перехода из буфера целевых адресов ветвления.

 $i_mux3(rNPC)$  — значение PC+4 из предыдущего такта, требуется для того чтоб вернутся по правильному адресу если было предсказано что переход будет выполнен, но на следующем такте оказалось что переход не должен был быть выполнен.

Модуль DynamicPredictors.

Есть два входа для адвресов:

i\_addrr(outIM[4:0]) – для чтения содержимого буфера, берется из стадии Fetch.

i\_addrw(InstD[4:0]) – для записи данных в буфер, берется из стадии Decode.

Запись в буфер будет производится при активном сигнале разрежения записи .WE(nEqualBP & (~StallD)), тоесть тогда когда первые две стадии не простаивают и когда значение предсказаное в стадиии Fetch отличается от значения которое было получено в Decode.

.i\_next(PCSrcD) – сигнал который поступает на вход автомата, и является вычисленным значение будет ли состоятся переход из стадии Decode.

.i\_data(outNPC) – данные из стадии Decode, ввычисленный адрес перехода.

## Прерывания.

Исключения, вызванные устройствами ввода-вывода, часто называют прерываниями.

Когда происходит прерывание в регистр EPC будет записано значение по которому процессору надо перейти для продолжению работы программы. В Cause регистр будет записана причина прерывания для того чтобы определить обработчику прерываний какую программу выполнять, адрес обработчика прерываний D0. Эти регистры являются частью сопроцессора 0. Описание на Verilog в файле EPC\_Cause.v

Модуль EPC. В регистр будет записано значение которое приходит на счетчик команд по следующему такту, он же addPC, или же в него будет записано значение из стадии Decode outNPC, он же адрес условного или безусловного перехода. Второе значение требуется записать в регистр если последней инструкцией которую достали будет инструкция ветвления. Сигнал разрешения записи EPCWrite(Interrupt || (rInterrupt && PCSrcD)),

rInterrupt – значение из предыдущего такта было ли выполнено прерывние.

rInterrupt && PCSrcD – равен 1, когда на предыдущем такте было выполнено прерывание и поступает сигнал об том что нужно выполнить операцию ветвления.

И чтоб адрес перехода не был в даный момент в момент записан в счетчик команд, нам нужно изменить младший бит управления мультиплексором PC1Mux на такое значение (nEqualBP && ~rInterrupt). Адрес регистра в адресном пространстве сопроцессора0 равен 14.

Модуль Cause. В регистр будет записано причиниа прерывания которая поступает от мультиплексора MuxCause, разрешением записи будет сигнал Interrupt. Значение из регистра можно прочитать командой mfc0 адрес в адресном пространстве сопроцессора0 равен 13.

Модуль Status. Регистр сожержит биты разрешение прерываний и маску. Записать в регистр можно командой mfc0, адрес в адресном пространстве сопроцессора0 равен 12. Когда произошло прерывание, все прерывания должны быть запрещены, пока процессор не выйдет из прерывания, за это отвечает младший бит регистра. Поэтому нужно добавить синхронный сброс и установку. Сброс происходит по сигналу srst(Interrupt && (~StallF)), установка по сигналу sset(eret).

Так же нужно добавить мультиплексор PC2Mux который будет управлять сигналами, которые приходят на счетчик команд.

.i\_mux0(outMPC) – сигнал от PC1Mux

- .i\_mux1(30'b00000000000000000000000110100) адрес обработчика прерываний D0
- .i\_mux2(outEPC) адрес какой хранится в регистре EPC.

Возвращение из прерывния происходит командой ERET.

Сопроцессор0. Для чтения и записи в сопроцессор0 используются инструкции mfc0 и mtc0, соответственно. У инструкций необычный орсоdе поэтому нужно добавить мультиплексоры для регистра общего назначения

Mux1mfc0. Используется для изменения адреса записи в регистр общего назначения.

- .i\_way(MemtoRegD[1]) -сигнал от дешифратора команд, равен 1 когда mfc0 в стадии Decode
- .i\_mux0(RW), адрес из стадии WriteBack.
- .i\_mux1(InstD[20:16]), адрес из стадии Decode.
- .i\_way(MemtoRegD[1]),

Mux1mfc0. Используется для изменения данных для записи в регистр общего назначения

- .i\_mux0(BUSW), данные из стадии WriteBack.
- .i\_mux1(outc0), данные из сопроцессора0.

Так же нужно добавить мултиплексор для записи в Status регистр чтоб не останавливать конвеер, так как данные могу находится в регистре, в стадии Execute, Memory или WriteBack.

MuxStatus.

- .i way(Forwardc0) управляющий сигнал, который определяет откуда брать данные.
- .i\_mux0(BUSB) данные из регистрового файла.
- .i\_mux1(resALU), данные из стадии Execute.
- .i\_mux2(ALUoutM), данные из стадии Memory.
- .i\_mux3(BUSW), данные из стадии WriteBack.

Тракт построен так что запись и чтение из сопроцесора0 происходят на стадии Decode. Поэтому может возникнуть ситуация что из стадии Decode и стадии Writeback будет приходить значение в регистр общего назначения, поетому нам нужно остановить все стадии после Decode сигналом RegWrite & MemtoRegD[1].