## 中国科学技术大学

## 2022-2023 学年第一学期

数字逻辑电路期末模拟试卷跨年特别版

时逢岁末,谨以此试卷作为新年贺礼,祝愿各位同学都能收获理想的成绩!

1. (4 分) 用公式法求逻辑函数式  $Y(A, B, C, D) = \sum m(1, 2, 3, 4, 6, 8, 9, 10, 12, 14)$  的最简"或非-或非"式。

2. (6分) 试用卡诺图化简法对一组多输出逻辑函数进行化简

$$Y_1(A, B, C, D) = \sum m(0, 1, 3, 6, 7, 13, 14, 15)$$

$$Y_2(A, B, C, D) = \sum m(0, 2, 4, 5, 7, 9, 10, 11, 12, 15)$$

$$Y_3(A, B, C, D) = \sum m(0, 1, 3, 5, 7, 10, 11, 12, 13, 14, 15)$$

3. (4 分) 若 CMOS 门电路工作在 5 V 电源电压下的静态电源电流为  $5\mu$ A,在负载电容  $C_L$  为  $100 \mathrm{pF}$  、输入信号频率为  $500 \mathrm{kHz}$  时的总功耗为  $1.56 \mathrm{mW}$ ,试计算该门电路的功耗电容的数值。

4. (4分)CMOS 电路如图所示,试写出其输出逻辑函数式。



5. (6分) 试用两片双 4 选 1 数据选择器 74HC153 和 3 线-8 线译码器 74HC138 接成 16 选 1 的数据选择器。其中 74HC138 和四选一数据选择器的框图和功能表如下

|       |               |       |       |       |        | 4      |        |        |        |        |        |        |
|-------|---------------|-------|-------|-------|--------|--------|--------|--------|--------|--------|--------|--------|
| $S_1$ | $S_2' + S_3'$ | $A_2$ | $A_1$ | $A_0$ | $Y'_0$ | $Y_1'$ | $Y_2'$ | $Y_3'$ | $Y_4'$ | $Y_5'$ | $Y_6'$ | $Y_7'$ |
| 0     | ×             | ×     | ×     | ×>    | 1      | 1      | 1      | 1      | 1      | 1      | 1      | 1      |
| ×     | 1             | ×     | ×     | ×     | 1      | 1      | 1      | 1      | 1      | 1      | 1      | 1      |
| 1     | 0             | 0     | 0     | 0     | 0      | 1      | 1      | 1      | 1      | 1      | 1      | 1      |
| 1     | 0 🔷           | 0     | 0     | 1     | 1      | 0      | 1      | 1      | 1      | 1      | 1      | 1      |
| 1     | -0            | 0     | 1     | 0     | 1      | 1      | 0      | 1      | 1      | 1      | 1      | 1      |
| 1     | 0             | 0     | 1     | 1     | 1      | 1      | 1      | 0      | 1      | 1      | 1      | 1      |
| 1     | 0             | 1     | 0     | 0     | 1      | 1      | 1      | 1      | 0      | 1      | 1      | 1      |
| 1     | 0             | 1     | 0     | 1     | 1      | 1      | 1      | 1      | 1      | 0      | 1      | 1      |
| 1     | 0             | 1     | 1     | 0     | 1      | 1      | 1      | 1      | 1      | 1      | 0      | 1      |
| 1     | 0             | 1     | 1     | 1     | 1      | 1      | 1      | 1      | 1      | 1      | 1      | 0      |



| S' | $A_1$ | $A_0$ | Y     |
|----|-------|-------|-------|
| 1  | ×     | ×     | 0     |
| 0  | 0     | 0     | $D_0$ |
| 0  | 0     | 1     | $D_1$ |
| 0  | 1     | 0     | $D_2$ |
| 0  | 1     | 1     | $D_3$ |



6. (6 分) 由 JK 触发器和 D 触发器组成的触发器电路如图所示,试画出  $Q_1$ 、 $Q_2'$  端对应的电压波形(题图中  $\bar{Q}$  即为 Q')。



7. (6分) 如图所示电路是由两片同步十进制计数器 74160 组成的计数器, 试分析这是 多少进制的计数器, 两片之间是几进制。74160 的功能表如下

| CLK        | $R'_D$ | LD' | EP | ET | 工作状态      |
|------------|--------|-----|----|----|-----------|
| ×          | 0      | ×   | ×  | ×  | 置零        |
| $\uparrow$ | 1      | 0   | ×  | ×  | 预置数       |
| ×          | 1      | 1   | 0  | 1  | 保持        |
| ×          | 1      | 1   | ×  | 0  | 保持, $C=0$ |
| <b></b>    | 1      | 1   | 1  | 1  | 计数        |



8. (6分)组合逻辑电路如图所示。请写出逻辑函数式,分析其实现的功能。



9. (6分)由 JK 触发器构成的时序逻辑电路如图所示,试写出该电路的驱动方程、状态方程和输出方程,列出状态转换表,说明该电路是穆尔型电路还是米利型电路,并说明电路能否自启动。



- 10. (10 分) 由 555 定时器组成的电路如图所示,图中  $R_1=R_2=5\mathrm{k}\Omega$ , $C=0.01\mu\mathrm{F}$ ,D 为理想二极管。理想运放 A 的供电电压为  $\pm 15$  V,其他参数如图所示。
  - (1) 试问两片 555 各组成什么电路,给出其关键参数;
  - (2) 画出  $v_C$ 、 $v_A$  和  $v_o$  的波形, 并计算出  $v_o$  的周期。





- 11.  $(6 \, f)$  由 AD7533(和 AD7520 的引脚和功能相当,如下图所示)组成双极性输出 D/A 转换器如图所示。
  - (1) 根据电路写出输出电压  $v_o$  的表达式;
  - (2) 试问实现输入为 2 的补码时的双极性输出电路中  $V_B$ 、 $R_B$ 、 $V_{REF}$  和片内的 R 应满足什么关系?





12. (6 分) 在如图所示的逐次比较 ADC 中设  $V_{REF} = 10$  V, $v_I = 8.26$  V。试画出在时钟脉冲作用下, $v'_o$  的波形并写出转换结果。



13. (10 分) 试设计一可逆的 4 位码转换电路。当控制信号 C=1 时,它将 8421 码转换为格雷码;C=0 时,它将格雷码转换为 8421 码。要求使用 3 线-8 线译码器 74HC138 实现,功能表和框图如下。

| $S_1$ | $S_2' + S_3'$ | $A_2$ | $A_1$ | $A_0$ | $Y'_0$ | $Y_1'$ | $Y_2'$ | $Y_3'$ | $Y_4'$ | $Y_5'$ | $Y_6'$ | $Y_7'$ |
|-------|---------------|-------|-------|-------|--------|--------|--------|--------|--------|--------|--------|--------|
| 0     | ×             | ×     | ×     | ×     | 1      | 1      | 1      | 1      | 1      | 1      | 1      | 1      |
| ×     | 1             | ×     | ×     | ×     | 1      | 1      | 1      | 1      | 1      | 1      | 1      | 1      |
| 1     | 0             | 0     | 0     | 0     | 0      | 1      | 1      | 1      | 1      | 1      | 1      | 1      |
| 1     | 0             | 0     | 0     | 1     | 1      | 0      | 1      | 1      | 1      | 1      | 1      | 1      |
| 1     | 0             | 0     | 1     | 0     | 1      | 1      | 0      | 1      | 1      | 1      | 1      | 1      |
| 1     | 0             | 0     | 1     | 1     | 1      | 1      | 1      | 0      | 1      | 1      | 1      | 1      |
| 1     | 0             | 1     | 0     | 0     | 1      | 1      | 1      | 1      | 0      | 1      | 1      | 1      |
| 1     | 0             | 1     | 0     | 1     | 1      | 1      | 1      | 1      | 1      | 0      | 1      | 1      |
| 1     | 0             | 1     | 1     | 0     | 1      | 1      | 1      | 1      | 1      | 1      | 0      | 1      |
| 1     | 0             | 1     | 1     | 1     | 1      | 1      | 1      | 1      | 1      | 1      | 1      | 0      |

- 14. (14 分) 试用正脉冲触发的 JK 触发器设计一同步时序逻辑电路,要求实现 1101 序列检测,输入为串行编码序列,输出为检测结果。
  - (1) 列出状态转换表;
  - (2) 写出驱动方程、状态方程和输出方程;
  - (3) 画出完整的电路图。