Dequeue and Replace Performance **Hybrid Tree** ops/cycle) 600 **BRAM Tree Pipelined** Systolic Array \* ZHW 450 450 400 350 50 250 200 2<sup>13</sup> 2<sup>3</sup> 2<sup>5</sup> 2<sup>7</sup> 29 211 2<sup>15</sup> 217 Queue Size