# Prova Finale (Progetto di Reti Logiche)

Prof William Fornaciari - Anno 2020/2021

Hanson Obinna Anozie (Codice Persona 10581641 – Matricola 889941)

# Indice

- 1. Introduzione 2
  - 1.1 Scopo del progetto 2
  - 1.2 Specifiche generali 2
  - 1.3 Interfaccia del componente 2
  - 1.4 Dati e descrizione della memoria 3
- 2.Design 3
  - 2.1 Stati della macchina 3
    - 2.1.1 IDLE 3
    - 2.1.2 ASK CONST 3
    - 2.1.3 WAIT\_RAM 3
    - 2.1.4 GET\_CONST 3
    - 2.1.5 MULT 4
    - 2.1.6 WAIT\_MULT 4
    - 2.1.7 ASK\_CURR 4
    - 2.1.8 GET\_CURR 4
    - 2.1.9 CALC 4
    - 2.1.10 WRITE OUT 4
    - 2.1.11 DONE 4
  - 2.2 Scelte progettuali 4
- 3. Risultati dei test, 6
- 4. Conclusioni, 8
  - 4.1 Risultati della sintesi, 8
  - 4.2 Ottimizzazioni, 8

# Introduzione

# Scopo del progetto

Lo scopo del progetto è di implementare un componente hardware descritto in VHDL, in grado di equalizzare l'istogramma di un'immagine. In generale si otterrà un'immagine con un contrasto maggiore, soprattutto quando l'intervallo dei valori di intensità sono molto vicini. Quindi, i vari valori saranno meglio distribuiti sull'istogramma, in modo da consentire alle zone con un basso contrasto di ottenerne uno più alto.

# Specifiche generali

In ingresso il componente riceverà il numero di colonne dell'immagine (N\_COL), il numero di righe (N\_RIG) e (N\_COL\*N\_RIG) numeri che rappresentano il valore assunto da ogni pixel. Il componente dovrà poi trasmettere in uscita il valore dei rispettivi pixel equalizzati, in base ai seguenti calcoli:

```
DELTA_VALUE = MAX_PIXEL_VALUE - MIN_PIXEL_VALUE

SHIFT_LEVEL = (8 - FLOOR(LOG2(DELTA_VALUE +1)))

TEMP_PIXEL = (CURRENT_PIXEL_VALUE - MIN_PIXEL_VALUE) << SHIFT_LEVEL

NEW_PIXEL_VALUE = MIN( 255 , TEMP_PIXEL)
```

Dove DELTA\_VALUE rappresenta la differenza tra il massimo e il minimo valore assunto dai pixel dall'immagine, CURRENT\_PIXEL\_VALUE è il valore del pixel all'i-esima computazione e NEW\_PIXEL\_VALUE è il valore che dovrà assumere in uscita.

# Interfaccia del componente

Il componente da descrivere possiede la seguente interfaccia:

# In particolare:

- i\_clk è il segnale di CLOCK in ingresso generato dal test bench;
- i\_rst è il segnale di RESET che inizializza la macchina pronta per ricevere il segnale di START;
- i\_start è il segnale di START generato dal test bench;
- i\_data è il segnale (vettore) che arriva dalla memoria in seguito ad una richiesta di lettura:
- o address è il segnale (vettore) di uscita che manda l'indirizzo alla memoria;

- o\_done è il segnale di uscita che comunica la fine dell'elaborazione e il dato di uscita scritto in memoria;
- o\_en è il segnale di ENABLE da dover mandare alla memoria per poter comunicare (sia in lettura che in scrittura);
- o\_we è il segnale di WRITE ENABLE da dover mandare alla memoria (=1) per poterci scrivere. Per leggere da memoria esso deve essere 0;
- o\_data è il segnale (vettore) di uscita dal componente verso la memoria.

# Dati e descrizione della memoria

I dati, ognuno di dimensione 8 bit, sono memorizzati in una memoria con indirizzamento al byte:

- L'indirizzo 0 è usato per memorizzare il numero di colonne;
- L'indirizzo 1 è usato per memorizzare il numero di righe;
- Gli indirizzi da 2 a (N\_COL \* N\_RIG +1) sono utilizzati per memorizzare i pixel dell'immagine originale;
- Gli indirizzi da (N\_COL \* N\_RIG +2) a (2\*N\_COL \* N\_RIG +1) sono utilizzati per memorizzare i pixel dell'immagine equalizzata.

# Design

Quando il segnale i\_start in ingresso viene settato a 1, il componente sviluppato inizia l'elaborazione spostandosi dallo stato IDLE al primo stato della computazione. Una volta terminata la computazione, dopo aver scritto l'ultimo pixel equalizzato in memoria, il componente alza il segnale o\_done. Il test bench risponde portando i\_start a 0 e, di conseguenza il componente riporta a 0 o\_done. Il componente ritorna nello stato IDLE in attesa che il segnale i\_start ritorni alto. Il componente possiede in aggiunta, il segnale i\_rst che, insieme agli altri precedentemente elencati, mi ha portato realizzare una macchina a stati finiti con datapath, cioè abbina una normale FSM con dei circuiti sequenziali.

Nel seguito verrà presentata sia la descrizione della FSM sia la descrizione della parte sequenziale del componente che consente la gestione dei vari registri.

#### Stati della FSM

## 1.IDLE

Stato iniziale in cui si attente che il segnale i\_start venga portato a 1. Ogni volta che il segnale i\_rst viene alzato si ritorna in questo stato.

# 2.ASK\_CONST

Stato in cui viene richiesto il numero di colonne dell'immagine e in seguito il numero di righe. Il tutto viene eseguito tornando due volte in questo stato, dato che non è possibile ottenerle entrambi nello stesso tempo.

## 3. WAIT RAM

Stato in cui si attente la risposta della memoria dopo la richiesta di un dato.

# **4.GET CONST**

Stato in cui vengono salvati in due rispettivi registri, il numero di colonne dell'immagine e il numero di righe.

## 5.MULT

Stato in cui vengono controllati il numero di colonne e di righe dell'immagine. Se uno dei due (o entrambi) è uguale a 0 il componente alza il segnale o\_done e cambia il suo stato in DONE. Altrimenti, viene calcolato N\_COL\*N\_RIG mediante somme successive. Tale valore serve alla macchina per sapere quando terminare la computazione.

#### **6.WAIT MULT**

Stato in cui si attende l'aggiornamento dei registri utilizzati per calcolare N\_COL\*N\_RIG.

#### 7.ASK\_CURR

Stato in cui viene semplicemente richiesto l'i-esimo pixel per proseguire la computazione.

# 8.GET\_CURR

Stato in cui viene memorizzato in un registro l'i-esimo pixel della computazione.

## 9.CALC

Stato in cui si confronta l'i-esimo pixel con MAX\_PIXEL\_VALUE e MIN\_PIXEL\_VALUE quelli salvati nei registri, eventualmente possono essere sovrascritti. Se tale operazione è già stata eseguita, viene calcolato il valore di NEW\_PIXEL\_VALUE.

## **10.WRITE OUT**

Stato in cui viene scritto il nuovo valore dell'i-esimo pixel. Se il componente si trova all'ultimo pixel, esso alza il segnale o\_done.

#### **11.DONE**

Stato in cui il componente attende che il test bench abbassi il segnale i\_start per poter abbassare o done e tornare nello stato IDLE, ed eseguire eventualmente una nuova computazione.

## Scelte Progettuali

Il componente è dotato di due processi:

- 1. Il primo rappresenta la parte sequenziale e serve a gestire i registri
- 2. Il secondo rappresenta la FSM che in base ai vari segnali e lo stato corrente determina il prossimo stato in cui si troverà il componente.

L'algoritmo calcola il risultato finale visitando una volta tutti i pixel dell'immagine per poter calcolare MAX\_PIXEL\_VALUE e MIN\_PIXEL\_VALUE e una seconda volta per calcolare ogni NEW\_PIXEL VALUE. Il tutto con una complessità temporale O(n) e spaziale O(1) in quanto in memoria non sono mai stati salvati dati non necessari.

Ho utilizzato operazioni di SOMMA per incrementare l'indirizzo di memoria, SHIFT\_LEFT per eseguire il calcolo di TEMP\_PIXEL e diversi CAST per convertire il tipo dei vari segnali per eseguire determinate operazioni.



Rappresentazione della Macchina a Stati

## Risultati dei test

Per verificare il corretto funzionamento del componente sintetizzato, dopo averlo testato con i test bench di esempio, ho definito altri test che verificano il corretto comportamento del componente durante i corner case, in modo di massimizzare la copertura di tutti i possibili cammini che l'automa può effettuare durante la computazione. In seguito, verrà mostrata una breve descrizione dei test più significativi con immagini dell'andamento dei segnali durante la simulazione.

I test bench per la verifica dei corner case sono 2:

1. **Immagine 0p**: l'immagine in ingresso ha dimensione nulla. Il test verifica che il componente non scriva niente in memoria.



2. **Immagine 128p x 128p:** L'immagine in ingresso ha dimensione massima. Il test verifica che il componente restituisca un'immagine equalizzata correttamente.



I test bench che verificano il corretto funzionamento dei segnali sono i seguenti:

1. **Reset Asincrono:** il test verifica che un segnale di reset inaspettato non comprometta la computazione e che essa ricominci facendo ritornare l'automa nello stato iniziale IDLE.



2. **1000 immagini con dimensione massima 128p x 128p:** il test verifica la corretta sincronizzazione dei segnali i\_start, i\_rst, o\_done e la capacità del componente di equalizzare immagini una dopo l'altra.



Quest'ultimo test è stato realizzato grazie a uno script in Python che genera un gran numero di casi di test. L'output della computazione viene salvato in un file .txt indicando quanti test sono terminati correttamente.

### Conclusioni

#### Risultato della sintesi

Il componente sintetizzato supera correttamente tutti i test specificati nelle tre simulazioni: Behavioral, Post-Synthesis Functional e Post-Synthesis Timing. Qui di seguito è possibile vedere un confronto tra i tempi di simulazione dei due corner case che portano la macchina verso la computazione più corta e quella più lunga.

# Immagine 0p

Failure: Simulation Ended! TEST PASSATO

Time: 6975100 ps Iteration: 0 Process: /project\_tb/test File: C:/Users/hans2/Downloads/Libri/Progetto

RL/test\_Salice/TB2/ZeroPixel.vhd

\$finish called at time: 6975100 ps: File "C:/Users/hans2/Downloads/Libri/Progetto

RL/test\_Salice/TB2/ZeroPixel.vhd" Line 107

# Immagine 128p x 128p

Failure: Simulation Ended! TEST PASSATO

Time: 2216237600 ps Iteration: 0 Process: /project\_tb/test File:

C:/Users/hans2/Downloads/Libri/Progetto RL/test\_Salice/TB2/Generato128\_128\_1.vhd \$finish called at time : 2216237600 ps : File "C:/Users/hans2/Downloads/Libri/Progetto

RL/test Salice/TB2/Generato128 128 1.vhd" Line 32875

run: Time (s): cpu = 00:00:04; elapsed = 00:00:10. Memory (MB): peak = 2246.320; gain = 0.000

#### Ottimizzazioni

Le ottimizzazioni che ho attuato sono state principalmente nella riduzione del numero di stati. Inizialmente avevo realizzato un automa che richiedesse il numero di colonne e righe, calcolasse massimo, minimo e NEW\_PIXEL\_VALUE in stati differenti. Ho quindi deciso di raggruppare la richiesta del numero di colonne e righe in un singolo stato, stessa cosa anche per le operazioni di calcolo di massimo/minimo e calcolo di NEW\_PIXEL\_VALUE. Inoltre, inizialmente calcolavo N\_COL\*N\_RIG mediante l'operatore \* ma dopo la mail di spiegazione inviata dal Prof. Terraneo ho capito che nonostante tale metodo fosse decisamente più intuitivo da implementare, non è altrettanto efficiente dal punto di vista hardware.

Un'altra ottimizzazione a cui ho pensato è stata quella di eseguire lil calcolo solo quando necessario. Infatti, se il numero di righe o di colonne è uguale a 0 la macchina termina immediatamente la computazione.