# 端口间缓存共享技术研究

Baoliang Li, Zeljko Zilic, Wenhua Dou,

Abstract—本文提出了种基于端口间缓存共享的方法。

 $\label{eq:conversion} \textit{Keywords} \text{--Networks-on-Chip (NoC), buffer sharing}$ 

#### I. Introduction

#### A. 流量控制模块

我们的流量控制模块有两根线,每根线负责其中模块中一个 buffer 段的信约,信约控制器自动进行信约维护。

我们的方法最重的一个特点是不增加 VA 和 SA 段的复杂性,因为这两段都处在路由器的关键路径上。

TAMS 的硕士论文中指出, ViChaR 的方式提高了一个端口内部的 buffer 利用率,但是也提高了设计的复杂性和功耗。

DAMQ 的思路与 ViChaR 的区别在于 DAMQ 采用固定数量的 VC,因而会出现 HoL。

我们提出的是一种运行的 VC 自适应技术,之前基于 RTC 的研究属于面向应用的 buffer sizing 方法,属于设计时的方法。

ViChaR 和 RAVC 的方法都需要对整个路由器进行 重新设计,因而成本高。而我们的新方法则主要是在原来 的基础上增加了些硬件来提高 buffer 的利用率。在做实验 的时候我们可以统计每个 buffer 的利用率。

最终我们要与 conventional router 进行比较。而且重新设计和实现 sink 端以统计各种信息。

inter-port buffer sharing 是我们论文的主题。

MH 提出的 RAVC 方法虽然支持动态 VC 数量以避免 HoL,但是控制罗男过于复杂,硬件成本过高,需要大量的额外的存储器和寄存器文件来存储控制信息。而我们的方法增加的硬件几乎都是简单的组合逻辑电路,因则硬件成本更低。由于我们采用可扩展的 VC 结构,因则降低了拥塞端口发生拥塞的可能,在一定程度上对避免 HoL也有帮助。

Baoliang Li and Wenhua Dou are with the College of Computer Science, National University of Defense Technology, Changsha 410073, P.R. China

Zeljko Zilic are with Department of Electrical & Computer Engineering, McGill University, Montreal H3A-2A7, Quebec, Canada Manuscript received XX XX, 2014; revised XX XX, 2014.

buffer 借用在热点流量情况下可能很有用,效果会很明显。而热点流量恰是 Cache 一致性能及 MC 访问的重要应用场景。

为了简化硬件设计,我们只允许每个 VC 被偷一次。

1

当需要进行 VC 间缓存共享时,通常的情况是这个端口已经很堵,因则借助端口内的缓存共享来改进性能的性能提升已经非常有限,而端口间缓存共享则没有这个问题。因为应用通常会呈现出流量在同一个路由器的不同端口间的不均衡分布情况,因而采用端口间共享对改进吞吐率有好处。当然,通道间共享和 MH 的工作都可以有效的防止 HoL。因而二者熟优熟劣需要再进行考虑。当然,对于 HoL 问题,我们的方案可以在选择待偷端口时适当的考虑可能发生的阻塞。对于非均匀流量,特别是热点流量情况下,端口间的流量分布是严格不均匀的。

在进行仲裁时,应当给借用的 buffer 空间切片以较高的优先级,以方便其清空队列。借用冲突可以通过与 victim 端口的协商来实现,theif 端口和 victim 端口之间可以通过 req/ack 来交互。

buffer 的读写冲突可以通过独立的两对读写指针来实现,高位读写指针地址以 1 开头,低位读写指针地址以 0 开头。

本文的一个重要的目标是改进现在的 NoC 的 buffer 利用率,增强性能的同时避免不可接受的硬件开销以及影响关键路径。

我们的设计中,每个 VC 由两个 FIFO 组成,prime\_readd\_ptr 和 prime\_write\_ptr 在非共享状态下用最高位做片选,在共享状态下由 share 信号选择高位地址,其自己的最高位置零。

我们的设计的目的在于同时不引入较大的硬件开销 提出一种新的流量控制方法,两根线,每根线负责维 护信约模块中一个 FIFO 段的可用 buffer 空间。

#### 模块划分:

- 1. 流量控制模块:信约生成、信约跟踪。
- 2. 借用 buffer 的管理模块:处理借用和非借用状态下的地址译码以及读写,仲裁,队列空满检测模块。
  - 3. 借且 buffer 读写控制模块。
  - 4. 借用 buffer 跟踪模块。

5.buffer 借用状态机: buffer 选择,协商,确认和释放。

### II. 重要提醒

Router Checker 在做综合的过程中要去掉。

VCR 是带虚通道的路由器,RTR 是 SA 与 VA 结合的实现方法,WHR 是没有虚通道的实现方式。

代码中的 buffer\_size 是一个端口的 buffer 总量,每个 VC 的 buffer 数量还需要除以 VC 数量。

rtr flit buffer.v 输入端口的管理模块

原子分配的时候这种优化策略可能没有效果。一般的 VC 路由器吞吐率比较高,原子 VC 分配只有当切片的信约返回时该 VC 才可用,而一般的 VC 则在尾切片离开 VC 时即可以再次进行分配。原子 VC 分配当 VC 很多时可以达到很高的性能。

在进行路由器综合时, mesh 型拓扑结构中某些边缘路由器的某些端口可以不生成。

代码中的 message\_class 和 resource\_class 都是指什么意思?

拓扑结构的连接性包括线、环和全互连。

路由器的端口数量等于每个维度的邻居数乘以网络维度再加上每个路由器的节点数。

代码中的 flow\_control\_bypass 是什么意思? link\_ctrl 是指功耗控制相关的。flit\_ctrl 呢? 看一下 flit\_buffer 的寄存器文件的实现方案。 随机拓扑的生成可以采用 TGFF 工具。

## ACKNOWLEDGEMENT

The authors thank the reviewers for their suggestions and comments, and all the experiments are carried out at the Integrated Microsystem Lab (IML) of McGill University. This research is supported by High Technology Research and Development Program of China (Grant No. 2012AA012201, 2012AA011902).