



# 



# PRACTICE OF MICROPROCESSORS

Lecturer: PhD. Huỳnh Quang Duy

Student: Hoàng Đoàn Tiến Phát

**Student ID:** 20146279

Class: Wed-Thu



Ho Chi Minh City, July 2024

# TABLE OF CONTENTS

| CHAPTER 1: GENERAL PURPOSE INPUT AND OUTPUT                | 1  |
|------------------------------------------------------------|----|
| 1.1. Cấp xung hoạt động cho modue GPIOx                    | 1  |
| 1.2 Thiết lập các chức năng cho module GPIO                | 1  |
| 1.3. Đọc và ghi tín hiệu logic                             | 4  |
| CHAPTER 2: GENERAL TIMER                                   | 5  |
| 2.1. Lý thuyết về bộ định thời trên vi điều khiển          | 5  |
| 2.2. Cấu hình cho bộ Timer chạy ở chế độ định thời         | 5  |
| CHAPTER 3: PULSE-WIDTH MODULATION                          | 8  |
| 3.1. Lý thuyết về điều chế độ rộng xung                    | 8  |
| 3.2. Cấu hình cho bộ Timer chạy ở chế độ PWM               |    |
| 3.3. Cấu hình cho các chân vật lý để chạy ở chế dộ PWM     | 12 |
| CHAPTER 4: UNIVERSAL ASYNCHRONOUS RECEIVER AND TRANSMITTER | 15 |
| 4.1. Lý thuyết về giao thức truyền thông UART              | 15 |
| 4.2. Cấu hình cho bộ UART                                  | 16 |
| 4.3. Cấu hình các chân Tx Rx                               | 19 |
| 4.4. Truyền dữ liệu                                        | 20 |
|                                                            | 20 |

#### **CHAPTER 1: GENERAL PURPOSE INPUT AND OUTPUT**

# 1.1. Cấp xung hoạt động cho modue GPIOx

Được quản lý bởi module RCC (Reset and Clock Control). Mỗi một module GPIO nếu muốn hoạt động được thì cần phải được cấp xung (clock) từ nguồn xung của hệ thống.

| 31            | 30       | 29          | 28                  | 27    | 26             | 25           | 24          | 23          | 22          | 21          | 20          | 19          | 18            | 17          | 16          |
|---------------|----------|-------------|---------------------|-------|----------------|--------------|-------------|-------------|-------------|-------------|-------------|-------------|---------------|-------------|-------------|
| Reser-<br>ved |          | OTGHS<br>EN | ETHMA<br>CPTPE<br>N | EIHMA | ETHMA<br>CTXEN | ETHMA<br>CEN | Rese        |             | DMA2EN      | DMA1EN      |             | erved       | BKPSR<br>AMEN | Rese        | erved       |
|               | rw       | rw          | rw                  | rw    | rw             | rw           |             |             | rw          | rw          |             |             | rw            |             |             |
| 15            | 14       | 13          | 12                  | 11    | 10             | 9            | 8           | 7           | 6           | 5           | 4           | 3           | 2             | 1           | 0           |
|               | Reserved | i           | CRCEN               |       | Reserved       | i            | GPIOIE<br>N | GPIOH<br>EN | GPIOGE<br>N | GPIOFE<br>N | GPIOE<br>EN | GPIOD<br>EN | GPIOC<br>EN   | GPIOB<br>EN | GPIOA<br>EN |
|               |          |             | rw                  |       |                |              | rw            | rw          | rw          |

Figure 1. RCC\_AHB1ENR register

### 1.2 Thiết lập các chức năng cho module GPIO

#### 1.2.1 Đối với Cortex-M4 Series

Đầu tiên, ta phải chọn chế độ GPIO cho chân vật lý cụ thể bằng cách thay đổi giá trị trong thanh ghi GPIOx\_MODER dưới đây.

| 31   | 30       | 29    | 28       | 27   | 26       | 25   | 24       | 23   | 22       | 21   | 20       | 19   | 18      | 17   | 16      |
|------|----------|-------|----------|------|----------|------|----------|------|----------|------|----------|------|---------|------|---------|
| MODE | R15[1:0] | MODER | R14[1:0] | MODE | R13[1:0] | MODE | R12[1:0] | MODE | R11[1:0] | MODE | R10[1:0] | MODE | R9[1:0] | MODE | R8[1:0] |
| rw   | rw       | rw    | rw       | rw   | rw       | rw   | rw       | rw   | rw       | rw   | rw       | rw   | rw      | rw   | rw      |
| 15   | 14       | 13    | 12       | 11   | 10       | 9    | 8        | 7    | 6        | 5    | 4        | 3    | 2       | 1    | 0       |
| MODE | R7[1:0]  | MODE  | R6[1:0]  | MODE | R5[1:0]  | MODE | R4[1:0]  | MODE | R3[1:0]  | MODE | R2[1:0]  | MODE | R1[1:0] | MODE | R0[1:0] |
| rw   | rw       | rw    | rw       | rw   | rw       | rw   | rw       | rw   | rw       | rw   | rw       | rw   | rw      | rw   | rw      |

Bits 2y:2y+1 **MODERy[1:0]:** Port x configuration bits (y = 0..15)

These bits are written by software to configure the I/O direction mode.

00: Input (reset state)

01: General purpose output mode

10: Alternate function mode

11: Analog mode

Figure 2. GPIOx\_MODER

Tiếp đến, ta chọn tùy chọn đầu ra của chân đó nếu chân đó là chân output với 2 tùy chọn bao gồm push-pull và open-drain bằng cách thay đổi giá trị của thanh ghi GPIOx\_OTYPER:

| 31   | 30   | 29   | 28   | 27   | 26   | 25  | 24  | 23     | 22  | 21  | 20  | 19  | 18  | 17  | 16  |
|------|------|------|------|------|------|-----|-----|--------|-----|-----|-----|-----|-----|-----|-----|
|      |      |      |      |      |      |     | Res | served |     |     |     |     |     |     |     |
| 15   | 14   | 13   | 12   | 11   | 10   | 9   | 8   | 7      | 6   | 5   | 4   | 3   | 2   | 1   | 0   |
| OT15 | OT14 | OT13 | OT12 | OT11 | OT10 | ОТ9 | ОТ8 | OT7    | OT6 | OT5 | OT4 | OT3 | OT2 | OT1 | ОТ0 |
| rw   | rw   | rw   | rw   | rw   | rw   | rw  | rw  | rw     | rw  | rw  | rw  | rw  | rw  | rw  | rw  |

Bits 31:16 Reserved, must be kept at reset value.

Bits 15:0 **OTy**: Port x configuration bits (y = 0..15)

These bits are written by software to configure the output type of the I/O port.

0: Output push-pull (reset state)

1: Output open-drain

Figure 3. GPIOx\_OTYPER

Ta có thể tùy chọn tốc độ thay đổi trạng thái đầu ra của chân đó bằng cách chỉnh sửa giá trị thanh ghi GPIOx\_OSPEEDR

| 31    | 30           | 29    | 28           | 27    | 26           | 25    | 24           | 23    | 22           | 21    | 20           | 19         | 18          | 17 | 16          |
|-------|--------------|-------|--------------|-------|--------------|-------|--------------|-------|--------------|-------|--------------|------------|-------------|----|-------------|
|       | EDR15<br>:0] |       | EDR14<br>:0] |       | EDR13<br>:0] |       | EDR12<br>:0] |       | EDR11<br>:0] |       | EDR10<br>:0] |            | EDR9<br>:0] |    | EDR8<br>:0] |
| rw    | rw           | rw         | rw          | rw | rw          |
| 15    | 14           | 13    | 12           | 11    | 10           | 9     | 8            | 7     | 6            | 5     | 4            | 3          | 2           | 1  | 0           |
| OSPEE | DR7[1:0]     | OSPEE | DR6[1:0]     | OSPEE | DR5[1:0]     | OSPEE | DR4[1:0]     | OSPEE | DR3[1:0]     | OSPEE | DR2[1:0]     | OSPE<br>[1 | EDR1<br>:0] |    | EDR0<br>[0] |
| rw    | rw           | rw         | rw          | rw | rw          |

Bits 2y:2y+1 **OSPEEDRy[1:0]:** Port x configuration bits (y = 0..15)

These bits are written by software to configure the I/O output speed.

00: Low speed

01: Medium speed

10: High speed

11: Very high speed

Note: Refer to the product datasheets for the values of OSPEEDRy bits versus V<sub>DD</sub> range and external load.

Figure 4. GPIOx\_OSPEEDR

Cuối cùng, ta sẽ chọn chế độ treo điện trở cao hoặc thấp của chân đó với thanh ghi GPIOx\_PUPDR

| 31    | 30       | 29    | 28       | 27    | 26       | 25    | 24       | 23    | 22       | 21    | 20       | 19   | 18      | 17   | 16      |
|-------|----------|-------|----------|-------|----------|-------|----------|-------|----------|-------|----------|------|---------|------|---------|
| PUPDE | R15[1:0] | PUPDF | R14[1:0] | PUPDF | R13[1:0] | PUPDF | R12[1:0] | PUPDE | R11[1:0] | PUPDF | R10[1:0] | PUPD | R9[1:0] | PUPD | R8[1:0] |
| rw    | rw       | rw   | rw      | rw   | rw      |
| 15    | 14       | 13    | 12       | 11    | 10       | 9     | 8        | 7     | 6        | 5     | 4        | 3    | 2       | 1    | 0       |
| PUPD  | R7[1:0]  | PUPD  | R6[1:0]  | PUPD  | R5[1:0]  | PUPDI | R4[1:0]  | PUPD  | R3[1:0]  | PUPD  | R2[1:0]  | PUPD | R1[1:0] | PUPD | R0[1:0] |
| rw    | rw       | rw   | rw      | rw   | rw      |

Bits 2y:2y+1 **PUPDRy[1:0]:** Port x configuration bits (y = 0..15)

These bits are written by software to configure the I/O pull-up or pull-down

00: No pull-up, pull-down

01: Pull-up 10: Pull-down 11: Reserved

Figure 5. GPIOx\_PUPDR

#### 1.2.2 Đối với Cortex-M3 series

Đối với các vi điều khiển dòng Cortex-M3, việc cấu hình có phần dễ dàng hơn khi chỉ phải thay đổi giá trị trên thanh GPIOx\_CRL và GPIOx\_CRH tương ứng với các chân Px0 tới Px15

| 31   | 30     | 29   | 28      | 27   | 26     | 25   | 24      | 23   | 22     | 21   | 20      | 19   | 18     | 17   | 16      |
|------|--------|------|---------|------|--------|------|---------|------|--------|------|---------|------|--------|------|---------|
| CNF1 | 5[1:0] | MODE | 15[1:0] | CNF1 | 4[1:0] | MODE | 14[1:0] | CNF1 | 3[1:0] | MODE | 13[1:0] | CNF1 | 2[1:0] | MODE | 12[1:0] |
| rw   | rw     | rw   | rw      |
| 15   | 14     | 13   | 12      | 11   | 10     | 9    | 8       | 7    | 6      | 5    | 4       | 3    | 2      | 1    | 0       |
| CNF1 | 1[1:0] | MODE | 11[1:0] | CNF1 | 0[1:0] | MODE | 10[1:0] | CNF  | 9[1:0] | MODE | 9[1:0]  | CNF  | 8[1:0] | MODE | E8[1:0] |
|      |        |      |         |      |        |      |         |      |        |      |         |      |        |      |         |

Bits 31:30, 27:26, CNFy[1:0]: Port x configuration bits (y= 8 .. 15)

23:22, 19:18, 15:14,

These bits are written by software to configure the corresponding I/O port.

11:10, 7:6, 3:2 Refer to *Table 20: Port bit configuration table*.

In input mode (MODE[1:0]=00):

00: Analog mode

01: Floating input (reset state)

10: Input with pull-up / pull-down

11: Reserved

In output mode (MODE[1:0]  $\geq$  00):

00: General purpose output push-pull

01: General purpose output Open-drain

10: Alternate function output Push-pull

11: Alternate function output Open-drain

Bits 29:28, 25:24, MODEy[1:0]: Port x mode bits (y= 8 .. 15)

21:20, 17:16, 13:12, These bits are written by software to c

17:16, 13:12, These bits are written by software to configure the corresponding I/O port. 9:8, 5:4, 1:0 Peter to Table 20: Part bit configuration table.

Refer to Table 20: Port bit configuration table.

00: Input mode (reset state)

01: Output mode, max speed 10 MHz.

10: Output mode, max speed 2 MHz.

11: Output mode, max speed 50 MHz.

Figure 6. GPIOx\_CRH

# 1.3. Đọc và ghi tín hiệu logic

Để đọc giá trị logic đầu vào của chân cụ thể, ta có thể kiểm tra giá trị của bit tương ứng trên thanh ghi GPIOx\_IDR. Với giá trị 1 tương ứng với mức logic HIGH và 0 tương ứng với mức logic LOW.



Figure 7. GPIOx\_IDR

Còn để chỉnh giá trị logic trên một chân vật lý cụ thể, có 3 thanh ghi hỗ trợ thao tác này. Tuy nhiên, thanh ghi GPIOx\_ODR để dàng thao tác và trực quan nhất. Chỉ cần thay đổi giá trị của bit tương ứng với chân vật lý đó, với giá trị 1 tương ứng mức logic HIGH và 0 tương ứng với mức logic LOW.



Figure 8. GPIOx\_ODR

#### **CHAPTER 2: GENERAL TIMER**

# 2.1. Lý thuyết về bộ định thời trên vi điều khiển

Bộ timer trên vi điều khiển có bản chất là một bộ counter với khoảng cách giữa hai lần đếm bằng với khoảng thời gian của một chu kì xung clock đầu vào của bộ timer đó. Khi đã đếm tới một mức đã cài trước (trong hình ảnh ví dụ dưới là 5) thì giá trị đếm sẽ được cài đặt lại về giá trị ban đầu, và bộ timer sẽ gửi yêu cầu ngắt tới vi điều khiển để thực hiện yêu cầu.



Figure 9. Timer pipeline

Chu kì của xung clock (khoảng thời gian giữa 2 lần đếm) được tính theo công thức như sau:

$$T = \frac{1}{f}$$

Với T là chu kì giữa của xung clock và là khoảng thời gian giữa 2 lần đếm với đơn vị ms, và f là tần số xung clock cấp vào bộ timer sau khi đã đi qua bộ chia của timer đó với đơn vi là MHz

# 2.2. Cấu hình cho bộ Timer chạy ở chế độ định thời

# 2.2.1. Cấp xung clock cho bộ Timer

Được quản lý bởi module RCC (Reset and Clock Control). Mỗi một module Timer nếu muốn hoạt động được thì cần phải được cấp xung (clock) từ nguồn xung của hệ thống.

| 31         | 30        | 29         | 28        | 27     | 26          | 25          | 24          | 23         | 22         | 21         | 20          | 19          | 18           | 17           | 16            |
|------------|-----------|------------|-----------|--------|-------------|-------------|-------------|------------|------------|------------|-------------|-------------|--------------|--------------|---------------|
| Rese       | erved     | DAC<br>EN  | PWR<br>EN | Reser- | CAN2<br>EN  | CAN1<br>EN  | Reser-      | I2C3<br>EN | I2C2<br>EN | I2C1<br>EN | UART5<br>EN | UART4<br>EN | USART3<br>EN | USART2<br>EN | Reser-<br>ved |
|            |           | rw         | rw        | veu    | rw          | rw          | veu         | rw         | rw         | rw         | rw          | rw          | rw           | rw           | veu           |
| 15         | 14        | 13         | 12        | 11     | 10          | 9           | 8           | 7          | 6          | 5          | 4           | 3           | 2            | 1            | 0             |
| SPI3<br>EN | 3 SPI2 WV | WWDG<br>EN | Rese      | erved  | TIM14<br>EN | TIM13<br>EN | TIM12<br>EN | TIM7<br>EN | TIM6<br>EN | TIM5<br>EN | TIM4<br>EN  | TIM3<br>EN  | TIM2<br>EN   |              |               |
| rw         | rw        |            | WWDG      |        |             | rw          | rw          | rw         | rw         | rw         | rw          | rw          | rw           | rw           |               |

Figure 10. RCC\_APB1ENR

# 2.2.2. Thiết lập bộ chia và giá trị đặt trước

Để thay đổi giá trị thời gian giữa 2 lần đếm của bộ timer, ta có thể sử dụng bộ chia của mỗi timer bằng cách thay đổi giá trị của thanh ghi TIMx\_PSC (cần chú ý rằng giá trị bộ chia sẽ bằng giá trị của than h ghi TIMx\_PSC trừ đi 1 đơn vị).

| 15 | 14 | 13 | 12 | 11 | 10 | 9  | 8   | 7      | 6  | 5  | 4  | 3  | 2  | 1  | 0  |
|----|----|----|----|----|----|----|-----|--------|----|----|----|----|----|----|----|
|    |    |    |    |    |    |    | PSC | [15:0] |    |    |    |    |    |    |    |
| rw  | rw     | rw | rw | rw | rw | rw | rw | rw |

Bits 15:0 PSC[15:0]: Prescaler value

The counter clock frequency CK\_CNT is equal to  $f_{CK\_PSC}$  / (PSC[15:0] + 1). PSC contains the value to be loaded in the active prescaler register at each update event (including when the counter is cleared through UG bit of TIMx\_EGR register or through trigger controller when configured in "reset mode").

Figure 11. TIMx\_PSC

Ngoài ra, ra có thể thay đổi giá trị đếm tối đa bằng cách thay đổi giá trị của thanh ghi TIMx\_ARR.

| 15 | 14 | 13 | 12 | 11 | 10 | 9  | 8   | 7      | 6  | 5  | 4  | 3  | 2  | 1  | 0  |
|----|----|----|----|----|----|----|-----|--------|----|----|----|----|----|----|----|
|    |    |    |    |    |    |    | ARR | [15:0] |    |    |    |    |    |    |    |
| rw  | rw     | rw | rw | rw | rw | rw | rw | rw |

Bits 15:0 ARR[15:0]: Auto-reload value

ARR is the value to be loaded in the actual auto-reload register.

Refer to Section 17.3.1: Time-base unit for more details about ARR update and behavior.

The counter is blocked while the auto-reload value is null.

Figure 12. TIMx\_ARR

#### 2.2.3. Kích hoạt Timer

Sau khi các thông số cần thiết cho timer đã hoàn thành, tiến hành kích hoạt cho timer để có thể bắt đầu đếm với bit0 của thanh ghi TIMx\_CR1

| 15 | 14 | 13   | 12    | 11 | 10 | 9   | 8     | 7    | 6  | 5  | 4   | 3   | 2   | 1    | 0   |  |
|----|----|------|-------|----|----|-----|-------|------|----|----|-----|-----|-----|------|-----|--|
|    |    | Rese | mund  |    |    | CKD | [1:0] | ARPE | CI | MS | DIR | ОРМ | URS | UDIS | CEN |  |
|    |    | Rese | erveu |    |    | rw  | rw    | rw   | rw | rw | rw  | rw  | rw  | rw   | rw  |  |

Figure 13. TIMx\_CR1

# 2.2.4. Thiết lập Timer interrupt

Mỗi khi bộ đếm của Timer bị tràn thì Timer sẽ cho phép 1 sự kiện ngắt (nếu như nó được cấu hình). Để kích hoạt ngắt cho timer đó, ta đầu tiên cần phải bật ngắt của chính nó bằng cách cho giá trị của bit0 trên thanh ghi TIMx\_DIER.

| 15   | 14  | 13  | 12    | 11    | 10    | 9     | 8   | 7    | 6   | 5   | 4     | 3     | 2     | 1     | 0   |
|------|-----|-----|-------|-------|-------|-------|-----|------|-----|-----|-------|-------|-------|-------|-----|
| Res. | TDE | Res | CC4DE | CC3DE | CC2DE | CC1DE | UDE | Res. | TIE | Res | CC4IE | CC3IE | CC2IE | CC1IE | UIE |
| res. | rw  | Res | rw    | rw    | rw    | rw    | rw  | res. | rw  | Res | rw    | rw    | rw    | rw    | rw  |

Figure 14. TIMx\_DIER

Sau đó, ta sẽ kích hoạt ngắt toàn cục của timer đó trên thanh ghi NVIC\_ISER. Bên dưới là ví dụ để kích hoạt ngắt toàn cục của TIM2

```
NVIC->ISER[0] |= (1<<28); // enable global interrupt timer 2
```

Mỗi khi bộ đếm của Timer bị tràn thì con trỏ chương trình nhảy vào vector ngắt của timer để thực hiện. Một vector ngắt sẽ có cấu trúc như sau.

```
/// timerx interrupt vector
void TIMx_IRQHandler (void) // x = 1, 2, 3, 4,.....

{
    TIMx->SR &= ~(1<<0); //clear timerx interrupt flag
    //placed code begin

//placed code end
}
```

Figure 15. Hàm để thiết lập vector ngắt cho Timer

#### **CHAPTER 3: PULSE-WIDTH MODULATION**

# 3.1. Lý thuyết về điều chế độ rộng xung

Ngoài việc định thời, timer trên vi điều khiển còn có chức năng điều chế độ rộng xung. Chức năng này cho phép điều chỉnh điện áp tải, hay hiểu đơn giản hơn đây là phương pháp điều chỉnh, thay đổi điện áp tải ra bằng việc thay đổi độ rộng của chuỗi xung vuông, từ đó có sự thay đổi điện áp.



Figure 16. Điều chế độ rộng xung

Trên vi điều khiển, ta có thể sử dụng bộ timer để điều chế độ rộng xung bằng cách đặt ra một mức duty cycle (đường ngang màu đỏ trong hình dưới). Mỗi khi timer đếm đếm giá trị đó hoặc timer đếm đến giá trị đếm tối đa ARR, mức logic đầu ra sẽ được thay đổi.



Figure 17. Sự thay đổi của Duty Cycle

### 3.2. Cấu hình cho bô Timer chay ở chế đô PWM

### 3.2.1. Cấp xung cho bộ Timer

Được quản lý bởi module RCC (Reset and Clock Control). Mỗi một module Timer nếu muốn hoạt động được thì cần phải được cấp xung (clock) từ nguồn xung của hệ thống.



Figure 17. RCC\_APB1ENR

#### 3.2.2. Thiết lập bộ chia và giá trị đặt trước

Để thay đổi giá trị thời gian giữa 2 lần đếm của bộ timer, ta có thể sử dụng bộ chia của mỗi timer bằng cách thay đổi giá trị của thanh ghi TIMx\_PSC (cần chú ý rằng giá trị bộ chia sẽ bằng giá trị của than h ghi TIMx\_PSC trừ đi 1 đơn vi).

|   | 15 | 14 | 13 | 12 | 11 | 10 | 9  | 8   | 7      | 6  | 5  | 4  | 3  | 2  | 1  | 0  |
|---|----|----|----|----|----|----|----|-----|--------|----|----|----|----|----|----|----|
|   |    |    |    |    |    |    |    | PSC | [15:0] |    |    |    |    |    |    |    |
| ĺ | rw  | rw     | rw | rw | rw | rw | rw | rw | rw |

Bits 15:0 PSC[15:0]: Prescaler value

The counter clock frequency CK\_CNT is equal to  $f_{CK\_PSC}$  / (PSC[15:0] + 1). PSC contains the value to be loaded in the active prescaler register at each update event (including when the counter is cleared through UG bit of TIMx\_EGR register or through trigger controller when configured in "reset mode").

Figure 18. TIMx\_PSC

Ngoài ra, ra có thể thay đổi giá trị đếm tối đa bằng cách thay đổi giá trị của thanh ghi TIMx\_ARR.



Bits 15:0 ARR[15:0]: Auto-reload value

ARR is the value to be loaded in the actual auto-reload register.

Refer to Section 17.3.1: Time-base unit for more details about ARR update and behavior.

The counter is blocked while the auto-reload value is null.

Figure 19. TIMx\_ARR

#### 3.2.3. Kích hoạt Timer

Sau khi các thông số cần thiết cho timer đã hoàn thành, tiến hành kích hoạt cho timer để có thể bắt đầu đếm với bit0 của thanh ghi TIMx\_CR1



Figure 20. TIMx CR1

# 3.2.4. Cài đặt giá trị Duty Cycle khởi đầu

Mỗi timer sẽ có 4 kênh PWM bao gồm TIMx\_CH1, TIMx\_CH2, TIMx\_CH3 và TIMx\_CH4. Để chỉnh giá trị Duty Cycle cho các kênh đó, ta có thể thay đổi giá trị của các thanh ghi TIMx\_CCR1, TIMx\_CCR2, TIMx\_CCR3 và TIMx\_CCR4, với giá trị từ 0 tới bằng với giá trị của thanh TIMx ARR (tương ứng với 0% tới 100%).

| 15    | 14    | 13    | 12    | 11    | 10    | 9     | 8     | 7      | 6     | 5     | 4     | 3     | 2     | 1     | 0     |
|-------|-------|-------|-------|-------|-------|-------|-------|--------|-------|-------|-------|-------|-------|-------|-------|
|       |       |       |       |       |       |       | CCR1  | [15:0] |       |       |       |       |       |       |       |
| rw/ro  | rw/ro | rw/ro | rw/ro | rw/ro | rw/ro | rw/ro | rw/ro |

Bits 15:0 CCR1[15:0]: Capture/Compare 1 value

#### If channel CC1 is configured as output:

CCR1 is the value to be loaded in the actual capture/compare 1 register (preload value). It is loaded permanently if the preload feature is not selected in the TIMx\_CCMR1 register (bit OC1PE). Else the preload value is copied in the active capture/compare 1 register when an update event occurs.

The active capture/compare register contains the value to be compared to the counter TIMx CNT and signaled on OC1 output.

#### If channel CC1 is configured as input:

CCR1 is the counter value transferred by the last input capture 1 event (IC1). The TIMx\_CCR1 register is read-only and cannot be programmed.

Figure 21. TIMx\_CCR1

# 3.2.5. Tùy chỉnh chế độ PWM

Ở trong môn học này, ta sẽ chỉ quan tâm tới 2 chế độ phổ biến nhất của PWM là mode 1 và mode 2. Với mode 1, mức logic đầu ra sẽ là active HIGH, nghĩa là khi đang ở Duty Cycle, mức logic trên chân đầu ra sẽ là HIGH. Còn đối với mode 2 thì ngược lại với mode 1. Khi đang ở Duty Cycle thì mức logic trên chân đầu ra sẽ là LOW. Hình dưới mô tả 2 chế độ PWM kể trên với đường màu đỏ bên trên là PWM mode 1 còn đường màu đỏ bên dưới là PWM mode 2.



Figure 22. PWM mode 1 and mode 2

Để cài đặt chế độ PWM cho các kênh cụ thể, ta có thể sử dụng các bit4 tới bit6 trên 2 thanh ghi TIMx\_CCMR1 và TIMx\_CCMR2 tương ứng với các kênh TIMx\_CH1, TIMx\_CH2, TIMx\_CH3 và TIMx\_CH4

| 15        | 14   | 13       | 12 | 11        | 10        | 9   | 8      | 7          | 6    | 5        | 4  | 3         | 2         | 1    | 0      |
|-----------|------|----------|----|-----------|-----------|-----|--------|------------|------|----------|----|-----------|-----------|------|--------|
| OC4<br>CE | (    | DC4M[2:0 | 1  | OC4<br>PE | OC4<br>FE | CC4 | S[1:0] | OC3<br>CE. | (    | OC3M[2:0 | ]  | OC3<br>PE | OC3<br>FE | CC3S | S[1:0] |
|           | IC4F | [3:0]    |    | IC4PS     | SC[1:0]   |     |        |            | IC3F | [3:0]    |    | IC3PS     | C[1:0]    |      |        |
| rw        | rw   | rw       | rw | rw        | rw        | rw  | rw     | rw         | rw   | rw       | rw | rw        | rw        | rw   | rw     |

Bits 6:4 OC1M: Output compare 1 mode

These bits define the behavior of the output reference signal OC1REF from which OC1 and OC1N are derived. OC1REF is active high whereas OC1 and OC1N active level depends on CC1P and CC1NP bits

000: Frozen - The comparison between the output compare register TIMx\_CCR1 and the counter TIMx\_CNT has no effect on the outputs.(this mode is used to generate a timing base).

001: Set channel 1 to active level on match. OC1REF signal is forced high when the counter TIMx CNT matches the capture/compare register 1 (TIMx CCR1).

010: Set channel 1 to inactive level on match. OC1REF signal is forced low when the counter TIMx\_CNT matches the capture/compare register 1 (TIMx\_CCR1).

011: Toggle - OC1REF toggles when TIMx\_CNT=TIMx\_CCR1.

100: Force inactive level - OC1REF is forced low.

101: Force active level - OC1REF is forced high.

110: PWM mode 1 - In upcounting, channel 1 is active as long as TIMx\_CNT<TIMx\_CCR1 else inactive. In downcounting, channel 1 is inactive (OC1REF='0') as long as

TIMx\_CNT>TIMx\_CCR1 else active (OC1REF='1').

111:  $\overline{PWM}$  mode  $\overline{2}$  - In upcounting, channel 1 is inactive as long as  $\overline{TIMx\_CNT}$  <  $\overline{TIMx\_CCR1}$  else active. In downcounting, channel 1 is active as long as  $\overline{TIMx\_CNT}$  >  $\overline{TIMx\_CCR1}$  else inactive.

Figure 23. TIMx\_CCMR1

#### 3.2.6. Kích hoạt các kênh PWM

Sau khi đã hoàn tất thiết lập các kênh, ta chỉ cần bật các kênh đó bằng cách thay đổi giá trị của các bit0, bit4, bit8 và bit12 trên thanh ghi TIMx\_CCER để có thể kích hoạt các kênh TIMx\_CH1, TIMx\_CH2, TIMx\_CH3 và TIMx\_CH4.

| 15    | 14    | 13   | 12   | 11    | 10    | 9    | 8    | 7     | 6     | 5    | 4    | 3     | 2     | 1    | 0    |
|-------|-------|------|------|-------|-------|------|------|-------|-------|------|------|-------|-------|------|------|
| CC4NP | Res.  | CC4P | CC4E | CC3NP | CC3NE | CC3P | CC3E | CC2NP | CC2NE | CC2P | CC2E | CC1NP | CC1NE | CC1P | CC1E |
| rw    | 1/65. | rw   | rw   | rw    | rw    | rw   | rw   | rw    | rw    | rw   | rw   | rw    | rw    | rw   | rw   |

Figure 24. TIMx\_CCER

# 3.3. Cấu hình cho các chân vật lý để chạy ở chế độ PWM

#### 3.3.1. Đối với Cortex-M4 Series

Đầu tiên ta sẽ kích hoạt các chân vật lý bằng cách bật nguồn clock cho các module của các port thông qua việc thay đổi giá trị các bit0 tới bit8 tương ứng với GPIOA tới GPIOE trên thanh ghi RCC\_AHB1EN

| 31            | 30                      | 29          | 28                  | 27                 | 26                 | 25           | 24          | 23          | 22          | 21          | 20               | 19          | 18            | 17          | 16          |
|---------------|-------------------------|-------------|---------------------|--------------------|--------------------|--------------|-------------|-------------|-------------|-------------|------------------|-------------|---------------|-------------|-------------|
| Reser-<br>ved | OTGH<br>S<br>ULPIE<br>N | OTGH<br>SEN | ETHM<br>ACPTP<br>EN | ETHM<br>ACRXE<br>N | ETHM<br>ACTXE<br>N | ETHMA<br>CEN | Rese        | rved        | DMA2E<br>N  | DMA1E<br>N  | CCMDAT<br>ARAMEN | Res.        | BKPSR<br>AMEN | Rese        | erved       |
|               | rw                      | rw          | rw                  | rw                 | rw                 | rw           |             |             | rw          | rw          |                  |             | rw            |             |             |
| 15            | 14                      | 13          | 12                  | 11                 | 10                 | 9            | 8           | 7           | 6           | 5           | 4                | 3           | 2             | 1           | 0           |
|               | Reserved                | ı           | CRCE<br>N           |                    | Reserved           | i            | GPIOIE<br>N | GPIOH<br>EN | GPIOG<br>EN | GPIOFE<br>N | GPIOEEN          | GPIOD<br>EN | GPIOC<br>EN   | GPIO<br>BEN | GPIO<br>AEN |
|               |                         |             | rw                  |                    |                    |              | rw          | rw          | rw          | rw          | rw               | rw          | rw            | rw          | rw          |

Figure 24. RCC\_AHB1EN

Sau đó, ta sẽ cài đặt cho các chân chạy ở chế độ Alternate Function bằng cách ghi giá trị 0b10 lên 2 bit tương ứng với chân mà ta muốn cài đặt trên thanh ghi GPIOx MODER.

| 31   | 30       | 29   | 28       | 27    | 26       | 25   | 24       | 23   | 22       | 21    | 20       | 19   | 18      | 17   | 16      |
|------|----------|------|----------|-------|----------|------|----------|------|----------|-------|----------|------|---------|------|---------|
| MODE | R15[1:0] | MODE | R14[1:0] | MODER | R13[1:0] | MODE | R12[1:0] | MODE | R11[1:0] | MODER | R10[1:0] | MODE | R9[1:0] | MODE | R8[1:0] |
| rw   | rw       | rw   | rw       | rw    | rw       | rw   | rw       | rw   | rw       | rw    | rw       | rw   | rw      | rw   | rw      |
| 15   | 14       | 13   | 12       | 11    | 10       | 9    | 8        | 7    | 6        | 5     | 4        | 3    | 2       | 1    | 0       |
| MODE | R7[1:0]  | MODE | R6[1:0]  | MODE  | R5[1:0]  | MODE | R4[1:0]  | MODE | R3[1:0]  | MODE  | R2[1:0]  | MODE | R1[1:0] | MODE | R0[1:0] |
| rw   | rw       | rw   | rw       | rw    | rw       | rw   | rw       | rw   | rw       | rw    | rw       | rw   | rw      | rw   | rw      |

Bits 2y:2y+1 **MODERy[1:0]:** Port x configuration bits (y = 0..15)

These bits are written by software to configure the I/O direction mode.

00: Input (reset state)

01: General purpose output mode

10: Alternate function mode

11: Analog mode

Figure 25. GPIOx\_MODER

Cuối cùng, ta chỉ cần chọn đúng chế độ Alternate Function cần thiết bằng cách ghi giá trị lên thanh ghi GPIOx\_AFRL và GPIOx\_AFRH.

| 31 | 30          | 29      | 28 | 27 | 26                | 25      | 24 | 23 | 22   | 21      | 20 | 19 | 18   | 17      | 16 |
|----|-------------|---------|----|----|-------------------|---------|----|----|------|---------|----|----|------|---------|----|
|    | AFRI        | 7[3:0]  |    |    | AFRL              | .6[3:0] |    |    | AFRL | .5[3:0] |    |    | AFRL | _4[3:0] |    |
| rw | rw          | rw      | rw | rw | rw                | rw      | rw | rw | rw   | rw      | rw | rw | rw   | rw      | rw |
| 15 | 14          | 13      | 12 | 11 | 10                | 9       | 8  | 7  | 6    | 5       | 4  | 3  | 2    | 1       | 0  |
|    | AFRI        | .3[3:0] |    |    | AFRL              | .2[3:0] |    |    | AFRL | .1[3:0] |    |    | AFRL | _0[3:0] |    |
| rw | rw          | rw      | rw | rw | rw                | rw      | rw | rw | rw   | rw      | rw | rw | rw   | rw      | rw |
|    |             |         |    |    |                   |         |    |    |      |         |    |    |      |         |    |
|    |             |         |    |    |                   |         |    |    |      |         |    |    |      |         |    |
| 31 | 30          | 29      | 28 | 27 | 26                | 25      | 24 | 23 | 22   | 21      | 20 | 19 | 18   | 17      | 16 |
|    | AFRH        | 15[3:0] |    |    | AFRH <sup>2</sup> | 14[3:0] |    |    | AFRH | 13[3:0] |    |    | AFRH | 12[3:0] |    |
| rw | rw          | rw      | rw | rw | rw                | rw      | rw | rw | rw   | rw      | rw | rw | rw   | rw      | rw |
| 15 | 14          | 13      | 12 | 11 | 10                | 9       | 8  | 7  | 6    | 5       | 4  | 3  | 2    | 1       | 0  |
|    | AFRH11[3:0] |         |    |    | AFRH <sup>2</sup> | 10[3:0] |    |    | AFRH | 19[3:0] |    |    | AFRH | 18[3:0] |    |
| rw | rw          | rw      | rw | rw | rw                | rw      | rw | rw | rw   | rw      | rw | rw | rw   | rw      | rw |

Bits 31:0 **AFRHy:** Alternate function selection for port x bit y (y = 8..15)

These bits are written by software to configure alternate function I/Os

| AFRHy selection: |            |
|------------------|------------|
| 0000: AF0        | 1000: AF8  |
| 0001: AF1        | 1001: AF9  |
| 0010: AF2        | 1010: AF10 |
| 0011: AF3        | 1011: AF11 |
| 0100: AF4        | 1100: AF12 |
| 0101: AF5        | 1101: AF13 |
| 0110: AF6        | 1110: AF14 |
| 0111: AF7        | 1111: AF15 |

Figure 26. GPIOx\_AFRL và GPIOx\_AFRH

Để có thể xác định được cần phải ghi giá trị gì vào thanh ghi đó, ta có thể xem qua hai hình dưới đây.



Figure 27. ý nghĩa giá trị của GPIOx\_AFRL



Figure 28. ý nghĩa giá trị của GPIOx\_AFRH

# CHAPTER 4: UNIVERSAL ASYNCHRONOUS RECEIVER AND TRANSMITTER

# 4.1. Lý thuyết về giao thức truyền thông UART

UART là một chuẩn giao tiếp có dây không đồng bộ giúp truyền dữ liệu serial qua lại giữa 2 thiết bị. Chuẩn giao tiếp này yêu cầu 3 chân vật lý bao gồm chân GND được nối với nhau và hai chân dữ liệu Rx và Tx được nối bắt chéo nhau như hình dưới.



Figure 29. Giao thức truyền thông UART

Khi ở trạng thái chờ, dây tín hiệu sẽ có mức logic HIGH. Khi truyền dữ liệu, UART sẽ gửi một frame dữ liệu. Một frame dữ liệu cơ bản của UART bao gồm các bit với các chức năng như sau:



Figure 30. Data frame

- Start bit: luôn có giá trị LOW, giúp chỉ định điểm bắt đầu của một khung dữ liệu
- **Data frame**: chứa dữ liệu muốn truyền nhận giữa hai thiết bị. Một data frame có thể có 5 tới 8 bit và đôi khi có thể lên tới 9 bit dữ liệu, Nhưng thông thường sẽ chỉ có 8 bit trong một data frame.
- Parity bit: (không bắt buộc) dùng để nhận biết liệu có bất kỳ dữ liệu nào đã thay đổi trong quá trình truyền hay không. Bit có thể bị thay đổi bởi nhiễu tín hiệu, tốc độ truyền không khớp hoặc truyền dữ liệu khoảng cách xa.
- **Stop bit**: báo hiệu sự kết thúc của gói dữ liệu, UART gửi sẽ điều khiển đường truyền dữ liệu từ điện áp thấp đến điện áp cao trong ít nhất khoảng 2 bit.

UART là giao thức không đồng bộ, do đó không có đường clock nào điều chỉnh tốc độ truyền dữ liệu. Người dùng phải đặt cả hai thiết bị để giao tiếp ở cùng tốc độ. Tốc độ này được gọi là tốc độ truyền, được biểu thị bằng bit trên giây hoặc bps. Tốc độ

truyền thay đổi đáng kể, từ 9600 baud đến 115200 và hơn nữa. Tốc độ truyền giữa UART truyền và nhận chỉ có thể chênh lệch khoảng 10% trước khi thời gian của các bit bị lệch quá xa.

### 4.2. Cấu hình cho bộ UART

### 4.2.1. Cấp xung clock đầu vào cho bộ UART

Mỗi một module UART nếu muốn hoạt động được thì cần phải được cấp xung clock từ nguồn xung của hệ thống thông qua việc thay đổi giá trị trên thanh ghi RCC\_APB2ENR.



Figure 31. RCC\_APB2ENR

### 4.2.2. Thiết lập baudrate

Để thiết lập tốc độ truyền dữ liệu của UART, đầu tiên ta cần xác định giá trị cần thiết của bộ chia của mô đun UART bằng công thức bên dưới. với Baudrate là tốc độ truyền mong muốn (thông thường là 9600bps), Clock Frequency là tần số của xung clock đầu vào, và UART Div là giá trị của bộ chia của mô đun UART.

$$\Leftrightarrow$$
 Chế độ 16 bit (mặc định)Baudrate =  $\frac{\text{Clock Frequency}}{(8*2)(\text{USART Div})}$ If  $OVER8 = 0$ . $\Leftrightarrow$  Chế độ 8 bitBaudrate =  $\frac{\text{Clock Frequency}}{(8)(\text{USART Div})}$ If  $OVER8 = 1$ 

Sau khi đã tính ra được giá trị bộ chia của mô đun UART là một số thực, ta sẽ chỉnh bộ chia bằng cách thay đổi giá trị của thanh ghi UARTx\_BRR. Thanh ghi này gồm 2 phần, bit4 tới bit15 dùng để ghi giá trị phần nguyên của bộ chia, còn bit0 tới bit3 dùng để ghi giá trị của phần dư của bộ chia đã tính nhân với 16.

| 31 | 30 | 29 | 28 | 27 | 26       | 25         | 24   | 23    | 22 | 21 | 20 | 19 | 18      | 17         | 16 |
|----|----|----|----|----|----------|------------|------|-------|----|----|----|----|---------|------------|----|
|    |    |    |    |    |          |            | Rese | erved |    |    |    |    |         |            |    |
| 15 | 14 | 13 | 12 | 11 | 10       | 9          | 8    | 7     | 6  | 5  | 4  | 3  | 2       | 1          | 0  |
|    |    |    |    | ı  | DIV_Mant | tissa[11:0 | ]    |       |    |    |    |    | DIV_Fra | ction[3:0] |    |
| rw | rw | rw | rw | rw | rw       | rw         | rw   | rw    | rw | rw | rw | rw | rw      | rw         | rw |

Bits 31:16 Reserved, must be kept at reset value

#### Bits 15:4 DIV\_Mantissa[11:0]: mantissa of USARTDIV

These 12 bits define the mantissa of the USART Divider (USARTDIV)

#### Bits 3:0 DIV\_Fraction[3:0]: fraction of USARTDIV

These 4 bits define the fraction of the USART Divider (USARTDIV). When OVER8=1, the DIV Fraction3 bit is not considered and must be kept cleared.

Dưới đây là một ví dụ để tính và cài đặt giá trị của bộ chia.

Example: Tốc độ truyển 9600 bit/s, Clock Freq = 16Mhz.

Baund Rate = 
$$\frac{\text{Clock Frequency}}{(8 * 2)(\text{USART Div})}$$

- ❖ Mantissa = 104
- Fraction = 0.17\*16 = 2.72 => Fraction = 3

### 4.2.3. Cài đặt khung dữ liệu

Như đã nói ở phần trước, một khung dữ liệu cơ bản của UART bao gồm: Start bit, Data bits, Parity bit và Stop bit. Để cấu hình khung dữ liệu của UART, ta sẽ sử dụng hai thanh ghi UARTx\_CR1 và UARTx\_CR2. Đầu tiên ta sẽ chọn khung dữ liệu mong muốn bằng cách thay đổi giá trị của bit10 và bit12 trong thanh UARTx\_CR1.

| 31    | 30       | 29 | 28 | 27   | 26  | 25 | 24    | 23    | 22   | 21     | 20     | 19 | 18 | 17  | 16  |
|-------|----------|----|----|------|-----|----|-------|-------|------|--------|--------|----|----|-----|-----|
|       |          |    |    |      |     |    | Reser | ved   |      |        |        |    |    |     |     |
| 15    | 14       | 13 | 12 | 11   | 10  | 9  | 8     | 7     | 6    | 5      | 4      | 3  | 2  | 1   | 0   |
| OVER8 | Reserved | UE | М  | WAKE | PCE | PS | PEIE  | TXEIE | TCIE | RXNEIE | IDLEIE | TE | RE | RWU | SBK |
| rw    | Res.     | rw | rw | rw   | rw  | rw | rw    | rw    | rw   | rw     | rw     | rw | rw | rw  | rw  |

#### Bit 12 M: Word length

This bit determines the word length. It is set or cleared by software.

0: 1 Start bit, 8 Data bits, n Stop bit

1: 1 Start bit, 9 Data bits, n Stop bit

Note: The M bit must not be modified during a data transfer (both transmission and reception)

#### Bit 10 PCE: Parity control enable

This bit selects the hardware parity control (generation and detection). When the parity control is enabled, the computed parity is inserted at the MSB position (9th bit if M=1; 8th bit if M=0) and parity is checked on the received data. This bit is set and cleared by software. Once it is set, PCE is active after the current byte (in reception and in transmission).

0: Parity control disabled

1. Parity control anabled

1: Parity control enabled

Sau đó ta sẽ chọn số lượng Stop bit bằng cách thay đổi giá trị bit12 và bit13 trên thanh ghi UARTx\_CR2.

| 31   | 30    | 29   | 28     | 27    | 26   | 25   | 24   | 23    | 22    | 21   | 20   | 19 | 18  | 17    | 16 |
|------|-------|------|--------|-------|------|------|------|-------|-------|------|------|----|-----|-------|----|
|      |       |      |        |       |      |      | Rese | erved |       |      |      |    |     |       |    |
| 15   | 14    | 13   | 12     | 11    | 10   | 9    | 8    | 7     | 6     | 5    | 4    | 3  | 2   | 1     | 0  |
| Res. | LINEN | STOR | P[1:0] | CLKEN | CPOL | СРНА | LBCL | Res.  | LBDIE | LBDL | Res. |    | ADD | [3:0] |    |
| Res. | rw    | rw   | rw     | rw    | rw   | rw   | rw   |       | rw    | rw   | rw   | rw | rw  | rw    | rw |

Bits 13:12 STOP: STOP bits

These bits are used for programming the stop bits.

00: 1 Stop bit 01: 0.5 Stop bit 10: 2 Stop bits 11: 1.5 Stop bit

Note: The 0.5 Stop bit and 1.5 Stop bit are not available for UART4 & UART5.

Figure 33. UARTx\_CR2

#### 4.2.4. Kích hoạt mô đun UART

Ở phần này, ta sẽ kích hoạt chế độ gửi và nhận cùng với kích hoạt UART để bắt đầu hoạt động với việc thay đổi giá trị các bit2, bit3 và bit13 của thanh ghi UARTx\_CR1

|    | 31  | 30       | 29 | 28 | 27   | 26  | 25 | 24    | 23    | 22   | 21     | 20     | 19 | 18 | 17  | 16  |
|----|-----|----------|----|----|------|-----|----|-------|-------|------|--------|--------|----|----|-----|-----|
|    |     |          |    |    |      |     |    | Reser | ved   |      |        |        |    |    |     |     |
|    | 15  | 14       | 13 | 12 | 11   | 10  | 9  | 8     | 7     | 6    | 5      | 4      | 3  | 2  | 1   | 0   |
| OV | ER8 | Reserved | UE | М  | WAKE | PCE | PS | PEIE  | TXEIE | TCIE | RXNEIE | IDLEIE | TE | RE | RWU | SBK |
| 1  | rw  | Res.     | rw | rw | rw   | rw  | rw | rw    | rw    | rw   | rw     | rw     | rw | rw | rw  | rw  |

#### Bit 3 TE: Transmitter enable

This bit enables the transmitter. It is set and cleared by software.

0: Transmitter is disabled

1: Transmitter is enabled

Note: During transmission, a "0" pulse on the TE bit ("0" followed by "1") sends a preamble (idle line) after the current word, except in smartcard mode.

When TE is set, there is a 1 bit-time delay before the transmission starts.

#### Bit 2 RE: Receiver enable

This bit enables the receiver. It is set and cleared by software.

0: Receiver is disabled

1: Receiver is enabled and begins searching for a start bit

#### Bit 13 UE: USART enable

When this bit is cleared, the USART prescalers and outputs are stopped and the end of the current byte transfer in order to reduce power consumption. This bit is set and cleared by software.

0: USART prescaler and outputs disabled

1: USART enabled

Figure 34. UARTx\_CR1

### 4.2.5. Thiết lập ngắt của UART

Cuối cùng, ta sẽ kích hoạt ngắt cho Tx và Rx. Phần này chỉ là tùy chọn thêm. Tuy nhiên, thông thường thì việc gửi dữ liệu đi sẽ được vi điều khiển chủ động chọn thời điểm nên việc thiết lập ngắt Tx hầu như là không cần thiết trừ khi có ý đồ cụ thể. Còn việc nhận dữ liệu sẽ là hành động bị động, nên ta sẽ cần phải thiết lập ngắt cho vi điều khiển để có thể hành động bất kì khi nào có dữ liệu Rx nhận về. Để kích hoạt ngắt Rx, ta đơn giản ghi giá trị bit5 của thanh ghi UARTx\_CR1 lên mức high.

| 31       | 30       | 29 | 28 | 27   | 26  | 25 | 24   | 23    | 22   | 21     | 20     | 19 | 18 | 17  | 16  |
|----------|----------|----|----|------|-----|----|------|-------|------|--------|--------|----|----|-----|-----|
| Reserved |          |    |    |      |     |    |      |       |      |        |        |    |    |     |     |
| 15       | 14       | 13 | 12 | 11   | 10  | 9  | 8    | 7     | 6    | 5      | 4      | 3  | 2  | 1   | 0   |
| OVER8    | Reserved | UE | М  | WAKE | PCE | PS | PEIE | TXEIE | TCIE | RXNEIE | IDLEIE | TE | RE | RWU | SBK |
| rw       | Res.     | rw | rw | rw   | rw  | rw | rw   | rw    | rw   | rw     | rw     | rw | rw | rw  | rw  |

Bit 5 RXNEIE: RXNE interrupt enable

This bit is set and cleared by software.

0: Interrupt is inhibited

1: An USART interrupt is generated whenever ORE=1 or RXNE=1 in the USART\_SR register

Figure 35. UARTx\_CR1

Sau đó ta sẽ kích hoạt vector ngắt toàn cục của mô đun UART đó trên thanh ghi NVIC ISER.

#### 4.3. Cấu hình các chân Tx Rx

Khai báo chế độ hoạt động cho vi điều khiển tương ứng với module USART. Cần chú ý là một ngoại vi nên chủ yếu khai báo các chân ở chế độ Alternate Function (nếu có).

|        | USART1 | USART2 | USART3 |
|--------|--------|--------|--------|
| TX pin | PA9    | PA2    | PB10   |
| RX pin | PA10   | PA3    | PB11   |

Figure 35. Các chân Tx Rx trên vi điều khiến

Đối với các dòng vi điều khiển sử dụng kiến trúc Cortex-M3 như F1 series, ta sẽ cấu hình chân Tx là Output Alternate Function Mode và chân Rx là Input Floating Mode với các thanh ghi GPIOx\_CRL và GPIOx\_CRH.

Đối với các dòng vi điều khiển sử dụng kiến trúc Cortex-M4 như F2,3,4 series, ta sẽ cấu hình chân Tx và Rx là Alternate Function Mode với thanh ghi GPIOx\_MODER. Sau đó sẽ chọn AF Mode cụ thể với thanh ghi GPIOx\_AFRL và GPIOx\_AFRH.

# 4.4. Truyền dữ liệu

Để truyền một khung dữ liệu Tx, ta sẽ làm theo hai bước:

- Ghi 8 bit dữ liệu vào thanh ghi UARTx\_DR để truyền đi
- Kiểm tra xem đã truyền thành công chưa với bit7 của thanh ghi UARTx SR

Đối với việc truyền một chuỗi các byte dữ liệu, ta chỉ đơn giản là lặp lại 2 hành động trên với lần lượt từng byte một trong chuỗi đó.

| 31       | 30       | 29 | 28 | 27 | 26 | 25  | 24    | 23  | 22    | 21    | 20   | 19  | 18 | 17 | 16 |
|----------|----------|----|----|----|----|-----|-------|-----|-------|-------|------|-----|----|----|----|
| Reserved |          |    |    |    |    |     |       |     |       |       |      |     |    |    |    |
| 15       | 14       | 13 | 12 | 11 | 10 | 9   | 8     | 7   | 6     | 5     | 4    | 3   | 2  | 1  | 0  |
|          | Reserved |    |    |    |    | CTS | LBD   | TXE | TC    | RXNE  | IDLE | ORE | NF | FE | PE |
|          | Reserved |    |    |    |    |     | rc_w0 | r   | rc_w0 | rc_w0 | r    | r   | r  | r  | r  |

Bit 7 TXE: Transmit data register empty

This bit is set by hardware when the content of the TDR register has been transferred into the shift register. An interrupt is generated if the TXEIE bit =1 in the USART\_CR1 register. It is cleared by a write to the USART\_DR register.

- 0: Data is not transferred to the shift register
- 1: Data is transferred to the shift register)

Note: This bit is used during single buffer transmission.

Figure 36. UARTx\_SR

#### 4.5. Nhận dữ liệu

Việc nhận chuỗi dữ liệu Rx sẽ có phần phức tạp hơn, khi ta sẽ phải dùng tới ngắt Rx của UART để phát hiện có dữ liệu nhận về. Mỗi khi nhận về một byte dữ liệu, chương trình sẽ bị ngắt và thực hiện chương trình trong vector ngắt.

```
void USART1_IRQHandler (void)
{
    // Clear Rx interupt flag
    USART1->SR &= ~(1UL<<5);
    // Get a string of data
    if (USART1->DR != ';'){
        Rx_Buffer[Rx_count] = USART1->DR;
        Rx_count++;
    } else {
        Rx_Buffer[Rx_count] = '\0';
        Rx_count = 0;
        // Estimate Rx data
        sscanf(Rx_Buffer, "red %d green %d", &red_value, &green_value);
    }
}
```

Figure 37. Ví dụ nhận chuỗi Rx

Một cách để xử lý việc đọc chuỗi Rx đó là sử dụng kí tự kết thúc chuỗi. trong ví dụ bên trên, mỗi khi hàm ngắt được chạy thì nó sẽ nhận và lưu giá trị của một byte dữ liệu nhận được vào một Buffer. Chỉ khi byte nhận được là kí tự kết thúc chuỗi (trong ví dụ là dấu chấm phẩy) thì mới reset lại biến đếm và xử lý chuỗi Rx đó.